# $APXITEKTONIKH\ \Pi POH\Gamma MEN\Omega N \\ \Upsilon\Pi O\Lambda O\Gamma I\Sigma T\Omega N$

### Assignment 1

 $\Sigma$ υγγρα $\phi$ είς: $\Sigma$ ακελλαρίου Bασίλης ,  $\Phi$ ίλης Xάρης

# Contents

| 1 | $\mathrm{E}_{P}$ | γαστήριο 1                                                 |
|---|------------------|------------------------------------------------------------|
|   | 1.1              | Ανάλυση του αρχείου : starter_se.py                        |
|   | 1.2              | 2                                                          |
|   | 1.3              | Λόγια για CPU models του gem5 και Προσομοιώσεις προγράμμα- |
|   |                  | tor se $C$ ston $\mathrm{gem}5$                            |
|   |                  | 1.3.1 Προσομοίωση στον gem5 / Εκτέλεση προγράμματος σε C   |
|   |                  | σε arm επζεογαστή                                          |

## Chapter 1

## Εργαστήριο 1

### 1.1 Ανάλυση του αρχείου : starter\_se.py

Απο το αρχειο starter\_se.py αναγνωρίζουμε τα εξής στοιχεία:

- Ορίζεται το dictionary cpu\_types που αντιστοιχίζει το -cpu σε έναν από τους παρακάτω τύπους(δομή δεδομένων):
  - 1. AtomicSimpleCPU : "atomic" -> Η προεπίλογή τύπου επεξεργαστή που δεν έχει caches.
  - MinorCPU: "minor" -> Στην περίπτωση αυτή χρησιμοποιείται η βιβλιοθήκη devices.py που ορίζονται οι δομικές μονάδες του minor(δηλ. L1 caches(deache,icache), L2 cache) με όλα τα χαρακατηριστικά τους.
  - HP1: "hpi" -> Κατα αντιστοιχία με το παραπάνω μέσω της βιβλιοθήκης HPI.py ορίζονται οι απαραίτητς μνήμες cache για hpi επεξεργαστή ή cluster
- Ορίζεται στην κλάση SimpleSeSystem Clock speed: 1GHz στο πεδίο self.clk\_domain = SrcClockDomain(clock="1GHz", voltage\_domain=self.voltage\_domain)
- Στην main function οριζονται από τον parser τα εξής:
  - Ο τύπος του επεξεργαστή που στο δικό μας παράδειγμα επιλέγεται ο MinorCPU.
  - Caches: με την επιλογή minor cpu έχουμε και L1 cache και L2 cache
  - Μνήμη: με την εντολή που τρέχουμε δεν δίνουμε την παράμετρο-memsize άρα παίρνει την default τιμή που είναι 2Gb ούτε και το -mem-type οπότε by default πάει στην τεχνολογία DDR3\_1600\_8x8.
  - Components voltage: default->3.3V.
  - CPU claster voltage: default->1.2V.

- CPU freq: default->4Ghz.
- Number of cores: default->1.

### 1.2 2

```
2 a)
Ανοίγοντας το config.ini
[system.clk_domain]
clock = 1000 (επαληθεύεται)
[system.cpu cluster.cpus.dcache] -> size = 32768 (που επαληθεύεται απο το αρ-
χείο devices.py οπου η data cache l1 του minor είναι 32KB)
[system.cpu_cluster.cpus.icache] -> size = 49152 (που επαληθεύεται απο το αρ-
χείο devices.py οπου η instruction cache l1 του minor είναι 48KB)
[system.cpu_cluster.l2] -> size = 1048576 (που επαληθεύεται απο το αρχείο de-
vices.py οπου η cache l2 του minor είναι 1MB)
[system.voltage domain] voltage=3.3(που επαληθεύεται)
[system.cpu_cluster.voltage_domain] -> voltage = 1.2(που επαληθεύεται)
[system] -> mem\_ranges = 0: 2147483648 (που επαληθεύει τα 2GB by default
ram)
2 b)
Ανοίγοντας το αρχείο stats.txt Committed intructions 5028 από:
line14:system.cpu_cluster.cpus.committedInsts 5028 // Number of instructions
committed
2c)Το συνολικό πλήθος των προσβάσεων στην L2 cache ειναι 479, από τα οποία
332 είναι απο miss της icache και 147 απο miss της dcache.
system.cpu_cluster.l2.demand_accesses::total 479 // number of demand (read+write)
accesses
system.cpu_cluster.l2.overall_accesses::.cpu_cluster.cpus.inst 332 // number of
overall (read+write) accesses
system.cpu_cluster.l2.overall_accesses::.cpu_cluster.cpus.data 147 // number
of overall (read+write) accesses.
```

# 1.3 Λόγια για CPU models του gem5 και Προσομοιώσεις προγράμματος σε C στον gem5

#### • AtomicSimpleCPU

Ο AtomicSImpleCpu είναι μια εκδοχή SimpleCPU που παρέχει ο gem5 και χρησιμοποιεί atomic memory accesses. Σύμφωνα με το documentation του gem5 **atomic accesses** είναι προσβάσεις στην μνήμη γρηγορότερες από τις λεπτομερείς (detailed accesses) και χρησιμοποιούνται για fast forwarding και warming up caches. Ο AtomicSimpleCPU εκτελεί όλες τις λειτουργίες για μια εντολή σε κάθε CPU tick() όπως φαίνεται από το σχεδιάγραμμα λειτουργίας.

### • TimingSimpleCPU

Ο TimingSimpleCPU είναι μια εκδοχή του SimpleCPU που παρέχει ο gem5 και χρησιμοποιεί timing memory accesses. Επειδή το μοντέλο αυτό δεν έχει μνήμη cache σταματάει(stall) στα cache accesses και περιμένει απο την κύρια μνήμη να ανταποκριθεί πριν συνεχίσει την εκτέλεση εντολής. Είναι επίσης ένα fast-to-run μοντέλο, δεν υποστηρίζει pipelining , οπότε εκτελεί μόνο μία εντολή κάθε στιγμή. Atomic και Timing memory accesses δεν μπορουν να συνυπάρχουν σε ενα σύστημα μνήμης. 1

#### • MinorCPU

Ο Minor είναι ένας in-order επεξεργαστής με τέσσερα επίπεδα pipeline και παραμετροποιήσιμες δομές δεδομένων και συμπεριφορά εκτέλεσης ώστε να μπορεί να εξομοιώνει όσο πιο κοντά γίνεται ενα πραγματικό επεξεργαστή. Τα 4 στάδια pipeline του minor είναι τα εξής:

- 1. Fetch1:: Fetch1 is responsible for fetching cache lines or partial cache lines from the I-cache and passing them on to Fetch2
- 2. Fetch2:: decomposes cache lines into instructions
- 3. Decode :: takes a vector of instructions from Fetch2 (via its input buffer) and decomposes those instructions into micro-ops (if necessary) and packs them into its output instruction vector
- 4. Execute :: execution procedure

### • High-Performance In-order (HPI) CPU

Το μοντέλο αυτό είναι βασισμένο στην αρχιτεκτονική Arm και το ονομάζουμε HPI. Το HPI CPU timing model ρυθμίζεται για να αντιπροσωπεύει μια μοντέρνα in-order Armv8-A εφαρμογή. Το pipeline του HPI CPU χρησιμοποιεί το ίδιο four-stage μοντέλο όπως ο MinorCPU που αναφέραμε προηγουμένως.

<sup>&</sup>lt;sup>1</sup>Timing accesses are the most detailed access. They reflect our best effort for realistic timing and include the modeling of queuing delay and resource contention. Once a timing request is successfully sent at some point in the future the device that sent the request will either get the response or a NACK if the request could not be completed (more below). Timing and Atomic accesses can not coexist in the memory system.

### 1.3.1 Προσομοίωση στον gem5 / Εκτέλεση προγράμματος σε C σε arm επξεργαστή

```
Ο κώδικας που γράψαμε σε c είναι ο εξής:
#include <stdio.h>
#include <stdlib.h>
int main(){
     double x = rand()\%10;
     if (x > 5){
         printf("Random_number_is_greater_than_5\n");
     }else
     {
         printf("Random_number_is_less_ithan_i5\n");
     printf("\n");
     printf("%f\n",x);
    return 0;
}
Επειδή το cpu_clock είναι στα 500ticks by default το οριζουμε σε όλες τις προσο-
μοιώσεις στο 1000ticks. Οταν αλλάζουμε συχνότητα επεξεργαστή μας ενδιαφέρει
το sys_clk.
a)
Για την πρώτη προσομοίωση τρέχουμε το εξής για minor:
./build/ARM/gem5.opt -d ~/Desktop/MinorCPUdefault configs/example/se.py --cpu-ty
-- caches -c ~/Desktop/gem5_test
απο το stats.txt:
MinorCPU
Line 12: sim_seconds 0.000050 // Number of seconds simulated
Αντίστοιχα για τον TimingSimpleCPU:
./build/ARM/gem5.opt -d ~/Desktop/MinorCPUdefault configs/example/se.py --cpu-ty
--caches -c ~/Desktop/gem5_test
TimingSimpleCPU
Line 12: sim_seconds 0.000066 // Number of seconds simulated
b)
Από τις προσομοιώσεις ο MinorCPU είναι πιο γρήγορος από τον TimingSim-
pleCPU. Αυτό ήταν αναμενόμενο καθώς ο MinorCPU υποστηρίζει 4 επίπεδα pipeline
και τεχνολογία μνημών cache.Επίσης όσον αφορά τους κύκλους που χρειάστηκαν
```

για την ολοκλήρωση του προγράμματος στον TimingSimpleCPU είναι 65607 σε αντίθεση με τους 50071 κύκλους του MinorCPU. Αυτή η διαδορά οφείλεται στο

οτι ο TimingSimpleCPU κάνει απευθείας προσπέλαση c)

1. Προσομοίωση σε συχνότητα επεξέργαστή 500 Mhz- > -sys-clock = 500000000, -cpu-clock = 1000000000

απο το stats.txt:

MinorCPU

Line 12: sim\_seconds 0.000057 // Number of seconds simulated TimingSimpleCPU

Line 12: sim\_seconds 0.000073 // Number of seconds simulated Σχόλια: "Βλέπουμε μια αύξηση του χρόνου εκτέλεσης που ειναι απολύτως λογικό καθώς υποδιπλασιάζουμε την συχνότητα του ρολογιού οπότε ο χρόνος κύκλου διπλασιάζεται."

2. Προσομοίωση με αλλαγή τεχνολογίας μνήμης DDR4\_2400\_8x8 απο την default DDR3\_1600\_8x8 -> -mem-type=DDR4\_2400\_8x8. απο το stats.txt:

MinorCPU

Line 12: sim\_seconds 0.000049 // Number of seconds simulated TimingSimpleCPU

Line 12: sim\_seconds 0.000065 // Number of seconds simulated Σχόλια : Παρατηρούμε μείωση του χρόνου εκτέλεσης γιατί τώρα έχουμε μνήμες με μεγαλύτερο bandwidth και καλύτερης τεχνολογίας Double Data Rate".