

## **Rechnerorganisation Praktikum**



### Rechnerorganisation Praktikum Neunwertige Logik, Entity & Architecture

Architektur Eingebetteter Systeme Institut für Technische Informatik und Mikroelektronik Technische Universität Berlin

WS 2017/18



### Gliederung



- Zweiwertige Logik
  - Einführung
  - Wahrheitstabellen

- 2 VHDL
  - Was ist das?
  - Hardware-Entwicklung
  - Entity & Architecture
  - Neunwertige Logik



- Basis: Aussagen, welche entweder wahr oder falsch sind.
- Verknüpfung der Aussagen zum Bilden weiterer Aussagen
- ullet A Invertierung,  $A \wedge B$  Und-Verknüpfung,  $A \vee B$  Oder-Verknüpfung

### Beispiel

Es ist nass, wenn ich nicht schwitze und meine Haut feucht ist.

Es regnet, wenn Wolken am Himmel sind und es nass ist.

A =Wolken am Himmel

B = Ich schwitze

C = Haut ist feucht

X =Es ist nass

Y =Es regnet

 $X = \overline{B} \wedge C$ 

 $Y = A \wedge X$ 



# Zweiwertige Logik: Wahrheitstabellen Wahrheitstabellen



- tabellarische Darstellung einer logischen Verknüpfung
- enthält den Wert der Aussage für alle Eingangskombinationen
- statt wahr und falsch wird meist abkürzend 1 und 0 verwendet

| Beispiel |        |        |        |        |        |                             |  |  |  |
|----------|--------|--------|--------|--------|--------|-----------------------------|--|--|--|
|          | Α      | В      | C      | X      | Y      |                             |  |  |  |
|          | falsch | falsch | falsch | falsch | falsch | A = Wolken am Himmel        |  |  |  |
|          | falsch | falsch | wahr   | wahr   | falsch | B = Ich schwitze            |  |  |  |
|          | falsch | wahr   | falsch | falsch | falsch | C = Haut ist feucht         |  |  |  |
| -        | falsch | wahr   | wahr   | falsch | falsch | X = Es ist nass             |  |  |  |
| -        | wahr   | falsch | falsch | falsch | falsch | Y = Es regnet               |  |  |  |
|          | wahr   | falsch | wahr   | wahr   | wahr   | $X = \overline{B} \wedge C$ |  |  |  |
|          | wahr   | wahr   | falsch | falsch | falsch | $Y = A \wedge X$            |  |  |  |
|          | wahr   | wahr   | wahr   | falsch | falsch |                             |  |  |  |



# Zweiwertige Logik: Wahrheitstabellen Wahrheitstabellen



- tabellarische Darstellung einer logischen Verknüpfung
- enthält den Wert der Aussage für alle Eingangskombinationen
- statt wahr und falsch wird meist abkürzend 1 und 0 verwendet

### Beispiel

| Α | В | C | X | Υ |
|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 1 | 0 |
| 0 | 1 | 0 | 0 | 0 |
| 0 | 1 | 1 | 0 | 0 |
| 1 | 0 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 | 1 |
| 1 | 1 | 0 | 0 | 0 |
| 1 | 1 | 1 | 0 | 0 |

A =Wolken am Himmel

B =Ich schwitze

C =Haut ist feucht

X =Es ist nass

Y =Es regnet

 $X = \overline{B} \wedge C$ 

 $Y = A \wedge X$ 



- Herleitung der Formel aus Wertetabelle
- der einfache Weg:
  - Betrachtung aller Eingänge für die Ausgabe wahr (1)
  - Aufstellen der Und-Verknüpfung für jede einzelne Zeile
    - ► Eingangs-Variable = 0 → Invertierung der Variable
  - Oder-Verknüpfung der Verknüpfungen der einzelnen Zeilen
    - Und-Verknüpfungen werden immer zuerst ausgewertet

$$\begin{array}{c|ccccc}
A & B & Y \\
\hline
0 & 0 & 1 & \rightarrow \overline{A} \wedge \overline{B} \\
0 & 1 & 0 & \\
1 & 0 & 1 & \rightarrow A \wedge \overline{B} \\
1 & 1 & 1 & \rightarrow A \wedge B
\end{array} \right\} (\overline{A} \wedge \overline{B}) \vee (A \wedge \overline{B}) \vee (A \wedge B)$$

$$\left. \left\{ (\overline{A} \wedge \overline{B}) \vee (A \wedge \overline{B}) \vee (A \wedge B) \right\} \right\}$$

## Hardwarebeschreibungssprachen



- Hardware Description Language (kurz: HDL)
- Formale Sprache zur
  - Beschreibung
  - Optimierung
  - und zum Testen

des Verhaltens integrierter Schaltungen

- VHDL: VHSIC Hardware Description Language
- VHSIC: Very High Speed Integrated Circuit
- VHSIC: Projekt des US-Verteidigungsministeriums in den 80ern
- seit 1987: IEEE standardisiert, erweitert 1993, 2002 und 2008
- weit verbreitet in Europa, in Amerika wird Verilog häufiger verwendet







Im Rahmen dieses Praktikums beschäftigen wir uns *ausschließlich* mit den Schritten der Implementation und Simulation.





#### Entity:

Definiert die Schnittstellen einer Zelle.

```
entity entity_name is
[generic (generic_list)] [port (port_list);]
entity_declarative_part
[begin
    passive_concurrent_statement]
end [entity] [entity_name];
```

#### **Architecture:**

Definiert die Funktionalität einer Zelle.

```
architecture architecture_name of entity_name is
  architecture_declarative_part
begin
  all_concurrent_statements
end [architecture] [architecture_name];
```

Die Angabe der eckig geklammerten Parameter ist optional!



# VHDL: Entity & Architecture am Beispiel: NOT-Gatter





```
library ieee;
use ieee.std_logic_1164.all;
entity not1 is
    port(i : in std_logic;
    o : out std_logic);
end not1;
architecture behavioral of not1 is
begin
    o <= not i;
end behavioral;</pre>
```

## VHDL: Entity & Architecture am Beispiel: OR-Gatter





| а | b | У |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 1 |

```
library ieee;
use ieee.std_logic_1164.all;
entity or2 is
    port(a : in std_logic;
        b : in std_logic;
        y : out std_logic);
end or2;
architecture behavioral of or2 is
begin
    y <= a or b;
end behavioral;</pre>
```

 Die neunwertige Logik (auch multivalued logic, MVL9) ist kein Bestandteil von VHDL; deshalb muss die entsprechende IEEE-Bibliothek erst eingebunden werden:

```
library ieee;
use ieee.std_logic_1164.all;
```

- sie enthält:
  - Logiktypen

```
z.B.: std_logic, std_logic_vector, std_ulogic, std_ulogic_vector, ...
```

- logische Operatoren
  - z.B.: and, or, nand, nor, xor, xnor, not
- Konvertierungsfunktionen zwischen Typen z.B.: to\_bit, to\_StdLogicVector, ...





Um elektrisches Verhalten exakter nachbilden zu können, arbeitet die neunwertige Logik nicht nur mit den beiden Werten 0 und 1:

| 0 | strong low  | Treiberausgang definiert |
|---|-------------|--------------------------|
| 1 | strong high | Treiberausgang definiert |

L weak low Pull-down
H weak high Pull-up

x strong unknown Treiberausgang undefiniert

w weak unknown Bus-Keeper uninitialisiert

z high impedance Tri-State

- don't care Pegel bedeutungslos

U uninitialized FF-Ausgang uninitialisiert





Durch die unten tabellarisch dargestellte Auflösungsfunktion sind mehrere Signaltreiber für ein und dasselbe Signal möglich:

| U | Х | 0 | 1 | Z | W | L | Н | - |   |
|---|---|---|---|---|---|---|---|---|---|
| U | U | U | U | U | U | U | U | U | U |
| U | X | X | X | X | X | X | X | Х | X |
| U | X | 0 | X | 0 | 0 | 0 | 0 | Х | 0 |
| U | X | X | 1 | 1 | 1 | 1 | 1 | Х | 1 |
| U | X | 0 | 1 | Z | W | L | Н | Х | Z |
| U | X | 0 | 1 | W | W | W | W | Х | W |
| U | X | 0 | 1 | L | W | L | W | Х | L |
| U | X | 0 | 1 | Н | W | W | Н | Х | Н |
| U | Х | Х | X | X | Х | X | Х | х | - |





Ein genaues Verständnis der neunwertigen Logik ermöglicht uns zudem eine bessere Fehler-Erkennung während der Simulation:

```
library ieee;
use ieee.std_logic_1164.all;
entity dummy is
   port ( i1, i2 : in std_logic;
        o1, o2 : out std_logic );
end entity;
architecture dataflow of dummy is
begin
   o1 <= i1;
   o1 <= i2;
end architecture;</pre>
```

| i1 | 0 1 | <b>(Z(</b> 0) | 1 Z | 0 (1 (Z |
|----|-----|---------------|-----|---------|
|----|-----|---------------|-----|---------|

