

Groupe 16:

**BLEJ Mouad** 

**BALADI** Ayoub

**BOULAGHLA Aderrazzak** 

EL BOUCHOUARI Zakaria

**HOUSSEIN KASSIM Abro** 

LUIGGI Alexandre

# Rapport du projet

#### Mode d'emloi:

Make: pour compiler tous les programmes.

./memory\_test : un test pour les opérations de la mémoire.

./arm\_simulator et gdb-multiarch dans deux terminaux pour faire tester tous nos programmes.

## <u>Descriptif de la structure du code développé</u>:

```
arm_branch_other.c:

arm_data_processing.c:

_arm_data_processing_immediate_msr

_arm_data_processing_shift: cette fonction calcule tous la valeur du Registre (Shifter Operand), et aussi le carry des shift (Sco) .
```

#### arm load store.c:

- \_laod\_stot\_byte\_word : cette fonction charge ou écrit dans la mémoire un octet ou mot
- \_ laod\_stot\_halfword : cette fonction charge ou écrit dans la mémoire un demi-mot
- \_ est\_immediate : cette fonction s'en occupe da la valeur de l'offset dans le cas d'un octet ou d'un mot
- \_ half\_immediate : cette fonction s'en occupe de la valeur de l'offset dans le cas d'un demimot
- \_ half\_word : cette fonction s'en occupe de différents types d'adressage dans le cas d'un demi-mot

\_ byte\_word : cette fonction s'en occupe de différents types d'adressage dans le cas d'un mot ou d'un octet

\_ arm\_load\_store : la fonction générale qui s'en occupe de load et store dans le cas d'un mot, demi-mot et octet, en prenant en compte des différents types d'adressage

\_ creer\_reglist : créée un tableau contenant les numéros de registre qu'elle récupère en analysant les 16 premier bits d'une instruction STM ou LDM.

\_ check\_reg\_plag : Vérifie si l'ensemble des registres d'un tableau remplis par créer\_reglist vérifie les conditions pour que l'instruction puisse être exécuter.

\_ arm\_load\_store\_multiple : fonction d'implémentation pour les instructions STM et LDM prenant en compte les suffixes optionnel (IA, IB, DA, DB)

\_ arm\_coprocessor\_load\_store : fonction contenant l'implémentation de la fonction MRS arm\_instruction.c :

#### utile.c:

La fonction <code>do\_shift(uint32\_t \* Sop, uint8\_t \* sco , uint32\_t data , uint32\_t val\_Rm , uint8\_t shift , int mode , uint8\_t c) dans util.c qui prend en paramètre Sop (Shift Operator) , sco (Shift carry out ), data soit la valeur d'un registre ou bien une constante (Immediate ), val\_Rm c'est la valeur du registre Rm (voir la page A5-3 de la documentation ) , shift ce sont les bit 5 et 6 de l'instruction, mode soit IMMEDIATE ou REGISTER (0 ou 1 ) , et le flag c de cspr. La fonction modifie la valeur de Sop et de sco pour que la fonction <code>execute\_instruction</code> fasse son travail.</code>

#### Listes de bogues (instructions) :

- -STM (tester mais beug)
- -MRS (pas tester)

## Test:

#### example1:

example 2 : cet exemple présente le test des instructions de traitement de donnees avec des shifts, le test marche très bien.

```
.global main
.text
main:
    mov r0, #120
    mov r1, #5
    add r2, r1, r0, lsl #8
    add r3, r1, r0
    add r4 , r1, r2
    subs r5, r1, r0, lsr #8
    mov r0,#5
    tsteq r0, r1
    cmpne r1, r2
    mvn r0, #5
    swi 0x123456
```

#### example3:

```
.global main
.text
main:
   ldr r0, =limite
                          // r0 <- limite /* r0 <- 0x2800 */
                          // r4 <- 1
   mov r4, #1
                          // r5 <- 8
   mov r5, #8
                         ldr r4, [r0]
                      // *(r0+4) <- r5 /* *(0x2804) <- 8

// *(r0+8) <- r4 /* *(0x2808) <- 0x5678

// *(r0+12) <- r4 /* *(0x2808) <- 0x78
   str r5, [r0, #4]
strh r4,[r0, #8]
   strb r4,[r0, #12]
                         str r4,[r0, #16]
                          // r1 <- 0x78
   ldrb r1, [r0]
                         // r2 <- 0x7800
   ldrh r2, [r0]
   swi 0x123456
.data
limite:
   .word 0x12345678
```

## example4:

```
.global main
.text
main:
   // on charge les adresses des valeurs étiquetté dans des registres
   ldr r1, =donnee // r1 <- donnee
   ldr r2, =fin
                           // r2 <- fin]
   ldr rz, =iiii
ldr r3, =limite
                           // on charge les registres dans la liste par les valeurs à l'adresse contenu dan r3
                          // et on décrémente l'adresse quand on passe au suivant
   stmia r0, {r4, r5, r6}
                           // [r0] <- r4 puis [r0+1] <- r5 puis [r0+2] <- r6
                          // on stock les valeurs des registres r4, r5, et r6 au adresses [r0,..,r0-2]
   swi 0x123456
.data
donnee:
   .word 0x11223344
fin:
   .word 0x55667788
limite:
   .word 0x12345678
addr:
   .word 0x280c
```

## Répartition du travail et progression :

Le travail a été répartis entre les trois binômes du groupe. Tout d'abord nous avons due compléter les fichier registers.c et memory.c. Ayoub, Abderrazzak et Mouad pour le fichier registers.c et Abro et Zakaria pour le fichier memory.c. Ensuite chaque binôme a dû implémenter un certain nombre d'instructions en fonction des fichiers à compléter.

arm\_branch\_other.c et arm\_data\_processing.c compléter par Abderrazzak et Ayoub Instructions implémenté : B/BL, AND, EOR, SUB, RSB, ADD, ADC, SBC

arm\_data\_processing.c compléter par Mouad et Alexandre Instructions implémenté : RSC, TST, TEQ, CMP, CMN, ORR, MOV, BIC, MVN

Fonctions implémentée : arm\_data\_processing\_shift, do\_shift.

arm\_load\_store.c compléter par Abro et Zakaria

Instructions implémenté: LDR, LDRB, LDRH, STR, STRB, STRH, LDM(1), STM(1), MRS

La fonction arm\_execute\_instruction du fichier arm\_instruction.c a été compléter indépendamment par chaque binôme afin de s'assurer du bon fonctionnement des instructions qu'ils ont ainsi implémentés. La fonction finale est complétée à partir des trois versions.