

## มหาวิทยาลัยเทคโนโลยีพระจอมเกล้าชนบุรี การสอบกลางภาคการเรียนที่ 1 ปีการศึกษา 2552

วิชา ENE 231 Digital Circuit and Logic Design

วิศวกรรมอิเล็กฯ ปีที่ 2

**สอบวันพุธที่** 30 กันยายน 2552

เวลา 13.00-16.00 น.

### กำสั่ง

- 1. ข้อสอบมีทั้งหมด 7 ข้อ 10 หน้า (รวมใบปะหน้า) คะแนนรวม 120 คะแนน
- 2. ให้ทำข้อสอบทุกข้อลงใน<u>ข้อสอบ</u> กระคาษคำตอบของข้อ 6 อยู่ในหน้าสุดท้าย
- 3. <u>ห้าม</u>นำเอกสารใค ๆ เข้าห้องสอบ
- 4. อนุญาตให้นำเครื่องคำนวณตามข้อกำหนคของมหาวิทยาลัยเข้าห้องสอบ

# เมื่อนักศึกษาทำข้อสอบเสร็จก่อนเวลา ต้องยกมือบอกกรรมการคุมสอบ เพื่อขออนุญาตออกนอกห้องสอบ

ห้ามนักศึกษานำข้อสอบและกระดาษคำตอบออกนอกห้องสอบ นักศึกษาซึ่งทุจริตในการสอบอาจถูกพิจารณาโทษสูงสุดให้พ้นสภาพการเป็นนักศึกษา

|                       | เลขที่นั่                                     | งสอบ |
|-----------------------|-----------------------------------------------|------|
| ชื่อ-สกุล             | รหัสนักสึกษา                                  |      |
| (ผส. ดร. พินิจ กำหอม) | ข้อสอบนี้ใค้ผ่านการประเมินจาก                 |      |
| ผู้ออกข้อสอบ          | ภาควิชาวิศวกรรมอิเล็กทรอนิกส์และโทรคมนาคมแล้ว |      |
| โทร. 0-2470-9070      | Osto Osh                                      |      |
|                       | (14 05 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0    |      |

## (ผศ.คร. วุฒิชัย อัศวินชัย โชติ) หัวหน้าภาควิชาวิศวกรรมอิเล็กทรอนิกส์และโทรคมนาคม

| ข้อ  | 1  | 2 . | 3  | 4  | 5  | 6  | 7  | รวม |
|------|----|-----|----|----|----|----|----|-----|
| เค็ม | 20 | 20  | 10 | 20 | 10 | 20 | 20 | 120 |
| ใค้  |    |     |    |    |    |    |    |     |

| ชื่อ-สก | ลรหัสนักศึกษารหัสนักศึกษา |
|---------|---------------------------|
|---------|---------------------------|

1. [Sequential Circuit Analysis] วิเคราะห์วงจร synchronous finite state machine ในรูปข้างล่าง โดยให้เขียน excitation equations, transition table, state/output table และ state diagram(20 กะแนน)



2. [FSM Design] ให้ออกแบบ Finite State Machine (FSM) ที่มี state diagram ตามรูปข้างล่าง โดยด้องแสดง state/output table, transition/output table, excitation tables, และวงจรที่ได้จากการออกแบบ ในการออกแบบ ให้ใช้ binary state assignment และ D flip-flops (20 คะแนน)



| ชื่อ-สกุลรหัสนักศึกษา |  |
|-----------------------|--|
|-----------------------|--|

3. [FSM Design]ให้ออกแบบ state table และ state diagram ของวงจรตรวจจับลำคับของตัวเลข BCD 1 หลัก เพื่อตรวจจับลำคับตัวเลข 1, 1, 2, 3, และ 5 (10 คะแนน)

| <b>d</b> |      |
|----------|------|
| ชอ-สกุล  | <br> |

...รหัสนักศึกษา.....

4. [Memory Devices] ตอบคำถามในแต่ละข้อย่อยต่อไปนี้ (20 คะแนน)

4.1 ให้บอกชื่อของ timing parameters ของ D flip-flop (4 คะแนน)



- 1 คือ\_\_\_\_\_
- (2) คือ
- 3 คือ \_\_\_\_\_
- 4 คือ

4.2 ให้บอกชนิคและเขียน Function Table ของ memory device ที่มีสัญลักษณ์คังรูปข้างล่าง (6 กะแนน)





4.3 ให้เขียน timing diagram ค้านล่างเพื่อแสดงเอ้าท์พุทของ memory device ในข้อ 4.2 (6 คะแนน)



4.4 วงจรข้างล่างนี้เป็น memory device ชนิคใค ให้เขียนตารางความจริงและสัญลักษณ์ (4 คะแนน)



[Combinational Circuit Implementation] ให้ใช้ MUXs สร้าง วงจรคูณ A ด้วย 1, 2, 4, หรือ 8 เมื่อ  $A=a_{7}a_{6}a_{3}a_{4}a_{3}a_{2}a_{1}a_{0}$  เป็นเลขฐานสองขนาด 8 บิท โดยเอ้าท์พุทมีขนาด 8 บิท (ถ้าผลคูณมีค่าเกิน 255 จะ overflow) และใช้สัญญาณอินพุท 2 บิทเพื่อเลือกว่าจะคูณด้วย 1, 2, 4 หรือ 8 รูปข้างล่างแสดง บล็อกไคอะแกรมและฟังชั้นก์ของวงจรของวงจร (10 คะแนน)



| Msel(1) | Msel(0) | Р               |
|---------|---------|-----------------|
| 0       | 0       | $A = 2^{0} * A$ |
| 0       | I       | $2A = 2^{1} A$  |
| 1       | 0       | $4A = 2^2 * A$  |
| 1       | 1       | $8A = 2^3 * A$  |

(คำแนะนำ การคูณ A ด้วย 2" เท่ากับการเลื่อนบิทของ A ไปทางซ้าย n บิท)

- 6. [Digital System Implementation] นำหมายเถขของคำตอบที่ถูกค้องจากตัวเลือกที่ให้ไว้มาเดิมในช่องคำตอบ ของแต่ละข้อในกระคาษคำตอบ (คำตอบหนึ่งอาจคอบได้หลายข้อ) (20 คะแนน)
  - i. ในไมโครคอนโทรลเลอร์มีการใช้ ....(1)...เป็นที่เก็บข้อมูลสำหรับการประมวลผล โดยมักจะสร้างเป็น .....(2)... นอกจากนี้ไมโครคอนโทรลเลอร์ยังต้องการ Timer ซึ่งสามารถสร้างได้จาก ....(3)....
  - ii. บ่อยครั้งที่เราจะต้องแปลง parallel data ไปเป็นแบบ sequential data และกลับกัน เช่นในการสื่อสาร ข้อมูลแบบ RS232 ซึ่งเราสามารถใช้ ...(4)... ในการแปลงแบบนี้
  - iii. ตัวเลขสุ่มในระบบคอมพิวเตอร์เป็นตัวเลขสุ่มเทียม (Pseudorandom Numbers) ซึ่งสร้างได้จาก ...(5)...
  - iv. เราสามารถสร้างวงจรเปรียบเทียบว่า A และ B เท่ากันหรือไม่โดยใช้ ...(6)....หรือ ....(7)....
  - v. รูปข้างล่างเป็นบล็อกไดอะแกรมของระบบดิจิตอลในระดับ RTL ซึ่งแบ่งเป็นสองส่วนคือ ....(8)....
    และ...(9)...ในส่วนของ (8) จะมีองค์ประกอบที่สำคัญสามส่วนคือ ส่วนที่หนึ่งคือ function blocks ซึ่ง
    เป็นส่วนที่ทำหน้าที่ประมวลข้อมูล ส่วนที่สองคือ ....(10)...ซึ่งใช้ในการเลือกเส้นทางการไหลของ
    ข้อมูล (data routing) และส่วนที่สามคือ ....(11)....ซึ่งใช้ในการเก็บข้อมูล ในส่วนของ (9) จะสร้าง
    ค้วย...(12)...



- vi. เมื่อมีอุปกรณ์หลาย ๆ ตัวที่ค้องขอบริการจากระบบเคียวกัน เราจำเป็นต้องมี...(13)...เพื่อเลือกว่า อุปกรณ์ตัวใคจะได้บริการก่อน เมื่อมีการขอบริการเข้ามาพร้อมกัน
- vii. เมื่อค้องการนำตัวเลขที่อยู่ในรูปของรหัส BCD ซึ่งมี 4 บิทค่อหนึ่งหลัก ไปแสคงผลทาง 7-segment LED ซึ่งมี 8 คำแหน่งของการแสคงผล (7 segments และ 1 decimal point) ต่อหนึ่งหลัก เราจะต้องใช้ ....(14)....ทำหน้าที่แปลงจากข้อมูล BCD ขนาค 4 บิทไปเป็นข้อมูลสำหรับขับ LED 8 ตัว
- viii. เราสามารถใช้ ...(15)....ในการสร้างวงจรในรูปของ SOP และใช้ ...(16)...ในการสร้างวงจร POS
- ix. ในการแปลง two-level network แบบ SOP ไปเป็น multilevel network เราใช้ ...(17)....และเราใช้ หลักการ ...(18)...ในการแปลง two-level-network แบบ POS เป็น multilevel network
- x. State diagram ในข้อ 2 ของข้อสอบชุคนี้เป็นของ ...(19)...
- xi. เราสามารถใช้ ...(20)...ในการหารเลขจำนวนเต็มบวกด้วย 2° เมื่อ n เป็นเลขจำนวนเต็ม

#### ตัวเฉือกของคำตอบ

- (a) multiplexer (MUX) (b) decoder (c) encoder (d) comparator (e) XOR (f) XNOR (g) register
- (h) Linear Feedback Shift Register (LFSR) (i) shift register (j) counter (k) collapsing (l) datapath
- (m) register files (n) control (o) priority encoder (p) Finite State Machine (FSM) (q) NAND-NAND network
- (r) AND-NOT network (s) NOR-NAND network (t) NOR-NOR network (u) factorization

- 7. [CMOS Logic] ตอบคำถามในแต่ละข้อโดยแสคงที่มาของคำตอบ (20 คะแนน)
  - 7.1 พิจารณาว่า CMOS logic ข้างล่างนี้มี DC Noise Margins เป็นเท่าใคเมื่อ  $V_{cc}$  = 3.3V (4 คะแนน)



7.2 คารางข้างล่างเป็นข้อมูลจากผู้ผลิตของ CMOS INVERTER ที่ใช้ขนาดแรงคัน  $V_{CC}=5V_{\parallel}$  จงประมาณค่า rise time และ fall time ของ INVERTER นี้ในขณะขับ capacitive load ขนาด 120pF (6 คะแนน)

| <b>መመንቀተለያቸውን, የመመመር ሲዘመን የመጀመ</b> ል ያለመንካዊ መመመ ያሉ ላ አመር መንካት ለተት መመሻለው ለተሉ የትር ያለቀቀ ነ - ተቀመ የሚያለርም ከመንካ ለ | CMOS                  | Load  | TTL Load            |       |
|------------------------------------------------------------------------------------------------------------|-----------------------|-------|---------------------|-------|
| Parameter                                                                                                  | Name                  | Value | Name                | Value |
| Maximum LOW-state output current (mA)                                                                      | I <sub>OLmaxC</sub>   | 0.02  | I <sub>OLmaxT</sub> | 4.0   |
| Maximum LOW-state output voltage (V)                                                                       | VOLmaxC               | 0.1   | VOI max1            | 0.33  |
| Maximum HIGH-state output current (mA)                                                                     | $I_{\mathrm{OHmaxC}}$ | -0.02 | IOHIBANT            | -4.0  |
| Minimum HIGH-state output voltage (V)                                                                      | $V_{\rm OHmmC}$       | 4.4   | $V_{ m OHmmT}$      | 3.84  |

7.3 ให้เขียนวงจร Static CMOS ของ  $Z=\overline{A(C+D)+(B+E)D}$  (10 คะแนน)