

## มหาวิทยาลัยเทคโนโลยีพระจอมเกล้าธนบุรี การสอบปลายภาคเรียนที่ 1 ปีการศึกษา 2551

วิชา ENE 312 Electronic Engineering Laboratory สอบวันที่ 8 ตุลาคม พ.ศ.2551 ภาควิชา วศ. อิเล็กโทรนิกส์ฯ ปีที่ 3 เวลา 9:00 – 12:00 น.

#### คำเตือน

- 1. ข้อสอบวิชานี้มี 6 หมวด 20 หน้า (รวมใบปะหน้า)
- 2. ให้ทำทุกข้อลงในตัวข้อสอบหรือกระดาษที่จัดให้
- 3. อนุญาตให้ใช้เครื่องคำนวณตามระเบียบของมหาวิทยาลัยได้
- 4. ห้ามนำเอกสารใด ๆ เข้าห้องสอบ
- 5. ให้เขียนชื่อ-นามสกุล และเลขประจำตัวลงในกระดาษคำตอบทั้งสองหน้า

เมื่อนักศึกษาทำข้อสอบเสร็จ ต้องยกมือบอกกรรมการคุมสอบ เพื่อขออนุญาตออกนอกห้องสอบ ห้ามนักศึกษานำข้อสอบและกระดาษคำตอบออกนอกห้องสอบ

นักศึกษาซึ่งทุจริตในการสอบ อาจถูกพิจารณาโทษสูงสุดให้พันสภาพการเป็นนักศึกษา

อาจารย์ ดร. กมล จิรเสรือมรกุลผู้รวบรวมข้อสอบ

โทร. 0-2470-9067

ข้อสอบนี้ได้ผ่านการประเมินจากคณะกรรมการประจำภาควิชาแล้ว

(ผศ.ดร.วุฒิชัย อัศวินชัยโชติ)

หัวหน้าภาควิชาวิศวกรรมอิเล็กทรอนิกส์และโทรคมนาคม

### หมวด ก: (20 ข้อ 40 คะแนน) การทดลองวงจร BJT and FET Amplifier และ Differential Amplifier



รูปที่ 1 วงจรขยายโดยใช้ BJT

## 1. จากรูปที่ 1 เป็นวงจรขยายชนิคใค

- n. common-drain
- v. common-source
- ก. common-emitter
- 1. common-base

### 2. เมื่อทำการใบแอสขณะ $V_s=0$ ค่า $V_B$ และ $V_E$ มีความสัมพันธ์กันอย่างไร

- ก.  $V_B$  มีค่ามากกว่า  $V_E$  ประมาณ 0.6-0.7 มิลลิโวลท์
- ข.  $V_B$  มีค่าน้อยกว่า  $V_E$  ประมาณ 0.6-0.7 มิลลิโวลท์
- ค.  $V_B$  มีค่ามากกว่า  $V_E$  ประมาณ 0.6-0.7 โวลท์
- ง.  $V_{\rm B}$  มีค่าน้อยกว่า  $V_{\rm E}$  ประมาณ 0.6-0.7 โวลท์

### 3.วงจรขยายสัญญาณชนิดใคให้กำลังขยายแรงคันสูงสุด $(V_{\text{out}}/V_{\text{in}})$

- n. common-drain
- v. common-source
- n. common-gate
- v. common-base

#### 4. ในการทคลองได้ใช้หลักการใดในการหาค่า input resistance ของวงจรขยายสัญญาณ

- ก. การแบ่งแรงคัน (voltage divider)
- ข. การแบ่งกระแส (current divider)
- ค. การต่อขนานของตัวค้านทาน
- ง. การต่ออนุกรมของตัวด้านทาน

| ชื่อ     | รหัสเลขที่นั่งสอบเลขที่นั่งสอบ                                                                                      |
|----------|---------------------------------------------------------------------------------------------------------------------|
| 5. ในกา  | รทคลองได้ใช้หลักการใดในการหาค่า output resistance ของวงจรขยายสัญญาณ                                                 |
| ก.       | การแบ่งแรงคัน (voltage divider)                                                                                     |
| ٧.       | การแบ่งกระแส (current divider)                                                                                      |
| ค.       | การต่อขนานของตัวด้านทาน                                                                                             |
| 1.       | การต่ออนุกรมของตัวต้านทาน                                                                                           |
| 6. วงจร  | งขายสัญญาณแบบ unbypassed common-emitter (ไม่มี C3) ค่างจาก bypassed common-                                         |
| emitt    | ter (มี C <sub>3</sub> ) อย่างไร                                                                                    |
| n.       | อัตราขยายแรงคันสูงกว่า                                                                                              |
| ข.       | อัตราขยายแรงคันต่ำกว่า                                                                                              |
| ค.       | มีเสดียรภาพด่ำกว่า                                                                                                  |
| ١.       | มีคาปาซิเตอร์ต่อขนานกับตัวด้านทานที่ขา emitter                                                                      |
| 7. หลักเ | การกำหนคจุคทำงานของทรานซิสเตอร์(transistor biasing) ที่คีจะต้องเป็นอย่างไร                                          |
| ก.       | ค้องรักษาแรงคัน $\mathbf{V_C}$ ให้คงที่ไม่เปลี่ยนแปลงตามค่า $oldsymbol{eta_F}$ ของทรานซิสเตอร์                      |
| ∜.       | ด้องรักษาแรงคัน $\mathbf{V_B}$ ให้คงที่ไม่เปลี่ยนแปลงตามก่า $oldsymbol{eta_F}$ ของทรานชิสเตอร์                      |
| ค.       | ค้องรักษากระแส $\mathbf{I}_{\mathbf{C}}$ ให้คงที่ไม่เปลี่ยนแปลงตามค่า $oldsymbol{eta}_{\mathbf{F}}$ ของทรานซิสเตอร์ |
| 1.       | ค้องรักษากระแส $I_B$ ให้คงที่ไม่เปลี่ยนแปลงตามค่า $eta_F$ ของทรานซิสเตอร์                                           |
| 8.ถ้าวงจ | รงยายมีเสถียรภาพที่คือยู่แล้ว เมื่อเปลี่ยนทรานซิสเตอร์ให้มีค่า β <sub>F</sub> มากขึ้นจะมีผลอย่างไรกับอัตรางยาย      |
| แรงคั    | นของสัญญาณเอาท์พุท                                                                                                  |
| ก.       | อัตราขยายแรงคันเพิ่มขึ้น                                                                                            |
| ٧.       | อัตราขยายแรงคันลดลง                                                                                                 |
| ก.       | อัตราขยายแรงคันกงที่                                                                                                |
| 1.       | ผิดทุกข้อ                                                                                                           |
| 9.ข้อใค  | ต่อไปนี้ถูกค้อง                                                                                                     |
| ก.       | input resistance ขณะมี $\mathbf{C}_3$ และไม่มี $\mathbf{C}_3$ มีค่าไม่เท่ากัน                                       |
| ન.       | output resistance ขณะมี $\mathbf{C}_3$ และไม่มี $\mathbf{C}_3$ มีค่าไม่เท่ากัน                                      |
| ค.       | ถูกทั้ง ก. และ ข.                                                                                                   |
| ١.       | ผิคทุกข้อ                                                                                                           |
| 10. ใน   | มการทคลองหาอัตรา <b>ขยายจะต้องวัดสัญญาณเอาท์พุทข</b> ณะที่เป็นอย่างไร                                               |
| n.       | สัญญาณเอาท์พุทไม่ถูกตัดยอด                                                                                          |
| ข.       | สัญญาณเอาท์พุทถูกตัดยอด                                                                                             |
| ค.       | สัญญาณเอาท์พุทเป็นแบบ saw-tooth                                                                                     |
| ١.       | สัญญาณเอาท์พุทเป็นค่าคงที่                                                                                          |
|          |                                                                                                                     |

| <b>V</b> O | ••••• | รหสเลขทนงสอบเลขทนงสอบ                                                                               |
|------------|-------|-----------------------------------------------------------------------------------------------------|
| 11         | ค่าต  | อบสนองตามความถี่ (Frequency Response) ของวงจรคังรูป 1 จะมีแนวโน้มเป็นแบบใค                          |
| 11.        |       | อบถนองตามความถึ่<br>คงที่ทุกความถึ่                                                                 |
|            | ก.    |                                                                                                     |
|            | ข.    | ที่ความถี่ต่ำๆจะมีค่าลดลงเมื่อเพิ่มความถี่ จากนั้นจะคงที่แล้วจะเริ่มลดลงอีกที่ความถี่สูงๆ           |
|            | ค.    | ที่ความถี่ค่ำๆจะมีค่าเพิ่มขึ้นเมื่อเพิ่มความถี่ จากนั้นจะคงที่แล้วจะเริ่มเพิ่มขึ้นอีกที่ความถี่สูงๆ |
|            | 1.    | ที่ความถี่ค่ำๆจะมีค่าเพิ่มขึ้นเมื่อเพิ่มความถี่ จากนั้นจะคงที่แล้วจะเริ่มลคลงที่ความถี่สูงๆ         |
| 12.        | ขา S  | Source, Gate, และ Drain ของ FET เทียบได้กับขาใดของ BJT ตามลำดับ                                     |
|            | ก.    | Base, Emitter, une Collector                                                                        |
|            | ٧.    | Emitter, Base, และ Collector                                                                        |
|            | ค.    | Collector, Base, uar Emitter                                                                        |
|            | ١.    | Base, Collector, une Emitter                                                                        |
| 13.        | ข้อใ  | คต่อไปนี้ <u>ไม่</u> ถูกต้องสำหรับวงจร common source amplifier (FET amplifier)                      |
|            | ก.    | การไบแอสจะทำได้ง่ายกว่าของวงจร BJT                                                                  |
|            | ข.    | กระแส $\mathrm{I}_\mathrm{D}$ จะขึ้นอยู่กับ $\mathrm{V}_\mathrm{GS}$                                |
|            | ค.    | ทั้งพาหะข้างน้อยและข้างมากต่างเป็นตัวหลักในการทำงานของ FET                                          |
|            | 1.    | ผิดทุกข้อ                                                                                           |
| 14.        | จาก   | การทคลองเราสามารถรู้ค่า input impedance ได้จากวงจรเลยว่ามีค่าเท่าใด                                 |
|            | ก.    | $R_{S}$                                                                                             |
|            | ٧.    | $R_G$                                                                                               |
|            | ค.    | $R_D$                                                                                               |
|            | 1.    | $R_S$ ขนานกับ $R_D$                                                                                 |
| 15.        | ในเ   | การทคลองหาก่าตอบสนองตามความถึ่จะเห็นว่ามีการให้บันทึกค่า θ ก่า θ นี้กื้อค่าอะไร                     |
|            | ก.    | ความต่างเฟสของสัญญาณอินพุทกับเอาท์พุท                                                               |
|            | ٧.    | ค่ามุมต่างระหว่างแรงคันเอาท์พุทกับแรงคันไบแอส                                                       |
|            | ค.    | ค่าความแตกต่างของความถึ่ระหว่างสัญญาณอินพุทกับเอาท์พุท                                              |
|            | 1.    | ผิดทุกข้อ                                                                                           |
|            |       |                                                                                                     |



รูปที่ 2 Differential Amplifier

- 16. ค่า common mode rejection ratio (CMRR) คืออัตราส่วนระหว่างค่าใคกับค่าใค
  - $f. A_d/A_c$
  - v. A<sub>c</sub>/A<sub>d</sub>
  - $A_d + (A_c/2)$
  - $4. \{A_d + (A_c/2)\}$
- 17. จากรูปที่ 2 ถ้าทรานซิสเตอร์  $\mathbf{Q}_1$  และ  $\mathbf{Q}_2$  เป็นเบอร์เคียวกัน ข้อใดต่อไปนี้ถูกต้อง
  - ก.  $V_{C1} = V_{C2}$  และมีเฟสตรงกัน
  - ข.  $V_{C1} = V_{C2}$  แต่มีเฟสต่างกัน  $\pi/2$
  - ก. ค่าแรงคันคร่อมแต่ละขาของทรานซิสเตอร์ทั้งสองตัวจะแตกต่างกัน
  - ง. ผิดทุกข้อ
- 18. ตามรูปถ้าต่อสัญญาณเข้าอินพุท  $V_1$  โดยให้  $V_2=0$  แล้ววัคหาขนาดของสัญญาณเอาท์พุทแบบ single ended ข้อใดต่อไปนี้ถูกต้อง
  - ก. ถ้าขนาคสัญญาณอินพุทมีค่าต่ำ สัญญาณเอาท์พุทอาจจะไม่ปรากฏ
  - ข. ถ้าขนาคสัญญาณอินพุทมีค่าสูงพอ สัญญาณเอาท์พุทอาจสังเกตเห็นได้โดยไม่มีอัตราขยาย
  - ถ้าขนาดสัญญาณอินพุทมีค่าสูงพอ สัญญาณเอาท์พุทอาจสังเกตเห็นได้โดยมีอัตราขยาย
  - ง. ข้อ ก. และข้อ ข. ถูกต้อง
- 19. ตามรูปถ้า  $V_1 = V_2$  แล้ววัดหาขนาดของสัญญาณเอาท์พุทแบบ single ended ข้อใดต่อไปนี้ถูกต้อง
  - ก. ถ้าขนาคสัญญาณอินพุทมีค่าต่ำ สัญญาณเอาท์พุทอาจจะไม่ปรากฏ
  - ข. ถ้าขนาคสัญญาณอินพุทมีค่าสูงพอ สัญญาณเอาท์พุทอาจสังเกตเห็นได้โดยไม่มีอัตราการขยาย
  - ค. ถ้าขนาคสัญญาณอินพุทมีค่าสูงพอ สัญญาณเอาท์พุทอาจสังเกตเห็นได้โดยมีอัตราการขยาย
  - ง. ข้อ ก. และข้อ ข. ถูกต้อง

หมวด ข ; OPAMP and Power Amplifier (6 ช้อ 40 คะแนน)

1. จากการทดลองเรื่อง Op-Amp จงวาดรูปแรงคันขาออกเทียบกับเวลาที่ได้จากวงจรต่อไปนี้
(6คะแนน)

1.1 กำหนดให้ Input ของวงจรเป็น Sine wave ขนาด  $V_{in}=200~\text{mv}_{(p-p)}$  ที่ความถี่ 1kHz







2. จากรูปเป็นวงจรขยายแบบกลับเฟส ผลการทคลองที่ได้เมื่อทำการวัคค่าแรงคันขาออกนั้นได้เป็น แรงคันไฟฟ้ากระแสตรงขนาค 0.2 V ซึ่งเป็นค่าที่ผิดพลาค จงอธิบายว่าได้ค่าผิดพลาคเพราะเหตุใด ค่าที่ถูกต้องเป็นเท่าใด และสามารถแก้ไขผลการทคลองให้ถูกต้องได้อย่างไร(3 คะแนน)



 จงแสดงการต่อวงจรเปรียบเทียบแรงคันแบบ Schmitt Trigger และเขียน Transfer Function ของ วงจรพร้อมทั้งอธิบายการทำงานของ Hysteresis และ Hysteresis นำไปใช้ประโยชน์อะไรได้ (5 คะแนน) 4. จงอธิบายหลักการทำงานของวงจร Square wave generator คังรูป และการปรับค่า Ra และ Rb มี
ผลอย่างไรต่อรูปสัญญาณแรงคันขาออก พร้อมทั้งวาคกราฟแสดงสัญญาณของแรงคันขาออกเทียบ
กับตัวเก็บประจุ (5 คะแนน)



5. วงจรขยายกำลังมือยู่หลายชนิค สามารถแบ่งได้ตามลักษณะของจุดทำงานไฟตรง ( Q-point) ซึ่งจะ แบ่งวงจรขยายออกได้เป็น 4 แบบ ใหญ่คือ วงจรขยาย Class A ,Class B ,Class AB และ Class C ตามลำดับ จงเติมคำตอบในตารางให้ถูกต้อง (5คะแนน)

|          | มุมการนำกระแส | ความผิดเพี้ยน (Distortion) | ประสิทธิภาพ |
|----------|---------------|----------------------------|-------------|
| Class A  |               |                            |             |
| Class B  |               |                            |             |
| Class AB |               |                            |             |
| Class C  |               | สูงมาก                     | 100%        |

| ชื่อ | รหัส | ลขที่นั่งสอบ9 | ) |
|------|------|---------------|---|
|------|------|---------------|---|

- 6. จากการทคลองเรื่องวงจรขยายกำลัง จะทำการทคสอบโคยใช้วงจรใน Class B และ AB เพื่อหาประสิทธิภาพ ในการทำงาน, ความผิดเพี้ยนที่เกิดขึ้น และการตอบสนองทางความถี่ จากการทคลองเมื่อกำหนดให้ แรงคัน ขาเข้าเป็น Sine Wave ขนาด 2  $V_{(p-p)}$  ที่ความถี่ 1 kHz , $V_{supply} = \pm 15 V_{DC}$  และ $R_L = 15 \Omega$  ทำให้ได้แรงคันขา ออก 22  $V_{(p-p)}$  และกระแสไฟฟ้าที่จ่ายโดยแหล่งจ่ายเท่ากับ 0.46 A
  - 6.1 จงอธิบายการเกิด Crossover Distortion พร้อมทั้งวาครูปประกอบ (3 คะแนน)

6.2 จงอธิบายหลักการทำงานของวงจร Push-Pull Power Amplifier (3 คะแนน)



6.3 (a) จากรูปถ้าใคโอคตัวใคตัวหนึ่ง เกิดการลัดวงจร สัญญาณ Output จะ มีลักษณะอย่างไร จงอธิบาย (2 คะแนน)

(b) ถ้าใดโอคตัวใคตัวหนึ่งเกิดการเปิดวงจร สัญญาณ Output จะมีลักษณะอย่างไร จงอธิบาย (2 คะแนน)

| ชื่อ                                           | รหัส                  | เลขที่นั่งสอบ            |
|------------------------------------------------|-----------------------|--------------------------|
|                                                |                       | 10                       |
| 6.4 จงแสคงการคำนวณหาประสิทธิภาพของวงจรข        | เยายกำลังโคยใช้ค่าจาก | าผลการทคลอง(3 คะแนน)     |
|                                                |                       |                          |
|                                                |                       |                          |
|                                                |                       |                          |
|                                                |                       |                          |
|                                                |                       |                          |
| 6.5 จากการทคลองการย้ายจุดป้อนกลับเกิดการเปลี่ย | ยนแปลงอย่างไร เพราะ   | ะเหตุใคจงอธิบาย(3 คะแนน) |

| ชื่อ                                        | รหัส                        | เลขที่นั่งสอบ |
|---------------------------------------------|-----------------------------|---------------|
|                                             |                             | 11            |
| หมวด ค ; Switching Regulator and Freq       |                             | คะแนน)        |
| 1.การทคสอบฟิลเตอร์ใช้ระคับสัญญาณที่ป้อ      | นเข้าฟิลเตอร์ เท่ากับ       |               |
| n. 10 dBm                                   | U. 5 V                      |               |
| ค. 1Vp-p                                    | 1. 0 dBm                    |               |
| 2. โดยทั่วไปช่วงตัดกับผ่านของฟิลเตอร์จะแ    | ตกต่างกันอย่างน้อย          |               |
| n. 10 dB                                    | <b>บ</b> . 30 dB            |               |
| ค. IVp-p                                    | 4. 80 dB                    |               |
| 3.เมื่อต้องการป้องกันฮาร์โมนิกส์ จะใช้ฟิลเต | าอร์ชนิคใค                  |               |
| n. low pass                                 | V. Band pass                |               |
| ค. High pass                                | 1. Band reject              | :             |
| 4.เมื่อต้องการใช้งานตัดสัญญาณช่องข้างเคีย   | งใช้ฟิลเตอร์แบบใค           |               |
| f). low pass                                | V. Band pass                |               |
| ค. High pass                                | 1. Band reject              | i .           |
| 5.เมื่อต้องการป้องกันสัญญาณรบกวนที่ควา      | มถี่ค่ำ จะใช้ฟิลเตอร์ชนิคใค |               |
| f). low pass                                | V. Band pass                |               |
| ค. High pass                                | 1. Band reject              | t             |
| 6.การวิเคราะห์หา Ripple ตั้งเสกลแนวตั้งที่  | ใค                          |               |
| n. 0 dB/                                    | V. 1dB/                     |               |
| ค. 20 dB/                                   | ง. ไม่มีข้อถูก              |               |
| 7. การวิเคราะห์หา Cutoff frequency ตั้งช่ว  | ง span ที่ใด                |               |
| ก. full span                                | U. 100 KHz                  |               |
| ก. 1 MHz                                    | ง. ไม่มีข้อถูก              |               |
| 8. การเลื่อนของเฟสที่ความถี่ขาออก ในการ     | ทคลองเกิคกับฟิลเตอร์แบบใค   | มากที่สุด     |
| fi. low pass                                | V. Band pass                | 1             |
| ค. High pass                                | 1. Band rejec               | t             |
| 9. Ripple ของฟิลเตอร์แบบใคมีค่ามาก          |                             |               |
| fl. low pass                                | V. Band pass                | 3             |
| ก. High pass                                | 1. Band rejec               | t             |
|                                             |                             |               |

10. ความถี่สูงสุคที่เครื่องสามารถทคสอบได้มีค่าเท่ากับ

| ชื่อ | รหัส | เลขที่นั่งสอบ |
|------|------|---------------|
|      |      | 13            |

- 20. สัญญาณรูปฟันเลื่อยใช้ประโยชน์อย่างไร
- ก. ใช้เป็นออสซิเลเตอร์
- ค. ใช้เปรียบเทียบแรงคัน

- ข. ใช้เปรียบเทียบความถึ่
- ง. ใช้เปรียบเทียบความกว้างพัลซ์

#### กระคาษคำตอบ หมวด ค.

|    | n | U | Pl | ٩ |
|----|---|---|----|---|
| 1  |   |   |    |   |
| 2  |   |   |    |   |
| 3  |   |   |    |   |
| 4  |   |   |    |   |
| 5  |   |   |    |   |
| 6  |   |   |    |   |
| 7  |   |   |    |   |
| 8  |   |   |    |   |
| 9  |   |   |    |   |
| 10 |   |   |    |   |
| 11 |   |   |    |   |
| 12 |   |   |    |   |
| 13 |   |   |    |   |
| 14 |   |   |    |   |
| 15 |   |   |    |   |
| 16 |   |   |    |   |
| 17 |   |   |    |   |
| 18 |   |   |    |   |
| 19 |   |   |    |   |
| 20 |   |   |    |   |

| ชื่อ | รหัส | เลขที่นั่งสอบ |
|------|------|---------------|
|      |      | 14            |

<u>หมวด ง</u>; Active Filter and Multivibrator (4 ข้อ 40 กะแนน)

1. วงจรกรองความถี่ค่ำผ่านชนิคกับมันค์แบบอันคับที่สอง คังรูปข้างล่าง (5 กะแนน)



มี Transfer Function ดังนี้

$$G(s) = \frac{39401103.2309}{s^2 + 8888.88888889s + 39401103.2309}$$

จงคำนวณ หาความค่าความถี่ตัด fo ของ Filter นี้ กำหนดให้ Transfer Functionของ Filter นี้คือ

Vout/Vin = 
$$\omega_0^2/(s^2 + s \omega_0/Q + \omega_0^2)$$

2. จงเขียนลักษณะ Transfer function นี้ คร่าวๆ โดยแสดงให้เห็นความสัมพันธ์ ระหว่าง Input และ Output ที่ความถี่ ถึงประมาณ 20 เท่า ของความถี่ตัด ทั้งนี้จงแสดงการกรองผ่านความถี่ของ Filter ที่มีค่า Q ต่างๆกัน (0.1, 0.7, 3 และ 10 เป็น ดัน) หรือนั่นก้อคือ ทำการวาดกราฟใน Log scale ตามที่ได้ปฏิบัติในการทดลอง (10 คะแนน)

| ชื่อ | รหัส | เลขที่นั่งสอบ |
|------|------|---------------|
|      |      | 15            |

3. จงนำแสนอวิธีการ ออกแบบ Filter ชนิคกัมมันต์แบบอันคับที่สอง คั้งที่ได้ปฏิบัติในการทคลอง กำหนคให้

$$\pmb{\omega_0} = 1/\sqrt{R1R2C1C2} \quad \text{wit } Q = \quad \pmb{\omega_0}R1R2C1C2 \ / \ C2(R1+R2)$$

ทั้งนี้ไม่ต้องแสดงการคำนวณจริง ให้เพียงแต่นำเสนอวิธีการออกแบบ Filter เมื่อต้องการ filter ที่มีค่า Q และ ค่า  $\omega_o$  ได้ตามที่ ต้องการ ทั้งนี้ให้นำเสนอเป็นขั้นๆ ตามวิธี (10 กะแนน)

4. จงกล่าวถึง Oscillators ทั้ง2 ชนิดที่ได้ทำการทดลอง ได้แก่ Wien-Bridge Oscillator และ Schmitt Trigger Oscillator ว่าการ Oscillate เกิดขึ้นได้อย่างไร พร้อมทั้งชี้ให้เห็นว่าการปรับความถื่อาจจะทำได้อย่างไรบ้าง ทั้งนี้รูปใด ที่ไม่มี การบอกค่า Component เช่น R1 R2ให้เขียนค่าลงใน Circuit Diagram ด้วย (15 คะแนน)



รูปที่1: Wien-Bridge Oscillator

 $oldsymbol{\omega_o} = 1/R_A C_A$  กรณี ที่ให้ค่า Rเท่ากันและ C เท่ากัน



21 2: Schmitt Trigger Oscillator

T2 - T1 = 1.1 RxCx

อธิบายรูปสัญญาณที่ขา 2 และ 3 ด้วย

| ชื่อ                       | รหัสรหัส                                      | เลขที่นั่งสอบ              |
|----------------------------|-----------------------------------------------|----------------------------|
|                            |                                               | 17                         |
| <u>พมวด จ;</u> Boolean Alg | ebra and Logic Gate (5 ข้อ 30 กะแนน)          |                            |
| 1. จงอธิบายถึงหลัก         | การวิเคราะห์ (Analysis)และการสังเคราะห์(Syntl | hesis)วงจรลอจิกมาโดยสังเขป |
| อย่างชัดเจนและเ            | ถูกต้อง (8 คะแนน)                             |                            |

# 2. จงตอบคำถามต่อไปนี้ (7 คะแนน)

- 1) Logic gateและLogic operator คือจะไร มีความแตกต่างกันอย่างไร (4)
- 2) การใช้คู่มือดูขาไอชีผิดวีธี มีผลเสียอย่างไรต่อการทดลองในแลปนี้ (3)

| ชื่อ | รหัส | เลขที่นั่งสอบ |
|------|------|---------------|
|      |      | 18            |

3. วิธีการแทนค่าลอจิก( 1 หรือ0)ตามค่าแรงดันไฟฟ้า มีทั้งหมดกี่วิธี และแต่ละวิธีมีลักษณะการ แทนค่าอย่างไร (5 คะแนน)

4. ในการทดลอง การสับสวิตซ์ป้อนค่าแรงดันอินพุตจากบอร์ดทดลองมายังอุปกรณ์ที่เสียบอยู่
บนโปรโตบอร์ด คือการกระทำอย่างไรต่อทรานซิสเตอร์และไดโอดที่ใช้ในการทดลอง ตอบให้
ครบทุกประเด็น (5 คะแนน)

5. ขาใดเป็นขาควบคุม(Control)การทำงานของทรานซิสเตอร์ทั้งแบบชนิด NPN และ PNP จง อธิบายอย่างละเอียด ( 5 คะแนน)

| ชื่อ                                | รหัส                                | ถขที่นั่งสอบ      |
|-------------------------------------|-------------------------------------|-------------------|
|                                     |                                     | 19                |
| <u>หมวด จ;</u> FF and CAD (3 ข้อ 40 | <b>กะแนน)</b>                       |                   |
| 1.การ Simulation รูปกราฟการทำง      | งานแบบ AC Sweep มีความจำเป็นอ       | ย่างไร (10 คะแนน) |
|                                     |                                     |                   |
|                                     |                                     |                   |
|                                     |                                     |                   |
|                                     |                                     |                   |
|                                     | ····                                |                   |
|                                     |                                     |                   |
| 2 จง Design โดยใช้ D Flin-Flon &    | สร้างเป็น Shift Register 4 บิตแบบ S | IPO (15 คะแนน)    |

3.จง Design โดยใช้ D Flip-Flop สร้างเป็น Shift Register 4 บิตแบบ PISO (15 กะแนน)