# 数字电路与数字系统实验

# 

计算机科学与技术系

191220008 陈南曈 924690736@qq.com

### 一、实验目的

本次实验的目的是复习锁存器和触发器的工作原理,复习时序电路中电路时序图的分析和阅读。学习如何对时序电路进行仿真,了解 Verilog 语言中阻塞赋值语句和非阻塞赋值语句的区别。

### (一) 分析阻塞和非阻塞 RTL 视图和仿真结果

请建立两个工程,分别研究阻塞赋值和非阻塞赋值的 RTL 级视图和仿真结果,步骤如下:

- 1. 新建工程,用阻塞赋值语句设计两个触发器;保存 Verilog 语言文件。
- 2. 在 Tools 栏, 点击 Netlist Viewers 栏下的 RTL Viewer 查看生成的 RTL Schematic,看看在用阻塞赋值语句生成两个触发器的实际电路原理。
- 3. 新建另一个工程, 用非阻塞赋值语句实现两个触发器, 重复上述步骤, 比较两种触发器实现方式在硬件电路实现上的异同。

# (二)设计一个同步清零和一个异步清零的 D 触发器

查阅资料,分析同步清零和异步清零的不同,并请在一个工程中设计两个触发器,一个是带有异步清零端的 D 触发器,而另一个是带有同步清零端的 D 触发器。

# 二、实验原理(知识背景)

### 1、D 锁存器:

RS 锁存器中有一个 Q 和 Q 同时为 1 的无效状态, 这是 R 和 S 同时为 1 的缘故, 如果强制 R 和 S 总是相反的逻辑, 就可以避免这一现象产生。如图所示, 这个电路就是 D 锁存器电路, 当时钟触发信号为 0 时, 输出保持不变, 当时钟触发信号为 1 时, Q 输出 D 的值, 即 Q 随着 D 值的改变而改变。



#### 2、时钟边沿触发的 D 触发器

前面讨论的锁存器都是在时钟为高电平(也可以设计为低电平)时触发的,如果我们希望锁存器只在时钟的特定时刻(如上升沿或者下降沿)触发,锁存此时刻 D 的值,这样的锁存器通常称为时钟边沿触发的触发器

用两个锁存器可以构成触发器,如图所示。图中的两个 D 锁存器,前者为主锁存器,后者为从锁存器,当 Clk 信号为 1 时,主锁存器的 Qm 随着 D 的变化而变化,从锁存器的状态保持不变。当时钟信号变为 0 后,主锁存器的状态不再变化,从锁存器 Qs 的状态则跟随 Qm 状态的变化而变化,由于当 Clk=0 时,Qm 不会发生变化,因此对于外部的观察者而言,在一个时钟周期内 Q 只在 Clk 从 1 变为 0 (即时钟的负跳变沿或下降沿)的时候发生一次变化。因此,我们也可以说输出信号 Q 是在时钟下降沿采集到的输入信号 D 的瞬间值。



### 3、模块实例化

一个模块能够在另外一个模块中被引用, 这样就建立了描述的层次。模块实例化语句形式如下:

module\_name instance\_name(port\_associations);

#### 连接信号到模块端口:

有两种常用的方法将信号连接到端口上: 位置和名称。

#### 位置

通过位置将信号连到端口上的语法应该比较熟悉,因为这是类 c 语言的语法。当实例化一个模块时,根据这个模块声明时的端口顺序从左到右写下来。举个例子:

mod a instance1 ( wa, wb, wc );

这实例化了一个模块 mod\_a 并且起了一个实例名 instance1。这种语法有一个缺点,如果模块端口列表发生改变,所有这个模块的实例也必须被找到并且改成和新的相匹配。

#### 名称

通过名称将信号连接到模块的端口,即使端口列表发生更改,也可以保持正确连接。但是这个语法更冗长。

mod a instance2 (.out(wc), .in1(wa), .in2(wb));

注意端口的顺序在这里是不相关的,无论它在子模块的端口列表中的位置如何,都将连接到正确的名称。还请注意此语法中紧靠端口名称前面的英文句号"."。

根据名称连接是最常用也是最方便的,在给实例起名时推荐用原端口名\_u0,多次调用数字增长。例如:

```
mod_a mod_a_u0 ( .out(wc), .in1(wa), .in2(wb) );
mod_a mod_a_u1 ( .out(wc), .in1(wa), .in2(wb) );etc
```

# 三、实验环境/器材等

### 1) 软件环境:

Quartus (Quartus Prime 17.1) Lite Edition

### 2) 硬件环境:

DE10-Standard 开发板

FPGA 部分:

Intel Cyclone V SE 5CSXFC6D6 F31C6N

- 110K 逻辑单元
- 5,761Kbit RAM

HPS 部分:

Dual-core ARM Cortex A9

- 925MHz
- 1GB DDR

# 四、程序代码或流程图

(-)

#### 阻塞:



# 非阻塞:



(\_)



# 五、实验步骤/过程

(--)



### 设计:

```
module EXP4_1_1(in_data, clk, in_en, out_lock1, out_lock2);
   input in_data;
   input clk;
   input in_en;
         output reg out_lock1;
output reg out_lock2;
         always @ (posedge clk)
            if(in_en)
              begin
                 out_lock1 = in_data;
out_lock2 = out_lock1;
               end
            else
              begin
                out_lock1 = out_lock1;
out_lock2 = out_lock2;
               end
   endmodule
module EXP4_1_2(in_data, clk, in_en, out_unlock1, out_unlock2);
      input in_data;
input clk;
      input in_én;
     output reg out_unlock1;
output reg out_unlock2;
     always @ (posedge clk)
        if(in_en)
           begin
              out_unlock1 <= in_data;
out_unlock2 <= out_unlock1;
           end
        else
              out_unlock1 <= out_unlock1;
              out_unlock2 <= out_unlock2;</pre>
endmodule
```

### 测试:

```
initial
begin
// code that executes only once
// insert code here --> begin
      clk = 0; in_data = 0; in_en = 0; #7;
in_data = 0; #7;
in_data = 1; #7;
                   in_{data} = 0; #7;
                   in_{data} = 1; #7;
       in_en = 1; #7;
                   in_dáta = 0; #7;
                   in_data = 1; #7;
in_data = 0; #7;
                   in_{data} = 1; #7;
       $stop;
end
always
begin
#5 clk = ~clk;
// --> end
//$display("Running testbench");
end
```

### 编译:





引脚分配:无

### 仿真:





写入: 无

硬件验证:无

#### 设计:

```
module asynchro(in_data, clk, clr, in_en, out_unlock);
module synchro(in_data, clk, clr, in_en, out_unlock);
                                                                                           input in_data;
input clk;
input clr;
input clr;
input in_en;
     input in_data;
input clk;
input clr;
input in_en;
                                                                                            output reg out_unlock;
     output reg out_unlock;
                                                                                            always @ (posedge clk or posedge clr)
     always @ (posedge clk)
                                                                                              if(clr)
        if(!in_en)
                                                                                                 begin

if(in_en)

out_unlock = 0;

else
           out_unlock <= out_unlock;</pre>
           begin
if(clr)
                                                                                                 out_unlock <= out_unlock;
             out_unlock = 0;
else
                                                                                             enu
else
begin
if(in_en)
out_unlock <= in_data;
else
out_unlock <= out_unlock
           out_unlock <= in_data;
end</pre>
endmodule
                                                                                                 out_unlock <= out_unlock;
end</pre>
                                                                                      endmodule
                                module EXP4_2(in_data, clk, clr, in_en, out_unlock1, out_unlock2);
   input in_data;
   input clk;
                                      input clr;
input in_en;
                                      output out_unlock1;
                                      output out_unlock2;
                                      synchro a (in_data, clk, clr, in_en, out_unlock1);
asynchro b (in_data, clk, clr, in_en, out_unlock2);
                                endmodule
```

### 测试:

```
clk = 0; in_data = 0; in_en = 1; clr = 0; #7;
    in_data = 1; #7;
    clr = 1; #3;
    in_data = 0; #7;
    in_data = 1; #7;
    clr = 0; #3;
    in_data = 0; #7;
    clr = 1; #3;
    in_data = 1; #7;
    in_data = 0; #7;
    in_data = 1; #7;
    clr = 0; #3;
    in_data = 1; #7;
    clr = 0; #3;
    in_data = 0; #7;
    in_data = 1; #7;
    clr = 1; #3;
    in_data = 0; #7;
    clr = 0; #3;
    in_data = 0; #7;
    in_data = 1; #7;
    in_en = 0; #7;
    in_data = 0; #7;
    in_data = 1; #7;
    in_data = 1; #7;
    in_data = 1; #7;
    clr = 1; #3;
```

### 编译:



#### 引脚分配:



### 仿真:



### 写入:



# 硬件验证:



SW[0] —— in\_en

SW[1] —— clr SW[2] —— in\_data KEY[0] —— clk

LEDR[0] — out\_unlock1 LEDR[1] — out\_unlock2

# 六、测试方法

### Test Bench

任意给 in\_data 和 clr 赋值,观察在 in\_en 时,in\_data 随 clk(和 clr)的变化

### 七、实验结果

仿真结果与实际结果完全一致

In data 随 clk(和 clr)的变化符合触发器规律和同步异步清零规律

# 八、实验中遇到的问题及解决办法

1、不知道模块实例化的方法

上网查阅了模块的相关概念和实例化的方法

2、仿真图出现粗线,且一直没有变化

猜测是仿真无法停止,结果发现测试代码里未加"\$stop"

# 九、实验得到的启示

关于同步异步, 阻塞非阻塞的理解:

#### 同步:

A 调用 B,B 处理直到获得结果,才返回给 A。 需要调用者一直等待和确认调用结果是否返回, 然后继续往下执行。

#### 异步:

A 调用 B, B 直接返回。无需等待结果, B 通过状态, 通知等来通知 A 或回调函数来处理。

调用结果返回时. 会以消息或回调的方式通知调用者。

#### 阻塞:

A 调用 B, A 被挂起直到 B 返回结果给 A, A 继续执行。 调用结果返回前,当前进程挂起不能够处理其他任务,一直等待调用结果返回。

#### 非阻塞:

A 调用 B, A 不会被挂起, A 可以执行其他操作。 调用结果返回前,当前进程不挂起,可以去处理其他任务。 所以要区分开同步异步阻塞非阻塞,同步异步说的是被调用者结果返回时通知进程的一种通知机制,阻塞非阻塞说的是调用结果返回前进程的状态,是挂起还是继续处理其他任务。

# 十、意见和建议

可以将模块实例化的方法讲得更清楚一些,或者推荐一篇讲的比较好的文章。