# 数字电路

# 实验报告二

计算机科学与技术系 191220008 陈南曈

### 一、实验目的

- 1. 掌握利用基本门电路实现组合逻辑电路的方法
- 2. 掌握使用组合器件实现组合逻辑电路的方法
- 3. 掌握组合器件的级联扩展的方法。

### 二、实验设备和环境

1. 数字电路实验箱 1 个 2. 数字万用表 1 个

3. 集成电路

74HC00 四路 2 输入与非门 4 片 四路 2 输入或非门 2 片 74HC02 1片 74HC04 六路反向器 三路3输入与非门 74HC10 1片 四路 2 输入端异或门 1 片 74HC86 74HC20 2路4输入与非门 1片 74HC04 反相器 1片 74HC139 2-4 译码器 1片 74HC153 双四选一数据选择器 1片

## 三、实验内容和步骤

- 1. 利用基本逻辑门电路器件实现 1 位二进制数的全加器
- (1)、列出真值表, 化简后分别写出求和位和进位的逻辑表达式。

| 输入 |   |          | 输出 |           |  |
|----|---|----------|----|-----------|--|
| A  | В | $C_{in}$ | S  | $C_{out}$ |  |
| 0  | 0 | 0        | 0  | 0         |  |
| 1  | 0 | 0        | 1  | 0         |  |
| 0  | 1 | 0        | 1  | 0         |  |
| 1  | 1 | 0        | 0  | 1         |  |
| 0  | 0 | 1        | 1  | 0         |  |
| 1  | 0 | 1        | 0  | 1         |  |
| 0  | 1 | 1        | 0  | 1         |  |
| 1  | 1 | 1        | 1  | 1         |  |

 $S = AB'Cin' + A'BCin' + A'B'Cin + ABCin = A \oplus B \oplus Cin$ Cout = AB + BCin + ACin

(2)、画出电路原理图,要求标注器件编号、引脚号、输入输出信号名称等。



(3)、在 logisim 软件中,实现该电路原理图,验证电路功能,保存设计文件并导出电路图,并插入到实验报告中。



(4)、在面包板实验箱上实现该电路,填写真值表。

| 输入 |   |          | 输出 |           |  |
|----|---|----------|----|-----------|--|
| A  | В | $C_{in}$ | S  | $C_{out}$ |  |
| 0  | 0 | 0        | 0  | 0         |  |
| 1  | 0 | 0        | 1  | 0         |  |
| 0  | 1 | 0        | 1  | 0         |  |
| 1  | 1 | 0        | 0  | 1         |  |
| 0  | 0 | 1        | 1  | 0         |  |
| 1  | 0 | 1        | 0  | 1         |  |
| 0  | 1 | 1        | 0  | 1         |  |
| 1  | 1 | 1        | 1  | 1         |  |



- 2、分别以 1 片 2-4 译码器 74HC139 和 1 片 4 选 1 多路选择器 74HC153 为主加上尽可能少的逻辑门电路实现一位二进制数全加器。
- (1)、画出电路原理图,要求标注器件编号、引脚号、输入输出信号名称等。

#### 74HC139:





#### 74HC153:





(2)、在面包板实验箱上实现该电路,填写真值表。

详见视频

| 输入 |   |          | 输出 |           |  |
|----|---|----------|----|-----------|--|
| A  | В | $C_{in}$ | S  | $C_{out}$ |  |
| 0  | 0 | 0        | 0  | 0         |  |
| 1  | 0 | 0        | 1  | 0         |  |
| 0  | 1 | 0        | 1  | 0         |  |
| 1  | 1 | 0        | 0  | 1         |  |
| 0  | 0 | 1        | 1  | 0         |  |
| 1  | 0 | 1        | 0  | 1         |  |
| 0  | 1 | 1        | 0  | 1         |  |
| 1  | 1 | 1        | 1  | 1         |  |

3、利用基本逻辑门电路设计一个 4 位二进制数的检测电路, 当输入无符号二进制数为 2、3、5 的倍数时, 输出 1。将输入、输出端分别接入到 1 只 7 段数码显示管上, 当输出为 1 时, 数码管显示 1, 输出为 0 时, 数码管显示 0。

| A | В | С | D | S |
|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 1 |
| 0 | 0 | 0 | 1 | 0 |
| 0 | 0 | 1 | 0 | 1 |
| 0 | 0 | 1 | 1 | 1 |
| 0 | 1 | 0 | 0 | 1 |
| 0 | 1 | 0 | 1 | 1 |
| 0 | 1 | 1 | 0 | 1 |
| 0 | 1 | 1 | 1 | 0 |
| 1 | 0 | 0 | 0 | 1 |
| 1 | 0 | 0 | 1 | 1 |
| 1 | 0 | 1 | 0 | 1 |
| 1 | 0 | 1 | 1 | 0 |
| 1 | 1 | 0 | 0 | 1 |
| 1 | 1 | 0 | 1 | 0 |
| 1 | 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 | 1 |

 $S = A \oplus B \oplus C + D'$ 





4、利用 logisim 实现课本图 6-73 的 7 位汉明码纠错电路,要求:输入一个错误汉明码验证电路正确性,保存电路设计源文件,导出电路图到实验报告中。



5、设计一公用计算机房的分时上机控制电路。此控制电路策略如下:用 A、B 两个控制端表

示时间段,00:表示上午,01:表示下午,10:表示晚上。有三个年级的学生需要上机,但在不同的时间段,他们上机的优先顺序不同:上午为1年级>2年级>3年级,下午为2年级>1年级>3年级,晚上为3年级>2年级>1年级。电路的输出Y1、Y2和Y3为1时分别表示1年级、2年级和3年级学生能上机。采用合适组合逻辑实现该电路,要求写出设计全过程,并画出逻辑电路图。(选做)

|            | 真红 | 表: |   |   |    |       |     |    |    |
|------------|----|----|---|---|----|-------|-----|----|----|
|            | A  | В  | X | Y | Z  |       | QX  | QY | QZ |
| 9          | 0  | 0  | 0 | 0 | 0  |       | 0   | 0  | 0  |
|            | 0  | 0  | 0 | O | 1  |       | 0   | ð  | 1  |
| ) -        | 0  | 0  | 0 | 1 | 0  |       | 0   | 1  | 0  |
| ) -        | 0  | 0  | 0 | 1 | 1  |       | 0   | 1  | 0  |
| -          | 0  | 0  | 1 | 0 | 0  |       | 1   | 0  | 0  |
|            | 0  | 0  | 1 | D | 1  |       | 1/2 | 0  | 0  |
| 4          | 0  | 0  | 1 | 1 | 0  |       | 1   | 0  | 0  |
|            | 0  | 0  | 1 | 1 | 1  |       | 1   | 0  | 0  |
| ) _        | 0  | 1  | 0 | 0 | 0  |       | 0   | 0  | 0  |
| ) -        | 0  | 1  | 0 | O | 1  |       | 0   | 0  | 1  |
| -          | 0  | 1  | 0 | 1 | 0  | 6     | 0   | 1  | 0  |
| -          | 0  | ı  | 0 | 1 | 1  |       | 0   | 1  | 0  |
| -          | 0  | 1  | 1 | 0 | 0  |       | MAN | 0  | 0  |
|            | 0  | 1  | 1 | 0 | 1  |       | 1   | 0  | 0  |
| ) _        | 0  | 1  | 1 | 1 | ð  | 81,11 | 0   | 1  | 0  |
|            | 0  |    | 1 | 1 | 1  |       | 0   | 1  | 0  |
|            |    | 0  | 0 | 0 | 0  |       | U   | 0  | J  |
|            | 1  | 0  | 0 | 0 | 10 |       | 0   | 0  | 1  |
| _          | 1  | 0  | 0 | 1 | 0  | 110   | 0   | 1  | 0  |
| 9 -        | 1  | 0  | 0 | 1 | -1 |       | 0   | 0  | 1  |
|            |    | 0  | 1 | 0 | 0  |       | 1   | 0  | ٥  |
|            |    | 0  | 1 | 0 |    |       | 0   | 0  | 1  |
| <b>)</b> – |    | 0  |   | 1 | J  |       | 0   | 1  | 0  |
| ) -        | 1  | 0  | 1 | 1 | 1  |       | 0   | 0  | 1  |
| -          | 1  |    | X | X | X  |       | d   | d  | d  |





## 四、思考题

#### 1. 总结组合逻辑电路的分析和设计方法。

组合逻辑电路的分析:是用逻辑函数来描述已知的电路,找出输入、输出间的关系,从而判断电路功能;

#### 分析步骤:

- 1、写出逻辑函数, 从输入端开始逐级写出每个逻辑门的输出表达式
- 2、化简逻辑函数表达式(可省略)
- 3、列出真值表,从表中分析输入输出变量关系和逻辑功能
- 4、电路功能分析,将变量赋于实际内涵,归纳出电路的实际功能
- 5、对电路进行评价或改进



#### 2. 说说组合器件级联扩展的实现方法。

译码器:将数据的低位作为输入端,高位作为选择端接到各个译码器的使能端,来实现当数据增大时依次更换译码器的行为

编码器: 当前一个编码器达到最大值时,下一个编码器的使能端被置为 1,再将各个编码器的输出按化简后的表达式连接到最终的输出