## Creating a Custom IP core using the IP Integrator

Innova Lee(이상훈) gcccompil3r@gmail.com



#### **Prerequisites**

- Zybo Getting Started Guide 완료: SDK 설치 https://reference.digilentinc.com/learn/programmable-logic/tutorials/zybo-getting-started-with-zynq/start?redirect=1

#### **Tutorial**

이 데모에서 Zynq Processor 의 Processing System 을 사용하여 보드상의 LED 를 조작하기 위한 기본 PWM 제어기를 구축하는 방법을 보여준다. IP Graphic Interface 에서 PWM 윈도우 크기를 변경한 다음 Processor 용으로 작성된 Duty Cycle 을 제어할 수 있다.

#### 1. Open Vivado and create a new project

Zybo Getting Started Guide 에 표시된대로 New Project 를 연다. Tools -> Create and package IP 로 이동한다.



#### 2. Create your custom IP project

2.1) 새로운 AXI4 Peripheral 을 선택하고 Next 를 클릭한다.



2.2) 이름 필드에 "My\_PWM\_Core" 를 입력하고 Next 를 클릭한다.



2.3) AXI 인터페이스를 변경할 필요가 없으므로 Next 를 클릭한다.



#### 2.4) Edit IP 를 선택하고 Finish 를 클릭한다.



#### 3. Designing the IP core

3.1) Vivado 의 새로운 Instance 가 새로운 IP 코어를 열어준다. 최상위 레벨 파일 My\_PWM\_Core\_v1\_0 을 확장한다. My\_PWM\_Core\_v1\_0\_S00\_AXI 를 더블 클릭하여 편집기에서 연다.

#### 4. Modifying My\_PWM\_Core\_v1\_0\_S00\_AXI

4.1) 사용자가 최상위 레벨에서 PWM 창의 최대 값을 변경할 수 있게 하려면 아래 부분에 내용을 추가한다. (코드 상에서 변경해야 함)

```
// Users to add parameters here

// User parameters ends

// Do not modify the parameters beyond this line

아래와 같이 변경한다.

// Users to add parameters here
parameter integer PWM_COUNTER_MAX = 1024,

// User parameters ends

// Do not modify the parameters beyond this line
```

```
4.2) PWM 신호에 사용자 정의 IP 코어 외부 포트를 제공하려면 아래와 같이 변경한다:

// Users to add ports here

// User ports ends

// Do not modify the ports beyond this line

이 부분을 아래와 같이 변경한다.

// Users to add ports here
output wire PWM0,
output wire PWM1,
output wire PWM2,
output wire PWM3,
// User ports ends

// Do not modify the ports beyond this line
```

4.3) 아래 변경은 16 비트 폭이며 최대(2^16) - 1 의 카운터를 생성하며 대부분의 응용 프로그램에서 사용하기에 충분하다. 파일의 맨 아래로 스크롤하여 아래를 변경하라: // Add user logic here // User logic ends 이 부분을 아래와 같이 변경한다. // Add user logic here reg [15:0] counter = 0; //simple counter always @(posedge S\_AXI\_ACLK) begin if(counter < PWM COUNTER MAX-1) counter <= counter + 1;</pre> else counter  $\leq 0$ ; end //comparator statements that drive the PWM signal assign PWM0 = slv\_reg0 < counter ? 1'b0 : 1'b1; assign PWM1 = slv reg1 < counter ? 1'b0 : 1'b1; assign PWM2 = slv reg2 < counter ? 1'b0 : 1'b1; assign PWM3 = slv reg3 < counter ? 1'b0 : 1'b1; // User logic ends 전반적으로 이 모듈은 프로세서의 슬레이브 레지스터에 데이터를 쓴다. 간단한 카운터는 최대 값까지 카운팅하고 영원히 리셋된다. 그런 다음 각 비교기 명령문은 현재 카운터 값이 슬레이브 레지스터에 저장된 값 보다 큰지 확인한 다음 비교 값이 현재 카운터보다 작으면 PWM 을 HIGH 로 설정한다. 이를 통해 달성한 것:

- PWM COUNTER MAX 로 PWM 창 크기를 매개 변수화
- 상위 레벨 파일이 PWM 신호를 얻을 수 있도록 포트를 추가했다.
- 0 에서 PWM COUNTER MAX 1 까지 카운트하는 간단한 카운터 추가
- PWM 신호를 생성하는 4 개의 비동기 비교기 신호 추가

```
5. Modifying My_PWM_Core_v1_0
 5.1) My_PWM_Core_v1_0 을 더블 클릭하여 편집기에서 연다.
 다음 수정 사항을 PWM 신호 포트와 매개 변수를 최상위 HDL 파일에 추가한다.
 이렇게 하면 GUI 가 IP 코어를 변경, 연결 및 수정할 수 있다.
 5.2) 아래 부분을 변경한다:
 module My_PWM_Core_v1_0 #
   // Users to add parameters here
   // User parameters ends
   // Do not modify the parameters beyond this line
     아래와 같이 변경한다.
 module My_PWM_Core_v1_0 #
   // Users to add parameters here
```

parameter integer PWM COUNTER MAX = 128,

// Do not modify the parameters beyond this line

// User parameters ends

```
5.2) 그리고 아래 부분을 수정한다:

module My_PWM_Core_v1_0 #
(
    // Users to add parameters here

    // User parameters ends
    // Do not modify the parameters beyond this line
    아래와 같이 수정한다:

module My_PWM_Core_v1_0 #
(
    // Users to add parameters here
    parameter integer PWM_COUNTER_MAX = 128,

    // User parameters ends
    // Do not modify the parameters beyond this line
```

```
5.3) 이 부분도 수정한다:

// Users to add ports here

// User ports ends

아래와 같이 수정한다:

// Users to add ports here output wire PWM0, output wire PWM1, output wire PWM3, // User ports ends
```

```
5.4) 여기도 수정한다:
// Instantiation of Axi Bus Interface S00 AXI
My PWM Core v1 0 S00 AXI # (
  .C S AXI DATA WIDTH(C S00 AXI DATA WIDTH),
  .C_S_AXI_ADDR_WIDTH(C_S00_AXI_ADDR_WIDTH)
) My PWM Core v1 0 S00 AXI inst (
  .S AXI ACLK(s00 axi aclk),
  .S AXI ARESETN(s00 axi aresetn),
  .S AXI AWADDR(s00 axi awaddr),
  .S AXI AWPROT(s00 axi awprot),
  .S AXI AWVALID(s00 axi awvalid),
  .S AXI AWREADY(s00 axi awready),
  .S AXI WDATA(s00 axi wdata),
  .S AXI WSTRB(s00 axi wstrb),
  .S AXI WVALID(s00 axi wvalid),
  .S AXI WREADY(s00 axi wready),
  .S AXI BRESP(s00 axi bresp),
  .S AXI BVALID(s00 axi bvalid),
  .S AXI BREADY(s00 axi bready),
  .S AXI ARADDR(s00 axi araddr),
  .S AXI ARPROT(s00 axi arprot),
  .S AXI ARVALID(s00 axi arvalid),
  .S AXI ARREADY(s00 axi arready),
  .S AXI RDATA(s00 axi rdata),
  .S AXI RRESP(s00 axi rresp),
  .S AXI RVALID(s00 axi rvalid),
  .S AXI RREADY(s00 axi rready)
```

);

```
해당 부분을 아래와 같이 변경한다:
// Instantiation of Axi Bus Interface S00 AXI
My PWM Core v1 0 S00 AXI # (
  .C S AXI DATA WIDTH(C S00 AXI DATA WIDTH),
  .C S AXI ADDR WIDTH(C S00 AXI ADDR WIDTH),
  .PWM COUNTER MAX(PWM COUNTER MAX)
) My PWM Core v1 0 S00 AXI inst (
  .PWM0(PWM0),
  .PWM1(PWM1),
  .PWM2(PWM2),
  .PWM3(PWM3),
  .S AXI ACLK(s00 axi aclk),
  .S AXI ARESETN(s00 axi aresetn),
  .S AXI AWADDR(s00 axi awaddr),
  .S AXI AWPROT(s00 axi awprot),
  .S AXI AWVALID(s00_axi_awvalid),
  .S AXI AWREADY(s00 axi awready),
  .S AXI WDATA(s00 axi wdata),
  .S AXI WSTRB(s00 axi wstrb),
  .S AXI WVALID(s00 axi wvalid),
  .S AXI WREADY(s00 axi wready),
  .S AXI BRESP(s00 axi bresp),
  .S AXI BVALID(s00 axi bvalid),
  .S AXI BREADY(s00 axi bready),
  .S AXI ARADDR(s00 axi araddr),
  .S AXI ARPROT(s00 axi arprot),
  .S AXI ARVALID(s00 axi arvalid),
  .S AXI ARREADY(s00 axi arready),
  .S AXI RDATA(s00 axi rdata),
  .S AXI RRESP(s00 axi rresp),
  .S AXI RVALID(s00 axi rvalid),
  .S AXI RREADY(s00 axi rready)
);
```

#### 6. Packaging the IP core

이제 코어를 작성 했으므로 완벽한 IP 패키지를 만들기 위해 HDL 을 패키지화해야 한다.

6.1) Flow Navigator 에서 Package IP 를 클릭하면 Package IP 탭이 보일 것이다. 호환성을 선택하고 "Artix7" 및 "Zynq" 가 있는지 확인한다. 해당 항목이 없으면 더하기 단추를 클릭하여 추가 할 수 있다. Life Cycle 은 이 시점에서 중요하지 않다.



6.2) Customization Parameters 를 선택하고 Customization Parameters Wizard 에서 Merge Changes 를 선택한다. Hidden Parameter 폴더 아래의 최상위 파일에 PWM\_COUNTER\_MAX 매개 변수가 추가된다.



6.3) Customization GUI 를 선택한다.

이것이 우리의 그래픽 인터페이스를 바꾸는 것이다.

한 가지 문제는 매개 변수에 대한 창이 없다.

PWM Counter Max 를 마우스로 우클릭하고 'Edit Parameter ...' 을 선택하라.

Visible in Customization GUI 상자를 체크한다.

Specify Range 박스를 체크한다.

Type Dropdown 메뉴에서 정수 범위를 선택하라.

우리는 (2^16) - 1 = 65535 의 최대 값과 최소 값 0 이므로 이것은 유용하지 않다.

OK 를 클릭한다.



#### 6.4) PWM Counter Max 를 Page 0 으로 드래그하여 메인 페이지에 가져온다.



6.5) 이제 코어가 완성되어야 하므로 Review and Package 를 선택하고 Re-package IP 버튼을 클릭하라.



6.6) 프로젝트를 닫을 것인지 묻는 팝업이 나타나면 Yes 를 선택한다.



#### 7. Create Zynq design

- 7.1) 원본 창의 프로젝트 관리자 페이지에서 Create Block Design 을 클릭한다. 이렇게 하면 Block Design 이 프로젝트에 추가된다.
- 7.2) Add IP 버튼을 사용하여 Zynq Processing System 을 추가한다.



#### 7.3) Add IP 버튼을 다시 사용하여 PWM 코어를 추가한다.



#### 7.4) Block Automation 을 실행한다.



#### 7.5) 설계는 아래와 같아야 한다:



7.6) PWM 코어를 더블 클릭하여 앞서 만든 parameter 를 모두 사용자 정의한다. PWM Counter Max 를 1024 로 설정하고 OK 를 클릭한다.



#### 7.7) 각 PWM 신호를 마우스 우클릭 하고 Create Port... 를 선택한다.



#### 7.8) Validate Design 버튼을 클릭한다.



7.9) Project Manager 에서 "design\_1.db" 파일을 마우스 우클릭하고 Create HDL Wrapper 를 누른다.



여기서 다운로드 할 수 있는 "Zybo\_master.xdc" constraint 파일을 추가한다. xdc 파일의 LED 코드 줄의 주석 처리를 제거하고 아래와 같이 변경한다:

##IO\_L23P\_T3\_35
set\_property PACKAGE\_PIN M14 [get\_ports {led[0]}]
set\_property IOSTANDARD LVCMOS33 [get\_ports {led[0]}]

##IO\_L23N\_T3\_35
set\_property PACKAGE\_PIN M15 [get\_ports {led[1]}]
set\_property IOSTANDARD LVCMOS33 [get\_ports {led[1]}]

##IO\_0\_35
set\_property PACKAGE\_PIN G14 [get\_ports {led[2]}]
set\_property IOSTANDARD LVCMOS33 [get\_ports {led[2]}]

##IO\_L3N\_T0\_DQS\_AD1N\_35
set\_property PACKAGE\_PIN D18 [get\_ports {led[3]}]

set property IOSTANDARD LVCMOS33 [get ports {led[3]}]

7.10) design\_1\_wrapper.v 를 더블 클릭하여 편집기에서 연다.

PWM 신호의 이름을 적는다.

# 이를 아래와 같이 변경한다: ##IO\_L23P\_T3\_35 set\_property PACKAGE\_PIN M14 [get\_ports PWM0] set\_property IOSTANDARD LVCMOS33 [get\_ports PWM0] ##IO\_L23N\_T3\_35 set\_property PACKAGE\_PIN M15 [get\_ports PWM1] set\_property IOSTANDARD LVCMOS33 [get\_ports PWM1] ##IO\_0\_35 set\_property PACKAGE\_PIN G14 [get\_ports PWM2] set\_property IOSTANDARD LVCMOS33 [get\_ports PWM2] ##IO\_L3N\_T0\_DQS\_AD1N\_35

set\_property PACKAGE\_PIN D18 [get\_ports PWM3]

set property IOSTANDARD LVCMOS33 [get ports PWM3]

- 7.11) Generate Bitstream 을 클릭한다. 비트 파일을 빌드하는데 약간의 시간이 걸릴 수 있다.
- 7.12) File -> Export -> Export Hardware ... 로 이동하여 HW 를 export 한다.



7.13) Include bitstream 박스를 체크하고 OK 를 클릭한다.



#### 7.14) File -> Launch SDK 를 선택하고 팝업 창에서 OK 를 누른다.



#### 8. Programming in SDK

8.1) 새로운 응용 프로그램 프로젝트 만들기



#### 8.2) 창을 설정하고 Next 및 Finish 를 클릭한다.



8.3) PWM\_AXI\_tutorial -> src 폴더를 확장한다. src 폴더를 마우스 우클릭하고 새로운 파일을 추가한다. "main.c" 라는 이름의 파일을 만든다.



```
8.4) 아래와 같이 내용을 추가한다:
#include "xparameters.h"
#include "xil_io.h"
//#define MY_PWM XPAR_MY_PWM_CORE_0_S00_AXI_BASEADDR //Because of a bug in Vivado 2015.3 and 2015.4, this value is not correct.
#define MY PWM 0x43C00000 //This value is found in the Address editor tab in Vivado (next to Diagram tab)
int main(){
  int num=0;
  int i;
  while(1){
     if(num == 1024)
        num = 0;
     else
        num++;
     Xil_Out32(MY_PWM, num);
     Xil_Out32((MY_PWM+4), num);
     Xil Out32((MY PWM+8), num);
     Xil_Out32((MY_PWM+12), num);
     for(i=0;i<300000; i++);
```

8.5) FPGA 를 프로그래밍 하려면 Xilinx Tools -> Program FPGA 를 누른다. SDK 애플리케이션을 ZYBO 로 로드하려면 PWM\_AXI\_tutorial 을 확장하고 Binary 를 확장하고 확장한 이후 "PWM\_AXI\_tutorial.elf" 를 우클릭한다. 그리고 Run As -> Launch on Hardware(GDB) 를 누른다.



#### 9. Celebrate!

이제 ZYBO 의 4 개의 LED 가 깜빡인다. 커스텀 IP 코어를 만들었기 때문에 의자에 몸을 기대고 완성감을 느끼도록 한다.

### References

1. <a href="https://reference.digilentinc.com/learn/programmable-logic/tutorials/zybo-creating-custom-ip-cores/start">https://reference.digilentinc.com/learn/programmable-logic/tutorials/zybo-creating-custom-ip-cores/start</a>