# 卢炯嘉

 $\underline{avimitin@gmail.com} \cdot \underline{\textbf{O}} \underline{https://github.com/Avimitin} \cdot \underline{\textbf{O}} \underline{https://crates.io/users/avimitin} \cdot \underline{\textbf{O}} \underline{https://sh1mar.in}$ 

## 工作经历

#### **中科院软件研究所**,远程

2022年3月-2023年5月

Arch Linux RISC-V 小队,操作系统开发工程师

- 积极贡献 Arch Linux RISC-V 软件包支持项目,提交 PR 189 个,努力提升 RISC-V 平台软件生态。
- · 独立负责 Arch Linux RISC-V 测试与验证,巩固并扩展其基础设施架构,搭建自动化构建测试环境,提升系统稳定性。
- 积极推动 RISC-V 平台相关修改提交上游,与社区保持密切沟通,为 RISC-V 生态的广泛支持做出重要贡献。

#### 中科院软件研究所,远程

2023年5月-2024年5月

基于 MLIR 的编译器组件,RVV 方言和基础设施维护工程师

- 设计并创建对 RISC-V Vector 机器的底层系统基础设施,成功实现并验证在裸机上的 PyTorch 到 RVV 的端到端验证。
- 利用 Buddy MLIR 的编译器工具链,成功在裸机 RVV 上部署并执行 Bert ML 模型,展现 Buddy MLIR 工具链的后端支持灵活性。
- 撰写详细的 MLIR Sparse Tensor 实现,并提供大量简单清晰的使用范例,帮助更多开发者理解和运用 MLIR 基础设施。
- 开发并维护了一套可复现,可拓展的编译基础设施,帮助用户更好的构建 Buddy MLIR 工具链。

### 中科院软件研究所,远程

2023年5月-至今

基于 MLIR 的晶圆编译基建,密码学方言工程师

- 设计并实现 MD5, SM3 密码学方言,为用户提供一层高抽象封装的密码学算子,简化对摘要操作的调用。
- 用 MLIR 实现在 CPU/GPU 平台的密码学的同步执行,提高在多独立数据密码学计算时的并行度和计算效率。

## 项目经历

chipsalliance/t1, RISC-V 向量 IP

Chipsalliance/t1

- CI/CD 基础设施管理: 主要负责 T1 项目 CI/CD 基础设施的开发与维护,确保服务部署、服务器运行持续稳定运行。
- 仿真测试自动化: 领导 T1 项目仿真测试自动化框架的创建,推动日常回归测试和后端验证,以保证 RTL 可靠性。
- 性能分析框架: 为 T1 项目开发了早期基于 Probe 的 TestBench 模块,提供的性能分析和检查框架,用于帮助编译器团队识别瓶颈并优化代码。
- rocket-chip 开发: 开发了 rocket-chip DPI 和 verilator 仿真器,为 T1 项目与 Rocket Chip 生态系统的集成开发了基础实现。
- 测试环境开发:开发并引入如 newlibc 等库进入 T1 项目,支持更多向量化测例的运行。

## 技能

- 编程语言:泛语言(编程不受特定语言限制),且尤其熟悉 Rust Scala Ruby Lua TypeScript Nix,较为熟悉 OCaml Haskell Zig C++(排名均不分 先后)。
- 熟练的 Neovim 用户,给 Neovim 社区贡献过大量插件。
- Linux 开发:非常熟悉发行版的工作机制,熟知在发行版上各种工作流的最佳实践,能够独立且熟练的寻找,测试并解决发行版工作中遇到的问题。
- Rust 开发:熟悉 Rust 社区,常用 Rust 开发。理解并实践过一些实现细节,比如 Async Coroutine,Higher Kinded Types
- Nix 开发:在使用 Nix 打包和 reproducible build 上有丰富的经历,非常熟悉 Nixpkgs 的状态,库的实现和软件包的打包方式。日常使用 nix flake 来做开发环境
- 前端开发:熟悉传统 SSR 和现代 CSR 的前端开发,熟悉 React 和 vite 技术栈
- 开发工具:主要使用 Neovim 在 Linux 环境开发,能适应任何常见编辑器/操作系统,有使用 GitHub、Gitee、Slack、GitLab 等团队协作工具的经验。