## Міністерство освіти і науки України

# Національний університет "Львівська політехніка"

Кафедра ЕОМ



# **3BiT**

3 лабораторної роботи №2

3 дисципліни: «Моделювання комп'ютерних систем»

На тему: «Структурний опис цифрового автомата Перевірка роботи автомата за допомогою стенда Elbert V2 – Spartan3A FPGA»

## Варіант 17

Виконав:

ст. гр. КІ-201

Курило А. О.

Прийняв:

Козак Н. Б.

Львів 2024

#### Мета роботи:

На базі стенда реалізувати цифровий автомат світлових ефектів згідно заданих вимог.

### Етапи роботи:

- 1. Інтерфейс пристрою та функціонал реалізувати згідно отриманого варіанту завдання.
- 2. Логіку переходів реалізувати з використанням мови опису апаратних засобів.
- 3. Логіку формування вихідних сигналів реалізувати з використанням мови опису апаратних засобів.
- 4. Згенерувати символи для описів логіки переходів та логіки формування вихідних сигналів.
- 5. Зінтегрувати всі компоненти логіку переходів логіку формування вихідних сигналів та пам'ять станів в єдину систему. Пам'ять станів реалізувати за допомогою графічних компонентів з бібліотеки.
- 6. Промоделювати роботу окремих частин автомата та автомата вцілому за допомогою симулятора ISim.
- 7. Інтегрувати створений автомат зі стендом додати подільник частоти для вхідного тактовового сигналу призначити фізичні виводи на FPGA.
- 8. Згенерувати файал та перевірити роботу за допомогою стенда Elbert V2 Spartan3A FPGA.
- 9. Підготувати і захистити звіт.

### Варіант виконання роботи:

Пристрій повинен реалізувати комбінацій вихідних сигналів згідно таблиці:

|       |       | -     | -     |       | -     |       |       |       |
|-------|-------|-------|-------|-------|-------|-------|-------|-------|
| Стан# | LED_0 | LED_1 | LED_2 | LED_3 | LED_4 | LED_5 | LED_6 | LED_7 |
| 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     |
| 2     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     |
| 3     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     |
| 4     | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     |
| 5     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     |
| 6     | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     |
| 7     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     |

Табл. 1.1 Вихідні сигнали для кожного стану..

• Пристрій повинен використовувати тактовий сигнал 12МН від мікроконтролера і знижувати частоту за допомогою внутрішнього

- подільника Мікроконтролер  $\epsilon$  частиною стенда Elbert V2 Spartan3A FPGA. Тактовий сигнал заведено на вхід LOC = P129 FPGA.
- Інтерфейс пристрою повинен мати вхід синхронного скидання (RESET).
- Інтерфейс пристрою повинен мати вхід керування режимом роботи (MODE):
  - $\circ$  Якщо *MODE=0* то стан пристрою інкрементується по зростаючому фронту тактового сигналу пам'яті станів (0->1->2->3->4->5->6->7->0...).
  - Якщо MODE=1 то стан пристрою декрементується по зростаючому фронту тактового сигналу пам'яті станів (0->7->6->5->4->3->2->1->0...).
- Інтерфейс пристрою повинен мати однорозрядний вхід (TEST) для подачі логічної <1> на всі виходи:
  - Якщо TEST=0 то автомат перемикає сигнали на виходах згідно заданого алгоритму.
  - Якщо TEST=1 то на всіх виходах повинна бути логічна «1» (всі LED увімкнені).
- Для керування сигналом MODE використати будь який з 8 DIP перемикачів.
- Для керування сигналами RESET/TEST використати будь які з PUSH BUTTON кнопок.

### Виконання роботи:

1) Логіку переходів реалізувати з використанням мови опису апаратних засобів.

Табл.2.2.1-2.2.3. Логіка переходів для всіх станів автомата.

1)

| MODE | CUR_STATE(2) | CUR_STATE(1) | CUR_STATE(0) | NEXT_STATE(0) |
|------|--------------|--------------|--------------|---------------|
| 0    | 0            | 0            | 0            | 1             |
| 0    | 0            | 0            | 1            | 0             |
| 0    | 0            | 1            | 0            | 1             |
| 0    | 0            | 1            | 1            | 0             |
| 0    | 1            | 0            | 0            | 1             |
| 0    | 1            | 0            | 1            | 0             |
| 0    | 1            | 1            | 0            | 1             |
| 0    | 1            | 1            | 1            | 0             |
| 1    | 0            | 0            | 0            | 1             |
| 1    | 0            | 0            | 1            | 0             |
| 1    | 0            | 1            | 0            | 1             |
| 1    | 0            | 1            | 1            | 0             |
| 1    | 1            | 0            | 0            | 1             |
| 1    | 1            | 0            | 1            | 0             |
| 1    | 1            | 1            | 0            | 1             |
| 1    | 1            | 1            | 1            | 0             |

| MODE | CUR_STATE(2) | CUR_STATE(1) | CUR_STATE(0) | NEXT_STATE(1) |
|------|--------------|--------------|--------------|---------------|
| 0    | 0            | 0            | 0            | 0             |
| 0    | 0            | 0            | 1            | 1             |
| 0    | 0            | 1            | 0            | 1             |
| 0    | 0            | 1            | 1            | 0             |
| 0    | 1            | 0            | 0            | 0             |
| 0    | 1            | 0            | 1            | 1             |
| 0    | 1            | 1            | 0            | 1             |
| 0    | 1            | 1            | 1            | 0             |
| 1    | 0            | 0            | 0            | 1             |
| 1    | 0            | 0            | 1            | 0             |
| 1    | 0            | 1            | 0            | 0             |
| 1    | 0            | 1            | 1            | 1             |
| 1    | 1            | 0            | 0            | 1             |
| 1    | 1            | 0            | 1            | 0             |
| 1    | 1            | 1            | 0            | 0             |
| 1    | 1            | 1            | 1            | 1             |

3)

| MODE | CUR_STATE(2) | CUR_STATE(1) | CUR_STATE(0) | NEXT_STATE(2) |
|------|--------------|--------------|--------------|---------------|
| 0    | 0            | 0            | 0            | 0             |
| 0    | 0            | 0            | 1            | 0             |
| 0    | 0            | 1            | 0            | 0             |
| 0    | 0            | 1            | 1            | 1             |
| 0    | 1            | 0            | 0            | 1             |
| 0    | 1            | 0            | 1            | 1             |
| 0    | 1            | 1            | 0            | 1             |
| 0    | 1            | 1            | 1            | 0             |
| 1    | 0            | 0            | 0            | 1             |
| 1    | 0            | 0            | 1            | 0             |
| 1    | 0            | 1            | 0            | 0             |
| 1    | 0            | 1            | 1            | 0             |
| 1    | 1            | 0            | 0            | 0             |
| 1    | 1            | 0            | 1            | 1             |
| 1    | 1            | 1            | 0            | 1             |
| 1    | 1            | 1            | 1            | 1             |

Мінімізовані функції наступних станів автомата:

NEXT\_STATE(0) = not(CURR\_STATE(0));

 $NEXT\_STATE(1) = ((not(MODE) \ and \ not(CURR\_STATE(1)) \ and \\ CURR\_STATE(0)) \ or \ (not(MODE) \ and \ CURR\_STATE(1) \ and \\ not(CURR\_STATE(0))) \ or \ (MODE \ and \ CURR\_STATE(1)) \ and \\ not(CURR\_STATE(0))) \ or \ (MODE \ and \ CURR\_STATE(1)) \ and \ CURR\_STATE(0)));$ 

NEXT\_STATE(2) <= ((not(MODE) and CURR\_STATE(2) and not(CURR\_STATE(1))) or (CURR\_STATE(2) and CURR\_STATE(1)) and not(CURR\_STATE(0))) or (MODE and CURR\_STATE(2) and CURR\_STATE(0)) or (not(MODE) and not(CURR\_STATE(2)) and CURR\_STATE(1) and CURR\_STATE(0)) or (MODE and not(CURR\_STATE(2)) and not(CURR\_STATE(1)) and not(CURR\_STATE(0)));

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;

aentity TRANSITION_LOGIC is
    Fort (CURR_STATE : in std_logic_vector(2 downto 0);
    MODE : in std_logic;
    NEXT_STATE : out std_logic_vector(2 downto 0)
    ;

end TRANSITION_LOGIC;

architecture TRANSITION_LOGIC_ARCH of TRANSITION_LOGIC is

begin
    NEXT_STATE(0) <= (not(CURR_STATE(0))) after 1 ns;
    NEXT_STATE(1) <= ((not(MODE) and not(CURR_STATE(1))) and cURR_STATE(0))) or
    (mot(MODE) and CURR_STATE(1)) and not(CURR_STATE(0))) or
    (MODE and not(CURR_STATE(1)) and not(CURR_STATE(0))) or
    (MODE and CURR_STATE(1)) and not(CURR_STATE(1))) or
    (MODE and CURR_STATE(2) and CURR_STATE(1))) or
    (CURR_STATE(2) and CURR_STATE(1)) or
    (MODE and CURR_STATE(2) and not(CURR_STATE(0))) or
    (MODE and CURR_STATE(2) and not(CURR_STATE(0))) or
    (MODE and not(CURR_STATE(2)) and not(CURR_STATE(1))) or
    (MODE and not(CURR_STATE(2)) and not(CURR_STATE(1)) and not(CURR_
```

Puc.2.1. VHDL опис логіки переходів.



Рис.2.2. Граф переходів автомата між станами.

2) Логіку формування вихідних сигналів реалізувати з використанням мови опису апаратних засобів VHDL.

Логічні вирази для вихідних сигналів:

```
OUT_BUS(0) = ((not(IN_BUS(2)) and not(IN_BUS(1)) and not(IN_BUS(0))) or TEST);

OUT_BUS(1) = ((not(IN_BUS(2)) and IN_BUS(1) and not(IN_BUS(0))) or TEST);

OUT_BUS(2) = ((IN_BUS(2) and not(IN_BUS(1)) and not(IN_BUS(0))) or TEST);

OUT_BUS(3) = ((IN_BUS(2) and IN_BUS(1) and not(IN_BUS(0))) or TEST);

OUT_BUS(4) = ((IN_BUS(2) and IN_BUS(1) and IN_BUS(0)) or TEST);

OUT_BUS(5) = ((IN_BUS(2) and not(IN_BUS(1)) and IN_BUS(0)) or TEST);

OUT_BUS(6) = ((not(IN_BUS(2)) and IN_BUS(1) and IN_BUS(0)) or TEST);

OUT_BUS(7) = ((not(IN_BUS(2)) and not(IN_BUS(1)) and IN_BUS(0)) or TEST);
```

```
library IEEE;
use IEEE.STD_LOGIC is

entity OUTPUT_LOGIC is

Port ( IN BUS : in std_logic_vector(2 downto 0);
    TEST : in std_logic;
    OUT_BUS : out std_logic_vector(7 downto 0)

end OUTPUT_LOGIC;

architecture OUTPUT_LOGIC_ARCH of OUTPUT_LOGIC is

begin

OUT_BUS(0) <= ((not(IN_BUS(2)) and not(IN_BUS(1)) and not(IN_BUS(0))) or TEST) after 1 ns;

OUT_BUS(1) <= ((int(IN_BUS(2)) and IN_BUS(1)) and not(IN_BUS(0))) or TEST) after 1 ns;

OUT_BUS(2) <= ((IN_BUS(2)) and IN_BUS(1)) and not(IN_BUS(0)) or TEST) after 1 ns;

OUT_BUS(3) <= ((IN_BUS(2)) and IN_BUS(1)) and not(IN_BUS(0)) or TEST) after 1 ns;

OUT_BUS(4) <= ((IN_BUS(2)) and IN_BUS(1)) and IN_BUS(0)) or TEST) after 1 ns;

OUT_BUS(5) <= ((IN_BUS(2)) and IN_BUS(1)) and IN_BUS(0)) or TEST) after 1 ns;

OUT_BUS(6) <= ((int(IN_BUS(2))) and IN_BUS(1)) and IN_BUS(0)) or TEST) after 1 ns;

OUT_BUS(7) <= ((int(IN_BUS(2))) and not(IN_BUS(1)) and IN_BUS(0)) or TEST) after 1 ns;

OUT_BUS(7) <= ((int(IN_BUS(2))) and not(IN_BUS(1)) and IN_BUS(0)) or TEST) after 1 ns;

out_BUS(7) <= ((int(IN_BUS(2))) and not(IN_BUS(1)) and IN_BUS(0)) or TEST) after 1 ns;

out_BUS(7) <= ((int(IN_BUS(2))) and not(IN_BUS(1)) and IN_BUS(0)) or TEST) after 1 ns;

out_BUS(7) <= ((int(IN_BUS(2))) and not(IN_BUS(1)) and IN_BUS(0)) or TEST) after 1 ns;

out_BUS(7) <= ((int(IN_BUS(2))) and not(IN_BUS(1)) and IN_BUS(0)) or TEST) after 1 ns;

out_BUS(7) <= ((int(IN_BUS(2))) and not(IN_BUS(1)) and IN_BUS(0)) or TEST) after 1 ns;

out_BUS(7) <= ((int(IN_BUS(2))) and not(IN_BUS(1)) and IN_BUS(0)) or TEST) after 1 ns;

out_BUS(7) <= ((int(IN_BUS(2))) and not(IN_BUS(1)) and IN_BUS(0)) or TEST) after 1 ns;

out_BUS(7) <= ((int(IN_BUS(2))) and not(IN_BUS(1)) and IN_BUS(0)) or TEST) after 1 ns;

out_BUS(7) <= ((int(IN_BUS(2))) and not(IN_BUS(1)) and IN_BUS(0)) or TEST) after 1 ns;

out_BUS(7) <= ((int(IN_BUS(2))) and not(IN_BUS(1)) and IN_BUS(0)) or TEST) after 1 ns;

out_BUS(7) <= ((int(IN_BUS(2))) and not(IN_BUS(1)) and IN_BUS(0)) or TEST) after 1 ns;

out_BUS(7) <= ((int(IN_BUS(2))) and not(IN_BUS(1)
```

Puc.2.4. VHDL onuc вихідних сигналів.

- 3) Згенерувати символи для описів логіки переходів та логіки формування вихідних сигналів.
- 4) Зінтегрувати всі компоненти логіку переходів логіку формування вихідних сигналів та пам ять станів в єдину систему за допомогою ISE WebPACK Schematic Capture. Пам ять станів реалізувати за допомогою графічних компонентів з бібліотеки.



Рис.2.5. Інтеграція всіх створених компонентів разом з пам'ятю стану автомата.

5) Промоделювати роботу окремих частин автомата та автомата вцілому за допомогою симулятора ISim.



Рис.2.6. Результати симуляції логіки переходів в ІЅіт.



 $Puc. 2.7. \ Peзультати \ cuмуляції логіки вихідних сигналів в ISim(TEST = 0).$ 



Puc.2.8. Peзультати симуляції автомата (MODE = 0, TEST = 0, RESET = 0).



Puc.2.9. Peзультати симуляції автомата (MODE = 1, TEST = 0, RESET = 0).



Puc.2.11. Peзультати симуляції автомата (MODE = 0, TEST = 1, RESET = 0).



Puc.2.12. Peзультати симуляції автомата (MODE = 1, TEST = 1, RESET = 0).



Puc.2.13. Peзультати симуляції автомата (MODE = 0, TEST = 0, RESET = 1).



Puc.2.14. Peзультати симуляції автомата (MODE = 1, TEST = 0, RESET = 1).



Puc.2.15. Peзультати симуляції автомата (MODE = 0, TEST = 1, RESET = 1).



Puc.2.16. Peзультати симуляції автомата (MODE = 1, TEST = 1, RESET = 1).

#### TEST BENCH:

```
-- *** Test Bench - User Defined Section ***
tb : PROCESS
BEGIN
```

MODE <= '1'; TEST <= '1';

```
RESET <= '1', '0' after 200 ms;
wait until RESET = '0';
assert OUTPUT = "111111111";
wait for 2786028us;
TEST \ll 0';
RESET <= '1', '0' after 200 ms;
wait until RESET = '0';
assert OUTPUT = "00000001";
wait for 174864us;
assert OUTPUT = "00010000";
wait for 349625us;
assert OUTPUT = "00001000";
wait for 349625us;
assert OUTPUT = "00100000";
wait for 349625us;
assert OUTPUT = "00000100";
wait for 349625us;
assert OUTPUT = "01000000";
wait for 349625us;
assert OUTPUT = "00000010";
wait for 349625us;
assert OUTPUT = "10000000";
wait for 349625us;
assert OUTPUT = "00000001";
wait for 349625us;
```

```
TEST <= '1';
MODE \le '0';
RESET <= '1', '0' after 200 ms;
wait until RESET = '0';
assert OUTPUT = "111111111";
wait for 2786028us;
TEST <= '0';
RESET <= '1', '0' after 200 ms;
wait until RESET = '0';
assert OUTPUT = "00000001";
wait for 174864us;
assert OUTPUT = "10000000";
wait for 349625us;
assert OUTPUT = "00000010";
wait for 349625us;
assert OUTPUT = "01000000";
wait for 349625us;
assert OUTPUT = "00000100";
wait for 349625us;
assert OUTPUT = "00100000";
wait for 349625us;
assert OUTPUT = "00001000";
wait for 349625us;
assert OUTPUT = "00010000";
wait for 349625us;
```

#### END PROCESS;



Puc.2.25. Результати TEST BENCH.

6) Інтегрувати створений автомат зі стендом Elbert V2 – Spartan3A FPGA. Додати подільник частоти для вхідного тактовового сигналу призначити фізичні виводи на FPGA.

```
CC16CE

CC16CE
```

Рис.2.26. Автомат світлових сигналів та подільник тактового сигналу.

Рис.2.27. Призначення фізичних входів та виходів.

#### Висновок:

В ході виконання цієї лабораторної роботи я реалізував на базі стенда Elbert V2 – Spartan3A FPGA цифровий автомат світлових ефектів згідно заданих вимог.