Dec. 2003

# 一种单电子晶体管的 Spice 模型

孙铁署, 蔡 理, 陈学军 (空军工程大学 工程学院,陕西 西安 710038)

摘 要:基于单电子晶体管数学分析模型,提出了它的 Spice 模型。该模型由一个电压控制电流源、一个电压控制电压源和一个电压源构成。与半分析模型相比较,该模型准确地表现了单电子晶体管的 I-V 特性。利用该模型,分析了单电子反相器和改进了二叉判别图基本单元。

关键词:单电子晶体管;Spice 模型;单电子反相器;二叉判别图

中图分类号:TN321 文献标识码:A 文章编号:1009-3516(2003)06-0065-03

单电子晶体管(Single Electron Transistors, -SETs)被认为是制造下一代低功耗、高密度超大规模集成电路的基本器件,因为这种晶体管工作仅需一个或几个电子,所以具有极低的功耗和极高的开关速度<sup>[1]</sup>。近十几年来,国内外对 SET 的 I-V 特性及电路的分析主要采用解主方程方法和蒙特卡洛方法<sup>[2-4]</sup>,二者都有各自的局限性。解主方程方法是从宏观的角度来模拟单电子电路可能的状态及状态间的转换,适合于少SET 电路分析;蒙特卡洛方法依据一定的概率模型,利用计算机模拟 SET 电路实际电子的输送过程,它以隧穿几率为基础,适合多 SET 电路分析。二者都需要很长的仿真时间且不适合 CMOS - SET 混合电路仿真。在不考虑 SET 之间库仑相互作用,即 SET 之间相互独立时,建立出单个 SET 的 Spice 模型,可以加快分析 SET 及 CMOS - SET 混合电路。该模型是从 SET 的数学分析方程出发建立的,通过与 SET 的半分析模型相对比,它很好的表现了 SET 的 I-V 特性,在电路的静态和动态分析上表现了它的应用前景。利用该模型,分析了单电子反相器,改进了二叉判别图基本单元。

# 1 单电子晶体管的数学分析模型

SET 由源极、漏极、与源漏极耦合的量子点(岛)、两个隧穿结和以及用来调节量子点化学势即控制量子点中电子数的栅极组成。在逻辑应用中,双栅极 SET 得到了越来越多的重视,所以,SET 可以等效为一个四端元件,见图 1。

Uchida 等人于 2000 年提出了 SET 的一个数学模型<sup>[5]</sup>。当 SET 的岛上有 N 或 N+1 个电子时 I-V 特性方程为

 $I_{\text{SET}} = e(\overline{V}_{\text{cg}}^2 - \overline{V}_{\text{ds}}^2) \sinh(\overline{V}_{\text{ds}}/\overline{T})/2R_{\Sigma}C_{\Sigma}[\overline{V}_{\text{cg}}\sinh(\overline{V}_{\text{cg}}/\overline{T}) - \overline{V}_{\text{ds}}/\sinh(\overline{V}_{\text{ds}}/\overline{T})]$  (1) 式中: $\overline{T} = 2k_BTC_{\Sigma}/e^2$ , $R_{\Sigma} = R_s + R_d$ , $C_{\Sigma} = C_s + C_d + C_{\text{cg}} + C_{\text{sg}}$ , $\overline{V}_{\text{ds}} = C_{\Sigma}V_{\text{ds}}/e$ , $\overline{V}_{\text{cg}} = 2C_{\text{cg}}V_{\text{cg}}e$   $-(C_s + C_d + C_{\text{cg}} - C_{\text{sg}})V_{\text{ds}}/e - 1 - 2(M + N)$  。  $V_{\text{ds}}$ 为 SET 的漏极到源极偏置电压; $V_{\text{cg}}$ 和  $V_{\text{sg}}$ 为双栅极电压; $C_{\Sigma}$ 为与 SET 的岛相连的源极电容  $C_s$ 、漏极电容  $C_d$ 及栅极电容  $C_{\text{cg}}$ 、 $C_{\text{sg}}$ 之和; $C_{\Sigma}$ 为漏极电阻  $C_d$  与源极电阻  $C_d$  与源极电阻  $C_d$  为电子电荷; $C_d$  为绝对温度; $C_d$  为银尔兹曼常数; $C_d$  为岛上的电子数( $C_d$  为由  $C_d$  观像生的电子数, $C_d$  为背



图 1 单电子晶体管 的等效示意

景电荷数)。在电路应用中,栅极电压  $V_{eg}$ 为输入电压,而  $V_{eg}$ 为控制电压源,主要目的是控制岛上的电子数,在偏置电压  $V_{eg}$ 为恒值时,达到控制  $V_{eg}$ 的目的,从而使电流相位发生偏移。如果  $V_{eg}$  < 0 且  $|V_{eg}|$ 较大时,会产

收稿日期:2003-05-12

基金项目:陕西省自然科学基金资助(2002F34);空军工程大学学术基金资助(2002X12)

作者简介:孙铁署(1972-),男,河北沧州人,工程师,硕士生。主要从事单电子器件理论及应用研究;

蔡 理(1959-),女,福建永春人,教授,博士,主要从事模拟集成滤波器、单电子器件理论及应用等研究.

生较高的势垒,阻碍了隧穿电流的产生。当考虑背景电荷数为0时,周期性函数 $\overline{V}_{cg}$ 可以化简为

$$\overline{V}_{cg} = 2[C_{cg}(V_{cg} - \Delta V)/e - int(C_{cg}(V_{cg} - \Delta V)/e + 0.5)]$$
(2)

这里  $\operatorname{int}(x)$  为 x 的整数,相位偏移为  $\Delta V = e/2C_{cg} + (C_s + C_d + C_{cg} - C_{sg})V_{cs}/2C_{cg} - 2C_{sg}V_{sg}/C_{cg}$ 。 该数学模型不仅适用于一个栅极而且适用于双栅极 SET,可以很好的描述 SET 的 I - V 特性。

#### 2 单电子晶体管的 Spice 模型的建立及仿真

通过以上分析可以看出,1 个 SET 由漏极与源极偏置电压及 2 个栅极电压控制。在 Spice 软件中,对于多项式受控源,可以使用非线性系统。式(1)中通过 SET 的电流  $I_{\text{SET}}$ 为  $V_{da}$ 、 $V_{eg}$ 、 $V_{eg}$ 等 3 个电压源的函数,所以可等效为 1 个电压控制电流源 G。式(2)中 $\overline{V}_{eg}$ 为  $V_{de}$ 、 $V_{eg}$ 、 $V_{eg}$ 等 3 个电压源的函数,可以等效为 1 个电压控制电流源  $V_{eg}$ ,如果  $V_{eg}$  < 0 |  $V_{eg}$  | 且较大时,会产生较高的势垒,阻碍了隧穿电流的产生。在逻辑分析中,常把  $V_{eg}$ 等效为 1 个脉冲电压,等效为时钟信号。基于以上分析,得出了 Spice 模型,见图 2。

取 SET 的各参数分别为:  $C_a = C_d = 1$  aF,  $C_{eg} = 2$  aF,  $C_{eg} = 0.8$  aF,  $R_a = R_d = 1$  M $\Omega$ ,  $V_{ds} = 15$  mV,  $V_{eg} = 0$  V及 T = 5 K 时, 得出隧穿电流  $I_{SET}$ 相对于  $V_{eg}$  的变化情况, 见图 3。通过对比可以看出: Spice 模型仿真结果很好的逼近了半分析模型仿真结果[6], 仿真曲线很好的表现了库仑振荡特性。

进一分析得:随着  $V_{\rm os}$ 的增长,库仑阻塞区逐渐减小,隧穿区逐渐增大。在 SET 的数字逻辑应用中,应使偏置电压  $V_{\rm os}$ 工作在一个相对小的范围内,有效的利用 SET 导通(隧穿)区和截止(库仑阻塞)区。另外,改变  $V_{\rm os}$ 可以使相位发生偏移:  $V_{\rm os}$  < 0 时,相位向右移动;  $V_{\rm os}$  > 0 时,向左移动。当  $|V_{\rm os}|$  =  $e/2C_{\rm os}$  时,相位向左或右移动 180°。图 3 中,"o"为  $C_{\rm os}$  = 0.8 aF , $V_{\rm os}$  =  $-e/2C_{\rm os}$  = -100 mV 时 I-V 特性,可以看出相位右移 180°。这主要是因为随着感生电荷的增加或减少,为了产生隧穿电流, $V_{\rm cs}$ 必须调整电压大小。所以  $V_{\rm os}$  控制了库仑振荡的相位,它的存在与否能使 SET 工作在互补状态,可以称为"P-SET"和"N-SET",这有利于逻辑电路的分析、构造。但如果  $V_{\rm os}$  < 0 且  $|V_{\rm os}|$  较大时,会产生较高的势垒,所以  $V_{\rm os}$  的取值不能太小。



图 2 单电子晶体管的 Spice 模型



图3 单电子晶体管的 I-V 特性

### 3 电路模拟

SET 逻辑单元电路中,SET 反相器类似于 CMOS 反相器,由一个 P – SET 和一个 N – SET 构成,研究者给予了极大的关注<sup>[7]</sup>,见图 4(a)。利用得出的 Spice 模型,我们对反相器进行了直流扫描和瞬态分析。选取参数为: $C_s = C_d = 1$  aF,  $C_{cg} = 2$  aF,  $C_{egl} = 0.8$  aF,  $C_L = 0.1$  FF,  $R_e = R_d = 1$  M $\Omega$ ,  $V_{DD} = 20$  mV,  $V_{SS} = 20$  mV,  $V_{egl} = 100$  mV,  $V_{egl} = 0$  V。图 4(b)和(c)分别为直流扫描和瞬态分析  $V_{out}$ 相对于  $V_{in}$ 的变化情况。Spice 仿真结果可以很好的表现 SET 反相器的静态和瞬态响应。

因为 SET 具有隧穿电流小、电压增益低的缺点,所以基于二叉判别图(Binary Dicision Diagram, - BDD) 的单电子逻辑电路被认为更具发展潜力  $^{[8]}$ 。图 5 为一个改进的 BDD 单元电路。 $V_{c1}$ 和  $V_{c2}$ 为互补信号, $V_{\phi}$ 时钟信号,A 为输入信号端,B 和 C 分别为输出信号 1 支路和 0 支路。当时钟信号  $V_{\phi}$  < 0 且  $|V_{\phi}|$  较大时  $I_{DS}$  为 0 。定义  $V_{\phi}$ 矩形脉冲信号,幅值 -2V,可以让 SET1 和 SET2 导通或截止。图 6 中,当  $V_{A}$  = 15 mV 时, $V_{C}$  = 0 .05 V , $V_{\phi}$  = 0 V 时隧穿通路为 A — SET1 -B (1 支路);  $V_{C}$  = 0 V ,1  $V_{\phi}$  = 0 V 时 1  $V_{\phi}$  = 0 1  $V_{\phi}$  = 0 V 时 1  $V_{\phi}$  = 0 V 1  $V_{$ 







0.005

SET 反相器示意图 (b) S

) SET 反相器直流扫描分析 图 4 SET 反相器分析

(c) SET 反相器直流瞬态分析

#### 4 小结

通过理论分析和仿真实现可以看出:该 Spice 模型是由一个电压控制电流源、一个电压控制电压源和一个电压源(在逻辑分析中,常为一时钟信号)构成,它是由 T、 $V_{ds}$ 、 $V_{cg}$ 、 $V_{eg}$ 、 $C_s$ 、 $C_d$ 、 $C_{cg}$ 、 $C_s$  、 $R_D$ 和  $R_S$ 等实际物理参数直接得到的,能更为简单快速的分析 SET 及 SET – CMOS 混合电路,另外还可以进行电路的动态和静态分析。从两个逻辑电路单元设计实例中可以得出,逻辑应用中双栅极 SET 表现了它



了它 图 5 BDD 逻辑电路单元

的应用前景。

#### 参考文献:

- [1] 蔡 理,马西奎. 单电子晶体管(SET)及其应用[J]. 空军工程大学 学报(自然科学版),2002,3(6):60-63.
- [2] Wasshuber C. Computationl Single electronics [M]. Wien: Springer Verlag, 2001.
- [3] 王 伟,黄 岗,张 宇. 用分子自组装技术制备的单电子器件的 Mente Carlo 模拟[J]. 物理学报,2002,51(1):63-67.
- [4] 杜 磊,庄弈棋,江文平. 单电子晶体管的 I V 特性数值分析[J]. 西安电子科技大学学报,2002,29:153-156.
- [5] Uchida K, Matsuzava K, Koga J, et al. Analytical single electron transistor(SET) model for design and analysis of realistic SET circult[J]. Jpn J Appl Phys, 2000, 39:2321 – 2324.



图 6 BDD 单元逻辑功能

- [6] Mahapatra S, Ionescu A M, Banerjee K, et al. A Quasi Analytical SET Model for Few Electron Circuit Simulation [J]. IEEE Trans Electron Devices, 2002, 23:366 368.
- [7] Mahapatra S, Ionescu A M, Banerjee K, et al. Modelling and Analysis of Power Dissipation in Single Electron Logic [J]. IEDM, 2002,21:323 326.
- [8] Asahi N, Akazawa M, Amemiya Y. Single Electron Device Based on the Binary Decision Diagram [J]. IEEE Trans Electron Devices, 1997, 44:1109-1116.

(编辑:姚树峰)

# A Spice Model for Single - Electron Transistors

SUN Tie - shu, CAI Li, CHEN Xue - jun

( The Engineering Institute, Air Force Engineering University, Xi'an, Shaanxi 710038, China )

Abstract: A Spice model is proposed based on the physical model of single – electron transistors (SETs). It consists of a voltage – controlled current source, a voltage – controlled voltage source and a voltage source. Compared with quasi – analytical SET model, the I – V property of SET can be shown accurately. The single – electron inverter is investigated and the unit device for Binary Dicision Diagram (BDD) is improved.

Key words: single - electron transistors; Spice model; single - electron inverter; binary dicision diagram