# Введение в цифровую электронику

# Чем мы будем заниматься

- Изучаемый инструмент ПЛИС типа FPGA
- Область исследования цифровая электроника



## Цифровая электроника

- Оперирует логическим нулем и единицей
- Реализуется при помощи CMOS транзисторов на физическом уровне
- Описывается логическими функциями:





#### Логические элементы AND и OR



| Вход Х1 | Вход Х2 | Выход Ү |
|---------|---------|---------|
| 0       | 0       | 0       |
| 1       | 0       | 0       |
| 0       | 1       | 0       |
| 1       | 1       | 1       |



| Вход Х1 | Вход Х2 | Выход Ү |
|---------|---------|---------|
| 0       | 0       | 0       |
| 1       | 0       | 1       |
| 0       | 1       | 1       |
| 1       | 1       | 1       |

3 Input AND Gate



| TRUTH  | ABLE |
|--------|------|
| INPUTS | 0    |

| INPUTS |   |   | ОИТРИТ |  |
|--------|---|---|--------|--|
| W      | × | Υ | Z      |  |
| 0      | 0 | 0 | 0      |  |
| 0      | 0 | 1 | 0      |  |
| 0      | 1 | 0 | 0      |  |
| 0      | 1 | 1 | 0      |  |
| 1      | 0 | 0 | 0      |  |
| 1      | 0 | 1 | 0      |  |
| 1      | 1 | 0 | 0      |  |
| 1      | 1 | 1 | 1      |  |

3 Input OR Gate



| TRUTH | TABLE |
|-------|-------|
|       |       |

| INPUTS |   |   | OUTPUT |
|--------|---|---|--------|
| W      | X | Y | Z      |
| 0      | О | 0 | 0      |
| 0      | 0 | 1 | 1      |
| 0      | 1 | 0 | 1      |
| 0      | 1 | 1 | 1      |
| 1      | O | 0 | 1      |
| 1      | 0 | 1 | 1      |
| 1      | 1 | O | 1      |
| 1      | 1 | 1 | 1      |

# Логические элементы XOR, INV и BUF



| Вход Х1 | Вход Х2 | Выход Ү |
|---------|---------|---------|
| 0       | 0       | 0       |
| 1       | 0       | 1       |
| 0       | 1       | 1       |
| 1       | 1       | 0       |



| Вход Х | Выход Ү |
|--------|---------|
| 0      | 1       |
| 1      | 0       |



| Input | Output |
|-------|--------|
| 0     | 0      |
| 1     | 1      |

#### Типы логический элементов

- Комбинационные: AND, OR, XOR, INV, BUF, NAND, NOR
- Последовательностные (триггеры): FLIP-FLOP, LATCH

### SR-LATCH и D-LATCH



| S | R | Q     | Q     |           |
|---|---|-------|-------|-----------|
| 0 | 0 | latch | latch |           |
| 0 | 1 | 0     | 1     |           |
| 1 | 0 | 1     | 0     |           |
| 1 | 1 | 0     | 0     | - INVALID |





| E | D | Q     | Q     |
|---|---|-------|-------|
| 0 | 0 | latch | latch |
| 0 | 1 | latch | latch |
| 1 | 0 | 0     | 1     |
| 1 | 1 | 1     | 0     |



## D-FLIP-FLOP





### Критические пути

• У комбинационной логики есть задержка между изменением значения на входе и на выходе и изменение значения происходит за конечное время





tr = Rise transition time

tf = Fall transition time

tphl = Propagation delay high-low

tplh = Propagation delay low-high

