

## TK1100 Digital Teknologi **3'dje** forelesning

## 

# arkitektur



#### Læringsmål dekket så langt (1)

- definere begrepene digital og analog
- definere begrepene system og komponent og benytte disse i analyse
- definere datamaskin («computer»).
- definere og eksemplifisere begrepet abstraksjon i datateknisk forstand
- definere: Hz, bit, nibble, byte, word
- benytte prefixene: Ki, Mi, Gi, Ti både i desimal (k,M,G,T) og binær forstand



## Læringsmål (2)

- forklare hvordan tall, tekst, lyd og bilder kan representeres binært og hvilke muligheter og begrensninger dette gir i forhold til analoge metoder.
- redegjøre for prinsippene bak et posisjonstallsystem og konvertere mellom desimale, binære og hexadesimale heltall
- redegjøre for konsekvensene av at i datamaskiner så operer man alltid med en begrenset, forhåndsgitt presisjon («ord-størrelse»)
- forstå prinsippet bak toerkomplement representasjon av heltall og konvertere mellom positive og negative heltall med en forhåndsgitt presisjon
- beskrive virkemåten til IEEE 754 standarden for koding av flyttall, og når denne er ønskelig/nødvendig å bruke
- beskrive oppbyggingen av ulike kode-tabeller for alfanumeriske tegn: US-ASCII, ISO 8859-1, UNICODE (UTF-8 og UTF-16) og benytte disse til å feilsøke vanlige tegnsett-problemer
- kunne forklare prinsippet bak Huffman-koding/komprimering og utføre enkel ordbokkomprimering
- forklare og vise forskjellen på grafikk-formater basert på raster- og vektor-grafikk.
- benytte en hexeditor til å inspisere og endre innholdet i filer i ulike formater



#### I dag: Datamaskinarkitektur

#### Boolsk algebra

- NOT, AND, OR, XOR
- Sekvensielle og kombinatoriske kretser.

#### 2. InstruksjonSettArkitektur (ISA)

- Hvilke instruksjoner?
- Størrelse på ord (antall bit)
- Adresseringsmoduser
- Registre
- Dataformater
- Hva CPU er egnet til å gjøre.

#### 3. Organisering (mikroarkitektur på CPU)

- Veiene data flyttes (bussarkitektur)
- Hvordan data lagres, f.eks. Cache
- ...

#### 4. Systemdesign (Neste gang!)

- Chipset (buss- og minne-kontrollere)
- Minneorganisering
- Virtuelt minne?
- DMA
- Hva og hvordan det er koplet sammen









# 0 1 0 0 1 1 1 0

Figure 1. Truth tables



Figure 4. Venn diagrams



#### Bit og George Boole

- All logikk i digital elektronikk er basert på bit
- Bruker transistorer som byggeklosser
- Kan være 0 eller 1; høy eller lav spenning
- Logikken som brukes heter Boolsk Algebra
  - George Boole (1815-1864)



NB! Disse 12 bit'ene er normalt kun et utsnitt av et 32/64 bit ord





#### Boolsk algebra

- Består av 3 (4) grunnoperasjoner (porter, gates)
  - IKKE (NOT)
  - OG (AND)
  - ELLER (OR)
  - (EKSKLUSIV ELLER (XOR))
- "Gjenoppdaget" i 1939 av Claude Elwood Shannon
- Data-elektronikk foretrekker oftest «negativ» logikk
  - NAND, NOR, XNOR





10010110



NOT

Sannhetstabell



## AND og NAND



#### 10010101

10101100



#### **AND**

| X | Y | _F |
|---|---|----|
| 0 | 0 | 0  |
| 0 | 1 | 0  |
| 1 | 0 | 0  |
| 1 | 1 | 1  |

#### NAND

| X | Y | <u>F</u> |
|---|---|----------|
| 0 | 0 | 1        |
| 0 | 1 | 1        |
| 1 | 0 | 1        |
| 1 | 1 | 0        |



## Eksempel: AND



| A | В | С |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |



## OR og NOR

$$X \longrightarrow F$$
 10111111  $X \longrightarrow F$ 

|   | O. |   |   | • | NOF | • |
|---|----|---|---|---|-----|---|
| X | Υ  | F |   |   | Y   |   |
|   | 0  |   | ( | ) | 0   | 1 |
|   | 1  | 1 |   |   | 1   | 0 |
| 1 |    | 1 |   | 1 | 0   | 0 |
| 1 | 1  | 1 |   | 1 | 1   | 0 |



## Eksempel: OR



| Α | В | С |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 1 |





### XOR og XNOR

10110010

 $\mathbf{X}$ 

01111100

 $X \rightarrow Y \rightarrow F$ 

11001110

XOR

**XNOR** 

| X | Y | F |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |



## Eksempel: XOR

| Α | В | С |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |



#### Praktisk eksempel: Half adder



| A | В | CO | Q |
|---|---|----|---|
| 0 | 0 | 0  | 0 |
| 0 | 1 | 0  | 1 |
| 1 | 0 | 0  | 1 |
| 1 | 1 | 1  | 0 |

- Adderer to bit, A og B
- Får svaret i Q og menten i CO
  - $-Q = A \times B$
  - -CO = A AND B



#### Praktisk eksempel: Full adder



| A | В | CI | Q | CO |
|---|---|----|---|----|
| 0 | 0 | 0  | 0 | 0  |
| 0 | 0 | 1  | 1 | 0  |
| 0 | 1 | 0  | 1 | 0  |
| 0 | 1 | 1  | 0 | 1  |
| 1 | 0 | 0  | 1 | 0  |
| 1 | 0 | 1  | 0 | 1  |
| 1 | 1 | 0  | 0 | 1  |
| 1 | 1 | 1  | 1 | 1  |

- Legger sammen to bit, A og B, og eventuell mente inn på CI
- Får svaret i Q med menten ut i CO



#### Praktisk eksempel: 8 bits full adder



8 fulle addere koplet sammen: Legger sammen 8 bits tall (kalles en barreladder, og er litt «treig»...)



#### Sekvensiell vs Kombinatorisk

- Så langt har vi kun sett på det som kalles kombinatorisk logikk
  - Output bestemmes utelukkende av Input (og tid)
- Sekvensiell logikk har også «hukommelse»
  - Output bestemmes av Input og lagrede bits.
  - Brukes bl.a. til å bygge register (minne-celler)





#### Boolean som datatype

- I mange sammenhenger er det ikke samsvar mellom verdiene 0 og 1 og boolske datatyper.
  - Benyttes ofte til utsagnslogikk, der er vi interessert i «true» og «false», ikke 1/0
    - Utsagnet 4==4 har sannhetsverdi true
    - Utsagnet 3==5 har sannhetsverdi false
  - Hvordan «true» og «false» faktisk kodes binært er språk-/kompilator-avhengig
- I Java (og andre C-språk) så har man ulike logiske operatorer avhengig om det er sannhetsverdi eller bitkombinering man vil utføre
  - & er bitwise, && er logisk
    - Dermed blir 3&4 = 0 (0011 & 0100 = 0000),
    - mens 3&&4 gir «true», «syntax error», eller 4…
  - «Dette kommer det mer av i både PG1100 og DB1100» har sannhetsverdi true



## Programmering

Logisk OR



0

| Bitwise AND | skrives | &  |
|-------------|---------|----|
| Bitwise OR  | skrives |    |
| Bitwise XOR | skrives | ^  |
| Bitwise NOT | skrives | ~  |
|             |         |    |
| Logisk NOT  | skrives | !  |
| Logisk AND  | skrives | && |

skrives





#### Von Neumann modellen: opened





#### Software vs Hardware



#### <u>Hardware</u>

- CPU, RAM, I/Okontrollere
- Periferibusser
- Tilleggskort
- Harddisk…

#### **Operativsystem**

- Administrer tilgang til CPU, Minne, Utstyr og filer
- Gjør det enklere å bruke hardware
- Abstraksjonslag

#### <u>Applikasjoner</u>

- Shell + filbehandler
- Brukerprogrammer
- Kompilatorer



#### Hovedkort ca 2004 (?)





#### Hovedkort 2012





- Bruksområder
- Arbeidshastighet (klokkefrekvens)
- Instruksjonsett (ISA)
- Registere
- Arithmetic Logical Unit og Float Point Unit
- Teknikker for å få opp ytelse: pipelining og parallellisering

## Central Processing Unit



#### Klassifikasjon

- Bruksområde
  - Embedded <-> Desktop <-> Tungregning
- Klokkefrekvens
- Instruksjonsett (ISA)
  - RISC vs CISC
- Registerfilstørrelse
- Antall funksjonelle enheter ALU og FPU
- Superskalaritet og parallellitet
- Socket-type
- Energibruk og kjølingsbehov



#### Produsenter

- Intel og AMD
  - Konstruerer og produserer CPUer, chipset m.m.
  - Fokus: **Desktop**, **server**, mobil, embedded
  - -Complex Instruction Set Computing
- MIPS og ARM
  - Konstruerer og <u>lisenserer</u> CPU-kjerner mm til ulike produsenter
  - Fokus: Embedded, mobil
  - -Reduced Instruction Set Computing

Pr juni 2014 var det ulike Intel Xeon-modeller, som kjører Linux i Clustere dominerer





- 3.120.000 kjerner
- 33.863 Tflop/s
- 17.808 kW
- 1.024.000 GB RAM
- Kylin Linux







Intel Xeon E5 (SandyBridge)

Intel Xeon E5 (IvyBridge)

Xeon 5600-series (Westmere-EP)

Power BQC

Opteron 6100-series "Magny-C...

POWER7

Opteron 6200 Series "Interlagos"

▲ 1/3 ▼



Kilde: http://top500.org/



#### Embedded systems



- Laget for bestemte formål
- Styres av en mikroprosessor/-kontroller
- Programvaren er ferdiglaget, ofte ett enkelt program, og ligger gjerne i firmware
  - Kan ofte konfigureres
  - Trenger (ofte) ikke OS
- Eksempler
  - Vaskemaskiner,
     hjemmeroutere,
     klokkeradioer,
     gitarstemmere, bankkort
     (smartcard), SIM-kort, ...

 Par-tre siste årene har Arduino og Raspbury Pi åpnet for mye enklere hjemmeutvikling av ymse embedded systemer





#### Mobiltelefoner





- Tradisjonelt benytter mobiltelefoner enkle og «billige» CPUer
  - ARM eller MIPS ISA og kjerne
  - Mobilprodusentene produserer så selv tilpassende versjoner
- Intel har ambisjoner i markedet.
- «Smart-telefoner» ligner (kanskje) mest på en fullverdig PC med eget GSM-kort (med eget «operativsystem»)…



#### Desktop ≈ x86

#### • x86

- x86 er generisk betegnelse på CPUer med samme instruksjonsett som Intel har utviklet
- Apple startet med Motorola 68000 RISC CPU, fortsatte med IBM/Freescale PowerPC CPUer
  - Gikk over til x86 i 2005
- Intel og AMD
  - Videreutvikler fremdeles x86 serien



### x86 instruksjonsett (CISC)

- Data flytting
  - Flytte data mellom registre og til/fra RAM
  - mov, push, pop, ...
- Kontrolloverføring:
  - Utføre betingelsessetninger (if, while) og metodekall
  - je, jg, jmp, call, ret
- Aritmetikk/Logisk:
  - Utføre operasjoner på data i registre
  - cmp, add, sub, inc, mul, imul, not, and, or, xor
- Input/Output: in, out
  - Skrive/lese til porter (og minneadresser)
- Debug og Interrupt håndtering:
  - int, sti, hlt, nop
- Flyttall har egne instruksjoner
- SIMD vektor og matriseinstruksjoner
  - MMX, 3D Now!, SSE 1-4
- Egne instruksjoner for å endre prosessortilstand (system)



#### Graphics Processing Unit

- Enten integrert på hovedkort, eller sitter på grafikkort
- Massivt parallell
  - (nå) ~100vis av parallelle regneenheter
  - Regner på matriser (tabeller) av flyttall
  - Transformerer matematiske modeller til skjermbilder (pixler i framebuffer)







#### LA OSS DESIGNE EN ENKEL DATAMASKIN!

- ENKEL!!! (Forstå prinsippene)
- Primitiv
- Vi lager ikke elektronikken
- Maskinen kan likevel gjøre noen ting
- Nærmere beskrivelse finner dere i Kompendium 1



#### Hva var arkitektur?

- Hvordan bygger vi opp de instruksjonene som computeren skal utføre (eksekvere)
  - Hvilke typer instruksjoner skal vi ha?
  - Hvordan skal adressering foregå
- Når vi har bestemt instruksjonssett (Instruction Set Architecture) kan vi designe en CPU
- I praksis blir dette en vekselvirkning mellom maskin-design og ISA-design
  - Vi har ett transistor-budsjett

# **Register**

- Alle bits på CPU må legges i et register
  - Et register er adresserbart minne (SRAM) som ligge inne på CPU
- I Assembly-språk har typisk registrene egne «navn» og roller
  - Registrene som brukes til å manipulere variabler og verdier omtales som arbeidsregistre
- F.eks. i X86-64
  - RIP er registeret som inneholder adressen til hvor i minnet neste instruksjon skal hentes fra
  - RAX er registeret som oftest brukes til å lagre resultater i (akkumulator)
  - RCX brukes oftest til nedtelling (tenk for-løkke)
  - + mange flere (minnebehandling, kjøring,...)



### PrimRisc v. 0.1 layout



- Akkumulatorbasert
- Kun ett arbeidsregister
- 8 bit adressering
  - Bruker bare 5
- Load/store
  - Alt går via RAM
  - Enkelt
- Kan
   «egentlig»
   bare addere



## Register-«filen»

- PC (Programteller).
  - Dette registeret vil til enhver tid inneholde adressen til den lokasjon i primærlageret som neste instruksjon skal hentes fra.
- **IR** (Instruksjonsregister).
  - Dette registeret oppbevarer instruksjoner etter at de har blitt hentet fra primærlageret og før de sendes over i dekoderkretsene.
- MAR (adresseregister).
  - Når vi ønsker å lese noe fra, eller legge noe inn i primærlageret må vi først plassere adressen i MAR.
- MDR (dataregister).
  - Når vi gjør en leseoperasjon fra primærlageret, plasseres resultatet her. Skal vi skrive til primærlageret, må vi først plassere det vi skal skrive i MDR
- ACC (Accumulator).
  - Dette registret brukes først og fremst i forbindelse med regneoperasjoner. Det er også mulig å lese innholdet av en minneadresse inn i akkumulatoren med instruksjonen LOAD, og lagre innholdet av akkumulatoren med instruksjon STORE.
- FLAGG-registeret
  - Trenger vi i forhold til å kunne gjøre betingede hopp (if, while og lignende)
  - Z-flagget (Zero-flag) blir satt til 1 hvis resultatet av en regneoperasjon blir null.
  - S-flagget (Sign-flag) blir satt til 1 hvis resultatet av en regneoperasjon blir negativt.
  - O-flagget (Overflow-flag) blir satt til 1 hvis resultatet av en regneoperasjon blir for stort (overflyt) for å få plass i ACC-registeret



# Instruksjoner

| Mnemonic | Opkode | Beskrivelse               | Funksjon                                                    |
|----------|--------|---------------------------|-------------------------------------------------------------|
| STOP     | 0000   | Stopp maskinen            |                                                             |
| LOAD     | 0001   | Les inn i akkumulator     | $(ACC) \leftarrow (MDR)$                                    |
| STORE    | 0010   | Lagre akkumulator         | $(MDR) \leftarrow (ACC)$                                    |
| ADD      | 0011   | Adder til akkumulator     | $(ACC) \leftarrow (ACC) + (MDR)$                            |
| SUB      | 0100   | Subtraher fra akkumulator | $(ACC) \leftarrow (ACC) - (MDR)$                            |
| BRANCH   | 0101   | Hopp uansett              | (PC) ← IR<4:0>                                              |
| BRZERO   | 0110   | Hopp hvis resultat = 0    | $(PC) \leftarrow IR < 4:0 > eller (PC) \leftarrow (PC) + 1$ |
| BRNEG    | 0111   | Hopp hvis resultat < 0    | $(PC) \leftarrow IR < 4:0 > eller (PC) \leftarrow (PC) + 1$ |
| BROVFL   | 1000   | Hopp hvis overflyt        | $(PC) \leftarrow IR < 4:0 > eller (PC) \leftarrow (PC) + 1$ |
| IN       | 1001   | Les inn fra tastatur      | $(ACC) \leftarrow INN$                                      |
| OUT      | 1010   | Skriv til skjerm          | $UT \leftarrow (ACC)$                                       |

- Alle instruksjoner er 16 bit (2 byte)
  - 1 byte til opkode
    - Bruker bare 4 bit (i denne versjonen)
  - 1 byte i instruksjonen til adresser
    - Bruker bare 5 bit ( i denne versjonen)



# Eksempel på et program i minnet

| Minneadresse<br>binært/(desimalt) | Maskinkode (opkode+adresse)<br>binært/(desimalt) | Asembly-<br>instruksjon |
|-----------------------------------|--------------------------------------------------|-------------------------|
| 00000 (0)                         | 0001 0000 0000 0100 (1)(4)                       | LOAD 4                  |
| 00001 (1)                         | 0011 0000 0000 0101 (3)(5)                       | ADD 5                   |
| 00010 (2)                         | 0010 0000 0000 0110 (2)(6)                       | STORE 6                 |
| 00011 (3)                         | 0011 0000 0000 0000 (0)(-)                       | STOP                    |
| 00100 (4)                         | 0000 0000 0000 0001 (0)(1)                       |                         |
| 00101 (5)                         | 0000 0000 0000 0010 (-)(2)                       |                         |
| 00110 (6)                         | 0000 0000 0000 0000 (-)(0)                       |                         |

```
/* Last inn i akkumulatoren data fra adresse 4, adder med data fra adresse 5, lagre på adressen som ligger på adresse 6, Avslutt kjøringen */
```

 Kan bruke en simulator av denne arkitekturen (buggy) på dagens øving (Se <a href="http://youtu.be/igthwn\_qGVI">http://youtu.be/igthwn\_qGVI</a>)





## Analyse/Kritikk av PrimRISC 1

- Grei til å demonstrere en Fetch-Execute syklus og hvordan instruksjoner kan være bygd opp
- Mangler Pipelining
- Fattig instruksjonssett
  - 8 mot x86-64 sine ~1000
- Støtter ikke Systemprogrammering (OS), multitasking eller virtuelt minne
- «Ganske klein, men dog så enkel»



- Har støtte for betingede hopp
  - Kan implementere if, for, while o.l.
- Mangler (skikkelig) HW-støtte for metoder!!!
  - I Intel/AMD løses dette med egne registre (SS og SP) og instruksjoner (call) som støtter bruk av et eget minneområde som stack.
- Har ikke støtte for interupt!
  - Mer om dette de to neste gangene..



### TEKNIKKER OG BEGREPER



# System-klokken (Hz)

System-klokken holder takten, viser ikke tiden!







Fetch-Execute-syklusen

- 1. Fetch: hente instruksjon fra minne og inn i register
- 2. Decode: Tolke instruksjonen og sette opp kretsene som utfører den
- 3. Execute: Utføre instruksjonen på data/registre (endre tilstand)
- **4. Store**: Lagre resultat (tilbake i minnet)



Instruction Fetch (IF)
Instruction Decode (ID)
Data Fetch (DF)
Instruction Execution (EX)
Result Return (RR)



### Ex: MIPS





## Pipelining

|       | Contract of the Contract of th |         |               |
|-------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|---------------|
| fetch | decode                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | execute | store         |
|       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |         | instruction I |



| Machine cycle | (with pipelining) |               |               |
|---------------|-------------------|---------------|---------------|
| fetch         | decode            | execute       | store         |
|               |                   |               | instruction I |
|               |                   | instruction 2 |               |
|               | Instruction 3     |               |               |
| instruction 4 |                   |               |               |
|               |                   |               |               |

- Siden det er forskjellige enheter på CPU som henter, dekoder, utfører og lagrer kan disse kjøres i parallell («samlebånd»)
  - Kan starte å hente en ny instruksjon så fort denne er overlatt til dekoding
- I moderne Intel/AMD CPUer det «dype og lange» pipelines...
  - 15-25 trinn ->



### Superskalaritet

- Superskalaritet er en form for parallellisering der vi har flere (parallelle)
   ALU og FPU tilgjengelig på CPU
- Kan da utføre (enda) flere instruksjoner samtidig!



AMD Athlon hadde tre ALUer og en SIMD flyttallenhet



# Flere «kjerner»

- CPU inneholder flere fullverdige «under-CPUer», som kan kjøre programvare parallellt.
- For at dette skal være vits i må man ha programmer som kan parallelliseres og ikke må kjøres rent sekvensielt!





### CPU vs DRAM

- CPU ytelse/hastighet ha doblet seg annet hvert år
- DRAM ytelse/hastighet hvert sjette år!



- Det fullstendige programmet ligger i RAM
  - Det er bare enkeltinstruksjoner og enkeltdata som er på CPU
- ->PROBLEM!!!
- Utfordringen er å holde pipelinen full



### Minne-hierarkiet





### Lokalitetsprinsippet

- Ca 5 % av koden kjøres ca 95% av tiden
- Instruksjoner som skal utføres er lagret i den rekkefølgen de skal utføres
- Cacheing benytter seg av dette ved at vi mellomlagrer sist innleste instruksjoner i cache-minne
  - Mye løkker medfører lett tilgjengelighet...
- + Pageing
  - Vi leser typisk ikke inn enkeltinstruksjoner til Cache, men minneblokker på 4 KiB



 I prinsippet **CPU** Overfør til Ikke i intern-cache **CPU** Spør i cache Spør i minne Cache kontroller Minne Cache Overfør til cache



## Pentium (IA32) layout (forenklet)



#### Branch Prediction

 «Gjetter» hvilke instruksjoner som skal kjøres etterpå og henter dem inn på CPU

### Cacheing

- Instruksjoner i egen cache (skal aldri tilbake til RAM!)
- Data i egen cache



### Sandy Bridge

- Flere «kjerner» -> parallellkjøring av program(-tråder)
- Flyttet Northbridge (og GPU) «on die»





JAVA BYTER OM ISA:
(32 BIT) For spesielt interesserte



### JVM ISA: Format





### JVM: 226 instruksjoner

|                              | Loads                                                                                           |
|------------------------------|-------------------------------------------------------------------------------------------------|
| typeLOAD IND8                | Push local variable onto stack                                                                  |
| typeALOAD                    | Push array element on stack                                                                     |
| BALOAD                       | Push byte from an array on stack                                                                |
| SALOAD                       | Push short from an array on stack                                                               |
| CALOAD                       | Push char from an array on stack                                                                |
| AALOAD                       | Push pointer from an array on "                                                                 |
|                              | ·                                                                                               |
|                              | Stores                                                                                          |
| typeSTORE IND8               | Stores Pop value and store in local var                                                         |
| typeSTORE IND8<br>typeASTORE |                                                                                                 |
|                              | Pop value and store in local var                                                                |
| typeASTORE                   | Pop value and store in local var<br>Pop value and store in array                                |
| typeASTORE<br>BASTORE        | Pop value and store in local var<br>Pop value and store in array<br>Pop byte and store in array |

| BIPUSH CON8  | Push a small constant on stack |
|--------------|--------------------------------|
| SIPUSH CON16 | Push 16-bit constant on stack  |
| LDC IND8     | Push constant from const pool  |
| typeCONST_#  | Push immediate constant        |
| ACONST_NULL  | Push a null pointer on stack   |

Pushes

| Arithmetic |           |  |
|------------|-----------|--|
| typeADD    | Add       |  |
| typeSUB    | Subtract  |  |
| typeMUL    | Multiple  |  |
| typeDIV    | Divide    |  |
| typeREM    | Remainder |  |
| typeNEG    | Negate    |  |

| B∞lean/shift |                      |  |
|--------------|----------------------|--|
| IAND         | Boolean AND          |  |
| iIOR         | Boolean OR           |  |
| iIXOR        | Boolean EXCLUSIVE OR |  |
| iISHL        | Shift left           |  |
| iISHR        | Shift right          |  |
| iIUSHR       | Unsigned shift right |  |

| Conversion |                         |  |
|------------|-------------------------|--|
| x2y        | Convert x to y          |  |
| i2c        | Convert integer to char |  |
| i2b        | Convert integer to byte |  |

## Stack management

| DUPXX | Six instructions for duping       |
|-------|-----------------------------------|
| POP   | Pop an int from stk and discard   |
| POP2  | Pop two ints from stk and discard |
| SWAP  | Swap top two ints on stack        |

#### Miscellaneous

| IINC IND8,CON8      | Increment local variable    |
|---------------------|-----------------------------|
| WIDE                | Wide prefix                 |
| NOP                 | No operation                |
| GETFIELD IND16      | Read field from object      |
| PUTFIELD IND16      | Write field to object       |
| GETSTATIC IND16     | Get static field from class |
| NEW IND16           | Create a new object         |
| INSTANCEOF OFFSET16 | Determine type of obj       |
| CHECKCAST IND16     | Check object type           |
| ATHROW              | Throw exception             |
| LOOKUPSWITCH        | Sparse multiway branch      |
| TABLESWITCH         | Dense multiway branch       |
| MONITORENTER        | Enter a monitor             |
| MONITOREXIT         | Leave a monitor             |

IND8/16 = index of local variable type, x, y = I, L, F, D CON8/16, D, ATYPE = constant OFFSET16 for branch

#### Comparison

| IF_ICMPrel OFFSET16 | Conditional branch       |
|---------------------|--------------------------|
| IF_ACMPEQ OFFSET16  | Branch if two ptrs equal |
| IF_ACMPNE OFFSET16  | Branch if ptrs unequal   |
| IFrel OFFSET16      | Test 1 value and branch  |
| IFNULL OFFSET16     | Branch if ptr is null    |
| IFNONNULL OFFSET16  | Branch if ptr is nonnull |
| LCMP                | Compare two longs        |
| FCMPL               | Compare 2 floats for <   |
| FCMPG               | Compare 2 floats for >   |
| DCMPL               | Compare doubles for <    |
| DCMPG               | Compare doubles for >    |

#### Transfer of control

| INVOKEVIRTUAL IND16   | Method invocation              |
|-----------------------|--------------------------------|
| INVOKESTATIC IND16    | Method invocation              |
| INVOKEINTERFACE       | Method invocation              |
| INVOKESPECIAL IND16   | Method invocation              |
| JSR OFFSET16          | Invoke finally clause          |
|                       |                                |
| typeRETURN            | Return value                   |
| typeRETURN<br>ARETURN | Return value<br>Return pointer |
| ARETURN<br>RETURN     | Return pointer<br>Return void  |
| ARETURN               | Return pointer                 |

#### Arrays

| ANEWARRAY IND16      | Create array of ptrs  |
|----------------------|-----------------------|
| NEWARRAY ATYPE       | Create array of atype |
| MULTINEWARRAY IN16,D | Create multidim array |
| ARRAYLENGTH          | Get array length      |



### Eksempel: JVM (Java RunTime Enviroment)







### Klassefilen (1)





### Klassefilen (2)





| <u>Location</u> | <u>Code</u> | <u>Mnemonic</u> | <u>Meaning</u>                   |
|-----------------|-------------|-----------------|----------------------------------|
| 0x00e3          | 0x10        | bipush          | Push next byte onto stack        |
| 0x00e4          | 0x0f        | 15              | Argument to bipush               |
| 0x00e5          | 0x3c        | istore_1        | Pop stack to local variable 1    |
| 0x00e6          | 0x10        | bipush          | Push next byte onto stack        |
| 0x00e7          | 0x09        | 9               | Argument to bipush               |
| 0x00e8          | 0x3d        | istore_2        | Pop stack to local variable 2    |
| 0x00e9          | 0x03        | iconst_0        | Push 0 onto stack                |
| 0x00ea          | 0x3e        | istore_3        | Pop stack to local variable 3    |
| 0x00eb          | 0x1b        | iload_1         | Push local variable 1 onto stack |
| 0x00ec          | 0x1c        | iload_2         | Push local variable 2 onto stack |
| 0x00ed          | 0x60        | iadd            | Add top two stack elements       |
| 0x00ee          | 0x3e        | istore_3        | Pop stack to local variable 3    |
| 0x00ef          | 0xb1        | return          | Return                           |



## Java bytecode vs x86 instruksjoner

- Java bytecode kan kalles et RISC-type instruksjonssett
- x86 (Intel, så vel som AMD) er CISC

- De to neste foilene viser:
  - De eldste instruksjonene som fremdeles er med (256 av dem, det fins mange, mange flere flere)
  - Eksempel på en IA-32 instruksjon

|   | 0               | 1               | 2               | 3               | 4               | 5               | 6               | 7               | 8               | 9               | A                  | В                 | C              | D              | E              | F               |
|---|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|--------------------|-------------------|----------------|----------------|----------------|-----------------|
| 0 | ADD<br>rmb,rb   | ADD<br>rmv,rv   | ADD<br>rb,rmb   | ADD<br>rv,rmv   | ADD<br>AL,ib    | ADD<br>eAX,iv   | PUSH<br>ES      | POP<br>ES       | OR<br>rmb,rb    | OR<br>mov,rv    | OR<br>rb,rmb       | OR                | OR<br>AL,ib    | OR<br>eAX,iv   | PUSH<br>CS     | 386<br>space    |
| 1 | ADC<br>rmb,rb   | ADC<br>rmv,rv   | ADC<br>rb,rmb   | ADC<br>rv,rmv   | ADC<br>AL,ib    | ADC<br>eAX,iv   | PUSII<br>88     | POP<br>SS       | SBB<br>rmb,rb   | SBB<br>rmv,rv   | SBB<br>rh,rmh      | SBB<br>rv,miv     | SBB<br>AL.,ib  | SBB<br>eAX,iv  | PUSH<br>DS     | POP<br>DS       |
| 2 | AND<br>rmb,rb   | AND<br>rmv,rv   | AND<br>rb,rmb   | AND<br>rv,rmv   | AND<br>AL,ib    | AND<br>cAX,iv   | ES:             | DAA             | SUB<br>rmb,rb   | SUB<br>rmv,rv   | SUB<br>rb,rmb      | SUB<br>rv,rmv     | SUB<br>AL,ib   | SUB<br>eAX,iv  | CS:            | DAS             |
| 3 | XOR<br>rmb,rb   | XOR<br>rmv,rv   | XOR<br>rb,rmb   | XOR<br>rv,rmv   | XOR<br>AL,ib    | XOR<br>cAX,iv   | SS:             | AAA             | CMP<br>rmb,rb   | CMP<br>rmv,rv   | CMP<br>rb,rmb      | CMP<br>rv,rmv     | CMP<br>AL,ib   | CMP<br>eAX,iv  | DS:            | AAS             |
| 4 | INC<br>eAX      | INC<br>eCX      | INC<br>eDX      | INC<br>eBX      | INC<br>eSP      | INC<br>eBP      | INC<br>eSI      | INC<br>eDI      | DEC<br>eAX      | DEC<br>eCX      | DEC<br>eDX         | DEC<br>eBX        | DEC<br>eSP     | DEC<br>cBP     | DEC<br>eSI     | DEC<br>eDI      |
| 5 | PUSH<br>eAX     | PUSH<br>eCX     | PUSH<br>eDX     | PUSH<br>eBX     | PUSH<br>eSP     | PUSH<br>eBP     | PUSH<br>eSI     | PUSH<br>eDI     | POP<br>eAX      | POP<br>eCX      | POP<br>eDX         | POP<br>eBX        | POP<br>eSP     | POP<br>eBP     | POP<br>cSI     | POP<br>cDI      |
| 6 | PUSHA<br>PUSHAD | POPA<br>POPAD   | BOUND<br>rv,m2v | ARPI.<br>rm2,r2 | FS:             | GS:             | OpLen           | AdLen           | PUSH<br>iv      | IMUL<br>tvamváv | PUSH<br>ib         | IMUL<br>rv,miv,ib | INSB           | INSD           | OUTSB          | OUTSD           |
| 7 | JO<br>ib        | JNO<br>ib       | JB<br>ib        | JAE<br>ib       | JE<br>ib        | JNE<br>ib       | JBE<br>ib       | JA<br>ib        | JS<br>ib        | JNS<br>ib       | JP<br>ib           | JNP<br>ib         | JL<br>ib       | JGE<br>ib      | JLE<br>ib      | JG<br>ib        |
| 8 | Immed<br>rmb,ib | Immed<br>rmv,iv |                 | Immed<br>rmv,ib | TEST<br>rmb,rb  | TEST<br>my,cv   | XCHG<br>rmb.rb  | XCHG<br>rmv,rv  | MOV<br>rmb,rb   | MOV<br>tmv,rv   | MOV<br>rb,rmb      | MOV<br>rv,rmv     | MOV<br>rm,segr | LEA<br>rv, m   | MOV<br>segr,rm | POP<br>rmv      |
| 9 | NOP             | XCHG<br>eAX,eCX | XCHG<br>eAX,eDX | XCHG<br>eAX,eBX | XCHG<br>eAX,eSP | XCHG<br>eAX,eBP | XCHG<br>eAX.eSI | XCHG<br>eAX,eDI | CBM<br>CMDE     | CWQ<br>CDQ      | CALL<br>FAR<br>s:m | FWAIT             | PUSHF          | POPF           | SAHF           | LAHF            |
| A | MOV<br>AL,[iv]  | MOV<br>cAX,[iv] | MOV<br>[iv],AL  | MOV<br>[iv],cAX | MOVSB           | MOVSD           | CMPSB           | CMPSD           | TEST<br>AL,rb   | TEST<br>eAX,iv  | STOSB              | STOSD             | LODSB          | LODSD          | SCASB          | SCASD           |
| В | MOV<br>AL,ib    | MOV<br>CL,ib    | MOV<br>DL,ib    | MOV<br>BL,ib    | MOV<br>AH,ib    | MOV<br>CH,ih    | MOV<br>DH,ib    | MOV<br>BH,ih    | MOV<br>eAX,iv   | MOV<br>eCX,iv   | MOV<br>eDX,iv      | MOV<br>eBX,iv     | MOV<br>eSP,iv  | MOV<br>eBP,iv  | MOV<br>eSI,iv  | MOV<br>eDLiv    |
| C | Shift<br>rmb,ib | Shift<br>rmv,ib | RET<br>i2       | RET             | LES<br>rm,rmp   | LDS<br>rm,rmp   | MOV<br>rmb, ib  | MOV<br>mv, iv   | ENTER<br>i2, ib | LEAVE           | RETF<br>i2         | RETF              | INT<br>3       | INT<br>ib      | INTO           | IRET            |
| D | Shift<br>rmb, 1 | Shift<br>rmv, 1 | Shift<br>rmb,CL | Shift<br>rmv,CL | AAM             | AAD             |                 | XLATB           | 87<br>space     | 87<br>space     | 87<br>space        | 87<br>space       | 87<br>space    | 87<br>space    | 87<br>space    | 87<br>space     |
| E | LOOPNE<br>short | LOOPE<br>short  | LOOP<br>short   | JeCXZ<br>short  | IN<br>AL,[ib]   | IN<br>eAX,[ib]  | OUT<br>[ib],AL  | OUT<br>[ib],eAX | CALL<br>iv      | JMP<br>iv       | JMP<br>FAR<br>s:m  | JMP<br>ib         | IN<br>AL,[DX]  | IN<br>cAX,[DX] | OUT<br>[DX],AL | OUT<br>[DX],cAX |
| F | LOCK            |                 | REPNE           | REP<br>REPE     | HLT             | CMC             | Unary<br>rmb    | Unary<br>rmv    | CLC             | STC             | CLI                | STI               | CLD            | STD            | IncDec<br>rmb  | Indir<br>67v    |



# (MOV (386->) – mod-reg-r<u>/m</u>

opsode 1 0 0 0 1 0 d w

| <b>කු</b> ල්ල් ( | ressing | ma | od@ |  |
|------------------|---------|----|-----|--|
| mod              | reg     |    | r/m |  |

 ${f d}$  og  ${f w}$  i opkoden definerer lengde og retning på operasjonen

Table 23: REG Bit Encodings

|   |   |   |   |   |   | ( | lisp | عها | 719 | není | Ì |   |   |   |   |   |   |
|---|---|---|---|---|---|---|------|-----|-----|------|---|---|---|---|---|---|---|
| 2 | Х | Χ | Χ | Χ | Χ | Χ | Χ    | Χ   |     | Χ    | Χ | Χ | Х | Χ | Χ | Χ | Χ |

note: displacement may be zero, one, or two bytes long.

Table 24: MOD Encoding

| reg | w=0 | 16 bit mode<br>w=1 | 32 bit mode<br>w=1 |
|-----|-----|--------------------|--------------------|
| 000 | AL  | AX                 | EAX                |
| 001 | CL  | CX                 | ECX                |
| 010 | DL  | DX                 | EDX                |
| 011 | BL  | BX                 | EBX                |
| 100 | AH  | SP                 | ESP                |
| 101 | СН  | BP                 | EBP                |
| 110 | DH  | SI                 | ESI                |
| 111 | ВН  | DI                 | EDI                |

|   | MOD | Meaning                                                                                                                                                                                                                                                             |
|---|-----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| = | 00  | The r/m field denotes a register indirect memory addressing mode or a base/indexed addressing mode (see the encodings for r/m) <i>unless</i> the r/m field contains 110. If MOD=00 and r/m=110 the mod and r/m fields denote displacement-only (direct) addressing. |
| - | 01  | The r/m field denotes an indexed or base/indexed/displacement addressing mode. There is an eight bit signed displacement following the mod/reg/rm byte.                                                                                                             |
| - | 10  | The r/m field denotes an indexed or base/indexed/displacement addressing mode. There is a 16 bit signed displacement (in 16 bit mode) or a 32 bit signed displacement (in 32 bit mode) following the mod/reg/rm byte.                                               |
| - | 11  | The r/m field denotes a register and uses the same encoding as the <i>reg</i> field                                                                                                                                                                                 |

#### Table 25: R/M Field Encoding

| [ebx] [ebp]     | ;Uses DS by default. |
|-----------------|----------------------|
| [ebp] [ebx]     | ;Uses SS by default. |
| [ebp*1] [ebx]   | ;Uses DS by default. |
| [ebx] [ebp*1]   | ;Uses DS by default. |
| [ebp] [ebx*1]   | ;Uses SS by default. |
| [ebx*1] [ebp]   | ;Uses SS by default. |
| es:[ebx][ebp*1] | ;Uses ES.            |

| R/M | Addressing mode (Assuming MOD=00, 01, or 10)   |
|-----|------------------------------------------------|
| 000 | [BX+SI] or DISP[BX][SI] (depends on MOD)       |
| 001 | [BX+DI] or DISP[BX+DI] (depends on MOD)        |
| 010 | [BP+SI] or DISP[BP+SI] (depends on MOD)        |
| 011 | [BP+DI] or DISP[BP+DI] (depends on MOD)        |
| 100 | [SI] or DISP[SI] (depends on MOD)              |
| 101 | [DI] or DISP[DI] (depends on MOD)              |
| 110 | Displacement-only or DISP[BP] (depends on MOD) |
| 111 | [BX] or DISP[BX] (depends on MOD) 68           |

# 386 registre (IA32) - brukerprogram





## X86-64 registre



- Svært mange ulike registre
  - på hver kjerne!
- Ekstrem kompleksitet
- Hvordan forholder vi oss til kompleksiteten?
  - Abstraherer!



### Abstraksjon

### Abstraksjon

- et begrep eller en ide som ikke er forbundet med noen konkret instans
- å fjerne det unødvendige i en gitt sammenheng
- å fokusere på de trekkene som er felles
- Å «gjemme» kompleksitet

### Eksempel:

- I et Java-program så kan du gjemme et komplisert program inne i en metode...
  - etter det trenger du bare å forholde deg til metoden
- Høynivå-språk abstraherer bort all den maskinnære kompleksiteten
  - System.out.print("Hallo World!") involverer i realiteten noen tusen instruksjoner siden er et metode-kall fra java.exe til operativsystemets skrive-til-skjerm-rutiner.



## Forskjeller på x86 16, 32 og 64 bit?

#### 16 bit arkitektur

- 16 bits register-størrelse (word)
- 20 bits adressering (max 1 MiB «RAM»)
  - Segmentert adressering (CS:IP f.eks.)
- 16 bits ord (typisk 16 bit int f.eks.)
- Ikke noe skille mellom kjøring av kjerne-kode i OS og vanlige programmer

#### • 32 bit (386->Pentium)

- 32 bits register (ord-størrelse)
- 32 bits adressering (4 GiB Virtuelt minn)
  - Flatt og støtte for virtuelt minne
- 32 bits ord
- Flyttall-støtte «on die»
- Skille mellom kernel- og user-kjøring

#### 64 bit (nå)

- 64 bits registre og flere arbeidsregistre
- Typisk 48 bits adressering (16 EiB virtuelt minne)
- Ofte multi-kjerne
- Enda flere instruksjoner...



### **AVSLUTNING**

# Poeng

#### CISC

- COMPLEX Instruction Set Computer
- Mange forskjellige instruksjoner
- Instruksjoner har ulik lengde i bit/byte

#### RISC

- REDUCED Instruction Set Computer
- Bare de instruksjonene som (erfaringsmessig) brukes mye.
- Gir enklere elektronikk og dermed raskere utførelse.
- Jf byte-kode på JVM
- Moderne Intel/AMD CPUer
  - "begge deler"
  - CISC eksternt
  - RISC mikroinstruksjoner på selve prosesoren



### Flere poeng

- Prosessoren kjører instruksjonene i den rekkefølgen de ligger i minnet («sekvensielt»).
- På ulike datatyper benyttes helt forskjellige instruksjoner
  - 7 + 5: mov AX, 7 add AX, 5 resulterer i at det ligger 12 i AX-registeret
  - -7.0 + 5.0:

```
FLD «minneadressen der 7.0 ligger» FLD 0012AC45
FADD ST, ST(1)
FSTP «adressen svaret skal legges»
```

 - 'Hei' + 'Hå!'
 mengdevis av instruksjoner som flytter begge strengene inn i felles minneområde og legge til sluttmarkøren (typisk ASCII 0x00).



## Flere poeng

- Hva er en variabel?
  - På instruksjonsnivå: adressen til et sted minnet (eller et register)
- Hvorfor har variabler «scope»
  - Å kalle en metode medfører at man begynner å kjøre instruksjoner et helt annet sted i minnet
  - Når man hopper tilbake til der metoden ble kalt forsvinner alt annet enn det som metoden returner (typisk en adresse til en verdi...)



## Hva skal vi kunne?

- Boolsk algebra
  - NOT, AND, OR, XOR
- Hva en instruksjon er.
  - hvordan bygd opp
  - hvilke typer
- Hva et register er.
  - hvilke typer registre som finnes på CPU
  - Forskjellen på å adresse- og svar-register
- Von Neumann modellen (igjen)
  - mindre «black box»
- Forskjellen på CISC og RISC



### Hva skal vi kunne?

- Litt om x86 og alternativer
- Rollen til taktgiver
- Fetch-Execute-syklusen
- Pipelining og superskalaritet
- Ulike anvendelser av og typer CPUer/mikrokontrollere