

| module      | 含义                     |
|-------------|------------------------|
| ysyx_210544 | 顶层模块                   |
| сри         | CPU内核                  |
| axi_rw      | axi接口读写,最大512bit的读写支持。 |
| if_stage    | 取指接口                   |
| IfU         | 取指功能模块                 |
| id_stage    | 译码接口                   |
| IdU         | 译码功能模块                 |
| exe_stage   | 执行接口                   |
| exeU        | 执行功能模块                 |
| exceptionU  | 异常处理功能模块               |
| wb_stage    | 写回接口                   |
| wbU         | 写回功能模块                 |
| cmt_stage   | 提交接口                   |
| cmtU        | 提交功能模块                 |

| module      | 含义                                                |
|-------------|---------------------------------------------------|
| wb_stage    | 写回接口                                              |
| wbU         | 写回功能模块                                            |
| cmt_stage   | 提交接口                                              |
| cmtU        | 提交功能模块                                            |
| regfile     | 寄存器文件                                             |
| csrfile     | csr寄存器文件                                          |
| cache       | cache主模块。将ICache/DCache或NoCache需求分别选通交与axi_rw。    |
| ICache      | 是cache_core的例化                                    |
| DCache      | 是cache_core的例化                                    |
| cache_core  | 将不对齐的访问处理为1~2次 cache_basic 调用                     |
| cache_basic | 一个基本的cache单元,4路16组,每组512bit,分4个RAM实现。             |
|             | 每个data_array占用4KB;每个tag_array占用208Byte(=1664bit)。 |
| Cache_sync  | 实现fencei逻辑,将DCache中的数据同步到ICache中                  |
| NoCache     | 不使用Cache而直接访问axi_rw接口                             |