#### مقدمه

امروزه نیاز به پردازش تصویر در مصارفی مانند پزشکی، امنیتی، نظامی، فضایی و... به سرعت در حال افزایش می باشد. حجم پردازش، پیچیدگی پردازش بویژه نیاز به پردازش های بلادرنگ طراحان را بسوی پیاده سازی های خاص منظوره به صورت سخت افزاری و یا نرم افزاری به همراه الگوریتم های پردازش موازی هدایت کرده است. در این پرژه هدف پیاده سازی سخت افزاری فیلتر میانگین همسایه ها بر روی FPGA به از طریق الگوریتم های محاسباتی و همچنین الگوریتم های پردازش موازی می باشد.

در این پروژه الگوریتم میانگین همسایه ها بر روی FPGA پیاده سازی شده است، حداکثر تاخیر در نظر گرفته شده معادل یک جمع کننده پانزده بیتی می باشد برای رسیدن به این تاخیر الگوریتم های محاسباتی مانند تقسیم بر عدد ثابت، جمع کننده CSA با چندین عملوند مورد استفاده قرار گرفته شده است و همچنین در قسمت حافظه از ماژول های موازی جهت پردازش اطلاعات استفاده شده است. زبان توصیف سخت افزاری که در این پروژه مورد استفاده شده است VHDL می باشد. در ادامه به بررسی الگوریتم های پردازش موازی خواهیم پرداخت سپس به بررسی نحوه ای پیاده سازی الگوریتم میانگین همسایه ها خواهیم پرداخت که به دو بخش واحد حافظه و واحد محاسباتی تقسیم می شود و در انتها نتایج حاصل از این پروژه مورد بررسی قرار می گیرد.

# فصل اول الگوریتم های پردازش تصویر

#### **1−1** مقدمه

برای حذف نویز از تصاویر می توانیم از الگوریتم های فراوانی استفاده کنیم که بعضی از آنها به آسانی پیاده سازی و بعضی دیگر دارای پیاده سازی پیچیده تری هستند این الگوریتم ها بنا به کاربردهایی که مورد استفاده قرار می گیرند، دارای نتایج و عملکردهای متفاوتی هستند. در این بخش سعی می کنیم چند الگوریتم متداول برای حذف نویز از تصاویر را به اجمال توضیح دهیم.

#### ۱-۲ الگوریتم میانگین همسایه ها

در این الگوریتم اساس کار بر مبنای ساختار فایلهای تصویری و پیکسل ها می باشد و به این صورت عمل می کند که طبق عدد گرفته شده در همسایگی پیکسل مرکزی مربعی را فرض می کند که این عدد می تواند ۳،۵ ویا ۷ باشد(به طور مثال اگر عدد گرفته شده ۳ باشد مربعی ۳\*۳ که ۸ پیکسل اطراف مرکزی میشود را در نظر می گیرد) و سپس مقادیر این پیکسل ها را باید با یکدیگر جمع نموده و در نهایت این مجمع را بر تعداد پیکسلهای جمع شده تقسیم می کند. در واقع اگر پیکسل ها را باید با یکدیگر جمع نموده و در نهایت این مجمع را بر تعداد پیکسلهای جمع شده تقسیم می کند. در واقع اگر پیکسل تا تعداد نتایج باشد که جایگزین خانه مرکزی می شود و F(X,Y) نقاط اطراف نقطهٔ مرکزی باشند. G(X,Y) تعداد نقاط باشد آنگاه الگوریتم را به صورت زیر خواهیم داشت: F(n,m) این الگوریتم باعث از بین رفتن نویز نمی شود بلکه باعث می شود تا نویز به طور یکنواخت در کل تصویر پخش شود.

### 1-۳ الگوريتم فيلتر ميانه<sup>۲</sup>

این الگوریتم نیز بر اساس ساختار پیکسل های فایل کار می کند و دقیقا مانند الگوریتم میانگین همسایه ها یک مربع به دور یک پیکسل مرکزی در نظر می گیرد ولی با این تفاوت که این بار عملیات میانگین گیری صورت نمی گیرد بلکه مقادیر خانه ها را در یک آرایه ریخته و آنها را مرتب می کند خانه ای که دارای مقدار میانه آرایه است را به عنوان خانه مرکزی قرار می دهد و بقیه نقاط نیز به همین تر تیب اعمال می شوند. این الگوریتم بنا به نوع الگوریتم مرتب سازی دارای زمان مصرفی  $O(n \log(n))$  یا  $O(n^2)$  می باشد در نتیجه از الگوریتم قبلی زمان بیشتری را مصرف می کند که دارای زمان مصرفی O(n) بود ولی در اینجا به دلیل ساختار و نوع الگوریتم و اینکه نقاط به ترتیب مرتب سازی می شوند به مرور نویز از تصاویر حذف می شوند در صورتی که درالگوریتم قبلی نویز ها از تصاویر خذف نمی شدند. برای درک بهتر الگوریتم نویز از تصاویر حذف می شوند در صورتی که درالگوریتم قبلی نویز ها از تصاویر خذف نمی شدند. برای درک بهتر الگوریتم Median در شکل O(n)

| ١٢٧ | ۱۲۵ | 177 |
|-----|-----|-----|
| ۱۲۵ | 74. | 174 |
| ۶   | 171 | 119 |

Median 3\*3

| ١٢٧ | ۱۲۵ | 177 |
|-----|-----|-----|
| ۱۲۵ | 124 | 174 |
| ۶   | 171 | 119 |

شكل ١-١ عملكرد الگوريتم Median

Neighborhood Averaging .

Median Filter . \

پس از مرتب سازی عدد ۱۲۴ در میانه آرایه قرار گرفته و جایگزین خانه مرکزی می شود.

#### $^{7}$ الگوریتم فیلتر پایین گذر $^{1}$

در این الگوریتم یک دایره به مرکز پیکسل مورد نظر می گیرد و بر اساس یک تابع محاسبه می کند که کدام یک از نقاط داخل دایره قرار می گیرند و کدامیک خارج ایره نقاطی که داخل دایره هستند را در نقطه مرکزی ضرب می کند و نتیجه را باز می گرداند، این الگوریتم بیشتر برای تقویت نقاط تضعیف شده تصویر کاربرد دارد کارایی که ما از آن می خواهیم را نخواهد داشت.

#### الگوریتم میانگینی از چندین تصویر $^{\dagger}$

این الگوریتم زمانی به کار می رود که چندین نمونه از یک تصویر داشته باشیم و به این صورت عمل می کند که با مقایسه این تصاویر و یافتن نقاط متناظر در تصاویر آنها را به عنوان نتیجه قرار می دهد و بهترین گزینه را از بین چندین تصویر انتخاب می کند و مهمترین مشکل این الگوریتم نیز در دسترس نبودن چندین نمنه از یک تصویر می باشد. بنا به عملکرد الگوریتم Median و نوع استفادهای که مورد نیاز ما که بیشتر مقصود حذف نویز از تصاویر و مقایسه الگوریتمهای سریال و موازی و تاثیر حجم پردازش و حجم داده در روند موازی سازی بود الگوریتم مناسبی به نظر می رسد .

#### $^{0}$ الگوريتم نقطه مياني $^{0}$

این الگوریتم مانند الگوریتم Median ابتدا مقادیر پیکسل های داخل پنجره را مرتب کرده و سپس کوچکترین عنصر جمع کرده و میانگین آن دو را بر می گرداند.

Low pass Filter.

Averaging OF Multiple Image . 5

Midpoint.°

# فصل دوم پیاده سازی الگوریتم میانگین همسایه ها

در این قسمت می توان مسئله را به دو قسمت واحد حافظه و واحد محاسبات تقسیم کرد.

اجزای تشکیل دهنده ی این پروژه :

Memory. \

Write in Memory.1.1 Read of Memory.2.1

Arithmetic.2

#### Image\_processor



شکل ۲-۱: black\_box(top\_level\_module)



شکل ۲-۲: مسیر داده ماجول اصلی

#### ١.حافظه:

در ابتدا به بررسی ماژول حافظه خواهیم پرداخت. در حالت کلی Memory با ۲ سیگنال State و در این State می شود. که در ابتدا با Reset کلی سیستم وارد State Machine کنترل می شود. که در ابتدا با Reset کلی سیستم وارد State Machine کنترل می شود. که در ابتدا با Reset می شوند و با سیگنال State به State دیگر رفته که Reset بوده و Reset است. پس تمام سیگنالها Reset می شوند و با سیگنال State دوباره State شده و State پایان یافته و State داریم.

#### RAM Module:



#### Memory Unit Controller



شکل ۳-۲: state machine جهت کنترل عملیات در

## 1.1 نوشتن در حافظه

در این حالت دو سیگنال start و we(write enable) وجود دارد. در واقع وقتی که این دو سیگنال همزمان یک می شوند نوشتن روی Memory آغاز میشود که این کار به وسیله کنترلر ماجول اصلی انجام می شود. در ابتدا با کامپوننت های موجود در Memory آشنا می شویم:

Memory Unit: Port map (data, adr, write, clk)



| write | clk | Comment       |
|-------|-----|---------------|
| 0     | 1   | g = data(adr) |
| 1     | 1   | data(adr) = c |

3Bit Shift Register: Port map(reset, enable, clk, out(2 downto 0) )



|                            | clk | en | reset |
|----------------------------|-----|----|-------|
| out = 001                  | Х   | Х  | 1     |
| out = out                  | Х   | 0  | 0     |
| out={cout(1 downto 0),cout | 1   | 1  | 0     |

Offset: Port map(reset, clk, a, b, c)



| reset | clk | а       | b | С |
|-------|-----|---------|---|---|
| 1     | x   | 0       | 0 | 0 |
| 0     | 1   | c + 640 | a | ь |

Counter: Port map(reset, load, en, clk, d\_ld, q)



| reset | ld | en | clk | q     |
|-------|----|----|-----|-------|
| 1     | Х  | х  | х   | 0     |
| 0     | 1  | х  | 1 1 | d_ld  |
| 0     | 0  | 0  | х   | q     |
| 0     | 0  | 1  | 1   | q=q+1 |

Multiplexer: Port map(s, a, b, c)



| s | С |
|---|---|
| 0 | а |
| 1 | ъ |

# نحوه اتصال و نام گذاری سیگنال ها و کامپوننت در ماجول Memory:





#### shift\_reg\_3bit: (for write enable)



#### Offset:



shift\_reg: (for mux data\_out)





همان طور که گفته شد با یک شدن سیگنال های start و we فرایند نوشتن در ram ها آغاز می شود:

در ابتدا یک شیفت رجیستر سه بیت وجود دارد که برای انتخاب ram جهت نوشتن استفاده می شود که دارای یک خروجی سه بیت می باشد(en\_count\_wr) که هر کدام از این بیتها جهت مشخص کردن ramکه باید فرایند نوشتن در آن صورت بگیرد می باشد(و به enable ، شمارنده ram1 نیز متصل می باشد) و clk این ماجول به clk\_640 که هر ۴۴۰ بار پس از یک شدن start یک می شود وصل می شود.این شیفت رجیستر به مقدار (۲۰۱) ریست می کند یعنی در ابتدا با این مقدار شروع به شیفت دادن می کند که برای اولین شیفت به مدت ۴۴۰ کلاک یا به عبارتی تا یک شدن ابتدا با این مقدار شروع به شیفت دادن می کند که برای اولین شیفت به مدت العظه ای این مدت تشمارنده تشمارنده ram1 میشمارد و clk\_640 در حافظه ذخیره می کند تا لعظه ای ram2,ram3 فعال شود که در این حالت شیفت رجیستر یک شیفت پیدا می کند(در طول این مدت ram2,ram3 در حالت قعال قور دارند و شمارنده نوشتن آنها عفر می باشد).

حالا که شمارنده یک شیفت پیدا کرده است ram2 و شمارنده ram2 فعال می باشند و دو ram3 دیگر در حالت خواندن و شمارنده های آنه غیر فعال می باشد تا لحظه ای دوباره  $clk_640$  فعال شود در این لحظه  $clk_640$  فعال شود.

البته باید به این نکته توجه داشت که وقتی دوباره clk\_640 فعال می شود ram1 در ادامه اطلاعات قبلی (۶۴۰ داده قبلی) از خانه شماره ۶۴۱ فرایند نوشتن را ادامه می دهد و این الگوریتم به همین شکل ادامه پیدا میکند تا زمانی که سیگنال finish فعال شود که پس از فعال شدن آن عملیات خواندن شروع می شود.

#### 1.2 خواندن از حافظه

بعد از اتمام پروسه نوشتن روی RAM ها سیگنال Finish = 1 و با این کارتمام Read ها سیگنال Rad ها سیگیال Rad ها سیم. در Read ها سیم. در Start = 1 ها هستیم. در Start = 1 و این در حالی است که start = 1 ها ست که ما در حال حاضر در Start = 1 ها هاین قسمت از یک Start = 1 و یا به عبارتی وقتی این قسمت از یک Start = 1 و یا به عبارتی وقتی این قسمت از یک Start = 1 و یا به عبارتی وقتی در در التهای بدست آوردن محل خواندن لود می شوند و خود شمارنده ها تا انتهای سطر شمارش می کنند و در انتها خروجی Start = 1 ها بصورت چرخش در سه حالت در خروجی قرار می گیرد . که به وسیله یک مالتی پلکسر سه ورودی که به صورت چرخشی ورودی های خود را انتخاب می کند و د رخروجی می گذارد.

#### 2. واحد محاسبه:



مسير داده واحد محاسبه

### 2.1. الگوريتم پردازش تصوير:

الگوریتمی که ما پیاده سازی کردیم زیر فضای متوسط تصویر را به ما می دهد که دراصطلاح تصویر را نرم میکند این الگوریتم Smooth نام دارد. که توسط یک Mask که تمام ضرایب آن ۱ هست روی تصویرحرکت می کند. روال کار به این صورت است که ۹ Pixel و که هر سری خوانده می شوند در یک Mask که تمام ضرایب آن ۱ هست ضرب شده و مجموع این ۹ Pixel بر عدد ۹ تقسیم شده و حاصل این تقسیم در خانه وسط ذخیره می شود و کل تصویر به همین منوال پیمایش می شود و در آخر تصویر نرم شده را ما درخروجی خواهیم داشت.از این به بعد تصویر ما قابلیت پذیرش اغلب الگوریتم می شود و در آخر تصویر را دارد. برای پیاده سازی محاسبات این الگوریتم که شامل جمع و تقسیم است از متد های زیر استفاده می کنیم:

Bitmap Input Image



# :Carry-Save Adder (CSA) الگوريتم.

این الگوریتم در این مسئله برای جمع ۹ رجیستر که هر کدام شامل ۸ bit داده هست مورد استفاده قرار میگیرد.

# نمای از یکcsa:



#### ٢,١,٢. الگوريتم تقسيم:

در این نوع خاص که تقسیم بر عدد ثابت می باشد، ما از یک روش خاص تقسیم بر عدد ثابت استفاده کردیم. برای پیاده سازی تقسیم بر عدد  $\mathfrak P$  از این روش می توان استفاده کرد که یک متغییر  $\mathfrak S$  را در نظر می گیریم که باید بر عدد  $\mathfrak P$  تقسیم شود.

$$s / 9 ==> 7s / 7*9 = 7s / 2^6 -1 = 7s / 2^6 (1-2^-6)$$
 $9 * x = 2 ^n -1 ==> x = 7 ==> 7*9 = 63 = 2^6 -1$ 
 $1 / 2^6 -1 = (1+2^-6) (1+2^-12) (1+2^-24) ...$ 
 $===> s / 9 = s1 (1+2^-6) (1+2^-12) (1+2^-24) ...$ 
 $s1 = 7s = (8s -s) = SLL(s , 3) - s ---> Divider_part1$ 
 $s2 = s1 + SLR(s1 , 6) ---> Divider_part2$ 
 $s3 = s2 + SLR(s2 , 12) ---> Divider_part3 (contain s4)$ 
 $s4 = SLR(s3 , 6)$ 

Note: s = sum of 9 pixle

#### Divider\_part1



Divider\_part2



#### Divider\_part3



#### واحد كنترل:

برای کنترل کردن روند کل پروژه و برقراری ارتباط بین Memory و Arithmetic به یک کنترلر احتیاج داریم که توسط یک *State Machine طراحی شده.* 

روند کار به این صورت است که با سیگنال Reset = 1 این Reset = 1 کار خود را آغاز می کند.وقتی State Machine و Current =  $mem\_write0$  حال با State عدد.وقتی State او State عال با State

می رود.حال  $Current = mem\_write1$  است که با سیگنال  $Current = mem\_write1$  که در این  $Current = mem\_write1$  وضیعت Current به پایان رسیده و وارد Current وضیعت Current به پایان رسیده و وارد Current می شویم پس با Current به دمی رویم حال  $Current = mem\_read0$  وبا یک Current وبا یک Current به خواند و پردازش روی تصویر صورت می گیرد سپس با Current بعد می رویم حال Current می رویم. Current = init بعد Current = init می رویم. Current = init بعد Current = init به پایان رسیده و با Current = init بعد Current = init به پایان رسیده و با Current = init بعد Current = init به پایان رسیده و با Current = init به پایان رسیده و با Current

#### Image\_processor Controller (State Machine)





# -آزمایش کردن ماژول

همان طور قبلا ذکر شد، جهت آزمایش کردن ماجول که در طراحی کرده ایم. سیگنال های کنتری وجود دارد (reset,start,finish) که از این سیگنال ها برای ریست کردن ماجول و آماده کردن برای دریافت و پردازش استفاده می شود. برای تست این ماجول از یک test\_bench استفاده شده است که در زیر به نحوه ای عملکرد model sim پردازیم (به دلیل لود بالای quartus و وضوح و سادگی نرم افزار model sim در آزمایش ماجول از نرم افزار quartus می باشد.):

مراحل تست:

۱. در ابتدا سیگنال reset را یک می کنیم.

۲. سپس اطلاعات ورودی را آماده کرده وبا یک کردن سیگنال start ماجول با هر clk یک خانه از خانه های حافظه خود را پر می کند.

| <pre>/test_bench/start</pre> — New Divider —                                                  | 0   |      |
|-----------------------------------------------------------------------------------------------|-----|------|
| /test_bench/reset                                                                             | 0   |      |
| New Divider                                                                                   | 0   |      |
|                                                                                               | 0   |      |
| — New Divider — — — — — — — — — — → /test_bench/data_in — — — — — — — — — — — — — — — — — — — | 255 | (255 |
| New Divider                                                                                   |     |      |
|                                                                                               | ×   | ×    |

۳. در ای مرحله اطلاعات سطر اول که همه مقدار ۲۵۵ را دارا میباشند وارد می شوند بعد از clk ،sf اطلاعات سطر دوم وارد میشوند.



۴. در این مرحله اطلاعات مربوط به سطر سوم و در ادمه سطر چهارم و پنجم وارد میشود.



۵. در آزمایش این ماجول تست پنج سطر جهت آزمایش صحت عملکرد ماجول کافی می باشد بدین جهت تنها از پنج سطر جهت آزمایش استفاده شده است و در سطر پنج سیگنال کنترلی finish فعال شده است، بدین معنی که اطلاعات ورودی به پایان خود رسیده است. ملاحظه می شود که به دلیل سختار حافظه و پایپ لاین(pipeline) بودن حافظه خروجی ماجول بهد از هفت clk آماده می شود.



## حال به بررسی اطلاعات ورودی و اطلاعاتی که باید در خروجی می پردازیم.

| data_in       | 0   | 1   | 2   | 3   | 4   | 5   | 6   | 7   | 8   | 9   | 10  | 11  | 12  | 13  | •••• | 638 | 639 |
|---------------|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|------|-----|-----|
| 0-639         | 255 | 255 | 255 | 255 | 255 | 255 | 255 | 255 | 255 | 255 | 255 | 255 | 255 | 255 |      | 255 | 255 |
| 640-<br>1279  | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 15  | 15  | 15  | 15  |      | 15  | 15  |
| 1280-<br>1919 | 170 | 170 | 170 | 170 | 170 | 170 | 240 | 240 | 240 | 240 | 240 | 240 | 240 | 240 | •••• | 240 | 240 |
| 1920-<br>2559 | 240 | 240 | 240 | 240 | 240 | 240 | 240 | 240 | 240 | 240 | 240 | 240 | 240 | 240 | •••• | 240 | 240 |
| 2560-<br>3199 | 240 | 240 | 240 | 240 | 240 | 240 | 240 | 240 | 240 | 240 | 240 | 240 | 240 | 240 | •••• | 240 | 240 |
| •••           | U   | U   | U   | U   | U   | U   | U   | U   | U   | U   | U   | U   | U   | U   |      | U   | U   |

 ${\bf A}$  همین طور که در جدول بالا ملاحظه می شود اطلاعات به صورت سری وارد ماجول می شود و ۶۳۹-۶۳۹ دیتا اولیه در حافظه  ${\bf P}$  و ۱۲۷۰–۲۵۵۹ در حافظه  ${\bf P}$  و ۱۲۷۰–۱۹۲۰ در حافظه  ${\bf P}$  و ۱۲۷۰–۱۹۲۰ در حافظه  ${\bf P}$  و ۱۲۷۰–۱۹۲۹ در حافظه  ${\bf P}$  قرار می گیرد و دیتا  ${\bf P}$  قرار می گیرند. ما می توانیم پیش بینی کنیم چه اطلاعاتی را باید در خروجی ظاهر شود:

| data_out | 0   | 1   | 2   | 3   | 4   | 5   | 6   | 7   | 8   | 9   | 10  | 11  | 12  | 13  | ••• | 638 | 639 |
|----------|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|
| 0-639    |     |     | 141 | 141 | 141 | 141 | 149 | 157 | 165 | 165 | 166 | 168 | 170 | 170 |     | 170 | 170 |
| 640-     | 158 | 147 | 137 | 137 | 137 | 137 | 144 | 152 | 160 | 160 | 161 | 163 | 165 | 165 |     | 165 | 165 |
| 1279     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |
| 1280-    | 182 | 199 | 216 | 216 | 216 | 216 | 224 | 232 | 240 | 240 | 240 | 240 | 240 | 240 |     | 240 | 240 |
| 1919     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |
| •••      | U   | U   | U   | U   | U   | U   | U   | U   | U   | U   | U   | U   | U   | U   |     | U   | U   |

اطلاعات باید به ترتیب بالا ظاهر شوند.

### اطلاعات خروجی سطر اول:



# ۷. اطلاعات خروجی سطر دوم:



#### ٨. اطلاعات خروجي سطر سوم:



# فصل چهارم: نتیجه گیری

# نتیجه گیری:

با توجه مطالب گفته شده هدف رسیدن به قدرت پردازش بیشتر جهت پردازش های بلادرنگ می باشد. حداکثر تاخیر در نظر گرفته شده برای این مدار تاخیر یک جمع کننده بوده است که بوسیله مجموعه الگوریتم های محاسباتی مانند جمع کننده های چند عملوندی، الگوریتم تقسیم بر عدد ثابت و همچنین تکنیک های پایین موفق به پیاده سازی شدیم.

- ➤ Rafael C. Gonzalez, Richard E. Woods, Digital Signal and Image Processing 2<sup>nd</sup>, Prentice Hall; (January 15, 2002)
- G?rard Blanchet, Maurice Charbit, Digital Signal and Image Processing Using MATLAB
   (Digital Signal & Image Processing Series, Wiley-ISTE (2006)
- > http://www.imageprocessingplace.com