# PROGETTO DI RETI LOGICHE AA 2021-2022

Baldelli Andrea, CP: 10673020

# Introduzione

Il progetto di Reti Logiche prevede la descrizione in linguaggio VHDL di un componente hardware in grado di convertire una sequenza di parole di 8 bit in input in una sequenza in output di lunghezza doppia attraverso un codificatore convoluzionale con tasso ½.

Il componente legge all'indirizzo di memoria 0 il numero di parole che dovrà elaborare e successivamente inizia a leggere le parole a partire dall'indirizzo 1.

Ogni parola viene analizzata un bit alla volta ed esso arriva in ingresso al codificatore. Questo produce due bit che vengono scritti in sequenza a partire dall'indirizzo di memoria 1000.



# **Architettura**

Nelle pagine seguenti sono riportati gli schemi del Datapath e della macchina a stati che controlla il comportamento del componente. Segue la descrizione dei singoli moduli.



All'inizio dell'esecuzione viene dato il segnale di reset che serve per scrivere 0 in tutti i registri.

# Controllo del numero di iterazioni e calcolo degli indirizzi (parte alta del Datapath)

#### **Registro REG1**

Nel registro Reg1 viene inizialmente scritto il numero di parole da elaborare (letto dalla memoria all'indirizzo 0). Successivamente questo valore verrà decrementato attraverso un sottrattore e un multiplexer. Una volta che il registro conterrà il valore 0 sarà messo a 1 il segnale di *o\_end* ad indicare che l'esecuzione è terminata.

#### **Registro REG5**

Questo registro serve per calcolare (insieme a REG1) l'indirizzo in cui andare a leggere la parola dalla memoria. Viene inizialmente settato con il numero di parole da leggere incrementato di 1 e rimane invariato per tutta l'esecuzione. Questo consente, attraverso la differenza con REG1, di conoscere il prossimo indirizzo in cui andare a leggere.

<u>Ad esempio</u>: ci sono 2 parole da leggere quindi REG1=2 e REG5=3. La prima parola da leggere si trova a REG5-REG1 = 1. REG1 viene decrementato (REG1=1). La prossima parola è all'indirizzo REG5-REG1 = 2 e così via.

### Registro REG3

Questo registro serve per calcolare l'indirizzo in cui andare a scrivere in memoria. Viene dapprima inizializzato a 1000 per poi essere di volta in volta incrementato attraverso sommatore e multiplexer.

#### **Registro REG6**

Serve per mantenere l'indirizzo di memoria a cui leggere o in cui andare a scrivere. Attraverso il multiplexer posto prima del registro è possibile scegliere il segnale proveniente dalla differenza tra REG5 e REG1 (indirizzo in cui leggere), il segnale proveniente da REG3 (indirizzo in cui scrivere) oppure un segnale costante a 0 (indirizzo iniziale in cui leggere il numero di parole).

### Calcolo del risultato (parte bassa del Datapath)

#### Registro REG2

In questo registro viene scritta di volta in volta la parola da analizzare.

### Multiplexer MUX\_R2

Questo multiplexer a 3 bit serve per selezionare di volta in volta un bit della parola contenuta in REG2. Il segnale di selezione  $d_sel$  assume i valori da 0 a 7, uno per ogni bit di REG2.

## Registro UK

Qui viene salvato il bit corrente letto dal registro REG2.

### Registri FFD1 e FFD2

Il codificatore fa uso di Flip Flop D quindi utilizzo due registri che vengono aggiornati a cicli di clock successivi. All'arrivo del segnale di clock salvo in FFD2 il contenuto del registro FFD1 e in FFD1 il contenuto di UK. In questo modo il bit della parola viene propagato in tutti e tre i registri uno alla volta.

### Registri PK1 e PK2

Contengono i due bit che saranno scritti in memoria. Sono calcolati attraverso delle porte XOR con i segnali provenienti da UK, FFD1 e FFD2.

# Multiplexer MUX\_OUT1 e MUX\_OUT2

Come detto sopra prima di ottenere in PK1 e PK2 i valori corretti occorre che il bit venga propagato in FFD1 e FFD2. Ciò avviene in 2 cicli di clock. Per poter riutilizzare il segnale  $d\_sel$  (che nel frattempo viene incrementato) è necessario sottrarre 2 ottenendo  $d2\_sel$ .

Con *d2\_sel* comando due multilexer a ingressi costanti che producono in output un segnale a 8 bit con un solo bit a 1 (potenze di 2).

### Multiplexer MUX\_OUT3 e MUX\_OUT4

L'uscita di questi multiplexer verrà sommata per produrre una porzione del byte finale. Utilizzo i segnali PK1 e PK2 per decidere se sommare 0 o il numero corrispondente all'uscita dei precedenti multiplexer.

### Esempio:

In ingresso ho una parola il cui primo bit è 1 ( $d_sel=0$ ). Dopo due cicli di clock ( $d_sel=2$ ) ottengo i valori: PK1=1 PK2=1

#### A questo punto:

 $d2\_sel = (d\_sel - 2) = 0$ quindi: MUX\_OUT1=10000000 MUX\_OUT2=01000000.

### Essendo PK1 e PK2 entrambi 1:

MUX\_OUT3=MUX\_OUT1= 10000000 MUX\_OUT4=MUX\_OUT2= 01000000 Che sommati insieme danno il risultato parziale: 11000000

Se PK1 fosse stato 0 avrei avuto:

MUX\_OUT3= 00000000
MUX\_OUT4=MUX\_OUT2= 01000000
Che sommati insieme danno il risultato parziale: 01000000

### **Registro REG4**

REG4 svolge la funzione di accumulatore delle somme appena descritte.

A metà della parola in ingresso REG4 contiene il primo byte da scrivere in memoria.

In seguito alla scrittura viene rimesso a 0 attraverso il multiplexer (r4\_reset=1) per poter produrre la seconda parola di output.

11000000

Esempio: sequenza di PK1-PK2: 11 01 00 01

REG4 = REG4 + MUX\_OUT3+MUX\_OUT4 =

Passo 0: REG4=0

Passo 1:

PK1=1, PK2=1

MUX\_OUT1=10000000

MUX\_OUT2=01000000

MUX OUT3=MUX OUT1= 10000000 MUX\_OUT4=MUX\_OUT2= 01000000

Passo 2:

PK1=0, PK2=1

MUX\_OUT1=00100000

MUX OUT2=00010000

0000000 MUX\_OUT3= MUX\_OUT4=MUX\_OUT2= 00010000

11010000 REG4 = REG4 + MUX\_OUT3+MUX\_OUT4 =

Passo 3:

PK1=0, PK2=0

MUX OUT1=00001000

MUX\_OUT2=00000100

MUX\_OUT3=

0000000 0000000 MUX\_OUT4= REG4 = REG4 + MUX\_OUT3+MUX\_OUT4 = 11010000

Passo 4:

PK1=0, PK2=1

MUX\_OUT1=00000010

MUX\_OUT2=00000001

MUX\_OUT3= 0000000 MUX OUT4=MUX OUT2= 0000001 REG4 = REG4 + MUX\_OUT3+MUX\_OUT4 = 11010001

A questo punto REG4 contiene il primo byte da scrivere in memoria



# Macchina a Stati

La macchina a stati rappresenta il comportamento del componente e ha 20 stati.

- Alla partenza il componente viene resettato e inizia dallo stato S0, lì vi resta finché non riceve il segnale di start
- A quel punto legge il numero delle parole ed effettua alcune inizializzazioni (S1, S2)
- Successivamente carica il primo indirizzo e la prima parola (S3, S4, S5)
- A questo punto inizia la codifica (S6->S10)
- Una volta giunto a metà della parola (S11) carico in REG6 l'indirizzo in cui andare a scrivere
- Al ciclo successivo scrivo effettivamente in memoria (S12)
- Resetto REG4 e riprendo la codifica della seconda metà della parola (\$13->\$16)
- Carico in REG6 l'indirizzo in cui andare a scrivere (\$17)
- Al ciclo successivo scrivo effettivamente in memoria (\$18)
- A questo punto controllo se *o\_end* è 0 o 1 (a seconda che il contenuto di REG1 sia 0 o meno)
  - Se o\_end è 0 effettuo alcuni reset e imposto il nuovo indirizzo da cui leggere (S19) per poi ripartire dallo stato S4 (lettura della prossima parola)
  - Se *o\_end* è 1 significa che ho terminato (S20). Mando il segnale di *o\_done* e metto a 1 un segnale di reset interno che svolge la stessa funzione del reset. In questo modo potrò ricominciare l'esecuzione a fronte di un nuovo start senza dover attendere prima un segnale di reset dall'esterno. Resterò in questo stato fino a quando *o\_start* non tornerà a 0.

# Risultati sperimentali

# **Report Sintesi**

#### report\_utilization

| Site Type                                                                                                                      | +<br>  Used                                     | <br>  Fixed                          | Prohibited                 | Available                                                                 | <br>  Util%                                                      |
|--------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------|--------------------------------------|----------------------------|---------------------------------------------------------------------------|------------------------------------------------------------------|
| Slice LUTs*   LUT as Logic   LUT as Memory   Slice Registers   Register as Flip Flop   Register as Latch   F7 Muxes   F8 Muxes | 90<br>  90<br>  0<br>  91<br>  91<br>  0<br>  0 | 0<br>  0<br>  0<br>  0<br>  0<br>  0 | 0<br>0<br>0<br>0<br>0<br>0 | 134600<br>134600<br>46200<br>269200<br>269200<br>269200<br>67300<br>33650 | 0.07  <br>0.07  <br>0.00  <br>0.03  <br>0.03  <br>0.00  <br>0.00 |

### report\_timing

```
Timing Report
slack (MET) :
                                                                 95.838ns (required time - arrival time)
FSM_onehot_cur_state_reg[11]/C
(rising edge-triggered cell FDCE clocked by clock
     Source:
                                                                                                                                                                                                                             {rise@0.000ns fall@50.000ns
period=100.000ns})
    Destination:
                                                                  DATAPATHO/o_reg4_reg[7]/D (rising edge-triggered cell FDCE clocked by clock
                                                                                                                                                                                                                             {rise@0.000ns fall@50.000ns
period=100.000ns})
  Path Group:
    Path Group: clock
Path Type: Setup (Max at Slow Process Corner)
Requirement: 100.000ns (clock rise@100.000ns - clock rise@0.000ns)
Data Path Delay: 4.011ns (logic 2.055ns (51.234%) route 1.956ns (48.766%))
Logic Levels: 5 (CARRY4=2 LUT4=2 LUT5=1)
Clock Path Skew: -0.145ns (DCD - SCD + CPR)
Destination Clock Delay (DCD): 2.100ns = (102.100 - 100.000)
Source Clock Delay (SCD): 2.424ns
Clock Pessimism Removal (CPR): 0.178ns
Clock Uncertainty: 0.035ns ((TS3^2 + TIJ^2)^1/2 + DJ) / 2 + PE
Total System Jitter (TSJ): 0.071ns
Total Tnout litter (TTJ): 0.000ns
    Clock Uncertainty:
Total System Jitter
Total Input Jitter
                                                                                                0.000ns
0.000ns
                                                                       (TIJ):
         Discrete Jitter
Phase Error
                                                                          (DJ):
(PE):
                                                                                                0.000ns
```

#### Simulazioni

• Test 1: Esempio 1 della specifica

```
assert RAM(1000) = std_logic_vector(to_unsigned( 209 , 8)) report "TEST FALLITO";
assert RAM(1001) = std_logic_vector(to_unsigned( 205 , 8)) report "TEST FALLITO";
assert RAM(1002) = std_logic_vector(to_unsigned( 247 , 8)) report "TEST FALLITO";
assert RAM(1003) = std_logic_vector(to_unsigned( 210 , 8)) report "TEST FALLITO";
assert RAM(1004) = std_logic_vector(to_unsigned( 0 , 8)) report "TEST FALLITO";
INDIRIZZO
                              VALORE
0
1
                               162
2
                               75
[...]
1000
                               209
1001
                               205
                               247
1002
1003
                               210
```

- Test 2 e 3: Esempi 2 e 3 della specifica (come il test 1, verifico solo che funzionino)
- Test 4: 0 parole in ingresso, verifico che il programma termini e non scriva niente in memoria

```
signal RAM: ram_type := (0 \Rightarrow std_logic_vector(to_unsigned( 0 , 8)), others \Rightarrow (others \Rightarrow '0'));
```

• Test 5: 255 parole in ingresso, verifico che il programma termini e che gli output siano corretti

```
signal RAM: ram_type := (0 => std_logic_vector(to_unsigned(
                                               1 => std_logic_vector(to_unsigned(
2 => std_logic_vector(to_unsigned(
3 => std_logic_vector(to_unsigned(
4 => std_logic_vector(to_unsigned())
                                                                                                                            , 8)),
, 8)),
                                                                                                                   204
                                                                                                                   204
                                                                                                                            , 8)),
, 8)),
                                                                                                                   204
                                                                                                                   204
                                               5 => std_logic_vector(to_unsigned(
                                                                                                                   204
                                                                                                                            , 8)),
                                               6 => std_logic_vector(to_unsigned(
                                                                                                                   204
                                                                                                                                8)),
                                               7 => std_logic_vector(to_unsigned(
                                                                                                                   204
                                                                                                                                8)).
                                               250 => std_logic_vector(to_unsigned(
                                                                                                                       204
                                                                                                                                , 8)),
                                               251 => std_logic_vector(to_unsigned(
                                                                                                                       204
                                                                                                                                , 8)),
                                               252 => std_logic_vector(to_unsigned()
                                                                                                                       204
                                                                                                                                , 8)),
                                               253 => std_logic_vector(to_unsigned(
                                                                                                                       204
                                               254 => std_logic_vector(to_unsigned()
                                                                                                                                    8)),
                                                                                                                       204
                                               255 => std_logic_vector(to_unsigned(
                                                                                                                                    8)),
                                               others => (others => '0'));
assert RAM(1000) = std_logic_vector(to_unsigned( 235 , 8)) report "TEST FALLITO";
assert RAM(1001) = std_logic_vector(to_unsigned( 235 , 8)) report "TEST FALLITO";
assert RAM(1002) = std_logic_vector(to_unsigned( 235 , 8)) report "TEST FALLITO";
assert RAM(1003) = std_logic_vector(to_unsigned( 235 , 8)) report "TEST FALLITO";
assert RAM(1507) = std_logic_vector(to_unsigned(235, 8)) report "TEST FALLITO"; assert RAM(1508) = std_logic_vector(to_unsigned(235, 8)) report "TEST FALLITO"; assert RAM(1509) = std_logic_vector(to_unsigned(235, 8)) report "TEST FALLITO"; assert RAM(1510) = std_logic_vector(to_unsigned(0, 8)) report "TEST FALLITO";
```

• Test 6: Arriva un nuovo start dopo un segnale di reset senza modificare la RAM, verifico che l'output sia corretto anche dopo la nuova esecuzione

```
tb_start <= '0'; wait for 100 ns; wait for c_CLOCK_PERIOD;
tb_rst <= '1'; wait for c_CLOCK_PERIOD; wait for 100 ns;
tb_rst <= '0'; wait for c_CLOCK_PERIOD; wait for 100 ns;
tb_start <= '1'; wait for c_CLOCK_PERIOD;
wait until tb_done = '1';
wait for c_CLOCK_PERIOD;
tb_start <= '0';
wait until tb_done = '0';
wait for 100 ns;
tb_rst <= '1'; wait for c_CLOCK_PERIOD; wait for 100 ns;
tb_rst <= '0'; wait for c_CLOCK_PERIOD; wait for 100 ns;
tb_start <= '1'; wait for c_CLOCK_PERIOD;
wait until tb_done = '1';
wait for c_CLOCK_PERIOD;
tb_start <= '0';
wait until tb_done = '0';
wait until tb_done = '0';
wait for 100 ns;</pre>
```

• Test 7: Arriva un nuovo start prima di un segnale di reset senza modificare la RAM, verifico che l'output sia corretto anche dopo la nuova esecuzione

```
tb_start <= '0'; wait for 100 ns; wait for c_CLOCK_PERIOD;
tb_rst <= '1'; wait for c_CLOCK_PERIOD; wait for 100 ns;
tb_rst <= '0'; wait for c_CLOCK_PERIOD; wait for 100 ns;
tb_start <= '1'; wait for c_CLOCK_PERIOD;
wait until tb_done = '1';
wait for c_CLOCK_PERIOD;
tb_start <= '0';
wait until tb_done = '0';
wait for 100 ns;
tb_start <= '1'; wait for c_CLOCK_PERIOD;
wait until tb_done = '1';
wait for c_CLOCK_PERIOD;
tb_start <= '0';
wait until tb_done = '0';
wait until tb_done = '0';
wait until tb_done = '0';
wait for 100 ns;</pre>
```

- Test 8: Arriva un nuovo start dopo un segnale di reset modificando la RAM tra la prima e la seconda esecuzione, verifico che l'output sia corretto.
- Test 9: Arriva un nuovo start prima un segnale di reset modificando la RAM tra la prima e la seconda esecuzione, verifico che l'output sia corretto.
- Test 10: Non rimetto start a 0 alla fine dell'esecuzione. Verifico che resti bloccato nell'ultimo stato.

Tutti i test da me effettuati riportati qui sopra hanno dato esito positivo.

# Conclusioni

È stato realizzato un codificatore convoluzionale in liguaggio VHDL tramite la definizione dei componenti interni (Datapath) e del comportamento (Macchina a Stati).

Il codificatore è stato scritto in modo che potesse interagire con una memoria RAM da cui leggere e su cui scrivere i dati.

È stato in seguito testato attraverso dei test bench per verificarne il corretto funzionamento in diverse condizioni.

È infine stato sintetizzato con successo su un FPGA virtuale.