# 同济大学计算机系

# 数字逻辑课程综合实验报告



| 学   | 号 | 2050254    |
|-----|---|------------|
| 姓   | 名 | <u>王钧涛</u> |
| 专   | 业 | 计算机科学与技术   |
| 授课者 |   | 郭玉臣        |

# 目录

| 1 | 实验内容1     |
|---|-----------|
| 2 | 系统框图2     |
| 3 | 系统模块建模5   |
| 4 | 测试模块建模68  |
| 5 | 实验结果与结论76 |
| 6 | 心得体会与建议77 |

# 一、实验内容

# 1.1 项目简述

本实验是基于 SD 卡的数字照像机系统综合实验。

# 1.2 项目说明

本实验系统的主要功能是通过摄像头采集现实图像,并且能够在蓝牙信号的控制下完成图像的拍摄、存储入 SD 卡和读取显示存储在 SD 卡中的拍摄照片。

# 二、系统框图

# 1、 总系统设计图

总系统框图:



总系统 RTL 设计图:



# 2、 子系统功能与实现

#### (1) 系统模式控制子系统:

负责控制系统取景、照相、显示等模式状态和照片存储地址,并且支持通过蓝牙指令切换系统模式。

## (2) OV2640 初始化模块子系统:

负责在系统初始化时通过 SCCB 协议将摄像头的寄存器配置文件写入到 OV2640 摄像头模块中。

#### (3) 双口 RAM 子系统:

负责存储等待显示在 VGA 显示器上的文件,并且负责接受摄像头和 SD 卡的照片输入。

#### (4) PLL 分频器子系统:

负责将系统的 100Mhz 时钟拆分成不同模块所要求的不同频率的时钟

#### (5) OV2640 图像采集子系统:

负责将 OV2640 摄像头回传的图像数据打包成 4096 色像素,并且负责发送信号告知 RAM 子系统。

### (6) VGA 驱动子系统:

负责将输入的 12 位 4096 色像素写入到屏幕的指定位置中,并且反馈给 RAM 所需要输入的像素地址。

#### (7) 照片读写控制子系统:

负责控制整体照片写入到 SD卡中和从 SD卡中读取照片的位置和时序逻辑,在模式选线的上升沿触发。

#### (8) SD 卡读写控制子系统:

负责在系统上电时初始化 SD 卡配置,与 SD 卡之间通过 SPI 协议通信,负责将照片读写控制子系统中传入的照片像素信息写入到 SD 卡之中。

# 三、系统控制器设计

(要求画出所设计数字系统的 ASM 流程图,列出状态转移真值表。由状态转移真值表,求出系统控制器的次态激励函数表达式和控制命令逻辑表达式,并用 Logisim 画出系统控制器逻辑方案图。)

# ASM 流程图:



# 状态转移真值表:

| 模式选线 MODE[2:0] | 次态    | 输入 CMD[7:0] |
|----------------|-------|-------------|
| 3'bxxx         | 0b000 | 0x10        |
| 3'bxxx         | 0b001 | 0x11        |
| 3'bxxx         | 0b010 | 0x12        |
| 3'bxxx         | 0b100 | 0x13        |
| 3'byyy         | 0byyy | 其余          |

| 数据地址选线 NO[3:0] | 次态      | 输入 CMD |
|----------------|---------|--------|
| 4'b0000        | 4'b0001 | 0x30   |
| 4'b0001        | 4'b0010 | 0x30   |
| 4'b0010        | 4'b0011 | 0x30   |
| 4'b0011        | 4'b0100 | 0x30   |
| 4'b0100        | 4'b0101 | 0x30   |
| 4'b0101        | 4'b0110 | 0x30   |
| 4'b0110        | 4'b0111 | 0x30   |
| 4'b0111        | 4'b1000 | 0x30   |
| 4'b1000        | 4'b1001 | 0x30   |
| 4'b1001        | 4'b1010 | 0x30   |
| 4'b1010        | 4'b1011 | 0x30   |

| 4'b1011 | 4'b1100 | 0x30 |
|---------|---------|------|
| 4'b1100 | 4'b1101 | 0x30 |
| 4'b1101 | 4'b1110 | 0x30 |
| 4'b1110 | 4'b1111 | 0x30 |
| 4'b1111 | 4'b1111 | 0x30 |
| 4'b0000 | 4'b0000 | 0x31 |
| 4'b0001 | 4'b0000 | 0x31 |
| 4'b0010 | 4'b0001 | 0x31 |
| 4'b0011 | 4'b0010 | 0x31 |
| 4'b0100 | 4'b0011 | 0x31 |
| 4'b0101 | 4'b0100 | 0x31 |
| 4'b0110 | 4'b0101 | 0x31 |
| 4'b0111 | 4'b0110 | 0x31 |
| 4'b1000 | 4'b0111 | 0x31 |
| 4'b1001 | 4'b1000 | 0x31 |
| 4'b1010 | 4'b1001 | 0x31 |
| 4'b1011 | 4'b1010 | 0x31 |
| 4'b1100 | 4'b1011 | 0x31 |
| 4'b1101 | 4'b1100 | 0x31 |
| 4'b1110 | 4'b1101 | 0x31 |
| 4'b1111 | 4'b1110 | 0x31 |
| 4'bxxxx | 4'b0000 | 0x10 |
| 4'bxxxx | 4'b0001 | 0x11 |
| 4'bxxxx | 4'b0010 | 0x12 |
| 4'bxxxx | 4'b0011 | 0x13 |
| 4'bxxxx | 4'b0100 | 0x14 |
| 4'bxxxx | 4'b0101 | 0x15 |
| 4'bxxxx | 4'b0110 | 0x16 |
| 4'bxxxx | 4'b0111 | 0x17 |
| 4'bxxxx | 4'b1000 | 0x18 |
| 4'bxxxx | 4'b1001 | 0x19 |
| 4'bxxxx | 4'b1010 | 0x1a |
| 4'bxxxx | 4'b1011 | 0x1b |
| 4'bxxxx | 4'b1100 | 0x1c |
| 4'bxxxx | 4'b1101 | 0x1d |
| 4'bxxxx | 4'b1110 | 0x1e |
| 4'bxxxx | 4'b1111 | 0x1f |

# 次态激励表达式:

 $Ctrl\_Mode[0] = CMD[4] \& \sim CMD[5] \& \sim CMD[0] \& CMD[1]$ 

 $Ctrl\_Mode[1] = CMD[4] \& \sim CMD[5] \& CMD[0] \& \sim CMD[1]$ 

 $Ctrl\_Mode[2] = CMD[4] \& \sim CMD[5] \& CMD[0] \& CMD[1]$ 

 $Address\_Mode[3:0] = CMD[4] \& CMD[5] \& CMD[0] \& (Address\_Mode[3:0] - 1) \mid CMD[4] \& CMD[5] \& \sim CMD[0] \& (Address\_Mode[3:0] + 1) \mid \sim CMD[4] \& \sim CMD[5] \& CMD[3:0]$ 

### 控制命令表达式:

控制命令采用独热码编码,故命令即为寄存器状态,故没有表达式给出。

# Logisim 电路图:



# 四、子系统模块建模

本系统共划分为16个模块,分别是:

VGA 控制模块,蓝牙接受模块,系统控制模块,双口 RAM 模块,时钟分频模块,摄像头寄存器配置模块,SCCB 协议驱动模块,摄像头寄存器初始化模块,摄像头数据处理模块,照片读取模块,照片写入模块,SD 卡控制模块,SD 卡初始化模块,SD 卡读取模块,SD 卡写入模块,七段数码管显示模块。以下分别介绍各模块的建模和功能描述。

#### VGA 控制模块:

#### (1) 描述:

VGA 控制模块负责制造场同步信号 VSYNC 和行同步信号 HSYNC 以及将输入像素串入 VGA 显示屏,并且反馈给 RAM 所需要输入的像素地址。

#### (2) 功能框图:



### (3) 接口定义:

```
module vga_driver(
(4)
(5)
                                       ,//时钟信号
        input
                         vga_clk
(6)
        input
                                        ,//系统复位
                         sys_rst_n
(7)
                                        ,//行同步信号
        output
                         vga_hs
                                        ,//场同步信号
(8)
        output
                         vga_vs
(9)
                                        ,//RGA 信号
        output
                   [11:0] vga_rgb
                                        ,//数据使能信号
(10)
        output
                         data_req
                                        ,//像素数据输入
(11)
        input
                  [11:0] pixel_data
(12)
        output reg [18:0] pixel addr
                                         //像素数据地址
```

```
(13) module vga driver(
(14)
        input
                           vga_clk
(15)
                           sys_rst_n
(16)
        output
                           vga_hs
(17)
        output
                           vga_vs
(18)
        output
                    [11:0] vga_rgb
(19)
        output
                           data_req
(20)
                    [11:0] pixel_data
        input
        output reg [18:0] pixel_addr
(21)
(22) );
(23)
(24)
(25)
(26)
        parameter H SYNC = 10'd96 ; //行同步
(27)
```

```
parameter H_BACK = 10'd48 ;
(28)
(29)
        parameter H_DISP = 10'd640 ;
                                        //行有效数据
(30)
        parameter H_FRONT = 10'd16 ;
(31)
        parameter H_TOTAL = 10'd800 ;
(32)
(33)
        parameter V_SYNC = 10'd2 ;
        parameter V_BACK = 10'd33 ;
(34)
(35)
        parameter V_DISP = 10'd480 ; //场有效数据
(36)
        parameter V_FRONT = 10'd10 ; //场显示前沿
(37)
        parameter V_TOTAL = 10'd525 ; //场扫描周期
(38)
(39)
          线网与寄存器定义
(40)
(41)
(42)
        reg [9:0] hsync_cnt
(43)
       reg [9:0]
                         vsync_cnt
(44)
        wire
                         vga_en
(45)
      wire
                          data_req
(46)
(47)
(48)
          线网连接
(49)
(50)
        assign vga_hs = (hsync_cnt <= H_SYNC - 1'b1) ? 1'b0 : 1'b1;</pre>
        assign vga_vs = (vsync_cnt <= V_SYNC - 1'b1) ? 1'b0 : 1'b1;
(51)
     场同步信号
        assign vga_en = (((hsync_cnt >= H_SYNC+H_BACK) && (hsync_cnt <</pre>
(52)
    H_SYNC+H_BACK+H_DISP))
(53)
                      &&((vsync_cnt >= V_SYNC+V_BACK) && (vsync_cnt <
    V_SYNC+V_BACK+V_DISP)))
(54)
                      ? 1'b1:
    1'b0;
                                      //VGA 输出信号
(55)
        assign vga_rgb = vga_en ? pixel_data :
                          //RGB444 输出信号
     12'd0;
(56)
        assign data_req = (((hsync_cnt >= H_SYNC+H_BACK-1'b1) &&
     (hsync_cnt < H_SYNC+H_BACK+H_DISP-1'b1))</pre>
(57)
                      && ((vsync_cnt >= V_SYNC+V_BACK) && (vsync_cnt <
     V_SYNC+V_BACK+V_DISP)))
(58)
                      ? 1'b1:
                                      //像素点请求信号
    1'b0;
```

```
(59)
(60)
(61)
             像素点地址信号
(62)
         always @(posedge vga_clk or negedge sys_rst_n) begin
(63)
(64)
            if (!sys_rst_n)
(65)
                pixel_addr <= 0;</pre>
(66)
            else if(data_req)
(67)
                pixel_addr <= (hsync_cnt - (H_SYNC + H_BACK - 1'b1)) +</pre>
     H_DISP * (vsync_cnt - (V_SYNC + V_BACK - 1'b1));
(68)
            else
(69)
                pixel addr <= 0;</pre>
(70)
(71)
(72)
(73)
            行同步计数器
(74)
(75)
       always @(posedge vga_clk or negedge sys_rst_n) begin
(76)
            if (!sys rst n)
(77)
                hsync_cnt <= 10'd0;
(78)
            else begin
(79)
                if(hsync_cnt < H_TOTAL -</pre>
     1'b1)
(80)
                    hsync cnt <= hsync cnt +
     1'b1;
(81)
                else
(82)
                    hsync_cnt <= 10'd0;
(83)
(84)
(85)
(86)
(87)
             场同步计数器
(88)
         always @(posedge vga_clk or negedge sys_rst_n) begin
(89)
(90)
            if (!sys_rst_n)
(91)
                vsync_cnt <= 10'd0;</pre>
(92)
         else if(hsync_cnt == H_TOTAL - 1'b1) begin
```

### 蓝牙接受模块:

#### (1) 描述:

蓝牙接受模块通过 UART 串口协议与蓝牙模块通信,负责将输入的串口数据转成 8 位并行数据,并且通过 uart done 给出传输完成信号

# (2) 功能框图:



# (3) 接口定义:

```
(4)module uart recv(
                       sys_clk
                                     //系统时钟
(5)
                                     //系统复位
(6)
      input
                       sys_rst_n
(7)
      input
                       uart_rxd
                                     //uart 数据 RXD 线
(8)
                                     //接受成功后拉高
      output reg
                       uart_done
(9)
      output reg [7:0]
                       uart_data
                                     //UART 数据输出
);
```

```
(14)
          output reg
                           uart_done , //接受成功后拉高
          output reg [7:0] uart data
(15)
(16)
          );
(17)
(18)
(19)
          参数定义
(20)
          parameter CLK_FREQ = 100000000;
(21)
                                                  //串口波特率
(22)
          parameter UART_BPS = 9600;
(23)
          localparam BPS_CNT = CLK_FREQ/UART_BPS;
(24)
(25)
(26)
          线网与寄存器定义
(27)
(28)
                       uart_rxd_0;
(29)
                        uart_rxd_1;
(30)
          reg [15:0]
                        clk_cnt;
                       rx_cnt;
(31)
          reg [3:0]
(32)
                       rx_flag;
          reg
(33)
          reg [7:0]
                        rx_data;
(34)
(35)
          uart rxd 打拍、获取传输开始信号
(36)
(37)
(38)
          wire
                    start_flag;
(39)
          assign start_flag = uart_rxd_1 & (~uart_rxd_0);
(40)
          always @(posedge sys_clk or negedge sys_rst_n) begin
(41)
              if (!sys_rst_n) begin
                 uart rxd 0 <= 1'b0;
(42)
(43)
                 uart_rxd_1 <= 1'b0;
(44)
(45)
              else begin
(46)
                 uart_rxd_0 <= uart_rxd;</pre>
                 uart_rxd_1 <= uart_rxd_0;</pre>
(47)
(48)
(49)
(50)
```

```
(51)
(52)
          开始接受、设置接受状态信号
(53)
(54)
          always @(posedge sys_clk or negedge sys_rst_n) begin
(55)
             if (!sys_rst_n)
(56)
                 rx_flag <= 1'b0;
(57)
             else begin
(58)
                if(start_flag)
(59)
                    rx_flag <= 1'b1;</pre>
(60)
                 else if((rx_cnt == 4'd9)&&(clk_cnt == BPS_CNT/2))
(61)
                    rx_flag <= 1'b0;
(62)
                 else
(63)
                    rx_flag <= rx_flag;</pre>
(64)
             end
(65)
(66)
(67)
(68)
          根据波特率产生对应时钟
          ***********************
(69)
(70)
          always @(posedge sys_clk or negedge sys_rst_n) begin
(71)
             if (!sys rst n) begin
(72)
                clk_cnt <= 16'd0;
(73)
                 rx_cnt <= 4'd0;
(74)
             end else if ( rx_flag ) begin
(75)
                    if (clk_cnt < BPS_CNT - 1) begin</pre>
(76)
                        clk cnt <= clk cnt + 1'b1;</pre>
(77)
                        rx_cnt <= rx_cnt;</pre>
(78)
                    end else begin
(79)
                        clk_cnt <= 16'd0;
(80)
                        rx_cnt <= rx_cnt + 1'b1;
(81)
(82)
                 end else begin
(83)
                    clk_cnt <= 16'd0;
(84)
                    rx_cnt <= 4'd0;
(85)
(86)
(87)
(88)
          数据接收过程
(89)
```

```
(90)
(91)
           always @(posedge sys_clk or negedge sys_rst_n) begin
(92)
               if (!sys rst n)
(93)
                   rx data <= 8'd0;
(94)
               else if(rx_flag)
(95)
                   if (clk cnt == BPS_CNT/2) begin
(96)
                       case ( rx_cnt )
(97)
                       4'd1 : rx data[0] <= uart rxd 1;
(98)
                       4'd2 : rx_data[1] <= uart_rxd_1;</pre>
(99)
                       4'd3 : rx_data[2] <= uart_rxd_1;</pre>
(100)
                       4'd4 : rx_data[3] <= uart_rxd_1;</pre>
(101)
                       4'd5 : rx_data[4] <= uart_rxd_1;</pre>
                       4'd6 : rx data[5] <= uart rxd 1;
(102)
(103)
                       4'd7 : rx_data[6] <= uart_rxd_1;</pre>
(104)
                       4'd8 : rx_data[7] <= uart_rxd_1;</pre>
(105)
                       default:;
(106)
                      endcase
(107)
(108)
                   else
(109)
                       rx_data <= rx_data;</pre>
(110)
               else
(111)
                   rx data <= 8'd0;
(112)
(113)
(114)
(115)
           数据接受完毕,准备收尾
(116)
(117)
           always @(posedge sys_clk or negedge sys_rst_n) begin
(118)
               if (!sys_rst_n) begin
(119)
                   uart_data <= 8'd0;</pre>
(120)
                   uart_done <= 1'b0;</pre>
(121)
(122)
               else if(rx cnt == 4'd9) begin
(123)
                   uart_data <= rx_data;</pre>
(124)
                   uart_done <= 1'b1;</pre>
(125)
(126)
               else begin
(127)
                   uart_data <= 8'd0;</pre>
(128)
                   uart_done <= 1'b0;</pre>
(129)
(130)
```

```
(131)
      endmodule
(132)
(133) module uart_send(
(134)
         input
                          sys_clk
(135)
         input
                          sys_rst_n
(136)
         input
                          uart_en
(137)
         input [7:0]
                         uart_din
         output reg
(138)
                          uart_txd
(139)
         );
(140)
(141)
(142)
          参数定义
(143)
         parameter CLK_FREQ = 1000000000;
(144)
(145)
         parameter UART_BPS = 9600;
(146)
         localparam BPS_CNT = CLK_FREQ/UART_BPS;
(147)
(148)
(149)
         线网与寄存器定义
(150)
(151)
(152)
         reg [15:0] clk_cnt;
         reg [ 3:0] tx_cnt;//发送数据计数器
(153)
(154)
                      tx flag;//发送过程标志信号
         reg
(155)
         reg [ 7:0]
                       tx_data;
(156)
         wire
                       en flag;
(157)
(158)
(159)
         uart en 打拍,获取开始使能上升沿
(160)
(161)
         reg
                      uart_en_0;
(162)
         reg
                      uart_en_1;
         assign en_flag = (~uart_en_1) &
(163)
  uart en 0;
         always @(posedge sys_clk or negedge sys_rst_n) begin
(164)
             if (!sys_rst_n) begin
(165)
                uart_en_0 <= 1'b0;
(166)
(167)
               uart en 1 <= 1'b0;
```

```
(168)
                end else begin
(169)
                    uart en 0 <= uart en;</pre>
(170)
                    uart_en_1 <= uart_en_0;</pre>
(171)
(172)
(173)
(174)
(175)
           发送中相关发送信号控制
(176)
(177)
           always @(posedge sys_clk or negedge sys_rst_n) begin
(178)
                if (!sys_rst_n) begin
(179)
                   tx flag <= 1'b0;
(180)
                   tx_data <= 8'd0;</pre>
               end else if (en_flag) begin
(181)
                   tx_flag <= 1'b1;</pre>
(182)
(183)
                   tx data <= uart din;</pre>
(184)
               end else if ((tx_cnt == 4'd9)&&(clk_cnt == BPS_CNT/2)) begin
(185)
                   tx_flag <= 1'b0;</pre>
(186)
                   tx_data <= 8'd0;</pre>
(187)
               end else begin
(188)
                   tx flag <= tx flag;</pre>
(189)
                    tx_data <= tx_data;</pre>
(190)
(191)
(192)
(193)
            进入发送过程,根据波特率设置对应时钟
(194)
(195)
            always @(posedge sys_clk or negedge sys_rst_n) begin
(196)
(197)
                if (!sys_rst_n) begin
(198)
                   clk cnt <= 16'd0;
(199)
                   tx cnt <= 4'd0;
(200)
               end else if (tx_flag) begin
                    if (clk_cnt < BPS_CNT - 1) begin</pre>
(201)
(202)
                        clk_cnt <= clk_cnt + 1'b1;</pre>
(203)
                        tx_cnt <= tx_cnt;</pre>
                   end else begin
(204)
(205)
                        clk_cnt <= 16'd0;
(206)
                        tx_cnt <= tx_cnt + 1'b1;
(207)
```

```
(208)
               end else begin //发送过程结束
(209)
                   clk_cnt <= 16'd0;
(210)
                   tx_cnt <= 4'd0;
(211)
(212)
           end
(213)
(214)
(215)
           数据发送过程
(216)
(217)
           always @(posedge sys_clk or negedge sys_rst_n) begin
(218)
               if (!sys_rst_n)
(219)
                   uart txd <= 1'b1;</pre>
(220)
               else if (tx_flag)
(221)
                   case(tx_cnt)
                       4'd0: uart_txd <= 1'b0;
(222)
(223)
                       4'd1: uart_txd <= tx_data[0];</pre>
(224)
                       4'd2: uart_txd <= tx_data[1];</pre>
(225)
                       4'd3: uart_txd <= tx_data[2];
(226)
                       4'd4: uart_txd <= tx_data[3];
(227)
                       4'd5: uart_txd <= tx_data[4];
(228)
                       4'd6: uart_txd <= tx_data[5];</pre>
(229)
                       4'd7: uart_txd <= tx_data[6];</pre>
(230)
                       4'd8: uart txd <= tx data[7];
                       4'd9: uart txd <= 1'b1;
(231)
(232)
                       default: ;
(233)
                   endcase
(234)
               else
                   uart txd <= 1'b1;</pre>
(235)
(236)
(237) endmodule
```

#### 系统控制模块:

#### (1) 描述:

系统控制模块负责将蓝牙接受模块接受到的控制指令进行译码,并且切换相应的系统模式。

# (2) 功能框图:



#### (3) 接口定义:

```
module bluetooth_mode_control(
(4)
(5)
                                            //系统时钟
        input
                         sys_clk
(6)
        input
                         sys_rst
                                           , //系统复位
(7)
        input
                         bluetooth_rxd
(8)
        output reg
                        get_photo_mode
(9)
        output reg
                        caught_photo_mode
                                            , //取景模式
(10)
        output reg
                        camera show mode
(11)
        output reg [3:0] select_photo_no
(12) );
```

```
(13) module bluetooth mode control(
(14)
                         sys_clk
(15)
        input
                         sys_rst
                                            , //蓝牙 RXD
(16)
        input
                         bluetooth rxd
(17)
        output reg
                        get_photo_mode
                         caught_photo_mode , //拍摄模式
(18)
        output reg
(19)
                                            , //取景模式
        output reg
                        camera_show_mode
(20)
        output reg [3:0]
                         select_photo_no
(21) );
(22)
(23)
        线网与寄存器定义
(24)
(25)
        wire
                         uart_done;
(26)
        wire [7:0]
                          uart_data;
(27)
```

```
(28)
(29)
         寄存器初始化
(30)
(31)
        initial begin
            get_photo_mode <= 0;</pre>
(32)
(33)
            caught_photo_mode <= 0;</pre>
(34)
            camera_show_mode <= 1;</pre>
(35)
            select_photo_no <= 4'b0;</pre>
(36)
(37)
        蓝牙接受器实例化
(38)
(39)
(40)
        uart_recv uart_recv_0(
(41)
          .sys_clk (sys_clk),
(42)
            .sys rst n
                           (~sys rst),
(43)
           .uart_rxd
                           (bluetooth_rxd),
(44)
            .uart_done
                           (uart_done),
(45)
            .uart_data (uart_data)
(46)
        );
(47)
(48)
(49)
(50)
(51)
        reg uart_done_0, uart_done_1;
(52)
       wire uart_done_ena;
       assign uart done ena = uart_done_0 & ~uart_done_1;
(53)
(54)
       always @(posedge sys_clk) begin
(55)
            uart_done_0 <= uart_done;</pre>
(56)
            uart_done_1 <= uart_done_0;</pre>
(57)
(58)
(59)
(60)
        收到蓝牙命令后的模式切换
(61)
         always @(posedge sys_clk) begin
(62)
(63)
            if(uart done ena) begin
```

```
(64)
                  if(uart_data[7:4] == 4'h0) begin
                                                                        //0x0X,
      代表选择X号照片位置
(65)
                       select photo no <= uart data[3:0];</pre>
(66)
                   end else if(uart_data[7:4] == 4'h1) begin
                                                                        //0x1X,
      模式选择模式
(67)
                  case(uart_data[3:0])
(68)
                       4'h0: begin
(69)
                           get_photo_mode <= 0;</pre>
(70)
                           caught_photo_mode <= 0;</pre>
(71)
                           camera_show_mode <= 0;</pre>
(72)
(73)
                       4'h1: begin
(74)
                           get_photo_mode <= 1;</pre>
(75)
                           caught_photo_mode <= 0;</pre>
(76)
                           camera_show_mode <= 0;</pre>
(77)
(78)
                       4'h2: begin
(79)
                           get_photo_mode <= 0;</pre>
(80)
                           caught photo mode <= 1;</pre>
(81)
                           camera_show_mode <= 0;</pre>
(82)
(83)
                       4'h3: begin
(84)
                           get photo mode <= 0;</pre>
(85)
                           caught_photo_mode <= 0;</pre>
(86)
                           camera show mode <= 1;</pre>
(87)
(88)
                  endcase
(89)
                  end else if(uart data[7:4] == 4'h3) begin
                                                                       //0x3X,
      照片位1位1位切换
(90)
                  case(uart_data[3:0])
(91)
                       4'h0: begin
(92)
                           if(select photo no < 4'hf)</pre>
(93)
                               select_photo_no <= select_photo_no + 1;</pre>
(94)
                       4'h1: begin
(95)
(96)
                           if(select_photo_no > 4'h0)
(97)
                               select_photo_no <= select_photo_no - 1;</pre>
(98)
                       end
(99)
                  endcase
(100)
(101)
(102)
(103)
(104) endmodule
```

# 双口 RAM 模块:

## (1) 描述:

双口 RAM 模块采用 IP 核的形式, A 口和 B 口都同时支持写入和读取操作, 用于存储摄像头和 SD 卡写入的图像数据并且提供给 VGA 显示器访问。

# (2) 功能框图:



# (3) 接口定义:

```
blk_mem_gen_0 ram_0(
(4)
(5)
                                                         ,//A 口时钟
             .clka
                                 (sys_clk)
(6)
                                 (1'b1)
                                                         ,//A 口使能
             .ena
(7)
                                 (wea_enable)
                                                         ,//A 口写入
             .wea
(8)
                                                         ,//A 口地址
             .addra
                                 (ram_addr)
(9)
             .dina
                                 (ram_data)
                                                         ,//A 口数据
                                                         ,//B 口时钟
(10)
             .clkb
                                 (sys_clk)
(11)
             .enb
                                 (1'b1)
                                                         ,//B 口使能
(12)
             .addrb
                                                         ,//B 口地址
                                 (baddr)
                                 (rd_val_data[11:0])
(13)
             .dinb
                                                         ,//B 口输入
                                                         ,//B 口输出
(14)
             .doutb
                                 (doutb)
(15)
             .web
                                 (rd_val_en)
                                                          //B 口写入控制
(16)
         );
```

## 4 Verilog 代码:

```
(17)
          blk_mem_gen_0 ram_0(
(18)
              .clka
                                   (sys_clk)
(19)
              .ena
                                   (1'b1)
(20)
                                   (wea_enable)
              .wea
(21)
              .addra
                                   (ram_addr)
(22)
              .dina
                                   (ram_data)
(23)
              .clkb
                                   (sys_clk)
(24)
              .enb
                                   (1'b1)
(25)
              .addrb
                                   (baddr)
(26)
              .dinb
                                   (rd_val_data[11:0])
(27)
              .doutb
                                   (doutb)
(28)
              .web
                                   (rd_val_en)
          );
(29)
```

### 时钟分频模块:

- (1) 描述:
- (2) 时钟分频模块采用 PLL 锁相环方式,将输入的 100Mhz 时钟分出供其他模块使用的时钟
- (3) 功能框图:



### (3) 接口定义:

```
clk wiz 0 clk wiz div(
                                                   ,//系统时钟
        .clk in1
                           (sys_clk)
        .clk_out1
                           (clk_vga_24m)
                                                   ,//A 输出
        .clk_out2
                           (clk_sccb_init_25m)
                                                    ,//B 输出
        .clk_out3
                           (clk_sd_50m)
                                                   ,//C 输出
                           (clk_sd_50m_180deg)
                                                    //D 输出
        .clk_out4
```

```
(4) clk_wiz_0 clk_wiz_div(
```

```
(5)
              .clk_in1
                                  (sys_clk)
(6)
              .clk out1
                                  (clk_vga_24m)
              .clk_out2
(7)
                                  (clk_sccb_init_25m)
(8)
              .clk_out3
                                  (clk_sd_50m)
(9)
              .clk_out4
                                  (clk_sd_50m_180deg)
(10)
```

### 摄像头寄存器配置模块:

## 1 描述:

摄像头寄存器配置模块负责维护摄像头寄存器信息,在上电的同时初始化计数器,在 SCCB 空闲的上升沿写入配置信息。

#### 2 功能框图:



# 3 接口定义:

```
module ov2460_sccb_cfg(
                                  ,//系统时钟
   input
                    clk
                                  ,//系统复位
   input
                    rst
   output reg [15:0]
                    data_out
                                   ,//配置数据输出
   output
                    cfg ok
                                  ,//配置写入完毕会拉高
   input
                    sccb_ok
                                  ,//SCCB 是否能够读写
                                  //亮度调节
   input
             [3:0]
                    bright
```

```
input
                       rst
   output reg [15:0] data_out
                                      ,//配置写入完毕会拉高
   output
                      cfg_ok
   input
                       sccb_ok
   input [3:0]
                      bright
);
   //亮度设置
   //0:(0X00)-2
   //1:(0X10)-1
   //2,(0X20) 0
   //3,(0X30)+1
   //4,(0X40)+2
   parameter cfg_number=181;
       寄存器定义
   reg [10:0] cnt=0;
   assign cfg_ok=cnt<=cfg_number;</pre>
       配置滚动
   always @ (posedge clk)
   begin
       if(rst)
           cnt<=0;
       else if(cfg_ok&sccb_ok)
           cnt<=cnt+1;</pre>
       初始化配置文件
       参考自 OmmVision Software Application Notes VGA 推荐配置
   always @ (posedge clk)
   case (cnt)
   8'h00:
   data_out <= 16'hFF01;</pre>
   8'h01:
   data_out <= 16'h1280;</pre>
```

```
8'h02:
data_out <= 16'hFF00;</pre>
8'h03:
data_out <= 16'h2CFF;</pre>
8'h04:
data_out <= 16'h2EDF;</pre>
8'h05:
data_out <= 16'hFF01;</pre>
8'h06:
data_out <= 16'h3C32;</pre>
8'h07:
data_out <= 16'h1101;</pre>
8'h08:
data_out <= 16'h0902;</pre>
8'h09:
data_out <= 16'h0420;</pre>
8'h0A:
data_out <= 16'h13E5;</pre>
8'h0B:
data_out <= 16'h1448;</pre>
8'h0C:
data_out <= 16'h2C0C;</pre>
8'h0D:
data_out <= 16'h3378;</pre>
8'h0E:
data_out <= 16'h3A33;</pre>
8'h0F:
data_out <= 16'h3BFB;</pre>
8'h10:
data_out <= 16'h3E00;</pre>
8'h11:
data_out <= 16'h4311;</pre>
8'h12:
data_out <= 16'h1610;
8'h13:
data_out <= 16'h3992;</pre>
8'h14:
data_out <= 16'h35DA;</pre>
8'h15:
data_out <= 16'h221A;</pre>
8'h16:
data_out <= 16'h37C3;</pre>
8'h17:
data_out <= 16'h2300;</pre>
```

```
8'h18:
data_out <= 16'h34C0;</pre>
8'h19:
data_out <= 16'h361A;</pre>
8'h1A:
data_out <= 16'h0688;</pre>
8'h1B:
data_out <= 16'h07C0;</pre>
8'h1C:
data_out <= 16'h0D87;</pre>
8'h1D:
data_out <= 16'h0E41;</pre>
8'h1E :
data_out <= 16'h4C00;</pre>
8'h1F :
data_out <= 16'h4800;</pre>
8'h20:
data_out <= 16'h5B00;</pre>
8'h21 :
data_out <= 16'h4203;</pre>
8'h22:
data_out <= 16'h4A81;</pre>
8'h23:
data_out <= 16'h2199;</pre>
8'h24:
data_out <= 16'h2440;</pre>
8'h25:
data_out <= 16'h2538;</pre>
8'h26:
data_out <= 16'h2682;</pre>
8'h27:
data_out <= 16'h5C00;</pre>
8'h28:
data_out <= 16'h6300;
8'h29:
data_out <= 16'h4600;</pre>
8'h2A:
data_out <= 16'h0C3C;</pre>
8'h2B:
data_out <= 16'h6170;</pre>
8'h2C:
data_out <= 16'h6280;</pre>
8'h2D:
data_out <= 16'h7C05;</pre>
```

```
8'h2E :
data_out <= 16'h2080;</pre>
8'h2F:
data_out <= 16'h2830;</pre>
8'h30:
data_out <= 16'h6C00;</pre>
8'h31:
data_out <= 16'h6D80;</pre>
8'h32:
data_out <= 16'h6E00;</pre>
8'h33:
data_out <= 16'h7002;</pre>
8'h34:
data_out <= 16'h7194;</pre>
8'h35:
data_out <= 16'h73C1;</pre>
8'h36:
data_out <= 16'h1240;</pre>
8'h37:
data_out <= 16'h1711;</pre>
8'h38:
data_out <= 16'h1839;</pre>
8'h39:
data_out <= 16'h1900;</pre>
8'h3A:
data_out <= 16'h1A3C;</pre>
8'h3B:
data_out <= 16'h3209;</pre>
8'h3C:
data_out <= 16'h37C0;</pre>
8'h3D:
data_out <= 16'h4FCA;</pre>
8'h3E:
data_out <= 16'h50A8;</pre>
8'h3F:
data_out <= 16'h5A23;</pre>
8'h40:
data_out <= 16'h6D00;</pre>
8'h41:
data_out <= 16'h3D38;</pre>
8'h42:
data_out <= 16'hFF00;</pre>
8'h43:
data_out <= 16'hE57F;</pre>
```

```
8'h44:
data_out <= 16'hF9C0;</pre>
8'h45:
data_out <= 16'h4124;</pre>
8'h46:
data_out <= 16'hE014;</pre>
8'h47:
data_out <= 16'h76FF;</pre>
8'h48:
data_out <= 16'h33A0;</pre>
8'h49:
data_out <= 16'h4220;</pre>
8'h4A:
data_out <= 16'h4318;</pre>
8'h4B:
data_out <= 16'h4C00;</pre>
8'h4C:
data_out <= 16'h87D5;</pre>
8'h4D:
data_out <= 16'h883F;</pre>
8'h4E:
data_out <= 16'hD703;</pre>
8'h4F :
data_out <= 16'hD910;</pre>
8'h50:
data_out <= 16'hD382;</pre>
8'h51:
data_out <= 16'hC808;</pre>
8'h52:
data_out <= 16'hC980;</pre>
8'h53:
data_out <= 16'h7C00;</pre>
8'h54:
data_out <= 16'h7D00;</pre>
8'h55:
data_out <= 16'h7C03;</pre>
8'h56:
data_out <= 16'h7D48;</pre>
8'h57:
data_out <= 16'h7D48;</pre>
8'h58:
data_out <= 16'h7C08;</pre>
8'h59:
data_out <= 16'h7D20;</pre>
```

```
8'h5A:
data_out <= 16'h7D10;</pre>
8'h5B:
data_out <= 16'h7D0E;</pre>
8'h5C:
data_out <= 16'h9000;</pre>
8'h5D:
data_out <= 16'h910E;</pre>
8'h5E:
data_out <= 16'h911A;</pre>
8'h5F :
data_out <= 16'h9131;</pre>
8'h60:
data_out <= 16'h915A;</pre>
8'h61:
data_out <= 16'h9169;</pre>
8'h62:
data_out <= 16'h9175;</pre>
8'h63:
data_out <= 16'h917E;</pre>
8'h64:
data_out <= 16'h9188;</pre>
8'h65:
data_out <= 16'h918F;</pre>
8'h66:
data_out <= 16'h9196;</pre>
8'h67:
data_out <= 16'h91A3;</pre>
8'h68:
data_out <= 16'h91AF;</pre>
8'h69:
data_out <= 16'h91C4;</pre>
8'h6A:
data_out <= 16'h91D7;</pre>
8'h6B:
data_out <= 16'h91E8;</pre>
8'h6C:
data_out <= 16'h9120;</pre>
8'h6D:
data_out <= 16'h9200;</pre>
8'h6E :
data_out <= 16'h9306;</pre>
8'h6F:
data_out <= 16'h93E3;</pre>
```

```
8'h70:
data_out <= 16'h9305;</pre>
8'h71 :
data_out <= 16'h9305;</pre>
8'h72:
data_out <= 16'h9300;</pre>
8'h73:
data_out <= 16'h9304;</pre>
8'h74:
data_out <= 16'h9300;</pre>
8'h75:
data_out <= 16'h9300;</pre>
8'h76:
data_out <= 16'h9300;</pre>
8'h77:
data_out <= 16'h9300;</pre>
8'h78:
data_out <= 16'h9300;</pre>
8'h79:
data_out <= 16'h9300;</pre>
8'h7A:
data_out <= 16'h9300;</pre>
8'h7B:
data_out <= 16'h9600;</pre>
8'h7C:
data_out <= 16'h9708;</pre>
8'h7D:
data_out <= 16'h9719;</pre>
8'h7E:
data_out <= 16'h9702;</pre>
8'h7F:
data_out <= 16'h970C;</pre>
8'h80:
data_out <= 16'h9724;</pre>
8'h81:
data_out <= 16'h9730;</pre>
8'h82:
data_out <= 16'h9728;</pre>
8'h83:
data_out <= 16'h9726;</pre>
8'h84:
data_out <= 16'h9702;</pre>
8'h85 :
```

```
data_out <= 16'h9798;</pre>
8'h86:
data_out <= 16'h9780;</pre>
8'h87:
data_out <= 16'h9700;</pre>
8'h88:
data_out <= 16'h9700;</pre>
8'h89:
data_out <= 16'hC3ED;</pre>
8'h8A :
data_out <= 16'hA400;</pre>
8'h8B:
data_out <= 16'hA800;</pre>
8'h8C:
data_out <= 16'hC511;</pre>
8'h8D:
data_out <= 16'hC651;</pre>
8'h8E:
data_out <= 16'hBF80;</pre>
8'h8F :
data_out <= 16'hC710;</pre>
8'h90:
data_out <= 16'hB666;</pre>
8'h91 :
data_out <= 16'hB8A5;</pre>
8'h92:
data_out <= 16'hB764;</pre>
8'h93:
data_out <= 16'hB97C;</pre>
8'h94:
data_out <= 16'hB3AF;</pre>
8'h95:
data_out <= 16'hB497;</pre>
8'h96:
data_out <= 16'hB5FF;</pre>
8'h97:
data_out <= 16'hB0C5;</pre>
8'h98:
data_out <= 16'hB194;</pre>
8'h99:
data_out <= 16'hB20F;</pre>
8'h9A:
data_out <= 16'hC45C;</pre>
8'h9B :
```

```
data_out <= 16'hC050;</pre>
8'h9C:
data_out <= 16'hC13C;</pre>
8'h9D:
data_out <= 16'h8C00;</pre>
8'h9E:
data_out <= 16'h863D;</pre>
8'h9F:
data_out <= 16'h5000;</pre>
8'hA0:
data_out <= 16'h51A0;</pre>
8'hA1:
data_out <= 16'h5278;</pre>
8'hA2:
data_out <= 16'h5300;</pre>
8'hA3:
data_out <= 16'h5400;</pre>
8'hA4:
data_out <= 16'h5500;</pre>
8'hA5:
data_out <= 16'h5AA0;</pre>
8'hA6:
data_out <= 16'h5B78;</pre>
8'hA7:
data_out <= 16'h5C00;</pre>
8'hA8:
data_out <= 16'hD382;</pre>
8'hA9:
data_out <= 16'hC3ED;</pre>
8'hAA:
data_out <= 16'h7F00;</pre>
8'hAB:
data_out <= 16'hDA08;</pre>
8'hAC:
data_out <= 16'hE51F;</pre>
8'hAD:
data_out <= 16'hE167;</pre>
8'hAE :
data_out <= 16'hE000;</pre>
8'hAF :
data_out <= 16'hDD7F;</pre>
8'hB0:
data_out <= 16'h0500;</pre>
8'hB1 :
```

```
data_out <= 16'hFF00;
8'hB2 :
    data_out <= 16'h7C00;
8'hBA3 :
    data_out <= 16'h7D04;
8'hB4 :
    data_out <= 16'h7C09;
8'hB5 :
    data_out <= {8'h7D, bright ,4'h0};
endcase
endmodule</pre>
```

### SCCB 协议驱动模块:

#### 1 描述:

SCCB 协议驱动模块负责维护与摄像头之间的 SCCB 通信的基础连接,由于本实验系统并没有用到 SCCB 的反馈协议,因此没有写入读取 SCCB 返回数据的模块,也即该模块只能定向发送寄存器配置信息。

#### 2 功能框图:



#### 3 接口定义:

```
output reg sccb_ok ,//返回的 SCCB 通信空闲使能 input [7:0] slave_id ,//通信的 ID 号 input [7:0] cfg_addr ,//配置文件地址 input [7:0] value //等待写入的寄存器值 );
```

```
module ov2640 sccb driver(
   input
                    clk
   input
                   rst
                   sio_d
   output reg
                    sio_c
                   cfg_ok
   input
                   sccb_ok
   output reg
                   slave_id
   input [7:0]
                   cfg_addr
   input [7:0]
   input [7:0]
                    value
);
       寄存器定义与初始化
   reg [20:0] cfg_cnt = 0;
                   sio_d_tmp ;
   reg
   reg [31:0] data_temp ;
   initial sccb_ok <= 0;</pre>
      配置文件计数器
   always @ (posedge clk)
   begin
      if(cfg_cnt == 0)
          cfg_cnt <= cfg_ok;</pre>
      else
          if(cfg_cnt[20:11] == 31)
             cfg_cnt <= 0;</pre>
          else
             cfg_cnt <= cfg_cnt + 1;</pre>
      SCCB 初始化完成信号配置
```

```
always @ (posedge clk)
       sccb_ok <= (cfg_cnt == 0) && (cfg_ok==1);</pre>
       SIOC 串口通信信号配置
   always @ (posedge clk) begin
       if(cfg_cnt[20:11] == 0)
           sio c <= 1;
       else if(cfg_cnt[20:11]==1) begin
           if(cfg_cnt[10:9] == 2'b11)
               sio_c <= 0;
           else
               sio c <= 1;
       end else if(cfg_cnt[20:11] == 29) begin
           if(cfg_cnt[10:9] == 2'b00)
               sio_c <= 0;
           else
               sio c <= 1;
       end else if(cfg_cnt[20:11] == 30 || cfg_cnt[20:11] == 31)
           sio_c <= 1;
       else begin
           if(cfg_cnt[10:9] == 2'b00)
               sio_c <= 0;
           else if(cfg_cnt[10:9] == 2'b01)
               sio_c <= 1;
           else if(cfg_cnt[10:9] == 2'b01)
               sio_c <= 1;
           else if(cfg_cnt[10:9] == 2'b11)
               sio c <= 0;
       end
       SIOD 串口通信信号输出
   always @ (posedge clk) begin
       if(cfg_cnt[20:11] == 10 || cfg_cnt[20:11] == 19 || cfg_cnt[20:11]
== 28)
           sio_d_tmp <= 0;</pre>
           sio_d_tmp <= 1;</pre>
   end
```

#### 摄像头寄存器初始化模块:

#### 1 描述:

该模块负责组合摄像头寄存器配置文件模块和 SCCB 通信模块,在系统上电之后自动初始化寄存器配置,如果能初始化完成就拉高摄像头初始化使能,使得摄像头能够输出正常的信息。

### 2 功能框图:



#### 3 接口定义:

```
module ov2640_sccb_cfg_init(
                              ,//摄像头输入时钟
                    clk
   input
                              ,//复位信号
   input
                    rst
   output
                    sio c
                              ,//时序通信线
                    sio_d
                              ,//数据通信线
                              ,//摄像头初始化失败线, 高电平有效
   output
                    reset
                              ,//pwdn 选线
   output
                    pwdn
```

```
output xclk ,//外置晶振
input [3:0] bright ,//亮度选线
output camera_init_done//摄像头初始化完成线,高电平有效
);
```

```
module ov2640_sccb_cfg_init(
   input
                     clk
   input
                     rst
   output
                     sio_c
                     sio_d
   output
                     reset
   output
                     pwdn
                     xclk
   output
   input
           [3:0]
                     bright
   output
);
   wire [15:0]
                     data_send ;
   wire
                     cfg_ok
   wire
                     sccb_ok
       线网连接
   assign reset = 1;
   assign pwdn = 0;
   assign xclk = clk;
   pullup up (sio_d);
       配置文件模块实例化
   ov2460_sccb_cfg ov2460_sccb_cfg_0(
       .clk
                     (clk)
       .rst
                     (rst)
       .data_out
                     (data_send)
       .cfg_ok
                     (cfg_ok)
       .sccb_ok
                     (sccb_ok)
       .bright
                     (bright)
   );
```

```
SCCB 总线驱动模块实例化
   ov2640_sccb_driver ov2640_sccb_driver_0(
       .clk
                      (clk)
       .rst
                      (rst)
       .sio_d
                     (sio_d)
       .sio_c
                      (sio_c)
       .cfg_ok
                     (cfg_ok)
       .sccb_ok
                      (sccb_ok)
       .slave_id
                      (8'h60)
       .cfg_addr
                      (data_send[15:8]),
                      (data_send[7:0])
       .value
   );
       摄像头初始化完成信号打拍
   reg camera_init_done_0;
   reg camera_init_done_1;
   assign camera_init_done = camera_init_done_0 & ~camera_init_done_1;
   always @(posedge clk) begin
       if(rst) begin
           camera init done 0 <= 0;</pre>
           camera_init_done_1 <= 0;</pre>
       end else if(~camera_init_done) begin
           camera_init_done_0 <= sccb_ok;</pre>
           camera_init_done_1 <= camera_init_done_0;</pre>
       end
endmodule
```

### 摄像头数据处理模块:

### 1 描述:

摄像头数据处理模块负责接受摄像头传回的图像信息,并且将 8 位串行数据合并为 16 位的 RGB 像素数据,并且内置 RGB565 转 RGB444 功能。

#### 2 功能框图:



### 3 接口定义:

```
module ov2640_data_driver(
                                ,//重置,高电平有效
   input
                 rst
                                ,//摄像头输入时钟
   input
                 pclk
  input
                 href
                                ,//行同步线
                                ,//场同步线
  input
                vsync
                                ,//摄像头数据输入线
   input [7:0] data in
                                ,//RGB 像素数据输出线
  output reg [11:0] data_out
  output reg wr_en
                                ,//数据完成写入使能
  output reg [18:0] ram_out_addr
                                //输出的地址
);
```

```
module ov2640_data_driver(
                    rst
   input
                    pclk
   input
                    href
   input
                   vsync
   input [7:0] data_in
   output reg [11:0] data_out
   output reg wr_en
   output reg [18:0] ram_out_addr
);
   reg [15:0]
                  ori_color = 0
                 ram_next_addr = 0 ;
   reg [18:0]
                   bit_status = 0 ; //用于合并颜色块
   reg [1:0]
   initial ram out addr <= 0;</pre>
       数据合并+ori color 转 RGB444
   always@ (posedge pclk) begin
      if(vsync == 0) begin
         ram out addr <= 0;</pre>
```

```
ram_next_addr <= 0;
    bit_status <= 0;
    end else begin
        data_out <= { ori_color[15:12], ori_color[10:7],
    ori_color[4:1] };
    ram_out_addr <= ram_next_addr;
    wr_en <= bit_status[1];
    bit_status <= {bit_status[0], (href && !bit_status[0])};//都

是高电平有效
    ori_color <= {ori_color[7:0], data_in};
    if(bit_status[1] == 1)
        ram_next_addr <= ram_next_addr+1;
    end
    end
end
end
end
```

# 照片读取模块:

### 1 描述:

在照片读取模式控制线上升沿触发,产生 SD 卡读取信号并且负责将 SD 卡读取的数据写入到 RAM 特定位置中。

### 2 功能框图:



# 3 接口定义:

module sd\_read\_photo(

```
clk
                              ,//系统输入时钟
input
               get_photo_mode
                              ,//获取照片模式选线
input
       [3:0] select_photo_no
                              ,//照片地址选线
input
                              ,//读取忙信号
input
               rd_busy
               rd_val_en
                              ,//读取数据输出使能
input
               rd_start_en
                              ,//读取启动使能
output reg
output [18:0] sd_rd_ram_addr
                              ,//写入 RAM 地址
output reg [31:0] rd_sec_addr
                              //扇区选择地址
```

```
module sd read photo(
   input
                     clk
                     get_photo_mode
   input [3:0] select_photo_no
   input
                    rd_busy
   input
                    rd val en
   output reg
                    rd_start_en
   output [18:0] sd_rd_ram_addr
   output reg [31:0] rd_sec_addr
   );
       参数定义
   parameter READ_TIME = 1200;
   parameter DIVIDED CLK = 50000;
      线网定义
                    send clk
                    get_photo_mode_0
   reg
                   get_photo_mode_1
   reg
           [18:0] sd_rd_ram_addr_t
   reg
   wire
                   get_photo_mode_ena ;
   integer cnt = 0
   initial rd_sec_addr <= 0;</pre>
      读取时钟产生
   always @(posedge clk) begin
      cnt <= cnt + 1;</pre>
      if(cnt == DIVIDED_CLK) begin
```

```
cnt <= 0;
        send clk <= 1;
   end
   else
        send clk <= 0;
    模式讲入打拍
assign get_photo_mode_ena = get_photo_mode_0 & ~get_photo_mode_1;
always @(posedge clk) begin
   get_photo_mode_0 <= get_photo_mode;</pre>
   get_photo_mode_1 <= get_photo_mode_0;</pre>
    生成读取信号
reg [10:0] start_cnt;
initial start_cnt <= 0;</pre>
always @(posedge clk) begin
    if(get_photo_mode_ena) begin
        start_cnt <= 1;</pre>
        case (select photo no)
           4'h0: rd_sec_addr <= 32'd73743;
           4'h1: rd_sec_addr <= 32'd74943;
           4'h2: rd_sec_addr <= 32'd76143;
           4'h3: rd_sec_addr <= 32'd77343;
           4'h4: rd sec addr <= 32'd78543;
           4'h5: rd_sec_addr <= 32'd79743;
           4'h6: rd_sec_addr <= 32'd80943;
           4'h7: rd_sec_addr <= 32'd82143;
           4'h8: rd_sec_addr <= 32'd83343;
           4'h9: rd sec addr <= 32'd84543;
           4'ha: rd_sec_addr <= 32'd85743;
           4'hb: rd_sec_addr <= 32'd86943;
           4'hc: rd_sec_addr <= 32'd88143;
           4'hd: rd_sec_addr <= 32'd89343;</pre>
           4'he: rd_sec_addr <= 32'd90543;
           4'hf: rd_sec_addr <= 32'd91743;
            default: rd_sec_addr <= 32'd73743;</pre>
        endcase
    end
```

```
rd_start_en <= 0;
        if(send_clk && ~rd_busy && start_cnt > 0) begin
            rd_start_en <= 1;
            rd_sec_addr <= rd_sec_addr + 1;</pre>
            start cnt <= start cnt + 1;</pre>
            if(start_cnt == READ_TIME) begin
                start_cnt <= 0;</pre>
        end
        获取照片写入 RAM 地址
    assign sd_rd_ram_addr = (sd_rd_ram_addr_t > 0) ? sd_rd_ram_addr_t -
19'd1 : 19'd0;
    always@(posedge clk) begin
        if(!get_photo_mode) begin
            sd_rd_ram_addr_t <= 19'b0;</pre>
        end else if(rd_val_en) begin
            if(sd_rd_ram_addr_t < 19'd307219) begin</pre>
                sd_rd_ram_addr_t <= sd_rd_ram_addr_t +19'd1;</pre>
            end
            else begin
                sd rd ram addr t <= 19'd0;
    end
```

## 照片写入模块:

#### 1 描述:

照片写入模块与照片读取模块类似,在照片写入信号的上升沿触发,负责产生照片写入使能,并且将等待写入的照片的像素地址和像素信息连同等待写入的扇区地址一起写入到 SD 卡之中。

#### 2 功能框图:



# 3 接口定义:

```
module sd_write_photo(
                                      , //输入时钟
                     clk
   input
   input
             [3:0]
                     select_photo_no
                                      ,//照片编号选线
                     caught photo mode
                                      ,//照片写入模式选线
   input
                                      ,//照片写入请求线
   input
                     wr_req
                                      ,//SD 卡写入繁忙线
   input
                     wr_busy
                                      ,//SD 卡写入开始线
   output reg
                     wr_start_en
                                      ,//写入扇区地址
   output reg [31:0] wr_sec_addr
                                       //写入像素的 RAM 地址产生
   output
              [18:0]
                     sd_wr_ram_addr
   );
```

```
module sd_write_photo(
   input
                        c1k
   input
               [3:0]
                        select_photo_no
   input
                        caught_photo_mode
   input
                        wr_req
   input
                        wr_busy
   output reg
                        wr start en
   output reg [31:0] wr_sec_addr
   output
               [18:0] sd_wr_ram_addr
    );
```

```
参数定义
   parameter READ_TIME = 1200;
   parameter DIVIDED CLK = 50000;
   reg [18:0]
                      sd_wr_ram_addr_t;
                      send_clk;
                      wr_sec_addr <= 0;
   initial
                       cnt = 0;
   integer
       发送时钟产生
   always @(posedge clk) begin
       cnt <= cnt + 1;</pre>
       if(cnt == DIVIDED_CLK) begin
           cnt <= 0;
           send_clk <= 1;</pre>
       end
       else
           send_clk <= 0;</pre>
       进入模式打拍
   reg caught_photo_mode_0, caught_photo_mode_1;
   wire caught_photo_mode_ena;
   assign caught_photo_mode_ena = caught_photo_mode_0 &
~caught_photo_mode_1;
   always @(posedge clk) begin
       caught_photo_mode_0 <= caught_photo_mode;</pre>
       caught_photo_mode_1 <= caught_photo_mode_0;</pre>
   end
   reg [10:0] start_cnt;
   initial start_cnt <= 0;</pre>
   always @(posedge clk) begin
```

```
if(caught_photo_mode_ena) begin
            start_cnt <= 1;</pre>
            case (select_photo_no)
               4'h0: wr sec addr <= 32'd73743;
               4'h1: wr sec addr <= 32'd74943;
               4'h2: wr_sec_addr <= 32'd76143;
               4'h3: wr_sec_addr <= 32'd77343;
               4'h4: wr_sec_addr <= 32'd78543;
               4'h5: wr sec addr <= 32'd79743;
               4'h6: wr sec addr <= 32'd80943;
               4'h7: wr_sec_addr <= 32'd82143;
               4'h8: wr_sec_addr <= 32'd83343;
               4'h9: wr_sec_addr <= 32'd84543;
               4'ha: wr sec addr <= 32'd85743;
               4'hb: wr_sec_addr <= 32'd86943;
               4'hc: wr_sec_addr <= 32'd88143;
               4'hd: wr_sec_addr <= 32'd89343;
               4'he: wr sec addr <= 32'd90543;
               4'hf: wr_sec_addr <= 32'd91743;
               default: wr_sec_addr <= 32'd73743;</pre>
           endcase
       end
       wr start en <= 0;
       if(send_clk && ~wr_busy && start_cnt > 0) begin
           wr_start_en <= 1;</pre>
           wr_sec_addr <= wr_sec_addr + 1;</pre>
           start_cnt <= start_cnt + 1;</pre>
           if(start_cnt == READ_TIME) begin
                start_cnt <= 0;</pre>
            end
       end
   end
        获取照片读取 RAM 地址
   assign sd_wr_ram_addr = (sd_wr_ram_addr_t[18] & sd_wr_ram_addr_t[17]) ?
(19'b0) : sd_wr_ram_addr_t;
   always@(posedge clk) begin
       if(!caught_photo_mode) begin
            sd_wr_ram_addr_t <= 19'b0;</pre>
       end else if(wr_start_en) begin
            sd_wr_ram_addr_t <= sd_wr_ram_addr_t - 19'b1;</pre>
       end else if(wr_req) begin
```

# SD 卡控制模块:

### 1 描述:

该模块为 SD 卡控制的项层模块,负责实例化 SD 卡初始化模块、SD 卡写入模块和 SD 卡读取模块,并且控制三个模块之间的时序信息,使得 SD 卡初始化模块先于 SD 卡读写模块工作,并且在 SD 卡初始化完成之后,输出 SD 卡初始化完成信号,提供统一接口给外部照片写入和读取模块。

#### 2 功能框图:

# 3 接口定义:

```
module sd ctrl(
   input
                       clk_ref
                       clk_ref_180deg ,
   input
                       rst_n
   input
                       sd miso
   output
                       sd_clk
                       sd cs
   output reg
                       sd_mosi
   output reg
   input
                       wr_start_en
   input [31:0]
                       wr_sec_addr
   input [15:0]
                       wr_data
   output
                       wr_busy
   output
                       wr_req
                       rd_start_en
   input [31:0]
                        rd_sec_addr
   output
                       rd_busy
   output
                       rd_val_en
   output [15:0]
                        rd_val_data
```

```
module sd ctrl(
   input
                    clk_ref
   input
                    clk_ref_180deg ,
   input
                    rst_n
                    sd_miso
   input
   output
                    sd_clk
   output reg
                    sd cs
   output reg
                    sd_mosi
                    wr_start_en
   input [31:0]
                   wr_sec_addr
   input [15:0]
                    wr_data
   output
                    wr_busy
   output
                    wr_req
   input
                    rd_start_en
   input [31:0]
                   rd_sec_addr
   output
                    rd_busy
   output
                    rd_val_en
   output [15:0]      rd_val_data
                   sd_init_done
   output
   );
   wire
                   init_sd_clk ;
   wire
                   init_sd_cs
   wire
                   init_sd_mosi ;
   wire
                   wr_sd_cs
   wire
                   wr_sd_mosi
   wire
                  rd sd cs
   wire
                  rd_sd_mosi
   assign sd_clk =
(sd_init_done==1'b0) ? init_sd_clk : clk_ref_180deg; //SD 卡的 SPI_CLK
设置
```

```
SD卡信号接口选择
   always @(*) begin
      if(sd_init_done == 1'b0) begin //SD 卡初始化完成之前,端口信号和初始
化模块信号相连
          sd_cs = init_sd_cs;
          sd_mosi = init_sd_mosi;
      end else if(wr_busy) begin
          sd cs = wr sd cs;
          sd_mosi = wr_sd_mosi;
      end else if(rd_busy) begin
          sd_cs = rd_sd_cs;
          sd_mosi = rd_sd_mosi;
      end else begin
          sd_cs = 1'b1;
          sd mosi = 1'b1;
      SD卡初始化模块实例化
   sd_init sd_init_0(
      .clk_ref
                        (clk_ref)
      .rst n
                        (rst n)
      .sd_miso
                       (sd_miso)
      .sd_clk
                       (init_sd_clk)
      .sd_cs
                       (init_sd_cs)
      .sd_mosi
                        (init_sd_mosi)
      .sd init done
                    (sd_init_done)
   );
      SD卡写数据模块实例化
   sd_write sd_write_0(
      .clk_ref
                        (clk_ref)
      .clk_ref_180deg
                        (clk_ref_180deg)
      .rst_n
                        (rst_n)
      .sd_miso
                        (sd_miso)
      .sd_cs
                        (wr_sd_cs)
      .sd_mosi
                        (wr_sd_mosi)
                         (wr_start_en & sd_init_done),
      .wr_start_en
      .wr_sec_addr
                         (wr_sec_addr)
      .wr_data
                        (wr_data)
```

```
(wr_busy)
   .wr_busy
                       (wr_req)
   .wr_req
);
   SD卡读数据模块实例化
sd_read sd_read_0(
   .clk_ref
                       (clk_ref)
   .clk_ref_180deg
                       (clk_ref_180deg)
   .rst_n
                      (rst_n)
   .sd_miso
                      (sd_miso)
   .sd_cs
                      (rd_sd_cs)
   .sd_mosi
                      (rd_sd_mosi)
                       (rd_start_en & sd_init_done),
   .rd_start_en
                      (rd_sec_addr)
   .rd_sec_addr
   .rd_busy
                      (rd_busy)
   .rd_val_en
                      (rd_val_en)
   .rd_val_data
                      (rd_val_data)
);
```

#### SD 卡初始化模块:

#### 1 描述:

SD 卡初始化模块在系统上电的同时写入 SD 卡初始化信息,将 SD 卡设置为应用信号控制模式。

### 2 功能框图:



#### 3 接口定义:

```
module sd_init(
   input
             clk_ref
   input
              rst_n
             sd_miso
   input
          sd_clk
   output
   output reg sd_cs
   output reg sd_mosi
   output reg sd_init_done
   );
      参数定义
   parameter CMD0 = {8'h40,8'h00,8'h00,8'h00,8'h00,8'h95}; //复位命
   parameter CMD8 = {8'h48,8'h00,8'h00,8'h01,8'haa,8'h87}; //接口状
态查询命令
   parameter CMD55 = {8'h77,8'h00,8'h00,8'h00,8'h60,8'hff}; //应用指令
   parameter ACMD41= {8'h69,8'h40,8'h00,8'h00,8'h00,8'hff}; //发送操
作寄存器指令
                                                     //初始化时
   parameter DIV_FREQ = 200;
钟分频系数
   parameter POWER_ON_NUM = 5000;
   parameter OVER_TIME_NUM = 25000;
时间
   parameter st_idle = 7'b000_0001;
                                                     //上电等待
SD 卡稳定
```

```
parameter st_send_cmd0 = 7'b000_0010;
                                                        //发送软件
复位命令
   parameter st_wait_cmd0 = 7'b000_0100;
  parameter st_send_cmd8 = 7'b000_1000;
                                                        //检查 SD
卡版本
   parameter st_send_cmd55 = 7'b001 0000;
                                                        //应用指令
   parameter st_send_acmd41 = 7'b010 0000;
                                                       //发送寄存
器配置
   parameter st_init_done = 7'b100_0000;
                                                       //SD 卡初始
      寄存器与线网配置
   reg [7:0] cur_state ;
        [7:0] next_state
   reg
   reg [7:0] div_cnt
               div clk
   reg [12:0] poweron_cnt ;
   reg
               res_en
   reg
        [47:0] res_data
               res_flag
        [5:0] res_bit_cnt
   reg
        [5:0] cmd_bit_cnt
   reg
        [15:0] over_time_cnt ;
   reg
              over_time_en ;
   reg
   wire
               div_clk_180deg ;
   assign sd_clk = ~div_clk;
   assign div_clk_180deg = ~div_clk;
      时钟分频
   always @(posedge clk_ref or negedge rst_n) begin
      if(!rst_n) begin
         div_clk <= 1'b0;</pre>
         div_cnt <= 8'd0;
      else begin
          if(div_cnt == DIV_FREQ/2-1'b1) begin
             div_clk <= ~div_clk;</pre>
```

```
div_cnt <= 8'd0;</pre>
           else
               div_cnt <= div_cnt + 1'b1;</pre>
       end
       商店等待稳定
   always @(posedge div_clk or negedge rst_n) begin
       if(!rst_n)
           poweron_cnt <= 13'd0;</pre>
       else if(cur state == st idle) begin
           if(poweron_cnt < POWER_ON_NUM)</pre>
               poweron_cnt <= poweron_cnt + 1'b1;</pre>
       end
       else
           poweron_cnt <= 13'd0;</pre>
       接收 sd 卡返回的响应数据
   always @(posedge div_clk_180deg or negedge rst_n) begin
       if(!rst_n) begin
           res_en <= 1'b0;
           res_data <= 48'd0;
           res_flag <= 1'b0;
           res bit cnt <= 6'd0;
       end else begin
           //sd miso = 0 开始接收响应数据
           if(sd_miso == 1'b0 && res_flag == 1'b0) begin
               res_flag <= 1'b1;</pre>
               res_data <= {res_data[46:0],sd_miso};</pre>
               res_bit_cnt <= res_bit_cnt + 6'd1;</pre>
               res_en <= 1'b0;
           end else if(res_flag) begin
               //R1 返回 1 个字节, R3 R7 返回 5 个字节
               //在这里统一按照 6 个字节来接收,多出的 1 个字节为 NOP(8 个时钟周
期的延时)
               res_data <= {res_data[46:0],sd_miso};</pre>
               res_bit_cnt <= res_bit_cnt + 6'd1;</pre>
               if(res_bit_cnt == 6'd47) begin
```

```
res_flag <= 1'b0;
                  res_bit_cnt <= 6'd0;</pre>
                  res_en <= 1'b1;
          end else
              res_en <= 1'b0;
       end
      状态依据分频时钟推进
   always @(posedge div_clk or negedge rst_n) begin
       if(!rst n)
          cur_state <= st_idle;</pre>
       else
          cur_state <= next_state;</pre>
       状态机,主 SD 卡初始化配置
   always @(*) begin
       next_state = st_idle;
       case(cur state)
          st_idle : begin
              //上电至少等待 74 个同步时钟周期
              if(poweron_cnt == POWER_ON_NUM) //默认状态,上电等
待 SD 卡稳定
                  next state = st send cmd0;
              else
                  next_state = st_idle;
                                                     //发送软件复位命令
           st_send_cmd0 : begin
              if(cmd_bit_cnt == 6'd47)
                  next_state = st_wait_cmd0;
              else
                  next_state = st_send_cmd0;
                                                     //等待 SD 卡响应
          st_wait_cmd0 : begin
              if(res_en) begin
                  if(res_data[47:40] == 8'h01)
                      next_state = st_send_cmd8;
                  else
```

```
next_state = st_idle;
               else if(over_time_en)
                  next_state = st_idle;
              else
                  next_state =
st_wait_cmd0;
                                                     //CMD8, 检测 SD 卡是
           st_send_cmd8 : begin
               if(res_en) begin
                  if(res_data[19:16] == 4'b0001)
                      next_state = st_send_cmd55;
                  else
                      next_state = st_idle;
               else
                  next_state = st_send_cmd8;
           st_send_cmd55 : begin //切换应用相关命令
               if(res_en) begin
                  if(res_data[47:40] == 8'h01)
                      next_state = st_send_acmd41;
                  else
                      next state = st send cmd55;
               else
                  next_state = st_send_cmd55;
                                                      //发送操作寄存器
           st_send_acmd41 : begin
               if(res_en) begin
                  if(res_data[47:40] == 8'h00)
                      next_state = st_init_done;
                  else
                      next_state = st_send_cmd55; //初始化未完成,重
新发起
               else
                  next_state = st_send_acmd41;
           st_init_done : next_state = st_init_done;
                                                      //初始化完成
           default : next_state = st_idle;
       endcase
```

```
always @(posedge div_clk or negedge rst_n) begin
        if(!rst_n) begin
            sd cs <= 1'b1;
            sd mosi <= 1'b1;
            sd_init_done <= 1'b0;</pre>
            cmd_bit_cnt <= 6'd0;</pre>
            over_time_cnt <= 16'd0;</pre>
            over time en <= 1'b0;
        end else begin
            over_time_en <= 1'b0;</pre>
            case(cur_state)
                st_idle : begin
                                                                  //上电等待 SD
                     sd_cs <= 1'b1;
                     sd_mosi <= 1'b1;</pre>
                 st_send_cmd0 : begin
                                                                 //发送 CMD0 软
件复位命令
                     cmd_bit_cnt <= cmd_bit_cnt + 6'd1;</pre>
                     sd_cs <= 1'b0;
                     sd_mosi <= CMD0[6'd47 - cmd_bit_cnt];</pre>
                     if(cmd bit cnt == 6'd47)
                         cmd_bit_cnt <= 6'd0;</pre>
                 st_wait_cmd0 : begin
                     sd_mosi <= 1'b1;</pre>
                     if(res_en)
                                                                 //SD 卡返回响
                         sd_cs <=
1'b1;
                     over_time_cnt <= over_time_cnt + 1'b1;</pre>
                     if(over_time_cnt == OVER_TIME_NUM - 1'b1) //SD 卡响应超
时,重新发送软件复位命令
                         over_time_en <= 1'b1;</pre>
                     if(over_time_en)
                         over_time_cnt <=</pre>
16'd0;
                                                                 //发送 CMD8
                 st_send_cmd8 : begin
                     if(cmd_bit_cnt<=6'd47) begin</pre>
                         cmd_bit_cnt <= cmd_bit_cnt + 6'd1;</pre>
                         sd cs <= 1'b0;
```

```
sd_mosi <= CMD8[6'd47 - cmd_bit_cnt];</pre>
    else begin
        sd_mosi <= 1'b1;</pre>
        if(res_en) begin
             sd_cs <= 1'b1;
             cmd_bit_cnt <= 6'd0;</pre>
    end
st_send_cmd55 : begin
                                                   //发送 CMD55
    if(cmd_bit_cnt<=6'd47) begin</pre>
        cmd_bit_cnt <= cmd_bit_cnt + 6'd1;</pre>
        sd_cs <= 1'b0;
        sd_mosi <= CMD55[6'd47 - cmd_bit_cnt];</pre>
    else begin
        sd_mosi <= 1'b1;</pre>
        if(res_en) begin
             sd_cs <= 1'b1;
             cmd_bit_cnt <= 6'd0;</pre>
        end
st_send_acmd41 : begin
                                                   //发送 ACMD41
    if(cmd_bit_cnt <= 6'd47) begin</pre>
        cmd_bit_cnt <= cmd_bit_cnt + 6'd1;</pre>
        sd cs <= 1'b0;
        sd_mosi <= ACMD41[6'd47 - cmd_bit_cnt];</pre>
    else begin
        sd_mosi <= 1'b1;
        if(res_en) begin
             sd_cs <= 1'b1;
             cmd_bit_cnt <= 6'd0;</pre>
                                                   //初始化完成
st_init_done : begin
    sd_init_done <= 1'b1;</pre>
    sd_cs <= 1'b1;
    sd_mosi <= 1'b1;</pre>
```

```
end
    default : begin
        sd_cs <= 1'b1;
        sd_mosi <= 1'b1;
        end
        endcase
    end
end</pre>
```

### SD 卡读取模块:

#### 1 描述:

SD 卡读取模块在收到 SD 卡读取信号上升沿时,会按照给定的扇区信息将读取命令发送给 SD 卡,并且按照接受时序将 SD 卡输出的串口信息合并成 16 位的像素信息,并且在合并完成之后拉高输出数据有效信号线提供给外界访问。此模块每次读取以 512 字节(一个扇区)为基本单位,在读取过程中会拉高读忙信号。

### 2 功能框图:



### 3 接口定义:

```
module sd_read(
                    clk ref
                                ,//读取时钟
   input
                    clk_ref_180deg,//反相读取时钟
   input
   input
                                ,//重置,低电平有效
                    rst n
                    sd miso
                                ,//SPI 输入线
   input
                                ,//SPI 片选信号线
   output reg
                    sd_cs
                                ,//SPI 输出线
   output reg
                    sd mosi
                                ,//读取开始信号
   input
                    rd_start_en
                                ,//读取扇区地址
   input
              [31:0] rd_sec_addr
   output reg
                    rd_busy
                                ,//读忙信号
   output reg
                    rd_val_en
                                ,//读取值可用信号
   output reg [15:0] rd_val_data
                                //读取数据
   );
```

```
module sd_read(
   input
                   clk_ref
   input
                   clk_ref_180deg,
   input
                   rst_n
   input
                   sd miso
   output reg
                   sd_cs
                   sd_mosi
                   rd_start_en ,
   input
   input [31:0] rd_sec_addr
                   rd_busy
   output reg
   output reg rd_val_en
   output reg [15:0] rd_val_data
   );
      线网与寄存器定义
             rd_en_d0
rd_en_d1
   reg
             res_en
   reg
   reg [7:0] res_data
              res_flag
   reg
       [5:0] res_bit_cnt ;
   reg
               rx_en_t
       [15:0] rx_data_t
   reg
              rx_flag
   reg
        [3:0] rx_bit_cnt ;
   reg
       [8:0] rx_data_cnt ;
              rx_finish_en ;
   reg
   reg
       [3:0] rd_ctrl_cnt ;
       [47:0] cmd_rd
   reg
       [5:0] cmd_bit_cnt ;
   reg
              rd_data_flag ;
   reg
   wire
               pos_rd_en
   assign pos_rd_en = (~rd_en_d1) & rd_en_d0;
      rd_start_en 信号延时打拍
   always @(posedge clk_ref or negedge rst_n) begin
```

```
if(!rst_n) begin
        rd_en_d0 <= 1'b0;
        rd_en_d1 <= 1'b0;
    end else begin
        rd_en_d0 <= rd_start_en;</pre>
        rd_en_d1 <= rd_en_d0;</pre>
    end
    接收 sd 卡返回的响应数据
always @(posedge clk_ref_180deg or negedge rst_n) begin
    if(!rst n) begin
        res_en <= 1'b0;
        res data <= 8'd0;
        res_flag <= 1'b0;
        res bit cnt <= 6'd0;
    end else begin
        if(sd_miso == 1'b0 && res_flag == 1'b0) begin
            res_flag <= 1'b1;</pre>
            res_data <= {res_data[6:0],sd_miso};</pre>
            res_bit_cnt <= res_bit_cnt + 6'd1;</pre>
            res_en <= 1'b0;
        end else if(res flag) begin
            res_data <= {res_data[6:0],sd_miso};</pre>
            res_bit_cnt <= res_bit_cnt + 6'd1;</pre>
            if(res_bit_cnt == 6'd7) begin
                res_flag <= 1'b0;
                res bit cnt <= 6'd0;
                res_en <= 1'b1;
        else
            res en <= 1'b0;
    end
    接收 SD 卡有效数据
always @(posedge clk_ref_180deg or negedge rst_n) begin
    if(!rst_n) begin
       rx_en_t <= 1'b0;
```

```
rx_data_t <= 16'd0;</pre>
        rx_flag <= 1'b0;
        rx_bit_cnt <= 4'd0;</pre>
        rx_data_cnt <= 9'd0;</pre>
        rx_finish_en <= 1'b0;</pre>
    end else begin
        rx_en_t <= 1'b0;
        rx_finish_en <= 1'b0;</pre>
        if(rd_data_flag && sd_miso == 1'b0 && rx_flag == 1'b0)
             rx_flag <= 1'b1;
        else if(rx_flag) begin
            rx_bit_cnt <= rx_bit_cnt + 4'd1;</pre>
             rx_data_t <= {rx_data_t[14:0],sd_miso};</pre>
             if(rx bit cnt == 4'd15) begin
                 rx_data_cnt <= rx_data_cnt + 9'd1;</pre>
                 if(rx_data_cnt <= 9'd255)</pre>
                     rx_en_t <= 1'b1;
                 else if(rx_data_cnt == 9'd257) begin
                     rx_flag <= 1'b0;
                     rx_finish_en <= 1'b1;</pre>
                     rx_data_cnt <= 9'd0;</pre>
                     rx_bit_cnt <= 4'd0;</pre>
                 end
        else
            rx_data_t <= 16'd0;
    end
    寄存输出数据有效信号和数据
always @(posedge clk_ref or negedge rst_n) begin
    if(!rst_n) begin
        rd_val_en <= 1'b0;
        rd_val_data <= 16'd0;</pre>
    end
    else begin
        if(rx_en_t) begin
            rd_val_en <= 1'b1;
            rd_val_data <= rx_data_t;</pre>
        else
```

```
rd_val_en <= 1'b0;
        end
   always @(posedge clk_ref or negedge rst_n) begin
        if(!rst_n) begin
            sd_cs <= 1'b1;
            sd_mosi <= 1'b1;</pre>
            rd_ctrl_cnt <= 4'd0;
            cmd_rd <= 48'd0;</pre>
            cmd bit cnt <= 6'd0;</pre>
            rd_busy <= 1'b0;
            rd_data_flag <= 1'b0;</pre>
        end else begin
            case(rd_ctrl_cnt)
                4'd0 : begin
                    rd_busy <= 1'b0;
                    sd_cs <= 1'b1;
                    sd_mosi <= 1'b1;</pre>
                    if(pos_rd_en) begin
                         cmd_rd <= {8'h51,rd_sec_addr,8'hff}; //写入单个
命令块 CMD17
                        rd_ctrl_cnt <= rd_ctrl_cnt + 4'd1;</pre>
                        rd_busy <= 1'b1;
                4'd1 : begin
                    if(cmd_bit_cnt <= 6'd47) begin</pre>
发送读命令
                        cmd_bit_cnt <= cmd_bit_cnt + 6'd1;</pre>
                        sd_cs <= 1'b0;
                         sd_mosi <= cmd_rd[6'd47 - cmd_bit_cnt];</pre>
                    else begin
                         sd_mosi <= 1'b1;
                        if(res en) begin
                             rd_ctrl_cnt <= rd_ctrl_cnt + 4'd1;</pre>
                             cmd_bit_cnt <= 6'd0;</pre>
```

## SD 卡写入模块:

## 1 描述:

SD卡写入模块与SD卡读取模块类似,在收到写入信号上升沿时进入写入模式,发送写入命令给SD卡,并且在每次SD卡写入数据发送前发出SD卡写入数据请求信号,此时必须在一个时钟周期内向SD卡写入模块发送16位写入数据,否则会导致时序混乱。在SD卡写入完成后,也即读取忙信号拉低后,必须等待至少8个时钟周期以供该模块与SD卡交流写入是否成功。

#### 2 功能框图:



## 3 接口定义:

```
,//重置,低电平有效
input
                rst_n
                           ,//SD 卡写入数据线
input
                sd miso
                           ,//SD 卡片选数据线
               sd_cs
output reg
                           , //SD 卡输出数据线
               sd mosi
output reg
               wr_start_en ,//写入使能
input [31:0]
               wr_sec_addr
                           ,//写入扇区地址
                           ,//写入数据
input [15:0]
              wr data
                           ,//写入忙信号
output reg
               wr_busy
                            //写入数据请求信号
output reg
               wr_req
);
```

```
module sd_write(
                    clk ref
                    clk_ref_180deg ,
   input
                   rst_n
   input
                   sd miso
   output reg
                   sd_cs
                   sd_mosi
   output reg
                   wr_start_en
   input [31:0]
                 wr sec addr
   input [15:0]
                   wr_data
   output reg
                   wr_busy
   output reg
                   wr_req
   );
      寄存器与参数定义
   parameter HEAD_BYTE = 8'hfe ; //写命令命令
               wr_en_d0
   reg
               wr_en_d1
   reg
              res_en
   reg
       [7:0] res_data
               res_flag
   reg
        [5:0] res_bit_cnt
        [3:0] wr_ctrl_cnt
   reg
        [47:0] cmd_wr
   reg
        [5:0] cmd_bit_cnt
   reg
        [3:0] bit_cnt
         [8:0] data cnt
   reg
        [15:0] wr_data_t
   reg
```

```
detect_done_flag ;
reg
       [7:0] detect_data
reg
wire
               pos_wr_en
assign pos_wr_en = (~wr_en_d1) & wr_en_d0;
   wr_start_en 信号延时打拍
always @(posedge clk ref or negedge rst n) begin
   if(!rst_n) begin
       wr_en_d0 <= 1'b0;
       wr_en_d1 <= 1'b0;
   end else begin
       wr en d0 <= wr start en;
       wr_en_d1 <= wr_en_d0;</pre>
   end
end
always @(posedge clk_ref_180deg or negedge rst_n) begin
    if(!rst_n) begin
       res_en <= 1'b0;
       res data <= 8'd0;
        res_flag <= 1'b0;
        res_bit_cnt <= 6'd0;
   end else begin
        if(sd_miso == 1'b0 && res_flag == 1'b0) begin
            res flag <= 1'b1;
           res_data <= {res_data[6:0],sd_miso};</pre>
            res_bit_cnt <= res_bit_cnt + 6'd1;</pre>
            res_en <= 1'b0;
        else if(res_flag) begin
           res_data <= {res_data[6:0],sd_miso};</pre>
           res_bit_cnt <= res_bit_cnt + 6'd1;</pre>
            if(res_bit_cnt == 6'd7) begin
                res_flag <= 1'b0;</pre>
                res_bit_cnt <= 6'd0;
                res_en <= 1'b1;
        end
        else
```

```
res_en <= 1'b0;
   end
    检测 SD 卡是否空闲
always @(posedge clk_ref or negedge rst_n) begin
    if(!rst n)
        detect_data <= 8'd0;</pre>
   else if(detect_done_flag)
        detect_data <= {detect_data[6:0],sd_miso};</pre>
   else
        detect data <= 8'd0;</pre>
    SD卡写入数据
always @(posedge clk_ref or negedge rst_n) begin
    if(!rst_n) begin
        sd_cs <= 1'b1;
        sd_mosi <= 1'b1;</pre>
       wr_ctrl_cnt <= 4'd0;</pre>
       wr busy <= 1'b0;
       cmd wr <= 48'd0;</pre>
       cmd_bit_cnt <= 6'd0;</pre>
       bit_cnt <= 4'd0;
       wr_data_t <= 16'd0;</pre>
       data_cnt <= 9'd0;</pre>
       wr_req <= 1'b0;
       detect_done_flag <= 1'b0;</pre>
   else begin
       wr_req <= 1'b0;
       case(wr_ctrl_cnt)
           4'd0 : begin
               wr_busy <= 1'b0;
                sd_cs <= 1'b1;
                sd_mosi <= 1'b1;</pre>
                if(pos_wr_en) begin
                    wr_ctrl_cnt <= wr_ctrl_cnt + 4'd1;</pre>
                   wr_busy <= 1'b1;
```

```
4'd1 : begin
    if(cmd_bit_cnt <= 6'd47) begin</pre>
                                                    //发送写命
        cmd_bit_cnt <= cmd_bit_cnt + 6'd1;</pre>
        sd_cs <= 1'b0;
        sd_mosi <= cmd_wr[6'd47 - cmd_bit_cnt];</pre>
    else begin
        sd mosi <= 1'b1;
        if(res_en) begin
             wr_ctrl_cnt <= wr_ctrl_cnt + 4'd1;</pre>
             cmd bit cnt <= 6'd0;</pre>
             bit_cnt <= 4'd1;
4'd2 : begin
    bit_cnt <= bit_cnt + 4'd1;</pre>
    if(bit_cnt>=4'd8 && bit_cnt <= 4'd15) begin</pre>
        sd_mosi <= HEAD_BYTE[4'd15-bit_cnt];</pre>
        if(bit_cnt == 4'd14)
            wr req <= 1'b1;
        else if(bit_cnt == 4'd15)
             wr_ctrl_cnt <= wr_ctrl_cnt + 4'd1;</pre>
                                                    //写入数据
4'd3 : begin
    bit_cnt <= bit_cnt + 4'd1;</pre>
    if(bit_cnt == 4'd0) begin
        sd_mosi <= wr_data[4'd15-bit_cnt];</pre>
        wr_data_t <= wr_data;</pre>
    else
        sd_mosi <= wr_data_t[4'd15-bit_cnt];</pre>
    if((bit_cnt == 4'd14) && (data_cnt <= 9'd255))</pre>
        wr_req <= 1'b1;
    if(bit_cnt == 4'd15) begin
        data_cnt <= data_cnt + 9'd1;</pre>
        if(data_cnt == 9'd255) begin
             data_cnt <= 9'd0;</pre>
            wr_ctrl_cnt <= wr_ctrl_cnt + 4'd1;</pre>
```

```
4'd4: begin
                                                                    //CRC 校验
                     bit_cnt <= bit_cnt + 4'd1;</pre>
                     sd_mosi <= 1'b1;</pre>
                     //crc 写入完成,控制计数器加1
                     if(bit_cnt == 4'd15)
                         wr_ctrl_cnt <= wr_ctrl_cnt + 4'd1;</pre>
                 4'd5 : begin
                     if(res_en)
                         wr_ctrl_cnt <= wr_ctrl_cnt + 4'd1;</pre>
                 4'd6 : begin
                     detect_done_flag <= 1'b1;</pre>
                     if(detect_data == 8'hff) begin
                         wr_ctrl_cnt <= wr_ctrl_cnt + 4'd1;</pre>
                         detect_done_flag <= 1'b0;</pre>
                 default : begin
                     sd_cs <= 1'b1;
                     wr_ctrl_cnt <= wr_ctrl_cnt + 4'd1;</pre>
            endcase
endmodule
```

# 七段数码管显示模块:

#### 1 描述:

该模块负责刷新七段数码管显示内容,具有8个4位8421码输入信号,提供32位数据的16进制形式输出。刷新频率位1000Hz。

### 2 功能框图:



# 接口定义:

```
module display7(
                      clk
                             ,//时钟信号
   input
                             ,//第一位
   input [3:0]
                      led1
   input [3:0]
                      led2
                             ,//第二位
                             ,//第三位
   input [3:0]
                      led3
                             ,//第四位
   input [3:0]
                      led4
   input [3:0]
                             ,//第五位
                      led5
                             ,//第六位
   input [3:0]
                      led6
                             ,//第七位
   input [3:0]
                      led7
   input [3:0]
                      led8
                             ,//第八位
                              ,//七段数码管输出使能
   output reg [7:0]
                      ena
                               //七段数码管控制使能
   output [7:0]
                      ctl
);
```

```
module display7(
                        clk
    input
    input [3:0]
                        led1
    input [3:0]
                        led2
    input [3:0]
                        led3
    input [3:0]
                        led4
    input [3:0]
                        led5
    input [3:0]
                        led6
    input [3:0]
                        led7
    input [3:0]
                        led8
    output reg [7:0]
                         ena
    output [7:0]
                        ctl
);
    wire display_clk;
    Divider display_div(.I_CLK(clk), .0_CLK(display_clk));
```

```
reg [3:0] led;
   trans7 trans7_0(led, ctl);
   reg [2:0] cnt;
   initial begin
     cnt <= 0;</pre>
     ena <= 0;
   always @(posedge display_clk) begin
       cnt <= cnt + 1;</pre>
   always @(posedge display_clk)
       case(cnt)
           default: led <= led1;</pre>
           3'b000: led <= led1;
           3'b001: led <= led2;
           3'b010: led <= led3;
           3'b011: led <= led4;
           3'b100: led <= led5;
           3'b101: led <= led6;
           3'b110: led <= led7;
           3'b111: led <= led8;
       endcase
   always @(posedge display_clk)
        case(cnt)
           default: ena <= 8'b11111110;</pre>
           3'b000: ena <= 8'b11111110;
           3'b001: ena <= 8'b111111101;
           3'b010: ena <= 8'b11111011;
           3'b011: ena <= 8'b11110111;
           3'b100: ena <= 8'b11101111;
           3'b101: ena <= 8'b11011111;
           3'b110: ena <= 8'b10111111;
           3'b111: ena <= 8'b01111111;
       endcase
endmodule
```

# 五、测试模块建模

VGA 控制模块:

```
`timescale 1ps/1ps

module vga_driver_tb();
    reg vga_clk, sys_rst_n;
```

```
reg [11:0] pixel_data;
   wire vga_hs, vga_vs;
   wire [11:0] vga_rgb;
   wire data_req;
   wire [18:0] pixel_addr;
   vga_driver vga_driver_0(
       vga_clk,
       sys_rst_n,
       vga_hs,
       vga_vs,
       vga_rgb,
       data_req,
       pixel_data,
       pixel_addr
    );
    initial begin
       vga_clk = 0;sys_rst_n =1;
       pixel_data = 0;
   always @(pixel_addr)
       pixel_data <= pixel_addr[11:0];</pre>
   always #1 vga_clk = ~vga_clk;
endmodule
```



#### 摄像头寄存器初始化模块

```
module ov2640_sccb_cfg_init_tb();
    reg clk;
    reg ctl;
    reg rst;
    wire sio_c;
    wire sio_d;
    wire reset,pwdn,xclk;
    wire camera_init_done;
```



## 照片读取模块:

```
module sd_read_photo_tb();
   reg clk;
   reg get_photo_mode;
   wire [31:0] rd_sec_addr;
   wire rd_start_en;
   reg rd_val_en ;
   reg rd_busy;
   wire [18:0] sd_rd_ram_addr;
   sd_read_photo sd_read_photo_0(
       .clk
                       (clk),
       .get_photo_mode (get_photo_mode),
       .rd_sec_addr
                      (rd_sec_addr),
       .rd_busy
                       (rd_busy),
       .rd_start_en
                      (rd_start_en),
       .rd_val_en
                       (rd_val_en),
       .sd_rd_ram_addr (sd_rd_ram_addr)
    );
   initial begin
```

```
clk = 0;
  rd_busy = 0;
  rd_val_en = 0;
  get_photo_mode = 0;
  #50 get_photo_mode = 1;
  #500 get_photo_mode = 0;
  #50 get_photo_mode = 1;
  end
  always #20 rd_val_en = ~rd_val_en;
  always #1 clk = ~clk;
endmodule
```



## 照片写入模块:

```
module sd write photo tb();
   reg clk;
   reg [3:0] select_photo_no;
   reg caught_photo_mode;
   reg wr_req;
   reg wr_busy;
   wire wr_start_en;
   wire [31:0] wr sec addr;
   wire [18:0] sd_wr_ram_addr;
   sd_write_photo sd_write_photo_0(
       .select_photo_no
                           (select_photo_no),
       .caught_photo_mode (caught_photo_mode),
       .wr_req
                           (wr_req),
                           (wr_busy),
       .wr_busy
                           (wr_start_en),
       .wr_start_en
                           (wr_sec_addr),
       .wr_sec_addr
       .sd_wr_ram_addr
                           (sd_wr_ram_addr)
    );
   initial begin
       caught_photo_mode = 0;
       select_photo_no = 0;
       clk = 0;
```

```
wr_busy = 0;
wr_req = 0;
#50;
caught_photo_mode = 1;
#500;
caught_photo_mode = 0;
end
always #10 wr_req = ~wr_req;
always #1 clk = ~clk;
endmodule
```



### SD 卡控制模块:

```
timescale 1ps/1ps
module sd_ctrl_tb();
   reg clk_ref, clk_ref_180deg, rst_n;
   reg sd_miso;
   wire sd_clk;
   wire sd_cs, sd_mosi;
   reg wr start en;
   reg [31:0] wr_sec_addr;
   reg [15:0] wr_data;
   wire wr_busy, wr_req,rd_busy,rd_val_en;
   reg rd_start_en;
   reg [31:0] rd_sec_addr;
   wire [15:0] rd_val_data;
   wire sd_init_done;
   sd_ctrl sd_ctrl_0(
       .clk_ref
                       (clk_ref),
       .clk_ref_180deg (clk_ref_180deg),
       .rst_n
                       (rst_n),
       .sd_miso
                       (sd_miso),
       .sd_clk
                       (sd_clk),
       .sd_cs
                       (sd_cs),
                       (sd mosi),
       .sd mosi
       .wr_start_en (wr_start_en),
```

```
.wr_sec_addr
                         (wr_sec_addr),
        .wr_data
                        (wr_data),
                        (wr_busy),
        .wr_busy
                        (wr_req),
        .wr_req
                        (rd_start_en),
        .rd_start_en
        .rd_sec_addr
                         (rd_sec_addr),
                        (rd_busy),
        .rd_busy
        .rd_val_en
                        (rd_val_en),
        .rd_val_data
                        (rd_val_data),
        .sd_init_done
                        (sd_init_done)
    );
    initial begin
       clk_ref = 0;
        clk_ref_180deg= 1;
        rst_n = 0;
        sd_miso = 1;
        wr_start_en = 0;
        wr_sec_addr = 0;
        wr_data = 0;
       rd_start_en = 0;
        rd_sec_addr = 0;
       #10 rst_n = 1;
    always #1 clk ref = ~clk ref;
    always #1 clk_ref_180deg = ~clk_ref_180deg;
   always @(posedge clk_ref or negedge rst_n) begin
    if(!rst_n) begin
        sd init done d0 <= 1'b0;
        sd_init_done_d1 <= 1'b0;</pre>
   else begin
        sd_init_done_d0 <= sd_init_done;</pre>
        sd_init_done_d1 <= sd_init_done_d0;</pre>
always @(posedge clk_ref or negedge rst_n) begin
    if(!rst_n) begin
       wr_start_en <= 1'b0;</pre>
        wr_sec_addr <= 32'd0;</pre>
   else begin
```

```
if(pos_init_done) begin
            wr_start_en <= 1'b1;</pre>
            wr_sec_addr <= 32'd2000;</pre>
            wr_start_en <= 1'b0;</pre>
    end
end
always @(posedge clk_ref or negedge rst_n) begin
    if(!rst_n)
        wr_data_t <= 16'b0;</pre>
    else if(wr_req)
        wr_data_t <= wr_data_t + 16'b1;</pre>
always @(posedge clk_ref or negedge rst_n) begin
    if(!rst_n) begin
        wr_busy_d0 <= 1'b0;</pre>
        wr_busy_d1 <= 1'b0;</pre>
    else begin
        wr_busy_d0 <= wr_busy;</pre>
        wr_busy_d1 <= wr_busy_d0;</pre>
end
always @(posedge clk_ref or negedge rst_n) begin
    if(!rst_n) begin
        rd start en <= 1'b0;
        rd_sec_addr <= 32'd0;</pre>
    else begin
        if(neg_wr_busy) begin
             rd_start_en <= 1'b1;</pre>
            rd_sec_addr <= 32'd2000;
        else
             rd_start_en <= 1'b0;</pre>
end
always @(posedge clk_ref or negedge rst_n) begin
    if(!rst_n) begin
```

```
rd_comp_data <= 16'd0;
  rd_right_cnt <= 9'd0;
end
else begin
  if(rd_val_en) begin
    rd_comp_data <= rd_comp_data + 16'b1;
    if(rd_val_data == rd_comp_data)
        rd_right_cnt <= rd_right_cnt + 9'd1;
  end
end
end
end</pre>
```

由于模拟信号太长,长达 8 万个时钟周期,此处无法放下,故未给出 Modisim 模拟信号贴图

## 七段数码管显示模块:

```
timescale 1ps/1ps
module display7_tb();
   reg clk;
   reg [3:0] led1;
   reg [3:0] led2;
   reg [3:0] led3;
   reg [3:0] led4;
   reg [3:0] led5;
   reg [3:0] led6;
   reg [3:0] led7;
   reg [3:0] led8;
   wire [7:0] ena;
   wire [7:0] ctl;
   display7 display7_0(
       clk,
       led1,
        led2,
        led3,
        led4,
        led5,
        led6,
        led7,
        led8,
        ena,
```

```
ctl
);
initial begin
    clk = 0;
    led1 = 2;
    led2 = 3;
    led3 = 4;
    led4 = 5;
    led5 = 6;
    led6 = 7;
    led7 = 8;
    led8 = 9;
end
    always #1 clk = ~clk;
endmodule
```



#### 注:

- 1、双口 RAM 模块与时钟分频模块为 IP 核,未进行 testbench 建模
- 2、SD 卡初始化模块、SD 卡读取模块和 SD 卡写入模块统一在 SD 卡控制模块中进行测试。
- 3、摄像头寄存器配置模块与 SCCB 协议驱动模块统一在摄像头寄存器初始化模块中进行测试。
- 4、顶层模块只包含所有模块的线网连接,而建模难度又太大,故未进行 testbench 建模

# 六、实验结果与结论

实验结果如图:

# 摄像头拍摄照片:



查看之前已经拍摄的照片:



# 查看电脑导入的照片:



# 在电脑上查看拍摄的照片:



本次实验使用 OV2640 摄像头、VGA 显示器、SD 卡和蓝牙模块,实现了一个比较简单和基础的照相机系统,能够查看、拍摄照片并保存到 SD 卡上,私以为是一个比较复杂、比较完整也比较实用的系统了。

以下介绍本次实验主要的难点、困难和一些考虑不周的地方。

首先讲一下**蓝牙模块**的问题。学校选用了 HC-06 主从一体机模块作为蓝牙模块提供给我们,虽然是主从一体机,但是这个模块的主机模式却十分鸡肋。该模块的主机模式不支持通过设备 MAC 号绑定其他蓝牙从机设备,而是通过定向寻

找与自身 PIN 码相匹配的设备进行绑定。这种模式也就导致了对于大量的常见的商用的、不提供蓝牙 PIN 码或者不提供更改 PIN 码的设备无法进行绑定。询问淘宝相关店家后得知,这种模块基本只用于两个 HC-06 模块之间的互相连接,我只能放弃最初作为蓝牙主机的设计了。

其次是**摄像头模块**。学校采用了微雪电子的 OV9925-2640 的模块,却没有提供相对应的设计手册和使用指南。2640 其实是一个已经被主流单片机 DIY 市场抛弃的一个存在,他没有 OV7725 的廉价与简洁,也没有 OV5640 的高清晰度和丰富功能,因此相对于其他这些主流摄像头而言,OV2640 的相关设计手册和配置方法非常稀少,即使找到也尽是些不知版本、不带注释和说明和 C 语言设计代码。

故而,该模块的主要难点非但不在于 SCCB 协议的驱动拟写,反而出现在了摄像头的寄存器配置上。而对于初学者而言,调试中不仅仅要面对驱动的故障,还要考虑是否是软件层面上的寄存器配置失误,严重加大了调试摄像头的难度。此外,微雪官网所提供的 OV2640\_DS 寄存器说明文件,先不谈其只有英文版以及许多同学抱怨的错误寄存器地址,其完全没有任何对于明度、亮度以及对比度等调节方式的说明。查阅网上的一些用于单片机的 C 语言库函数,其明度亮度和焦距等基本配置的调节方式居然是非直接式的、通过写入间接访问寄存器地址和数据来控制调节,而这部分的配置在手册中完全没有一点参考资料。我连续尝试了几款不同的库函数配置文件,对明度、亮度和焦距的调节均以失败告终,不得已只能将该部分调节功能从设计中移除。

其余 VGA 模块和 SD 卡模块的拟写相对简单,产生出协议中指定的信号波形就能成功运行,网上的参考资料也较为丰富和详尽,这部分调试较为顺利。

受限于制作时间的匆忙,本次实验对照片的写入并没有实现真正的新建文件,而是朝着已有文件中写入,也不能支持真正删除一个文件,这是本次实验的一些不是很周全的地方。

# 七、心得体会和建议

参加完本课程后我感觉收获很多,我感觉最重要的是转变了传统的软件设计 思路。软件的设计思路是串行的,一条一条地执行下来,而硬件的设计思路 是并行的,所有模块都在时钟的驱动下同步的工作,这就给多模块的耦合造 成了许多的不便。我刚开始接触硬件的时候,一直用软件的设计思路去设计 硬件,产生了许多的问题,之后随着课程的发展,我才慢慢的逐渐意识到, 无论是一个简单的数字钟还是我们现在使用的超级计算机,所有的无论大小 的硬件设备,其本质都是一个有限的状态机,设计硬件的过程就是根据给定 的输出要求去产生相应的输出的过程。 写大作业调 bug 的时候我发现了软件和硬件设计的另外一个至关重要的差距,也就是调试的区别。软件的调试是运行时的,是一遍运行着软件,一边一步一步的走下去,然后在这个走的过程中观察程序的控制是否出现了错误的地方,而这种调试方法可以执行根本上是由于软件的执行是很快的,基本上不需要什么时间。而硬件不一样,硬件从仿真到综合再到下板,即使是像本次试验这样比较简单的一个实验,一套流程的时间都要以分钟为单位计数。到本次实验的最终版本的时候,我的代码进行一个完整的仿真综合下板需要差不多 10 分钟的时间,如果还是采用往常下板观察实验现象的方式,调试的效率实在是太低了。

因此,对于硬件而言,其设计理念的关键在于模拟现象而非真实现象,硬件的开发不应当先写代码再做测试,而是应当先写测试代码再做实际的硬件设计。对于 SD 卡和摄像头这些对时序约束要求非常高的器件而言更是如此,故而我对于本课程的建议是,在学习 Verilog 语法的时候,不能仅仅把重点放在实际能够综合的那些硬件设计部分的语法上面,同时也应当介绍甚至是着重强调那些虽然不能仿真综合,但是却可以更加方便快捷的写出模拟测试代码的那些语法,也即那些高级语法。模拟是硬件设计的基础,如果连模拟都不会,一个硬件开发者就完全失去了明确自己代码是否有问题的能力,更谈不上设计一个复杂的硬件了。

放眼来看,目前中国对于美国的高端芯片控制禁令没有一丝一毫的解决办法,关键芯片,乃至我们的教学用的 FPGA 芯片中国都没有能力生产,受到其他国家的制约,这和国内高校学生更加向往软件设计、而嫌弃硬件设计也有些许的关系。我认为,要想造出中国芯,让祖国不受到其他人的制约,关键要从计算机本科教育抓起。我希望学校能够开设更多的硬件设计的讲堂,能够不从课程的角度,而是从这门工艺设计本身的角度去让学生了解硬件设计,抛开那些外界的流言蜚语,引导更多有才华的学生投入到芯片设计的领域来。