# Pipeline d'instructions

#### Principes

- Pipeline: technique d'implantation dans laquelle des instructions multiples se recouvrent (overlapping), i.e. s'exécutent partiellement simultanément
- Différentes étapes importantes de l'exécution des instructions sur les processeurs se dégagent :
  - Récupération (fetch) de l'instruction à partir de la mémoire
  - Lecture de registre et décodage instruction
  - Exécution de l'opération ou calcul d'adresse
  - Accès à un opérande en mémoire
  - Ecriture du résultat dans un registre

# Principes

clk



## Amélioration: fréquence



#### Problèmes de conception de pipeline

- Dispose-t-on des ressources additionnelles de stockage ?
  - Registres
- Quels sont les niveaux logiques multiples entre les différents étages du pipeline ?
  - Une partition équilibrée est souhaitable
- Le système à concevoir tolère-t-il la latence (délai d'obtention des résultats) ?
  - Chaque étage du pipeline introduit de la latence

#### Pipeline et latence



- Chaque étage de pipeline ajoute un cycle d'horloge de délai avant que la première sortie valide ne soit disponible (remplissage du pipeline)
- Une fois que le pipeline est rempli, une nouvelle sortie est disponible à chaque cycle d'horloge

## Equilibrage du pipeline : retiming

#### Avant retiming



#### Après retiming



### Pipeline dans le processeur

- Rappel : étapes de traitement d'une instruction par un processeur
  - Récupération de l'instruction à partir de la mémoire (IF, instruction fetch)
  - Lecture de registre et décodage d'instruction (ID, instruction decoding)
  - Exécution de l'opération ou calcul d'une adresse (EX, execution)
  - Accès à un opérande en mémoire de données (MEM)
  - Ecriture du résultat dans un registre (WB, write back)
- Le pipeline pose des problèmes/défis aux concepteurs matériels en raison des dépendances de données et de contrôle (*pipeline* hazards, risques/aléas du pipeline)

#### Pipeline dans le processeur



- Aléa structurel (structural hazard) :
  - Situation dans laquelle une instruction planifiée ne peut pas être exécutée dans le cycle d'horloge prévu car le matériel ne tolère pas la combinaison d'instructions induite dans ce cycle d'horloge (matériel ne supportant pas certaines micro-instructions concurrentes)
- Aléa de données (data hazard) :
  - Situation dans laquelle une instruction planifiée ne peut pas être exécutée dans le cycle d'horloge prévu car les données nécessaires à cette exécution ne sont pas encore disponibles

Aléa de données : exemple 1
add \$s0,\$t0,\$t1
sub \$t2,\$s0,\$t3

l'étape ID de la deuxième instruction ne dispose pas de la bonne valeur de \$s0 avant la fin de l'étape WB de la première

Aléa de données : exemple 2

lw \$s0,20(\$t1) sub \$t2,\$s0,\$t3

même problème, mais solution différente (car la mémoire est impliquée)

```
Aléa de données : exemple 1
add $s0,$t0,$t1
sub $t2,$s0,$t3
solution : transmission anticipée
```

```
Aléa de données : exemple 2
lw $s0,20($t1)
sub $t2,$s0,$t3
solution partielle : cycle de « stalled pipeline » (pipeline bloqué)
```

#### Aléa de données / transmission (forwarding)



Forwarding: résultat connu dès la fin de l'étape EX, sans attendre WB

#### Aléa de données / pipeline bloqué (stalled)



Stalled pipeline + forwarding : contenu mémoire connu dès l'étape MEM, sans attendre WB

#### Aléa de contrôle :

- Situation dans laquelle une instruction ne peut pas être exécutée dans le cycle d'horloge prévu car l'instruction qui a été récupérée en mémoire n'est pas celle qui doit être exécutée; autrement dit, la suite des adresses des instructions à exécuter n'est pas celle prévue (rupture de pipeline par branchement)
- Deux solutions possibles :
  - Blocage (stalled pipeline): le pipeline est interrompu à chaque branchement conditionnel (jusqu'à être certain de l'instruction à exécuter)
  - Prédiction : prédit que le branchement ne va pas être pris/suivi, et poursuit alors le pipeline à rythme normal; ou alors prédit que le branchement va être pris, et bloque alors le pipeline

#### Prédiction de branchement

- Méthode de résolution d'aléa qui suppose un certain résultat pour la décision de branchement et procède en fonction de ce résultat supposé plutôt que d'attendre l'issue véritable de la décision
  - Les prédicteurs dynamiques établissent leur prédiction en fonction du comportement de chaque branchement et peuvent changer ces prédictions au cours du déroulement du programme

#### Pipeline et prédiction de branchement



Prédiction : branchement pris (cycle pour préparer l'adresse de branchement)

#### Pipeline: résumé

- Le pipeline d'instructions augmente le nombre d'instructions exécutées simultanément et le rythme auquel ces instructions sont démarrées et achevées
- Le pipeline d'instructions ne réduit pas le temps total mis pour exécuter totalement chaque instruction individuelle (latence)
  - Le pipeline améliore le débit des instructions et non la latence
  - La latence est sensiblement proportionnelle au nombre d'étages du pipeline

# Pipeline d'instructions : cas du processeur MIPS

#### Chemin de données et étages du pipeline



#### Diagramme de pipeline



IM: instruction memory - Reg: registers - DM: data memory

#### Chemin de données et ressources du pipeline



Introduction des registres entre les étages de pipeline

# Pipeline / Iw IF (instruction fetch)



IF: instruction lue en mémoire et stockée dans le registre IF/ID

# Pipeline / Iw ID (instruction decode)



ID : instruction décodée, contenus registres utiles (et éventuelle valeur immédiate) stockés dans le registre ID/EX

# Pipeline / Iw EX (execution)



EX : résultat ou adresse mémoire calculé(e) et stocké(e) dans registre EX/MEM

# Pipeline / Iw MEM (memory)



MEM : donnée éventuellement lue/écrite en mémoire et stockée si besoin dans le registre MEM/WB

# Pipeline / Iw WB (write back)



WB: donnée calculée ou lue écrite dans la banque de registres

# Chemin de données pipeliné (lw)



instruction complète (lw): ressources utilisées

## Pipeline : séquence d'instructions



pipeline : à chaque cycle, chaque ressource n'est utilisée au plus que par une instruction

#### Pipeline: cycle d'horloge simple (CC5)



Affectation des ressources du processeur aux différentes instructions pendant le cycle 5

#### Pipeline : contrôle



Pipeline : comment contrôler les ressources en fonction d'instructions différentes dans un même cycle d'horloge ?

#### Pipeline : contrôle pipeliné



Pipeline de contrôle : ajout de registres de transmission/décalage des signaux de contrôle (issus de ID)

#### Pipeline : contrôle et chemin de données



Pipeline de contrôle : acheminement des signaux de contrôle pipelinés

#### Dépendances de pipeline



Aléa de données : a priori les instructions 2 à 5 doivent attendre le WB de l'instruction 1

## Pipeline: transmission anticipée



Transmission anticipée : à partir des étages EX, MEM ou en court-circuitant la banque de registres

#### Pipeline sans transmission



#### Pipeline avec unité de transmission



Unité de transmission anticipée : contrôle en fonction des numéros de registres

#### Pipeline : chemin de données complété



#### Aléas de données et rupture de pipeline



Transmission anticipée insuffisante en cas d'aléa de données dû à une lecture mémoire

## Blocages insérés dans le pipeline



Pipeline bloqué pendant un cycle, puis transmission anticipée

#### Pipeline : chemin de données complété



Pipeline bloqué : unité de détection d'aléa empêche l'incrémentation de PC et l'écriture sur IF/ID, et met à zéro tous les signaux de contrôle à propager

#### Aléas de branchement



Branchement pris non prédit : trois instructions démarrent « à tort » leur exécution

#### Pipelined : chemin de données



Branchement pris prédit : l'étage ID bloque le pipeline ...

#### Pipelined : chemin de données



Branchement pris prédit : ... et l'adresse de branchement est préparée en un cycle

## Pipeline: prédiction dynamique



Exemple de prédicteur dynamique (4 états) : prédiction forte, faible, inversion de prédiction après deux contradictions

En cas de mauvaise prédiction : détection erreur après étape EX, pipeline bloqué de façon à éviter les étapes MEM et WB sur les instructions exécutées à tort