## PSI- 3451: Folha de Respostas- Aula 2

Nome do Aluno: Vinícius de Barros Silva No. USP: 10335913

Observação: <u>associe o(s) nome(s) dos arquivos subidos à enumeração as seções</u> (itens) da apostila, replicados neste questionário.

Observação: todas as curvas devem estar <u>com boa resolução</u> e os <u>nomes de sinais</u> visíveis e identificáveis.

A Tabela da Verdade abaixo expressa a computação de um somador completo e deve ser usada como referência para esta atividade.

| Caso | a_in | b_in | c_in | z_out | c_out |
|------|------|------|------|-------|-------|
| A    | 0    | 0    | 0    | 0     | 0     |
| В    | 0    | 0    | 1    | 1     | 0     |
| С    | 0    | 1    | 1    | 0     | 1     |

Você deverá seguir os casos abaixo para as suas simulações:

| $\mathbf{A} 	o \mathbf{B} 	o \mathbf{C}$ | $\mathbf{B} 	o \mathbf{A} 	o \mathbf{C}$ |
|------------------------------------------|------------------------------------------|
| Transições Dist. Hamming 1               | Uma Transição Dist. Hamming 2            |

Item 1) Captura e simulação do somador completo full\_adder\_1 (com atrasos inerciais)

- a) Fazer upload de curva de simulação com as transições de distância de Hamming 1 (jpg ou bmp), fazendo as seguintes <u>anotações na própria curva</u>:
  - a.1) identificação dos valores dos tempos de atraso, na atualização dos sinais z\_out, c\_out, aux\_and\_1, aux\_and\_2, aux\_and\_3 e aux\_xor (observar como a transição de um sinal afeta um outro).

Na transição de c\_in, o tempo para o efeito aparecer em z\_out é | 4 | ns

a.2) identificação das dependências aos sinais das expressões, na atualização dos sinais z\_out, c\_out, aux\_and\_1, aux\_and\_2, aux\_and\_3 e aux\_xor (estudar nas expressões como a transição de um sinal afeta um outro).

- b) Fazer upload de curva de simulação com uma transição de distância de Hamming 2 (ipg ou bmp), fazendo as seguintes anotações:
  - b.1) identificação dos valores dos tempos de atraso, na atualização dos sinais z\_out, c\_out, aux\_and\_1, aux\_and\_2, aux\_and\_3 e aux\_xor (observar como a transição de um sinal afeta um outro).
  - b.2) na transição com distância de Hamming 2, identificação da mudança em aux xor e da dependência do z out aos valores de suas entradas (na expressão)

## Item 2) Captura e simulação do somador completo full\_adder\_1 com atraso delta

- a) Fazer upload de curva de simulação com as transições de distância de Hamming 1 (jpg ou bmp). Anotar as dependências nas transições de atualização dos sinais z\_out, c\_out, aux\_and\_1, aux\_and\_2, aux\_and\_3 e aux\_xor (estudar nas expressões como a transição de um sinal afeta um outro).
- b) Comente no quadro abaixo se há diferença no resultado final da simulação na comparação com o item 1.a. Comente as diferenças nos tempos de atraso.

Sim há diferença, na primeira simulação observamos um atraso expressivo (de 8ns para as saídas e menor para as portas q antecedem a saída). Já na simulação do item 2 o atraso não pode ser observado mesmo com zoom, isso pq ele é um atraso delta infinitesimal, ocorre tbem q não se pode notar a propagação do atraso, já q somar infinitesimais será infinitesimal.

## Item 3) Captura e simulação do somador completo full adder 2 no modelo estrutural

- a) Fazer upload de curva de simulação com as transições de distância de Hamming 1 (jpg ou bmp), fazendo as seguintes anotações:
  - a.1) identificação dos valores dos tempos de atraso, na atualização dos sinais z out, c out, aux and 1, aux and 2, aux and 3 e aux xor
  - a.2) identificação das dependências aos sinais das expressões, na atualização dos sinais z out, c out, aux and 1, aux and 2, aux and 3 e aux xor

b) Responder no quadro abaixo: b1) Os atrasos das portas no VHDL (generics) são os mesmos do modelos dataflow do item 1? b2) Os tempos de atraso vistos na simulação são iguais aos do item 1.a? Justifique.



Item 4) Captura, compilação e simulação do somador no modelo estrutural com alterações nas instanciações (sem generic)

Sobre a simulação realizada, responda no quadro abaixo: o comportamento temporal é similar ao do item 1.a? Explique/justifique a partir do que ocorreu do item 3) para o item 4).

|   | Sim, o comportamento temporal é similar ao item 1, isso se deve ao valor determinado para es atrasos serem iguais.                                                                               |
|---|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| е | Esse tempo de atraso se deve ao instanciamento das portas lógicas no código, como não há especificação para o generic, é usado o valor definido como padrão, no caso os valores lescritos acima. |
| ď | ossinos delina.                                                                                                                                                                                  |
|   |                                                                                                                                                                                                  |
|   |                                                                                                                                                                                                  |
|   |                                                                                                                                                                                                  |
|   |                                                                                                                                                                                                  |
|   |                                                                                                                                                                                                  |
|   |                                                                                                                                                                                                  |
|   |                                                                                                                                                                                                  |

a) Inclua no quadro abaixo o código VHDL da entity e a arquitetura do somador ripple-carry

```
entity rc_adder_1 is
generic
WIDTH: natural := 4
port
a_i, b_i:in STD_LOGIC_VECTOR (WIDTH-1 downto 0);
z_out:out STD_LOGIC_VECTOR (WIDTH-1 downto 0);
c_i:in STD_LOGIC;
c o:out STD LOGIC
);
end rc adder 1;
architecture structural of rc adder 1 is
component full_adder_2
port
a_in, b_in, c_in:in STD_LOGIC;
z_out, c_out:out STD_EOGIC
end component;
component full_adder_1
port
à in, b in, c in:in STD LOGIC;
z_out, c_out:out STD_LOGIC
```

b) Fazer upload de curva de simulação com todos os sinais intermediários, <u>evidenciando a ação do ripple carry</u> na soma de a-i=1010 b i= 0101 e c i= 1.