# Пакет ModelSim и пакет Quartus (варианты совместной работы)

### Lab\_QMS1

### Цели

Данная работа посвящена знакомству с тем, как:

- 1 Запустить пакет ModelSim из пакета Quartus.
- 2 Как использовать IP из библиотеки пакета Quartus при моделировании в пакете ModelSim.

### Обзор проекта

Структура проекта приведена на Figure 1.



Figure 1

### Входы проекта:

- clk тактовый сигнал (частота 25MHz для платы MiniDilab-CIV).
- reset сигнал сброса, поступающий от кнопки на плате MiniDilab-CIV.

### Выходы проекта:

• LED[7:0] – выводы FPGA, соединенные со светодиодами на плате MiniDilab-CIV.

### Алгоритм работы проекта:

- Модуль **cnt\_div** счетчик делитель, который делит входную частоту. Коэффициент деления параметра модуля.
- Модуль **cnt\_adr** счетчик адреса, который формирует адреса для ROM памяти, реализованной как модуль **ROM\_8D**.
- Модуль **ROM\_8D** модуль ROM памяти хранит 8-ми разрядные данные и в соответствии с текущим адресом формирует выходное слово, поступающее на выходы LED[7..0].
- Сигнал reset, активный уровень = 1, сбрасывает все счетчики в 0.
- Модуль **DFF\_chain** модуль синхронизации, который обеспечивает привязку асинхронного сигнала reset к тактовой частоте проекта. Модуль содержит два последовательно включенных триггера.

### Часть 1 «Использование пакета ModelSim из пакета Quartus»

### Создайте проект в пакете Quartus

1 Параметры проекта:

а. Рабочая папка: C:/Intel\_trn/Q\_MS/lab\_QMS1

b. Project name: lab\_QMS1

c. Top-Level design entity: lab\_QMS1

d. Project Type: Empty projecte. Device: EP4CE6E22C8

f. EDA tools: ModelSim Altera; Verilog HDL (see Figure 2)



Figure 2

### Добавьте IP модули к проекту

- 1 Создайте модуль **cnt\_adr** используя LPM\_COUNTER из библиотеки IP пакета Quartus.
  - a. Найдите модуль LPM\_COUNTER в библиотеке IP Catalog (если библиотека IP Catalog не отображается выполните команду View => Utility Windows => IP Catalog.



Figure 3

- b. Дважды щелкните модуль LPM COUNTER.
- с. Задайте имя cnt\_adr в окне Save IP Variation и щелкните OK.



Figure 4

d. Укажите разрядность **5 бит**, остальные настройки оставьте без изменения.



Figure 5

### Щелкните Next.

е. В появившемся окне установите Clock enable, остальные настройки оставьте без изменения.



Figure 6

### Щелкните Next.

f. В появившемся окне выберите synchronous **Clear**, остальные настройки оставьте без изменения.



Figure 7

### Щелкните Next.

- g. В появившемся окне обратите внимание на указанную библиотеку, которая будет использована при моделировании. Эта библиотека называется **lpm** библиотека моделей IP функций. Щелкните **Next**.
- h. В появившемся окне выберите **cnt\_adr\_inst.v** и **cnt\_adr\_bb.v** в рабочей папке появятся заготовки для использования модуля при иерархическом моделировании. Щелкните **Finish**.
- i. Появится диалоговое окно, в котором предлагается добавить описание созданного IP модуля к проекту. Щелкните **Yes**. Файл cnt\_adr.qip будет добавлен к проекту.
- 2 Создайте модуль **ROM\_8D** используя IP компонент **ROM: 1-PORT** из IP библиотеки пакета Quartus.

Модуль **ROM\_8D** хранит данные, заданные в файле **ROM\_8D.hex**.

а. Найдите IP модуль **ROM: 1-PORT**.



Figure 8

- b. Дважды щелкните модуль ROM: 1-PORT.
- с. Задайте имя **ROM\_8D** в окне **Save IP Variation** и щелкните **OK**.



Figure 9

d. Задайте - 32 слова по 8 бит каждое.



Figure 10

Щелкните Next.

- е. В появившемся окне щелкните **Next**.
- f. В появившемся окне укажите **ROM\_8D.hex** как файл, содержащий исходные данные для модуля памяти.



Figure 11

### Щелкните Next.

- g. В появившемся окне обратите внимание на указанную библиотеку **altera\_mf**. Эта библиотека будет использована при моделировании созданного экземпляла IP модуля ROM-1Port. Щелкните **Next**.
- h. В появившемся окне выберите **ROM\_8D\_inst.v** и **ROM\_8D\_bb.v**. Затем щелкните **Finish**.
- i. В появившемся диалоговом окне щелкните Yes к проекту будет добавлено описание созданного экземпляра IP модуля.
- 3 Чтобы проверить какие экземпляры IP модулей добавлены к проекту: в окне **Project navigator** выберите **IP Components**.



Figure 12

### Создайте остальные модули и файл верхнего уровня иерархии

1 Создайте описание модуля **DFF\_chain** (имя файла: **DFF\_chain.v**). Пример кода приведен на Figure 13.

```
1
   module DFF chain
    (input clk,
 3
    input d,
    output reg q );
   reg d_int;
    always @(posedge clk)
    begin
9
        d int
               <= d;
10
        q
               <= d_int;
11
    end
12
13
   endmodule
```

Figure 13

2 Создайте описание модуля **cnt\_div** (имя файла: **cnt\_div.v**). Пример кода приведен на Figure 14.

```
1 module cnt div
   \#(parameter div = 25)
 3 (input clk,
   input reset,
 5 output reg cout );
 7 reg [31:0] cnt;
 8 wire cycle;
9
10 always @(posedge clk)
if (reset | cycle)
12
         cnt <= 0;
       else
13
         cnt <= cnt+1;</pre>
16 assign cycle = (cnt == (div-1));
17
18 always @(posedge clk)
       if (reset)
19
20
           cout <= 1'b0;
21
       else
22
          if (cycle)
23
              cout <= 1'b1;
24
          else
25
              cout <= 1'b0;
26
27 endmodule
```

Figure 14

3 Создайте описание модуля верхнего уровня иерархии lab\_QMS1 file (file: lab\_QMS1.v).

Модуль lab\_QMS1 — модуль верхнего уровня иерархии, объединяющий все ранее созданные модули в один проект, структура которого приведена на Figure 1. Пример кода приведен на Figure 15.

```
ilab_QMS1.v X
C: > Intel_trn > Q_MS > lab_QMS1 > @ lab_QMS1.v
       module lab QMS1
   2
       \#(parameter div by = 25)
       (input
                    CLK,
   3
   4
        input
                    RESET,
                    [7:0] LED );
   5
        output
   6
   7
       wire [4:0] adr;
   8
       wire clk en;
       wire srst;
   9
  10
  11
       DFF_chain DFF_chain_inst (
           .clk
  12
                    (CLK
                                         ),
           .d
                    (RESET
  13
                                        ),
  14
                                         )
           ·q
                    (srst
  15
       );
  16
  17
       cnt_div #(div_by) cnt_div_inst (
  18
            .clk
                    (CLK
                                         ),
            .reset (RESET
  19
                                         ),
  20
           .cout (clk en
                                         )
  21
       );
  22
       cnt adr cnt adr inst (
  23
           .clock ( CLK
  24
                                         ),
                  ( RESET
  25
            .sclr
                                        ),
  26
           .clk en ( clk en
  27
                    ( adr
            ·q
  28
       );
  29
       ROM 8D ROM 8D inst (
  30
  31
           .clock ( CLK
           .address( adr
  32
  33
            ·q
                   ( LED
  34
       );
  35
  36
       endmodule
```

Figure 15

### 4 Проверка проекта:

- а. Если указанные выше файлы с описаниями модулей не были подключены к проекту подключите их (Project => Add\Remove file in Project).
- b. Выберите **Project navigator** => **Hierarchy**.
- с. Выберите модуль lab\_QMS1
- d. Выполните Processing => Start => Start Analysis and Elaboration
- e. По результатам компиляции не должно быть ошибок ( Errors ) и критических замечаний (Critical Warnings.)
- 5 Создайте описание теста **tb\_lab\_QMS1** (файл: **tb\_lab\_QMS1.v**).

```
C: > Intel_trn > Q_MS > lab_QMS1 >  tb_lab_QMS1.v
  1
      `timescale 1ns/100ps
  2
      module tb lab QMS1();
  3
  4 reg tb_clk;
  5 reg tb_reset;
      wire [7:0] tb_led;
  6
  7
      lab_QMS1 #(5)
  9
      DUT (
 10
          .LED (tb_led
                             ),
 11
          .CLK
                 (tb clk
                             ),
          .RESET (tb_reset
 12
 13
      );
 14
      initial
 15
      begin
          tb_clk = 1'b0;
 16
 17
          tb_reset = 1'b1;
 18
 19
          #100 tb reset = 0;
 20
          #1000 $stop;
 21
      end
 22
 23
      always #10 tb clk = ~tb clk;
 24
 25
      endmodule
```

Figure 16

### Настройка запуска ModelSim из пакета Quartus

- 1 Выполните команду **Tools**  $\rightarrow$  **Options**  $\rightarrow$  **EDA Tool Options**.
- 2 В разделе ModelSim-Altera должен отображаться путь к исполняемым файлам пакета ModelSim.



Figure 17

### Щелкните ОК.

- 3 Next step is to make sure that the test bench can be compiled without errors.
  - а. Выполните Assignments => Settings => EDA Tool Settings => Simulation.
  - b. Выберите ModelSim-Altera в поле Tool Name.
  - с. В разделе NativeLink Settings выберите Compile Test Benches и щелкните Test Benches...
  - d. В окне **Test Benches** щелкните **New...**
  - e. В поле Test bench name введите имя теста **tb\_lab\_QMS1**.
  - f. В поле **File name** выберите файл tb lab QMS1.v. Щелкните **Add**.



Figure 18

- g. Щелкните **ОК**.
- h. Щелкните **ОК** еще раз.
- і. Щелкните ОК еще раз.

- 1
- 4 Вы полните команду Start Analysis & Synthesis
- 5 Выполните команду Tools=> Run Simulation=> RTL Simulation
- 6 Пакет ModelSim будет запущен, будут установлены все библиотеки, в систему моделирования пакета будет загружен модуль **tb\_lab\_QMS1**, запущен тест. Окно Transcript и окно Wave будут отображать результаты моделирования.



Figure 19

- 7 В окне Wave:
  - а. Выполните Undock 🗗
  - b. Выполните Zoom Full
  - с. Для шины tb\_led установите систему Radix как ASCII



Figure 20

Ваша временная диаграмма должна быть похожа на диаграмму, приведенную на Figure 20.

### Some tips:

Если нужно изменить масштаб временной оси ( default timescale) например с ns на us, или наоборот: переместите курсор под временную ось и нажмите правую клавишу мыши. В проявившемся окне выберите **Grid, Timeline & Cursor Control..** 



Figure 21

• В окне Grid, Timeline & Cursor Control, выберите us (или...) как Time Units (Figure 22).



Figure 22

### Щелкните ОК.

Открытое окно пакета ModelSim можно использовать как пакет, запущенный обычным способом (независимо от пакета Quartus), до тех пор, пока нет необходимости изменить IP модули.

Т.е. можно менять любые (кроме IP модулей) исходные файлы, компилировать их, презапускать моделирование.... Если нужно изменить экземпляр IP модуля, то необходимо закрыть пакет ModelSim, перейти в пакет Quartus внести в экземпляр IP нужные изменения, осуществить компиляцию (Elaboration and Synthesis) и запустить из пакета Quartus пакет ModelSim: Tools=> Run Simulation=> RTL Simulation.

- Для сохранения заданных в окне Wave настроек выполните:
  - a. **File** => **Save Format**.
  - b. Задайте имя wave\_my\_lab\_QMS1.do"
  - с. Щелкните Save.
  - 8 Завершите моделирование и закройте пакет ModelSim.

### Дополнительные шаги

При первом запуске RTL Simulation из пакета Quartus в рабочей папке проекта создается папка **simulation**. В ней содержится папка **Modelsim** – рабочая папка для пакета ModelSim.

В папке **Modelsim** создается файл с расширением .do.

Его имя для нашего проекта будет lab\_QMS1\_run\_msim\_rtl\_verilog.do.

Этот do файл можно запустить в пакете Modelsim независимо от пакета Quartus.

Для этого выполните следующие действия:

- Запустите пакет ModelSim независимо от пакета Quartus.
- В окне Transcript задайте рабочую папку:

• В окне Transcript запустите файл do:

проект будет загружен без пакета Quartus.

- Закройте окно Wave
- В окне Transcript выполните команду

- Убедитесь в том, что полученная временная диаграмма похожа на диаграмму, приведенную на Figure 20.
- Завершите моделирование и закройте пакет ModelSim.
- Закройте пакет Quartus.

# Часть 2 "Особенности использования IP из библиотеки пакета Quartus при моделировании в пакете ModelSim"

### Запуск и настройка пакета ModelSim независимо от пакета Quartus

- 1 Запустите пакет ModelSim независимо от пакета Quartus.
- 2 Задайте рабочую папку.
  - a. Выполните **File => Change Directory** и укажите **C:\Intel\_trn\Q\_MS\lab\_QMS1**. Или в окне Transcript выполните команду: cd C:/Intel\_trn/O MS/lab OMS1
- 3 Создайте рабочую библиотеку.
  - a. Выполните **File => New => Library =>work**.

Или в окне Transcript выполните команду: vlib work

- 4 Выполните компиляцию исходных файлов:
  - a. Выполните **Compile** => **Compile** => "DFF\_chain.v" "ROM\_8D.v" "tb\_lab\_QMS1.v" "cnt\_adr.v" "cnt\_div.v" "lab\_QMS1.v".

Или в окне Transcript выполните команду: vlog -work work "DFF\_chain.v" "ROM\_8D.v" "tb\_lab\_QMS1.v" "cnt\_adr.v" "cnt\_div.v" "lab\_QMS1.v"

- 5 Убедитесь в отсутствии ошибок. Если появятся ошибки надо внести исправления.
- 6 Загрузите модуль теста в систему моделирования:
  - а. В окне Library щелкните знак '+' около библиотеки **work** и дважды щелкните **tb\_lab\_QMS1**.

Или в окне Transcript выполните команду: vsim work.tb\_lab\_QMS1

7 В окне Transcript появится сообщение об ошибке

```
ModelSim > vsim work.tb lab QMS1
 vsim work.tb lab QMS1
 Start time: 21:28:58 on Nov 10,2024
# Loading work.tb lab QMS1
# Loading work.lab_QMS1
# Loading work.DFF chain
# Loading work.cnt div
# Loading work.cnt adr
 ** Error: (vsim-3033) cnt adr.v(53): Instantiation of 'lpm counter' failed. The design unit was not found.
   Time: 0 ps Iteration: 0 Instance: /tb lab QMS1/DUT/cnt adr inst File: cnt adr.v
         Searched libraries:
             C:/Intel trn/Q MS/lab QMS1/work
 Loading work.ROM_8D
 ** Error: (vsim-3033) ROM_8D.v(58): Instantiation of 'altsyncram' failed. The design unit was not found.
   Time: 0 ps Iteration: 0 Instance: /tb lab QMS1/DUT/ROM 8D inst File: ROM 8D.v
         Searched libraries:
             C:/Intel trn/Q MS/lab QMS1/work
# Error loading design
 End time: 21:28:58 on Nov 10,2024, Elapsed time: 0:00:00
 Errors: 2, Warnings: 0
```

Figure 23

- 8 Причина ошибки в том, что не были указаны библиотеки **lpm** и **altera\_mf**. Укажите их:
  - а. Выберите Simulate => Start Simulation
  - b. В окне щелкните знак '+' около библиотеки work и выберите tb\_lab\_QMS1.
  - с. На закладке **Libraries** 
    - *i* В поле Search Libraries щелкните **Add...**
    - іі В появившемся окне выберите библиотеку altera\_mf\_ver



Figure 24

- ііі Щелкните ОК
- iv Щелкните **Add...** еще раз
- *v* Выберите библиотеку **lpm\_ver**.
- *vi* Щелкните ОК
- *vii* Щелкните ОК еще раз
- *vііі* Модуль теста должен быть загружен без ошибок.
- d. В окне Transcript введите команду:

### do C:/Intel\_trn/Q\_MS/lab\_QMS1/simulation/modelsim/wave\_my\_lab\_QMS1.do

Откроется окно Wave с настроенным ранее форматом.

- e. В окне transcript выполните команду: run 1000 ns
- f. Ваша временная диаграмма должна быть похожа на диаграмму, приведенную на Figure 20
- 9 Завершите моделирование и закройте пакет ModelSim.

### Lab QMS2

### (использование ModelSim независимо от Quartus, как было описано в части 2 работы lab\_QMS1)

### Структура проекта



### 1. Выводы

- а. Входы (отмечены зеленым)
  - і. CLK тактовый сигнал (25МГц)
  - ii. aRSTin вход асинхронного сброса (активный уровень, уровень при котором будет сброс <math>-1)
- b. Выходы (отмечены синим)
  - i. [15:0] Dout выход.

### 2. Модули

- а. **CNT** счетчик, создаваемый с помощью IP модуля **LPM\_COUNTER** 
  - і. Разрядность: 8 бит
  - іі. Двоичный счетчик на сложение
  - ііі. Вход асинхронного сброса (clear) (активный уровень 1)
- b. **PWR** модуль возведения в степень 2, создаваемый с помощью IP модуля **LPM\_MULT**.
  - і. Два входа по 8 бит
  - іі. Без знаковый
  - ііі. Без конвейеризации
- с. RG регистр, описываемый на Verilog в файле верхнего уровня (используя always)
  - i. arst вход асинхронного сброса (активный уровень -1).
- d. DFF триггеры, описываемые на Verilog в файле верхнего уровня (используя always)
  - i. Логическая единица на входе aset асинхронно устанавливает триггер в 1.

### План работы

- 1. Создать проект в пакете Quartus
  - а. Рабочая папка C:\Intel\_trn\Q\_MS\lab\_QMS2

- b. Имя проекта lab QMS2
- с. Модуль верхнего уровня lab\_QMS2
- d. Микросхема **EP4CE6E22C8**
- е. Внешние средства проектирования не задавать.
- 2. Создать модули на основе IP

COBET: при создании модулей надо запомнить библиотеки, которые должны быть подключены для моделирования.

- 3. Создать модуль верхнего уровня иерархии на Verilog (имя файла lab\_QMS2.v, модуль lab\_QMS2).
- 4. Осуществить компиляцию проекта в пакете Quartus, исправить ошибки и проверить с помощью RTL Viewer, что проект собран правильно (соответствует структуре в задании и образцу ниже).



- 5. Разработать тест класса 1, обеспечивающий проверку для всех значений счетчика CNT (– имя файла tb\_lab\_QMS2.v, имя модуля tb\_lab\_QMS2
  - а. надо запускать тест как минимум на 2 полных цикла счета счетчика.
- 6. Запустить пакет ModelSim отдельно от пакета Quartus
- 7. При желании работать с проектом: создать проект в пакете ModelSim
  - а. Включить исходные файлы в проект
- 8. Осуществить компиляцию исходных файлов, включая тест.
  - а. Если появятся ошибки их надо исправить.
- 9. Загрузить тест tb\_lab\_QMS2 в систему моделирования (либо, если работаете с проектом: создать конфигурацию для моделирования и загрузить проект в систему моделирования)

СОВЕТ: не забудьте о том, что надо подключить библиотеки для моделирования.

- 10. Осуществить моделирование
  - а. Проверить правильность работы устройства, при необходимости отладить его.
  - b. На временную диаграмму надо вывести сигналы CLK, aRSTin, Dcnt, Dout, представленные на структуре.
  - с. Для шин Dcnt и Dout следует задать RADIX: unsigned
  - d. Для шины Dcnt надо задать Format: analog(custom), например, с параметрами, указанными ниже.



e. Для шины Dout надо задать Format: analog(custom), например, с параметрами, указанными ниже.



f. Временная диаграмма должна быть похожа на образец ниже.



11. Сохранить do файл с настройками окна временных диаграмм (при показе преподавателю – загрузить do файл).

### Что должен включать отчет.

- 1. Задание.
- 2. Исходный код файла lab\_ЙЬЫ2.v. (с пояснением)
- 3. Структуру из RTL viewer (с анализом соответствия исходной структуре задания).
- 4. Исходный код теста (с пояснениями).
- 5. Результаты моделирования (с анализом результатов, временной диаграммой и пояснениями).
- 6. Выводы.

### Lab QMS3

## (использование NativeLink пакета Quartus для запуска ModelSim, как было описано в части 1 работы lab\_QMS1)

### Структура проекта



### 1. Выводы

- а. Входы (отмечены зеленым)
  - і. CLK тактовый сигнал (50МГц).
  - іі. aRSTin вход асинхронного сброса (активный уровень, уровень при котором будет сброс -1).
  - ііі. [7:0]Din вход данных для управления ШИМ.
- b. Выходы (отмечены синим)
  - і. РWМ выход ШИМ.

### 2. Модули

- а. CNT счетчик, создаваемый с помощью IP модуля LPM COUNTER
  - і. Разрядность: 8 бит
  - іі. Двоичный счетчик на сложение
  - iii. Выход переноса (carry\_out)
  - iv. Вход асинхронного сброса (clear) (активный уровень 1)
- b. **CMP** модуль сравнения, создаваемый с помощью IP модуля **LPM\_COMPARE**.
  - і. Два входа по 8 бит
  - ii. a<b
  - ііі. Без знаковый
  - iv. Без конвейеризации
- с. RG регистр, описываемый на Verilog в файле верхнего уровня (используя always)
  - i. arst вход (активный уровень -1) асинхронно устанавливает в регистр значение 8'd128.
- d. DFF триггеры, описываемые на Verilog в файле верхнего уровня (используя always)
  - i. Логическая единица на входе aset асинхронно устанавливает триггер в 1.

### План работы

- 1. Создать проект в пакете Quartus
  - а. Рабочая папка C:\Intel\_trn\Q\_MS\lab\_QMS3
  - b. Имя проекта lab\_QMS3
  - с. Модуль верхнего уровня lab\_QMS3
  - d. Микросхема **EP4CE6E22C8**
  - е. Внешнее средство проектирования ModelSim-Altera Edition.
    - і. Язык Verilog HDL
- 2. Создать модули на основе IP
- 3. Создать модуль верхнего уровня иерархии на Verilog (имя файла lab\_QMS3.v, модуль lab\_QMS3).
- 4. Осуществить компиляцию проекта в пакете Quartus, исправить ошибки и проверить с помощью Technology Map Viewer, что проект собран правильно (соответствует структуре в задании и образцу ниже).
  - а. ОБЪЯСНИТЕ: почему на входе разряда [7] регистра Din появился инвертор?



### ПОДСКАЗКА: для этого надо

- вспомнить: что записывается в разряд [7] в исходном коде?
- посмотреть реализацию сброса/установки разряда [7] в Technology Map Viewer
- раскрыть в Technology Map Viewer модуль CNT и найти указанный на картинке ниже инвертор



- 5. Разработать тест класса 1 (имя файла tb\_lab\_QMS3.v, имя модуля tb\_lab\_QMS3
  - а. надо запускать тест на 3 полных цикла счета счетчика.
  - b. Задать разные значения Din для каждого цикла счета счетчика (см. образец временной диаграммы ниже)
- 6. Запустить пакет ModelSim используя NativeLink пакета Quartus
  - а. Если появятся ошибки их надо исправить.
- 7. Осуществить моделирование
  - а. Проверить правильность работы устройства, при необходимости отладить его.
  - b. На временную диаграмму надо вывести сигналы CLK, aRSTin, Dcnt, Din, Dint, t\_cout, PWM представленные на структуре в задании.
  - с. Для всех шин следует задать RADIX: unsigned
  - d. Полученная временная диаграмма должна быть похожа на образец ниже.

### ОБЪЯСНИТЕ:

- Как зависит выход PWM от данных Dint? Что за устройство реализовано?
- В какой момент считываются входные данные (данные со входа Din)?



8. Сохраните do файл с настройками окна временных диаграмм (при показе преподавателю – загрузить do файл).

### Что должен включать отчет.

- 1. Задание.
- 2. Исходный код файла lab QMS3.v. (с пояснением)
- 3. Структуру из RTL viewer (с анализом соответствия исходной структуре задания).
- 4. Исходный код теста (с пояснениями).
- 5. Результаты моделирования (с анализом результатов, временной диаграммой и пояснениями).
- 6. Выводы + ОТВЕТЫ НА ВОПРОСЫ, ПРИВЕДЕННЫЕ В ТЕКСТЕ ВЫШЕ.