# 浙江大学实验报告

 课程名称:
 计算机体系结构
 实验类型:
 综合

 实验项目名称:
 Topic 4. Pipelined CPU with Cache

 指导教师:
 何水兵
 完成时间:
 2023.9.16

| 姓名     | 詹含蓓  | 学号 | 3210106333 |
|--------|------|----|------------|
| 同组学生姓名 | 居圣桐  | 学号 | 3210105812 |
| 分工信息   | 共同完成 |    |            |

#### 一、 实验目的和要求

- Understand the principle of Cache Management Unit (CMU) and State Machine of CMU
- Master the design methods of CMU and Integrate it to the CPU.
- Master verification methods of CMU and compare the performance of CPU when it has cache or not.

#### 要求

- Design of Cache Management Unit and integrate it to CPU.
- Observe and Analyze the Waveform of Simulation.
- Compare the performance of CPU when it has cache or not.

### 二、实验内容和原理

1. 基于 lab3,可以知道本次实验的地址寻址方式如下:

根据地址,可以计算出某个指令访问的 cache 中的 line 和 set,并且通过判断 tag 来判断是否 hit。

- 2. Lab4 实验实现了 cache 处理的状态机,状态机如下:
  - (1) 当 read/write hit 的时候,状态机处于 idle 状态,每次执行一条指令花费 一个周期
  - (2) 当 read/write miss,并且 block 是 dirty 的时候,block 需要写回 memory 当中,此时首先在下降沿进入 pre\_back 阶段,之后在进入 back 状态,该 状态当中为了模拟读取内存花费的时间,每次读取一个 word 需要花费 4 个 clock,读取四个 word 需要花费 16 个周期。随后进入 fill 状态,即和 clean 相同状态
  - (3) 当 read/write miss,并且 block 是 clean 的时候,状态机进入 fill 状态。该 状态当中为了模拟读取内存花费的时间,每次读取一个 word 需要花费 4 个 clock,读取四个 word 需要花费 16 个周期
  - (4) 执行完 fill 状态之后进入 wait 状态,进行实际的读写操作,该状态持续一个周期。



- 三、实验过程和数据记录及结果分析
- (一) 实验过程
- 1. S IDLE 状态
  - (1) 判断是否是进行读写操作,并且判断 cache 是否 hit

- (2) 如果 hit 则继续 idle 状态,如果 block 有效并且又脏页,则进入 S PRE BACK 状态
- (3) 如果都不满足则进入 fill 状态填装 cache

#### 2. S PRE BACK 状态

(1) 做 S BACK 状态的准备,并且把 next word count 值设置为 0

```
S_PRE_BACK: begin
   next_state = S_BACK;
   next_word_count = 2'b00;
end
```

#### 3. S BACK 状态

(1) 这里为了模拟 memory 访问速度比访问 cache 更慢,设置了计时器,当经过了四个始终,即 word\_count = 2'b11 的时候进入下一状态

```
s_BACK: begin

if (mem_ack_i && word_count == {ELEMENT_WORDS_WIDTH{1'b1}})  // 2'b11 in default case
    next_state = S_FILL;
else
    next_state = S_BACK;

if (mem_ack_i)
    next_word_count = word_count + 1;
else
    next_word_count = word_count;
end
```

#### 4. S FILL 状态

(1) 和 S\_BACK 状态相同,使用了 word\_count 来使得状态机在经过四个周期之后 再进入下一个状态,来模拟 memory 访问的延迟

```
S_FILL: begin
    if (mem_ack_i && word_count == {ELEMENT_WORDS_WIDTH{1'b1}})
        next_state = S_WAIT;
    else
        next_state = S_FILL;

if (mem_ack_i)
        next_word_count = word_count + 1;
    else
        next_word_count = word_count;
end
```

## 5. S WAIT 状态

(1) 等待状态,并且将 word count 清零

6. Stall 信号处理

```
assign stall = (next_state != S_IDLE);
```

### (二) 结果分析

1. 在第一条指令发生 read miss 的情况,此时 cache 为空,此时花费周期为 idle 1 + fill 16 + wait 1 = 18 个周期。



- 2. 第二条指令发生 write miss, 情况和第一条指令相同, 需要 18 个周期。
- 3. 第三, 四条指令分别是 read hit 和 write hit, 都只需要执行一个周期。



4. 第五条指令发生 read miss, 花费周期为 idle 1 + fill 16 + wait 1 = 18 个周期。



- 5. 第六条指令发生 write miss, 花费周期为 idle 1 + fill 16 + wait 1 = 18 个周期。
- 6. 第七条指令 write hit, 花费一个周期。



7. 第八条指令发生 read miss,同时需要将脏页面写回,此时花费的周期为 idle 1

+ pre back 1 + back 16 + fill 16 + wait 1 = 35 个周期。



8. 第六条指令发生 write miss,但是 block 此时为 clean,花费周期为 idle 1 + fill 16 + wait 1 = 18 个周期。



# 9. 一共花费 128 个周期

#### (三) 实验板验证

在仿真当中以及对代码和相应的周期数进行了很详尽的分析,因此实验板的 照片就不做详细分析,主要为证明实验上板成功。















# 四、讨论与心得

本次实验基于 lab3 进行实现,代码量并不大,主要需要我们根据状态图进行理解。在上实验板的过程中发现 rom 的代码和仿真当中的不一样,但是好在程序也正确地处理了各种指令。

通过此次实验和 lab2, 我加深了对通过状态机处理体系结构问题的理解, 对于未来的学习十分有帮助。