# Info0204

Ch Jaillet Janv. 2019

## Eléments d'architecture des ordinateurs

## **Chapitre 3**: Notions d'architecture

- 1. Les différents niveaux de langage
- 2. Architecture de von Neumann
  - a. principes
  - b. éléments caractéristiques
- 3. Un exemple simple de processeur



#### **Ch Jaillet**

- URCA > UFR Sciences > Dept Maths, Méca, Info
- christophe.jaillet@univ-reims.fr
- http://cosy.univ-reims.fr/~cjaillet



Ch Jaillet

# Info0201

## Introduction à la programmation orientée objet

## **Chapitre 3:** Notions d'architecture

- 1. Les différents niveaux de langage
- 2. Architecture de von Neumann
  - a. principes
  - b. éléments caractéristiques :
     mémoire, UC et UAL, instructions
- 3. Un exemple simple de processeur







### Ch Jaillet (URCA) 2. Architecture de von Neumann b. éléments caractéristiques Bus = squelette des ordinateurs communication entre proc., mémoire, cartes vidéo/son/réseau, accélérateurs • éléments reliés au bus par des connecteurs bus = « fond de panier » Mémoire différents types de signaux circulent sur le bus alimentation ■ adresses, données contrôles (instructions) Unité de rithmétique contrôle plusieurs canaux d'interconnexion ■ transferts en parallèle performance: Entrée fréquence MHz bande passante (largeur de bande) Kbps ou Ko/s dépend de la performance de la mémoire / des éléments connectés





## Architecture de von Neumann b. éléments caractéristiques

Ch Jaillet (URCA Info0204 – Ch. 3 Notions d'archi

#### instructions

- langage machine
  - l'ensemble des instructions reconnues, et son système de codage
  - dépend du processeur

#### 3 types d'instructions

- transfert de données
- opérations arithmétiques / logiques
- contrôle (tests et branchements)

- 2 grandes familles :
  - processeurs CISC
    - <u>Complex</u> Instruction Set Computer
    - une instruction peut effectuer plusieurs opérations élémentaires : chargements depuis la mémoire + calcul + sauvegarde en mémoire
    - 1 à plusieurs cycles selon les instructions
    - 80% des programmes n'utilisent que 20% des instructions
    - exemples: proc. généralistes d'Intel (x86, puis Pentium, Core2, ...), Motorola (68xx)
  - processeurs RISC
    - <u>Reduced</u> Instruction Set Computer
    - chaque instr. n'effectue qu'une opération élémentaire (en temps constant : 1 cycle)
    - faible consommation => regain d'intérêt
    - exemples: Sparc (Sun, 1987), PowerPC (IBM+Apple+Motorola, 1992), MIPS (MIPS Computer Systems, 1985 => calculateur SGI, routeurs CISCO, consoles de jeux Nintendo64 / PlayStation / PSP / ...), ARM (Acorm Computers, 1983 => téléphonie, tablettes + processeurs graphiques)



Info0201

Ch Jaillet

Introduction à la programmation orientée objet

## **Chapitre 3:** Notions d'architecture

- 1. Les différents niveaux de langage
- 2. Architecture de von Neumann
- 3. Un exemple simple de processeur
  - a. cahier des charges ; schéma ; description
  - b. synthèse (micro-architecture + ISA)
  - c. analyse / écriture de codes

# 3. Un exemple simple de processeur a. cahier des charges ; schéma ; description

Ch Jaillet (URCA) Info0204 – Ch. 3 Notions d'archi.

a. carrier des endiges,

## Cahier des charges

- Architecture simple
  - micro-architecture + jeu d'instructions (RISC!)
  - exemple simplifié, sans rapport avec la réalité du marché
- Ici, registres sur 1 octet (sauf RI : 2 octets)
  - contenu:
    - valeurs : entiers non signés sur 8 bits
    - adresses : non signées, sur 8 bits
  - un seul registre pour faire les opérations : Accumulateur
    - pas d'autre registre pour des besoins de stockage temporaire
    - les données / résultats des calculs doivent être systématiquement sauvegardés











#### Ch Jaillet (URCA) 3. Un exemple simple de processeur a. cahier des charges ; schéma ; description Codage des instructions en mémoire (suite) exemple hexadecimal assembleur binaire 0: LOAD Mem[1]01 01 0000 0001 0000 0001 1: MUL 31 A0 1F 1010 0000 0001 1111 2 : SUB #FA 90 FA 1001 0000 1111 1010 3 : Out 20 00 0010 0000 0000 0000 4: END 70 00 0111 0000 0000 0000 Exercice : Donnez le code d'assemblage correspondant au code machine suivant : 01 OC 30 OA 40 05 00 00 60 06 00 01 11 12 70 00 d0 05 • Que fait ce programme ? 19



# 3. Un exemple simple de processeur b. synthèse (micro-architecture + ISA)

Ch Jaillet (URCA) Info0204 – Ch. 3 Notions d'archi.

## Liste des instructions de ontrôle : <u>UAL</u>

| Num | Code     | Commande | arg. | description                                                                                      |
|-----|----------|----------|------|--------------------------------------------------------------------------------------------------|
| 8   | 1000 / 8 | ADD      | M, I | ajoute la valeur spécifiée (par l'argument) à Acc                                                |
| 9   | 1001 / 9 | SUB      | M, I | retranche la valeur spécifiée à Acc                                                              |
| 10  | 1010 / a | MUL      | M, I | multiplie Acc par la valeur spécifiée                                                            |
| 11  | 1011 / b | MOD      | M, I | calcule dans Acc le reste de la divi-<br>sion euclidienne de Acc par la valeur<br>spécifiée      |
| 12  | 1100 / с | DIV      | M, I | calcule dans Acc le quotient de la di-<br>vision euclidienne de Acc par la va-<br>leur spécifiée |
| 13  | 1101 / d | AND      | M, I | ET logique, bit à bit                                                                            |
| 14  | 1110 / е | OR       | M, I | OU logique, bit à bit                                                                            |
| 15  | 1111 / f | NOT      |      | négation logique, bit à bit                                                                      |

□ Les instructions de calcul modifient le registre d'état CC

2

# 3. Un exemple simple de processeur b. synthèse (micro-architecture + ISA)

Ch Jaillet (URCA) Info0204 – Ch. 3 Notions d'archi.

## Liste des instructions de ontrôle : <u>UC</u>

| Num | Code     | Commande | arg. | description                                                                                                    |
|-----|----------|----------|------|----------------------------------------------------------------------------------------------------------------|
| 0   | 0000 / 0 | LOAD     | M, I | charge dans Acc la valeur spécifiée<br>(par l'argument)                                                        |
| 1   | 0001 / 1 | STORE    | M    | recopie la valeur contenue dans Acc<br>dans l'emplacement mémoire spécifié                                     |
| 2   | 0010 / 2 | In / Out | 18   | Entrée / Sortie, selon le type : In $\Leftrightarrow$ type=1; Out $\Leftrightarrow$ type=0                     |
| 3   | 0011 / 3 | CMP      | M, I | compare Acc et la valeur spécifiée :<br>modifie CC, selon $val-Acc$ ; pas Acc                                  |
| 4   | 0100 / 4 | JZ       | I    | saut conditionnel vers l'instruction dont le numéro est spécifié en argument : saut $ssi$ le $flag$ ZF est à 1 |
| 5   | 0101 / 5 | JC       | I    | saut conditionnel (si CF est à 1)                                                                              |
| 6   | 0110 / 6 | JMP      | I    | saut direct (non conditionnel)                                                                                 |
| 7   | 0111 / 7 | END      | -    | fin du code assembleur : sortie                                                                                |

□ A part CMP, les instructions de contrôle ne modifient pas CC

Ch Jaillet

# Info0201

## Introduction à la programmation orientée objet

## **Chapitre 3:** Notions d'architecture

- 1. Les différents niveaux de langage
- 2. Architecture et processeur
- 3. Un exemple simple de processeur
  - a. cahier des charges ; schéma ; description
  - b. synthèse (micro-architecture + ISA)
  - c. analyse / écriture de codes

# 3. Un exemple simple de processeur c. analyse / écriture de codes

Ch Jaillet (URCA) Info0204 – Ch. 3 Notions d'archi.

### Exemples directs:

- □ trace d'exécution (plusieurs valeurs), organigramme, analyse :
  - ..
- écriture de code assembleur : traitement sur des exemples, analyse, organigramme, code d'assemblage
  - addition de 3 et 7, et écriture du résultat à l'adresse 13
  - addition de 3 et de la valeur à l'emplacement mémoire 18, et écriture du résultat à l'emplacement mémoire 60
  - multiplication par 4 du contenu d'un emplacement en mémoire
  - échange des contenus des emplacements mémoire 18 et 30

### Utilisation des instructions de saut :

**u** ...