# 功能概述

- 高性能低功耗 8 位 LGT8XM 内核
- 高级 RISC 构架

131条指令,80%以上为单周期执行

32x8 个通用工作寄存器

16MHz 工作时最高可达 16MIPS 的执行效率

内部单周期乘法器(8x8)

● 非易失程序与数据存储空间

4K/8K/16K/32Kbytes 片上可在线编程 FLASH 程序存储器

512/1K/1K/2Kbytes 内部 SRAM

可编程 E2PROM 模拟接口,支持字节访问

全新的程序加密算法, 保证用户代码安全

● 外设控制器

两个具有独立预分频器的8位定时器,支持比较输出模式

一个具有独立预分频器的 16 位定时器, 支持输入俘获和比较输出

内部 32KHz 可校准 RC 振荡器实现实时计数器功能

最多可支持 6 路 PWM 输出,可编程死区控制

8 通道 12 位高速模数转换器(ADC)

两路模拟比较器(AC),支持来自 ADC 输入通道的扩展

两路固定增益运算放大器(OPA), 可作为 ADC/AC 的前端输入

内部 1.25V/2.56V ±1%可校准参考电压源

两路 8 位 DAC, 可用于产生参考电压源

可编程看门狗定时器 (WDT)

可编程同步/异步串行接□ (USART)

同步外设接口(SPI), 可编程主/从工作模式

可编程双线串行接□(TWI),兼容 I2C 主从模式

特殊处理器功能

SWD 双线调试/量产接口

外部中断源与 1/0 电平变化中断支持

内置上电复位电路 (POR) 与 3 级低电压检测电路 (LVD)

内置 1%可校准 32MHz RC 振荡器

内置 1%可校准 32KHz RC 振荡器

外部支持 32.768KHz 以及 400K~20MHz 晶振输入

● I/O 与封装

QFP32L (最多可提供 30 个 I/O)

SSOP28/24/20/16

● 工作环境

工作电压: 1.8V~5.5V

工作频率: 0~20MHz

工作温度: -40C~+85C

HBM ESD: >±4000V



# 8-bit LGT8XM

RISC Microcontroller with In-System Programmable FLASH Memory

# LGT8F48D LGT8F88D LGT8F168D LGT8F328D

Data book

Version 1.0.5

应用领域

厨电

电磁炉

微波炉

电饭锅等

小家电

豆浆机

咖啡壶

热水器等

智能控制电路

蓄电池管理

电动产品

智能玩具

手持仪器

# 系统框架

### LGT8FX8D



| 模块名称    | 模块功能                    |  |  |  |
|---------|-------------------------|--|--|--|
| SWD     | 调试模块,同时实现在线调试与 ISP 功能   |  |  |  |
| LGT8XM  | 8bit 高性能 RISC 内核        |  |  |  |
| CMU     | 时钟管理模块,产生系统需要的各种工作时钟    |  |  |  |
| PMU     | 功耗管理模块, 负责管理系统工作状态之间的转换 |  |  |  |
| RMU     | 复位产生模块                  |  |  |  |
| POR/LVD | 上电复位模块与低电压检测电路          |  |  |  |
| ADC     | 8 通道 12 位模数转换器          |  |  |  |
| AC      | 模拟比较器                   |  |  |  |
| OPA     | 运算放大器                   |  |  |  |
| Timer   | 定时/计数器                  |  |  |  |
| WDT     | 看门狗复位模块                 |  |  |  |
| SPI M/S | 主从 SPI 控制器              |  |  |  |
| 12C M/S | 主从 I2C 控制器              |  |  |  |
| USART   | 同步/异步串行收发器              |  |  |  |
| AIO     | ADC 输入通道                |  |  |  |
| PIO     | 可编程数字 I/O               |  |  |  |

# 封装定义







# 封装说明

LGT8FX8D 系列封装中,QFP32L 封装引出全部引脚。其他封装均为在 QFP32 基础上将多个内部 I/O 绑定到一个引脚上产生。配置引脚方向时需特别注意。下表列出各种封装引脚的绑定情况:

| QFP3 | 2L                           | DWPU | SSOP28L | SSOP24L | SSOP20L |
|------|------------------------------|------|---------|---------|---------|
| 01   | PD3/INT1/OC2B/PCINT19        | -    | 05 03   |         | 02      |
| 02   | PD4/DAO/T0/XCK/PCINT20       | Y    | 06      | -       | 03      |
| 03   | PE4/0C0A*/PCINT24            | Υ    | -       | -       | -       |
| 04   | vcc                          | -    | 07      | 04      | 04      |
| 05   | vss                          | -    | 08      | 05      | 05      |
| 06   | PE5/DAO1/CLKO/PCINT25        | Y    | -       | -       | -       |
| 07   | PB6/OSC1/PCINT6              | Y(#) | 09      | 06      | 06      |
| 08   | PB7/OSC2/PCINT7              | Y    | 10      | 07      | 07      |
| 09   | PD5/RXD*/T1/0C0B/PCINT21     | -    | 11      | 08      | 08      |
| 10   | PD6/TXD*/ACIN0/OC0A*/PCINT22 | Y    | 12      | 09      | 09      |
| 11   | PD7/ACIN1/PCINT23            | Υ    | 13      | 10      | 10      |
| 12   | PB0/ICP1/CLKO*/PCINT0        | Y    | 14      | 11      |         |
| 13   | PB1/OC1A/SPSS*/PCINT1        | -    | 15      | 12      | 11      |
| 14   | PB2/OC1B/SPSS/PCINT2         | -    | 16      | 13      | 40      |
| 15   | PB3/MOSI/OC2A/PCINT13        | Υ    | 17      | 14      | 12      |
| 16   | PB4/MISO/PCINT4              | Y    | 18      | 15      | 13      |
| 17   | PB5/SCK/PCINT6               | Υ    | 19      | 16      | 14      |
| 18   | PEO/SWC                      | -    | 1-      |         | 45      |
| 19   | PE1/ADC6/ACIN2               | Υ    | 20      | 17      | 15      |
| 20   | PE6/AVREF                    | Y    | 21      |         |         |
| 21   | PE2/SWD                      | -    | 18      |         | 16      |
| 22   | PE3/ADC7/ACIN3               | Y    | 22      |         |         |
| 23   | PC0/ADC0/OC0A*/PCINT8        | Υ    | 23      | 19      | 17      |
| 24   | PC1/ADC1/PCINT9              | Y    | 24      | 20      | 18      |
| 25   | PC2/ADC2/PCINT10             | Υ    | 25      | 21      | -       |
| 26   | PC3/ADC3/PCINT11             | Y    | 26      | 22      | -       |
| 27   | PC4/ADC4/SDA/PCINT12         | Υ    | 27      | 23      | 19      |
| 28   | PC5/ADC5/SCL/PCINT13         | Y    | 28      | 24      | 20      |
| 29   | PC6/RSTN/PCINT14             | Υ    | 01      | 01      | 01      |
| 30   | PD0/RXD/PCINT16              | Y    | 02      | -       | -       |
| 31   | PD1/TXD/PCINT17              | Υ    | 03      | -       | -       |
| 32   | PD2/INT0/PCINT18             | Υ    | 04      | 02      | 02      |

(\*): \*号标注的引脚功能为改功能的第二可选位置,可以通过相关寄存器设置; OCOA 通过 PMXCR 的 OCOCO 以及 TCCROB 的 OCOAS 位控制; RXD/TXD 通过 PMXCR 的 TDD6/RDD6 控制; SPSS 通过 PMXCR 的 SSB1 位控制;

(#): PB6 引脚如果不用作外部晶振引脚, 需要使用外部弱下拉,内部配置位输出低电平; DWPU: 引脚默认弱上拉。当这些引脚为输入 I/O 时,有一个不可关闭的弱上拉(80K 左右)

# 引脚说明

| 引脚名称    | 功能描述                |
|---------|---------------------|
| VCC     | 系统电源(1.8V~5.5V)     |
| GND     | 系统地                 |
| OSC1    | 外部晶振输入输出            |
| OSC2    |                     |
| RSTN    | 外部异步复位输入            |
| RXD     | 同步/异步 UART 接口       |
| TXD     |                     |
| XCK     |                     |
| INTO/1  | 外部中断输入、异步唤醒源        |
| OC0A/B  | 定时器 0 比较输出(PWM0A/B) |
| OC1A/B  | 定时器 1 比较输出(PWM1A/B) |
| OC2A/B  | 定时器 2 比较输出(PWM2A/B) |
| SCL     | TWI 双线数据接口(I2C)     |
| SDA     |                     |
| SCK     | SPI 接口              |
| SPSS    |                     |
| MISO    |                     |
| MOSI    |                     |
| ТО      | 定时器 0 外部时钟输入        |
| T1      | 定时器 1 外部时钟输入        |
| ICP1    | 定时器 1 外部俘获输入        |
| SWD/SWC | SWD 调试接口            |
| PCINTX  | 引脚电平改变中断功能          |
| ADC70   | ADC 输入通道            |
| DAO0/1  | DAC 输出通道            |
| VREF    | ADC 外部参考电压输入        |
| AINO/1  | 模拟比较器 0 外部输入        |
| AIN2/3  | 模拟比较器 1 外部输入        |
| OPA0/1  | 运算放大器 0 外部输入        |
| OPA2/3  | 运算放大器 1 外部输入        |
| CLKO    | 系统时钟输出              |
| PB70    | 可编程 I/O             |
| PD70    | 可编程 I/O             |
| PC60    | 可编程 I/O             |
| PE60    | 可编程 I/O             |
|         |                     |

### LGT8XM 内核

- 低功耗设计
- 高效率 RISC 构架
- 130条指令,其中80%以上为单周期
- 内嵌在线调试(OCD)支持

#### 概述

本章节主要描述 LGT8XM 内核构架和功能。 内核是 MCU 的大脑,,负责保证程序的正确执行,因此内核必须能够准确的执行计算,控制外设以及处理各种中断。

#### 下图为 LGT8XM 内核的结构:



为了实现更大的效率和并行性,LGT8XM内核采用哈弗构架 – 独立的数据和程序总线。指令通过一个优化的两级流水线执行,两级流水线能够减少流水线中无效指令的个数,减少了对 FLASH程序存储器的访问量,因此可以降低内核运行的功耗。同时 LGT8XM内核在取指令的前级中增加了指令缓存(可以同时缓存2条指令),通过在取指令周期的预执行模块,进一步减少了对 FLASH程序存储器的访问频率;经我们大量测试,LGT8XM可以比其他同类构架的内核减少约50%对 FLASH的访问,大大降低了整个系统的运行功耗。

LGT8XM 内核具有 32 个 8 位高速访问的通用工作寄存器(Register file),有助于实现单周期的算术逻辑运算(ALU)。一般情况下,ALU 运算的两个操作数均来自与通用工作寄存器,ALU 运算的结果也会在一个周期内写入到寄存器文件中。

32 个通过工作寄存器中的 6 个用于两两结合构成三个 16 位寄存器,可用于间接寻址地址指针,用于访问外部存储空间以及 FLASH 程序空间。LGT8XM 支持单周期的 16 位算术运算,极大的提高了间接寻址的效率。LGT8XM 内核中这三个特殊的 16 位寄存器被命名为 X, Y, Z 寄存器,将在后面详细介绍。

ALU 支持寄存器之间以及常数与寄存器之间的算术逻辑运算,单个寄存器的运算也可以在 ALU 中执行。ALU 运算完成后,运算结果对内核状态的影响更新到状态寄存器中(SREG)。

程序流程控制通过条件和无条件跳转/调用实现,可以寻址到所以的程序区域。大部分 LGT8XM 指令为 16 位。每个程序地址空间对应一个 16 位或者 32 位的 LGT8XM 指令。

内核响应中断或子程序调用后,返回地址(PC)被存储在堆栈中。堆栈被分配在系统的一般数据 SRAM 中,因此堆栈的大小仅受限于系统中 SRAM 的大小和用法。所有的支持中断或子程序调用的应用,必须首先初始化堆栈指针寄存器(SP),SP 可以通过 IO 空间访问。数据 SRAM 可以通过 5 种不同的寻址模式访问。LGT8XM 的内部存储空间都被线性的映射到一个统一的地址空间。具体请参考存储章节的介绍。

LGT8XM 内核包含了一个灵活的中断控制器,中断功能可以通过状态寄存器中的一个全局中断使能位控制。所有的中断都有一个独立的中断向量。中断的优先级与中断向量地址有对应关系,中断地址越小,中断的优先级就越高。

I/O 空间包含了 64 个可以通过 IN/OUT 指令直接寻址的寄存器空间。这些寄存器现实对内核控制以及状态寄存器,SPI 以及其他 I/O 外设的控制功能。这部分空间可以通过 IN/OUT 指令直接访问,也可以通过他们映射到数据存储器空间的地址访问( 0x20 – 0x5F)。另外,LGT8FX8D 也包含扩展的 I/O 空间,他们被映射到数据存储空间 0x60 – 0xFF,这里只能使用ST/STS/STD 以及 LD/LDS/LDD 指令访问。

### 算术逻辑运算单元 (ALU)

LGT8XM 内部包含了一个 16 位的算术逻辑运算单元,能够在一个周期内完成 16 为数据的算术运算。高效的 ALU 与 32 个通用工作寄存器相连。能够在一个周期内完成两个寄存器或者寄存器与立即数之间的算术逻辑运算。ALU 的运算分为三种: 算术,逻辑以及位运算。同时 ALU 部分也包含了一个单周期的硬件乘法器,能够在一个周期内实现两个 8 位寄存器直接的有符号或者无符号运算。请参考指令集部分的详细介绍。

#### 状态寄存器(SREG)

状态寄存器中主要保存了因执行最近一次 ALU 运算而产生的结果信息。这些信息用于控制程序执行流程。状态寄存器是在 ALU 操作完全结束后更新,这样就可以省去了使用单独的比较指令,可以带来更加紧凑高效的代码实现。

状态寄存器的值在响应中断和从中断中退出时并不会自动保存和恢复,这需要软件去实现。

| SREG 奇仔器风 | ЕX |
|-----------|----|
|-----------|----|

| SREG 系统状态寄存器              |     |                               |                              |     |     |     |     |     |
|---------------------------|-----|-------------------------------|------------------------------|-----|-----|-----|-----|-----|
| 地址: 0x3F (0x5F) 默认值: 0x00 |     |                               |                              |     |     |     |     |     |
|                           |     |                               |                              |     |     |     |     |     |
| Bit                       | 7   | 6                             | 5                            | 4   | 3   | 2   | 1   | 0   |
| Name                      | I   | Т                             | Н                            | S   | V   | N   | Z   | С   |
| R/W                       | R/W | R/W                           | R/W                          | R/W | R/W | R/W | R/W | R/W |
| Initial                   | 0   | 0                             | 0                            | 0   | 0   | 0   | 0   | 0   |
| 位定义                       |     |                               |                              |     |     |     |     |     |
| [0]                       | С   | 进位标志,表示算术或逻辑操作导致了进位,具体请参考指令描述 |                              |     |     |     |     |     |
| [1]                       | Z   | 零标志,                          | 零标志,表示算术或逻辑运算的结果为零,请参考指令描述部分 |     |     |     |     |     |

| [2] | N | 负标志,表示算术或逻辑运算产生了一个负数,请参考指令描述部分                                                                                                                    |
|-----|---|---------------------------------------------------------------------------------------------------------------------------------------------------|
| [3] | V | 溢出标志,表示二进制补码运算结果产生溢出,请参考指令描述部分                                                                                                                    |
| [4] | S | 符号位,等效于 N 与 V 的异或运算结果,具体请参考指令描述部分                                                                                                                 |
| [5] | Н | 半进位标志,在 BCD 运算中有用,表示字节运算产生了的半进位                                                                                                                   |
| [6] | Т | 临时位,位复制(BLD)和位存储(BST)指令中使用,T位将作为一个临时的存储位,用于临时存放通用寄存器中的某一位的值。具体请参考指令描述部分                                                                           |
| [7] | I | 全局中断使能位,必须设置此位为1才能使能内核响应中断事件。不同的中断源是由独立的控制位控制。全局中断使能位是控制中断信号进入内核的最后一道屏障。I位在内核响应中断向量后由硬件自动清除,在执行中断返回指令(RETI)后自动置位。I位也可以使用 SEI 和 CLI 指令改变,请参考指令描述部分 |

### 通用工作寄存器

通用工作寄存器根据 LGT8XM 指令集构架优化。为了达到内核执行需要的效率和灵活性,LGT8XM 内部的通用工作寄存器支持一下几种访问模式:

- 一个8位的读同时一个8位的写操作
- 两个8位的读同时一个8位的写操作
- 两个8位的读同时一个16位的写操作
- 一个 16 位的读同时一个 16 位的写操作

LGT8XM 通用工作寄存器

通用工作寄存

| 7   | 0 | Addr. |         |
|-----|---|-------|---------|
| R0  |   | 0x00  |         |
| R1  |   | 0x01  |         |
| R2  |   | 0x02  |         |
|     |   |       |         |
| R13 |   | 0x0D  |         |
| R14 |   | 0x0E  |         |
| R15 |   | 0x0F  |         |
| R16 |   | 0x10  |         |
| R17 |   | 0x11  |         |
|     |   |       |         |
| R26 |   | 0x1A  | X寄存器低字节 |
| R27 |   | 0x1B  | X寄存器高字节 |
| R28 |   | 0x1C  | Y寄存器低字节 |
| R29 |   | 0x1D  | Y寄存器高字节 |
| R30 |   | 0x1E  | Z寄存器低字节 |
| R31 |   | 0x1F  | Z寄存器高字节 |

大部分指令能够直接访问到全部的通用工作寄存器,他们大部分也都是单周期指令。

如上图所示,每一个寄存器都对应一个数据存储空间的地址,这些通用工作寄存器被映射到数据储存空间。尽快他们不没有真正的存在于 SRAM 中,但这种统一映射的存储组织给访问他们带来了很大的灵活性。X/Y/Z 寄存器可以作为指针索引到任何通用寄存器。

#### X/Y/Z 寄存器

寄存器 R26...R31 可以两两组合,构成三个 16 位寄存器。这三个 16 位寄存器主要用于间接寻址访问的地址指针,X/Y/Z 寄存器结构如下:

|      | 15         | XH |   |            | XL | 0 |
|------|------------|----|---|------------|----|---|
| X寄存器 | 7          |    | 0 | 7          |    | 0 |
|      | R27 (0x1B) |    |   | R26 (0x1A) |    |   |
|      | 15         | YH |   |            | YL | 0 |
| Y寄存器 | 7          |    | 0 | 7          |    | 0 |
|      | R29 (0x1D) |    |   | R28 (0x1C) |    |   |
|      | 15         | ZH |   |            | ZL | 0 |
| Z寄存器 | 7          |    | 0 | 7          |    | 0 |
|      | R31 (0x1F) |    |   | R30 (0x1E) |    |   |

在不同的寻址模式下, 这些寄存器被用作固定偏移,自动递增以及自动递减的地址指针, 具体细节请参考指令描述部分。

### 堆栈指针

堆栈用于存储临时数据,局部变量以及中断和子程序调用的返回地址。需要特别注意的是,堆栈别设计为从高地址向低地址生长。堆栈指针寄存器(SP)总是指向堆栈的顶部。堆栈指针指向数据 SRAM 所在的物理空间,这里存放子程序或中断调用必须的堆栈空间。PUSH指令将会使得堆栈指针递减。

堆栈在 SRAM 中的位置必须在子程序执行或者中断使能之前由软件正确的设置。一般情况下是将堆栈指针初始化指向 SRAM 的最高地址处。堆栈指针必须设置为高位 SRAM 开始地址。SRAM 在系统数据存储映射的地址请参考系统数据存储部分。

#### 堆栈指针相关的指令

| 指令    | 堆栈指针 | 描述                   |
|-------|------|----------------------|
| PUSH  | 增加1  | 数据压入堆栈               |
| CALL  | 增加 2 | 中断或者子程序调用的返回地址压入堆栈   |
| ICALL |      |                      |
| RCALL |      |                      |
| POP   | 减少1  | 数据从堆栈取出              |
| RET   | 减少 2 | 中断或者子程序调用的返回地址从堆栈中取出 |
| RETI  |      |                      |

堆栈指针由分配在 I/O 空间的两个 8 位的寄存器构成。堆栈指针的实际长度与系统实现相关。在 LGT8XM 构架的有些芯片实现中,数据空间非常小,以至于仅仅 SPL 就能满足寻址需要,这种情况下,SPH 寄存器将不会出现。

#### SPH/SPL 堆栈指针寄存器定义

| SPH/SPL 堆栈指针寄存器 |               |  |             |  |  |  |  |
|-----------------|---------------|--|-------------|--|--|--|--|
| SPH: 0x3E (0    | Ox5E)         |  | 默认值: RAMEND |  |  |  |  |
| SPL: 0x3D (0    | )x5D)         |  |             |  |  |  |  |
|                 |               |  |             |  |  |  |  |
| SP              | SP[15:0]      |  |             |  |  |  |  |
| R/W             | R/W           |  |             |  |  |  |  |
| Initial         | RAMEND        |  |             |  |  |  |  |
| 位定义             |               |  |             |  |  |  |  |
| [7:0]           | SPL 堆栈指针低 8 位 |  |             |  |  |  |  |
| [15:8]          | SPH 堆栈指针高 8 位 |  |             |  |  |  |  |

### 指令执行时序

这一章节描述指令执行的一般时序概念。LGT8XM 内核由内核时钟(CLKcpu)驱动,这个时钟直接来自与系统的时钟源选择电路。

下图展示了哈弗构架与快速访问寄存器文件概念基础上的指令流水线执行时序。这是使得内核能够获得 1MIPS/MHz 的执行效率的物理保证。



从上图可以看出,第一条指令的执行期间同时会读出第二条指令。当第二条指令进入执行期间,同时又会读出第三条指令。这样在整个执行期间,并不需要为读取指令花费额外的周期,从流水线上看,实现了每个周一执行一条指令的效率。

下图展示通用工作寄存器的访问时序,在一个周期内,ALU 操作使用到两个寄存器作为操作数,并在这个周期内将 ALU 执行结果写入到目标寄存器中。



#### 复位与中断处理

LGT8XM 支持多个中断源。这些中断以及复位向量在程序空间都对应一个独立的程序向量入口。一般而言,所有的中断都有单独的控制位控制。当设置了该控制位,并且使能了内核的全局中断使能位后,内核才能响应这个中断。

最低的程序空间默认保留为复位以及中断向量区域。LGT8FX8D 支持的完整的中断列表请参考中断章节的介绍。这个列表同时也决定了不同中断的优先级。向量地址越低的中断,对应的中断优先级就越高。复位(RESET)具有最高的优先级,然后是 INTO - 外部中断请求 0. 中断向量表的起始地址(复位向量除外)可以被重新定义到任何 256 字节对齐的开始处,需要通过 MCU 控制寄存器(MCUCR)中的 IVSEL 位以及 IVBASE 向量基地址寄存器实现。

当内核响应中断后,全局中断使能标志为 I 会被硬件自动清除。用户可以通过将 I 位使能实现中断嵌套。这样任何随后发生的中断都会中断当前的中断服务程序。I 位在执行中断返回指令(RETI)后自动置位,从而可以正常响应随后发生的中断。

有种基本的中断类型。第一种类型由事件触发,中断事件发生后置位中断标志位。对于这种中断来说,内核响应中断请求后,当前的 PC 值被直接替换为实际的中断向量地址,执行对应的中断服务子程序,同时硬件自动清除掉中断标志位。中断标志位也可以通过向中断标志位的位置写 1 清除。如果在发生中断时,中断使能位被清除,中断标志位仍然会被设置以记录中断事件。等到中断使能后,这个记录的中断事件会被立即响应。同样,如果在中断发生时,全局中断使能位(SERG.I)被清除,对应的中断标志位也会被设置以记录中断事件,等到全局中断使能位被设置后,这些被记录的中断将会依照优先级依次执行。

第二种中断类型是当中断条件一直存在时,中断就一直响应。这种中断不需要中断标志 位。如果中断条件在中断使能之前消失,这个中断将不会得到响应。

当 LGT8XM 内核从中断服务子程序中退出后,执行流程会返回到主程序中。在主程序中执行一条或几条指令后,才能响应其他等待的中断请求。

需要注意的是,系统状态寄存器(SREG)在进入中断服务后并不会自动保存,也不会在从中断服务返回后自动恢复。它必须由软件负责处理。

当使用 CLI 指令禁止中断后,中断将会被立即禁止。在 CLI 指令之后发生的所以中断都不会得到响应。即使是和 CLI 指令执行时同时发生的中断,也不会被响应。下面的例子中说明如何利用 CLI 避免中断打乱 EEPROM 的写时序:

#### 汇编代码实例

**IN** R16, SREG ; store SREG value

**CLI** ; disable interrupts during timed sequence

SBI EECR, EEMPE ; start EEPROM write

**SBI** EECR, EEPE

**OUT** SREG, R16 ; restore SREG value (including I bit)

#### C 语言代码实例

char cSREG;

cSREG = SREG; /\* store SREG value \*/

/\* disable interrupts during timed sequence \*/

\_CLI();

EECR |= (1 << EEMPE); /\* start EEPROM write \*/

EECR |= (1<<EEPE);

SREG = cSREG; /\* restore SREG value (including I-bit) \*/

当使用 SEI 指令使能中断时,在 SEI 指令之后的一条指令将会首先在中断得到响应之前被执行,如下面的代码实例:

### 汇编代码实例

**SEI** ; set Global Interrupt Enable

**SLEEP** ; enter sleep, waiting for interrupt

; note: will enter sleep before any pending interrupt(s)

#### C 语言代码实例

\_\_enable\_interrupt(); /\* set Global Interrupt Enable \*/

\_\_sleep(); /\* enter sleep, waiting for interrupt \*/

/\* note: will enter sleep before any pending interrupt(s) \*/

#### 中断响应时间

LGT8XM 内核针对中断响应进行了优化,使得任何中断在 4 个系统时钟周期内一定得到响应。4 个系统时钟周期后,中断服务子程序进入执行周期。在这 4 个时钟内,中断之前的 PC 值被压入堆栈,系统执行流程流程跳转到中断向量对应中断服务程序。如果中断发生在一个多周期指令执行期间,内核将保证当前指令正确的执行结束。如果中断发生在系统处于休眠状态下(SLEEP),中断响应需要额外增加 4 个时钟周期。这增加的时钟周期用于从选择的休眠模式下唤醒操作的同步周期。休眠模式的具体描述,请参考功耗管理的相关章节。

从中断服务子程序中返回需要 2 个时钟周期。在这 2 个时钟周期内, PC 从堆栈中恢复, 堆栈指针加 2, SREG(I)位设置为 1。

### 存储子系统

#### 概述

本章节主要描述 LGT8FX8D 系列内部不同的存储单元。LGT8XM 构架支持两种主要的内部存储空间,分别是数据存储空间和程序存储空间。另外,LGT8FX8D内部也包含了数据 FLASH,通过内部的控制器可以实现 EEPROM 接口的数据存储功能。另外,LGT8FX8D系统中还包含了特殊的存储单元,用于存放系统配置信息以及芯片的全局设备号(GUID)。

LGT8FX8D 系列芯片包含了 LGT8F48D/88D/168D/328D 四种不同的型号; 四种型号的外设以及封装完全兼容,所不同是 FLASH 程序存储空间以及内部数据 SRAM,下面的表格比较清楚的描述了 LGT8FX8D 系列芯片不同的存储空间配置:

| 型 <del>号</del> | FLASH | SRAM                | E2PROM        | 中断向量   |
|----------------|-------|---------------------|---------------|--------|
| LGT8F48D       | 4KB   | 512B                | 1KB           | 1个指令字  |
| LGT8F88D       | 8KB   | 1KB                 | 2KB           | 1个指令字  |
| LGT8F168D      | 16KB  | 1KB                 | 4KB           | 2个指令字  |
| LCT05220D      | 22/0  | 可配置为 0K/1K/2K/4K/8K | 2. A. 比. A. 宁 |        |
| LGT8F328D      | 32KB  | 2KB                 | (与 FLASH 共享)  | 2 个指令字 |

LGT8F328D 内部没有独立用于模拟 E2PROM 接口的 FLASH 空间;用于模拟 E2PROM 的存储空间与程序 FLASH 共享,用户可以根据应用需求,选择合适的配置。

由于模拟 E2PROM 接口采用的独特实现,系统需要两倍的程序 FLASH 空间模拟 E2PROM 存储空间,比如对于 LGT8F328D, 如果用户配置了 1KB 的 E2PROM 空间,将会有 2KB 字节的程序空间被保留,剩下 30KB 的 FLASH 空间用于存储程序。

LGT8F328D 程序 FLASH 与 E2PROM 共享配置表:

| 型 <del>号</del> | FLASH | E2PROM |  |
|----------------|-------|--------|--|
|                | 32KB  | ОКВ    |  |
|                | 30KB  | 1KB    |  |
| LGT8F328D      | 28KB  | 2KB    |  |
|                | 24KB  | 4KB    |  |
|                | 16KB  | 8KB    |  |

#### 系统可编程 FLASH 程序存储单元

LGT8FX8D 系列微控制器内部分别包括 4K/8K/16K/32K 字节的片上在线可编程 FLASH 程序存储单元。

程序 FLASH 能保证至少 20,000 次以上的擦写周期。LGT8FX8D 内部集成 FLASH 接口控制器,能够实现在系统编程(ISP)以及程序的自升级功能。具体实现细节请参考本章在关于 FLASH 接口控制器部分的描述。

程序空间也可以通过 LPM 指令直接访问(读取),这个特点可以实现应用相关的常数查找表。同时 FLASH 程序空间也被映射到系统数据存储空间内,用户也可以使用 LD/LDD/LDS 实现对 FLASH 空间的访问。程序空间被映射到数据存储空间 0x4000 开始的地址范围内。如下图所示:



### SRAM 数据存储单元

LGT8FX8D 系列微控制器是一种相对复杂的微控制器,它支持多种不同类型的外设,这些外设的控制器被分配在 64 个 I/O 寄存器空间内。可以直接通过 IN/OUT 指令访问。另一些外设的控制寄存器分配在 0x60 ~ 0xFF 区域内,由于这部分空间是映射到数据存储空间内,只能通过 ST/STS/STD 以及 LD/LDS/LDD 等指令访问。

LGT8FX8D 的系统数据存储空间从 0 地址开始,分别映射了通用工作寄存器文件,I/O 空间,扩展 I/O 空间以及内部数据 SRAM 空间。最开始的 32 个字节地址对应 LGT8XM 内核 32

个通用工作寄存器。接下来的 64 个地址是可以通过 IN/OUT 指令直接访问的标准 I/O 空间。然后的 160 个地址是扩展 I/O 空间,在接下来就是 1024 字节的数据 SRAM。从 0x4000 开始到 0xBFFF 结束的这部分空间,映射了 FLASH 程序存储单元。

| \Z II ~ /6-da + III       | 0x0000 - 0x001F |
|---------------------------|-----------------|
| 32 通用工作寄存器                | UXUUUU - UXUU1F |
| 64 标准I/O空间                | 0x0020 - 0x005F |
| 160 扩展I/O空间               | 0x0060 - 0x00FF |
| 1024<br>SRAM <b>数据</b> 空间 | 0x0100 - 0x03FF |
| Reserved                  | 0x0400 - 0x3FFF |
| 4K~32KB<br>FLASH Memory   | 0x4000 - 0xBFFF |

系统数据存储统一映射空间

系统支持 5 种不同的寻址模式可以覆盖到整个数据空间:直接访问,带偏移的间接访问,间接访问,访问前递减地址的间接访问,访问后递增地址的间接访问。通用工作寄存器 R26 到 R31 用于间接访问的地址指针。间接访问可以寻址整个数据存储空间。带偏移地址的间接访问能够寻址到以 Y/Z 寄存器为基地址的附近 63 个地址空间。

当使用支持地址自动递增/递减的寄存器间接访问模式,地址寄存器 X/Y/Z 会在访问发生前/后自动由硬件递减/递增。具体请参考指令集描述部分。

#### 通用 I/0 寄存器

LGT8FX8D 的 I/O 空间有三个通用 I/O 寄存器 GPIOR2/1/0,这三个寄存器可以使用 IN/OUT 指令访问,用于存放用户自定义数据。

#### EFLASH/E2PROM 接口控制器

LGT8FX8D 内部实现了一个灵活可靠的 E2PROM 接口控制器,可以利用系统中已有的数据 FLASH 存储空间,实现字节读写访问的存储空间,实现类似 E2PROM 的存储应用; E2PROM 接口模拟采用擦写均衡的算法,可以将数据 FLASH 的使用周期提高 1 倍左右,能够保证 50,000次以上的擦写周期。

FLASH 接口控制器实现对 FLASH 程序空间的在线擦写操作,可以通过软件实现在线自动升级固件的功能。通过 FLASH 控制器访问程序 FLASH 空间,只支持 16 位宽度的读写访问。 E2PROM 以及程序 FLASH 空间的访问细节,请参考下面的详细描述。

# LGT8F48D/88D/168D FLASH/E2PROM 控制器结构图



#### LGT8F328D FLASH/E2PROM 控制器结构图



#### FLASH/E2PROM 接口读写访问

FLASH 控制器所有的控制器寄存器都可以通过 I/O 空间访问。对 FLASH 以及 E2PROM 空间的操作,也都是通过配置和控制这些寄存器实现。详细的使用方法,将会在寄存器描述部分单独说明。

FLASH/E2PROM 的写访问时间,请参考后面给出的表格。FLASH 控制器能够自动更新当前操作的状态,用户软件可以通过检测这些状态确定当前操作是否完成,从而开始下一个字节的操作。如果用户代码中包含了对 FLASH/E2PROM 的操作,那么就需要遵循一些原则。首先是在上电或掉电期间,Vcc 上升和下降的比较慢,导致设备会有段时间在低电压下运行,这会影响到当前系统运行的最大频率的最小电压要求,也会对 FLASH 的编程操作产生影响。此时就需要采取必要的保护措施。这将会在下面一小节中详细描述。

为避免对 E2PROM 的误操作,对 E2PROM 的操作必须遵循一个特殊的流程。请参考本章节最后对 EFLASH/E2PROM 控制寄存器的描述。

当操作 EFLASH/E2PROM 时,LGT8XM 内核的执行将会被保持住,直到操作完成后,内核才能恢复运行。

#### FLASH/E2PROM 操作的保护措施

如果 VCC 电压偏低,FLASH/E2PROM 的数据操作可能会因为电压太低而发生错误。这和使用板级 E2PROM 芯片一样,可以使用相同的设计方案。

FLASH/E2PROM 数据在低压下的操作错误可能由两种原因。首先,一个正常的FLASH/E2PROM操作需要一个最小工作电压,低于这个电压,操作将会失败而导致数据发生错误。第二个原因,是内核运行在某一频率下,也同样需要一个最小电压要求,当低于这个电压,而 CPU 又保持在这个频率下运行,将会导致指令执行出错,从而使得 FLASH/E2PROM 的操作发生错误。

可以通过下面简单的方法避免类似问题:

在供电电压较低时,让系统进入复位状态。这可以通过配置内部的低压检测电路(VDT) 实现。如果 VDT 检测到当前的工作电压低于设置的阀值,VDT 将会输出一个复位信号。如果 VDT 的阀值不能满足应用的需要,可以考虑在外部增加一个复位电路。

#### I/0 寄存器空间

I/O 空间的详细定义,请参考 LGT8FX8D 数据手册中"寄存器概述"章节。

LGT8FX8D 所以的外设都被分配到 I/O 空间。所有的 I/O 空间地址都可以被 LD/LDS/LDDD 以及 ST/STS/STD 指令访问。访问的数据都是通过 32 个通用工作寄存器传递。在 0x00~0x1F 之间的 I/O 寄存器可以通过位寻址指令 SBI 和 CBI 访问。在这些寄存器中,某一个位的值可以使用 SBIS 和 SBIC 指令检测,用以控制程序的执行流程。具体请参考指令集描述部分。

当使用 IN/OUT 指令访问 I/O 寄存器时,必须寻址 0x00~0x3F 之间的地址。当使用 LD 或 ST 指令访问 I/O 空间时,必须通过 I/O 空间在系统数据存储器统一映射空间的映射地址 访问(加上 0x20 的偏移)。其他一些分配在扩展 I/O 空间的外设寄存器(0x60~0xFF), 只能够使用 ST/STS/STD 和 LD/LDS/LDD 指令访问。

为了与未来的设备兼容,保留位在写操作时必须写 0。不能在保留的 I/O 空间上执行写操作。

一些寄存器中包括了状态标志,需要被写 1 才能清零。需要注意的是,CBI 和 SBI 指令仅仅支持特定的位,因此 CBI/SBI 也只能工作在包含这些状态标志的寄存器上。除此之外,CBI/SBI 指令只能工作在 0x00 到 0x1F 这个地址范围内的寄存器。

### 寄存器描述

### FLASH/E2PROM 地址寄存器- EEARH/EEARL

|             | EEARH/EEARL                    |            |             |  |  |
|-------------|--------------------------------|------------|-------------|--|--|
| EEARH: 0x22 | 2 (0x42)                       |            | 默认值: 0x0000 |  |  |
| EEARL: 0x21 | EEARL: 0x21 (0x41)             |            |             |  |  |
| EEAR        |                                | EEAR[15:0] |             |  |  |
| R/W         | R/W                            |            |             |  |  |
| 初始值         | 0x0000                         |            |             |  |  |
| 位定义         | 位定义                            |            |             |  |  |
| [7:0]       | EEARL EFLASH/E2PROM 访问地址低 8 位。 |            |             |  |  |
| [14:8]      | EEARH EFLASH/E2PROM 访问地址高 7 位  |            |             |  |  |
| [15]        | - 保留不用                         |            |             |  |  |

当使用 EFLASH/E2PROM 控制器访问程序 FLASH 区域时,EEAR[14:1]用作访问以 2 字节对齐的整个程序空间。EEAR[0]只在访问数据寄存器 EEDR 时使用。具体请参考下面关于EEDR 数据寄存器的描述。

当使用 EFLASH/E2PROM 控制器访问数据 FLASH 区域(E2PROM)时,EEAR[12:0]用于访问 最大 8K 字节的 E2PROM 空间。此时的访问支持 8/16 位模式,无论是哪一种模式,EEAR 都是以字节对齐寻址。

#### EEAR 分配表:

| 型 <del>号</del> | FLASH           | E2PROM     | EEAR 有效位宽  |
|----------------|-----------------|------------|------------|
| LGT8F48D       | 4KB             | 1KB        | EEAR[9:0]  |
| LGT8F88D       | 8KB             | 2KB        | EEAR[10:0] |
| LGT8F168D      | 16KB            | 4KB        | EEAR[11:0] |
| LGT8F328D      | 32/30/28/24/16K | 0/1/2/4/8K | EEAR[12:0] |

#### FLASH/E2PROM 数据寄存器-EEDR

|            | EEDR – FLASH/E2PROM 数据寄存器 |  |           |  |  |
|------------|---------------------------|--|-----------|--|--|
| EEDR: 0x20 | (0x40)                    |  | 默认值: 0x00 |  |  |
| EEDR       | EEDR[7:0]                 |  |           |  |  |
| R/W        | R/W                       |  |           |  |  |
| 初始值        | 0x00                      |  |           |  |  |
| 位定义        |                           |  |           |  |  |
| [7:0]      | EEDR EFLASH/E2PROM 数据寄存器  |  |           |  |  |

#### 重要说明:

LGT8FX8D 内部的 FLASH 为 16 位接口,读/写数据的最小单位为 16 位。因此 FLASH 控制

器内部的数据寄存器为 16 位。EEAR[0]就用于寻址高低 8 位。

EEDR 是一个 8 位宽的数据寄存器,它的含义根据访问模式不同而不同。当使用 FLASH 控制器访问内部程序 FLASH 时,FLASH 控制器工作在 16 位模式下,此时的 EEDR 作为访问内部 16 位数据寄存器的接口,将和 EEAR[0]配合工作。当使用 FLASH 控制器访问数据 FLASH 时,FLASH 控制器访问接口可以工作在 8/16 位模式。

当工作在 8 位模式时,EEDR 就是对应的就是需要读/写的实际数据,EEAR[12:0]用于寻址最大 8K 字节的 E2PROM 空间。 硬件将会自动完成 8 位数据到 16 位数据访问的接口转化,用户无需任何额外的操作。

当工作与 16 位模式时,EEDR 也将是作为访问内部数据的一个接口,将配合 EEAR[0]一起工作。在这 2 种模式下,用户需要通过 EEAR[0]与 EEDR,设置好要写入 FLASH 的数据,或者通过 EEAR[0]与 EEDR,读出需要的字节数据。

下图说明 I/O 寄存器 EEAR/EEDR 与 FLASH 控制器内部接口之间的关系:



当使用 8 位模式时,EEAR[12:0]配合 EEDR 一起更新指定字节位置的数据,其余位置的数据由 FLASH 控制器内部的控制逻辑自动拼凑。用户不必关心具体实现。

当使用 16 位模式时,用户需要更新 16 位数据,也就是 2 个字节的数据。硬件根据 EEAR[0] 来决定更新高 8 位或低 8 位。更新数据的方法如下:

OUT EEARL, \$0
OUT EEDR, BYTE0
OUT EEARL, \$1
OUT EEDR, BYTE1

#设置编程的目标地址

OUT EEARL, ADDRL
OUT EEARH, ADDRH

.. ...

# FLASH/E2PROM 配置寄存器- ECCR (LGT8F328D 专用)

|                             | ECCR – FLASH/E2PROM 配置寄存器(LGT8F328D 专用) |                                                                |                                                                                                                                         |   |   |   |     |     |
|-----------------------------|-----------------------------------------|----------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------|---|---|---|-----|-----|
| ECCR: 0x36 (0x56) 默认值: 0x00 |                                         |                                                                |                                                                                                                                         |   |   |   |     |     |
| ECCR                        | WEN                                     | EEN                                                            | -                                                                                                                                       | - | - | - | EC1 | EC0 |
| R/W                         | R/W                                     | R/W                                                            | -                                                                                                                                       | - | - | - | R/W | R/W |
| 初始值                         | 0                                       | 0                                                              | 0                                                                                                                                       | 0 | 0 | 0 | 0   | 0   |
| 位定义                         |                                         |                                                                |                                                                                                                                         |   |   |   |     |     |
| [7]                         | WEN                                     | ECCR 写使能控制 在修改 ECCR 前,必须先将 WEN 写 1,然后在 6 个系统周期内,更新 ECCR 寄存器的内容 |                                                                                                                                         |   |   |   |     |     |
| [6]                         | EEN                                     | 1: 仮                                                           | E2PROM 使能,仅对 LGT8F328D 有效         1: 使能 E2PROM 模拟接口,将会从 32KFLASH 中保留部分空间         0: 禁用 E2PROM 模拟接口,32KFLASH 全部用于程序空间                    |   |   |   |     |     |
| [5:2]                       | -                                       | 保留                                                             | 不用                                                                                                                                      |   |   |   |     |     |
| [1:0]                       | EC[1:0]                                 | 00: 01: 10: 4                                                  | E2PROM 空间配置  00: 1KB E2PROM, 30KB 程序 FLASH  01: 2KB E2PROM, 28KB 程序 FLASH  10: 4KB E2PROM, 24KB 程序 FLASH  11: 8KB E2PROM, 16KB 程序 FLASH |   |   |   |     |     |

# FLASH/E2PROM 控制器控制寄存器- EECR

|           |          |                                              | ı     | ECR – FLA | SH/E2PF | ROM :    | 控制  | 寄存器                 | iji<br>ir  |         |       |
|-----------|----------|----------------------------------------------|-------|-----------|---------|----------|-----|---------------------|------------|---------|-------|
| EECR: 0x1 | F (0x3F) |                                              |       |           | 默认      | 值: 0     | x00 |                     |            |         |       |
|           |          |                                              |       |           |         |          |     |                     |            |         |       |
| EECR      | EEPM3    | EE                                           | PM2   | EEPM1     | EEPN    | /10      | EE  | RIE                 | EEMPE      | EEPE    | EERE  |
| R/W       | R/W      | R                                            | /W    | R/W       | R/V     | V        | R,  | /W                  | R/W        | R/W     | R/W   |
| 初始值       | 0        |                                              | 0     | 0         | 0       |          |     | 0                   | 0          | 0       | 0     |
| 位定义       |          |                                              |       |           |         |          |     |                     |            |         |       |
|           |          |                                              | EFLAS | H/EPROM   | 访问模     | 式控制      | 削位  |                     |            |         |       |
|           |          |                                              | [3]   | [2]       | [1]     | [0] 模式说明 |     |                     |            |         |       |
|           |          |                                              | 0     | 0         | 0       | х        |     | 8 位模式读/写 E2PROM(默认) |            | 大认)     |       |
| [7:4]     | EEPM[3:0 | าา                                           | 0     | 0         | 1       | х        |     | 16 位                | 互模式读/写     | E2PROM  |       |
| [7.4]     | LLFIVIES | J]                                           | 1     | x         | 0       | 0        |     | E2PR                | OM 擦除(可    | 「选操作)   |       |
|           |          |                                              | 1     | x         | 0       | 1        |     | 程序                  | FLASH 擦除   | (页擦除)   |       |
|           |          |                                              | 1     | x         | 1       | 0        |     | 程序                  | FLASH 编程   | !       |       |
|           |          |                                              | 1     | x         | 1       | 1        |     | 复位                  | FLASH/E2PI | ROM 控制器 | \$    |
|           |          | FLASH/E2PROM 就绪中断使能控制。写 1 使能,写 0 禁止。当 EEPE 被 |       |           |         |          |     |                     |            |         |       |
| [3]       | EERIE    | EERIE                                        | 硬件    | 自动清零局     | ੀ, E2PF | ROM §    | 就绪  | 中断有                 | 有效。在 EP    | ROM 操作词 | 过程中,将 |
|           |          |                                              | 不会    | 产生这个中     | 中断      |          |     |                     |            |         |       |

| [2] | ЕЕМРЕ | FLASH/E2PROM 编程操作使能控制位 EEMPE 用于控制 EEPE 是否有效,当同时设置 EEMPE 为 1,EEPE 为 0 后,在之后的四个周期内,设置 EEPE 为 1 将启动编程操作。否则编程 |
|-----|-------|-----------------------------------------------------------------------------------------------------------|
|     |       | 操作无效。四个周期后,EEMPE 被自动清零                                                                                    |
| [1] | EEPE  | FLASH/E2PROM 编程操作使能位                                                                                      |
| [0] | EERE  | E2PROM 读使能位,数据将在两个系统周期以后有效                                                                                |

#### FLASH/E2PROM 读写控制时序

EECR 寄存器控制了所有 FLASH 操作有关的实现。其中 EEPM 主要控制操作模式和选择操作类型。EEPM[3]主要选择是要操作数据 FLASH(E2PROM)还是程序 FLASH。当操作对象是程序 FLASH 时,数据接口固定为 32 位模式。当操作对象为数据 FLASH(E2PROM)时,可以选择不同的数据宽度。默认为 8 位模式,这种模式操作最为简单直观。

FLASH 控制器在实现 E2PROM 接口时,内部已经实现了在必要时自动擦除数据 FLASH 的逻辑,所以 EPROM 擦除命令是可选的,这个命令只在用户需要单独执行擦除时使用。 EEMPE 控制 FLASH 的擦/写时序,包括程序 FLASH 和 E2PROM。都必须在 EEMPE 的控制下完成响应的操作。 EEPE 在 EEMPE 有效时序期间内,能够启动所有擦除和编程操作。 具体的操作类型由 EEPM[3:0]决定。

对 E2PROM 的读操作比较简单,在设置好目标地址和模式后,写 EERE 位即将目标地址 对应的 32 位数据读入 FLASH 控制器内部,用户可以通过 EEDR 寄存器读取感兴趣的字节。FLASH 控制器并没有实现对程序 FLASH 空间的读操作,用户可以方便的使用 LPM 或者通过程序 FLASH 在数据统一映射空间的地址处使用 LD/LDD/LDS 指令读取。

#### 数据 FLASH/E2PROM 编程流程实例

#### 1. 8 位模式,编程 E2PROM

- 检测 EEPE 位,等待 FLASH 控制器空闲
- 设置目标地址到 EEAR[8:0]
- 设置新的数据到 EEDR
- 设置 EEPM[3:1] = 000, EEPM[0]可设置为 0 或 1
- 设置 EEMPE = 1, 同时 EEPE = 0
- 在四个周期内,设置 EEPE = 1

当设置完成后,FLASH 控制器将启动编程操作,编程期间 CPU 将保持在当前的指令地址上,直到操作完成后才会继续运行。在编程过程中,如果需要擦除数据 FLASH,FLASH 控制器将会自动启动擦除流程。

#### 2. 16 位模式,编程 E2PROM

- 检测 EEPE 位,等待 FLASH 控制器空闲
- 通过 EEAR[0]与 EEDR,设置 16 位数据,请参考 EEDR 寄存器定义部分
- 设置目标地址到 EEAR[12:0]。注意这里是字节对齐的地址,FLASH 控制器用 EEAR[14:1]作为访问 FLASH 的地址。
- 设置 EEPM[3:1] = 001, EEPM[0]可设置为 0 或 1
- 设置 EEMPE = 1, 同时 EEPE = 0
- 在四个周期内,设置 EEPE = 1

#### 3. 8 位模式,读 E2PROM

- 检测 EEPE 位,等待 FLASH 控制器空闲
- 设置目标地址到 EEAR[8:0]
- 设置 EEPM[3:1] = 000
- 设置 EERE = 1 启动 E2PROM 读操作
- 等待 2 个周期 (执行两个 NOP 操作)
- 目标地址对应的数据被更新到 EEDR 寄存器内

#### 4. 16 位模式,读 E2PROM

- 检测 EEPE 位,等待 FLASH 控制器处于空闲状态
- 设置 EEAR[12:0]为目标地址,地址为 2 字节对齐
- 设置 EEPM[3:1] = 001, 开启 16 位接口模式
- 设置 EERE = 1, 启动 E2PROM 读操作
- 等待 2 个系统时钟周期 (执行两个 NOP 指令)
- 目标地址对应的数据更新到控制器内部 16 位寄存器中,用户可以使用 EEAR[0] 和 EEDR 读取指定字节的数据或全部数据。

#### 5. 程序 FLASH 擦除操作

- 检测 EEPE 位,等待 FLASH 控制器空闲
- 设置 EEAR[14:0]为需要擦除的目标页地址,程序 FLASH 一页大小为 1K 字节, 因此 EEAR[14:10]将作为页地址,EEAR[9:0]设置为 0
- 设置 EEPM[3:0] = 1X01,其中 EEPM[2]可设置为 0 或 1
- 设置 EEMPE = 1, 同时 EEPE = 0
- 在四个周期内,设置 EEPE = 1,启动程序 FLASH 擦除流程

#### 6. 程序FLASH 编程操作

- 检测 EEPE 位,等待 FLASH 控制器空闲
- 通过 EEAR[0]与 EEDR,设置 16 位编程数据
- 设置 EEAR[14:1]为目标地址,此处地址为 2 字节对齐
- 设置 EEPM[3:0] = 1X10, 其中 EEPM[2]可设置为 0 或 1
- 设置 EEMPE = 1, 同时 EEPE = 0
- 在四个周期内,设置 EEPE = 1,启动 FLASH 编程流程

#### 【重要说明】

对于 LGT8F328D,在进行 E2PROM 操作之前,需要首先通过 ECCR 寄存器使能 E2PROM 控制器并配置 E2PROM 的大小。之后的操作与 LGT8F48D/88D/168D 相同。

# 通用 I/O 寄存器- GPIOR2

|           | GPIOR2 – 通用 I/O 寄存器 2 |              |              |  |  |
|-----------|-----------------------|--------------|--------------|--|--|
| GPIOR2: 0 | GPIOR2: 0x2B (0x4B)   |              | 默认值: 0x00    |  |  |
| GPIOR2    | GPIOR2[7:0]           |              |              |  |  |
| R/W       | R/W                   |              |              |  |  |
| 初始值       | 0x00                  |              |              |  |  |
| 位定义       | 定义                    |              |              |  |  |
| [7:0]     | GPIOR2                | 通用 I/O 寄存器 2 | ,用于存储用户自定义数据 |  |  |

# 通用 I/O 寄存器- GPIOR1

|                     | GPIOR1 – 通用 I/O 寄存器 1 |              |              |  |  |
|---------------------|-----------------------|--------------|--------------|--|--|
| GPIOR1: 0x2A (0x4A) |                       |              | 默认值: 0x00    |  |  |
| GPIOR1              | GPIOR1[7:0]           |              |              |  |  |
| R/W                 | R/W                   |              |              |  |  |
| 初始值                 | 0x00                  |              |              |  |  |
| 位定义                 |                       |              |              |  |  |
| [7:0]               | GPIOR1                | 通用 I/O 寄存器 1 | ,用于存储用户自定义数据 |  |  |

# 通用 I/O 寄存器- GPIORO

|                     | GPIOR0 – 通用 I/O 寄存器 0 |              |              |  |  |
|---------------------|-----------------------|--------------|--------------|--|--|
| GPIOR0: 0x1E (0x3E) |                       |              | 默认值: 0x00    |  |  |
| GPIOR0              | GPIOR0[7:0]           |              |              |  |  |
| R/W                 | R/W                   |              |              |  |  |
| 初始值                 | 0x00                  |              |              |  |  |
| 位定义                 | 定义                    |              |              |  |  |
| [7:0]               | GPIOR0                | 通用 I/O 寄存器 0 | ,用于存储用户自定义数据 |  |  |

### 系统时钟与配置

### 系统时钟分布

LGT8FX8D 支持多种时钟输入。系统可以工作在三种主要的时钟源,分别是内部 32KHz 可校准 RC 振荡器,内部 32MHz 可校准 RC 振荡器以及外部 400KHz~20MHz 晶振输入。下图为 LGT8FX8D 时钟系统分布,CMU 是整个时钟管理的中心,负责系统时钟的分频,为不同的模块产生独立的时钟以及对时钟进行控制等等。一般的应用中,并不不要全部的时钟同时工作,为了减小系统功耗,系统功耗管理根据不同的休眠模式,关闭没有使用的模块时钟。具体操作细节,请参考功耗管理相关章节。



#### CPU\_clk

CPU 时钟用于驱动 LGT8XM 内核以及 SRAM 的运行。比如驱动通用工作寄存器,状态寄存器等。CPU 时钟停止后,内核将不会继续执行指令和进行计算。

#### IO\_clk

IO 时钟用于驱动大部分外设模块,比如定时/计数器,SPI,USART等。IO 时钟也用于驱动外部中断模块。当 IO 时钟因休眠而停止后,某些可以用了唤醒系统的外设部分工作在独立的时钟或异步模式。比如 TWI 的地址识别功能可以唤醒大部分休眠模式,此时的地址识别部分工作在异步模式。

#### Flash clk

FLASH 时钟用于产生 FLASH 接口访问时序。FLASH 时钟与系统时钟同源。FLASH 时钟主要用于程序通过 FLASH 控制器对程序 FLASH 以及数据 FLASH 的访问。

#### Asy\_clk

异步定时器时钟。定时/计数器可以直接使用外部时钟或晶振(32.768K)驱动。这种独立的时钟模式,可以在系统处理休眠模式时,定时器仍然保持运行。

### 时钟源选择

LGT8FX8D 支持 4 种时钟源输入,用户可以通过 PMCR 寄存器实现对时钟源的使能控制以及完成主时钟的切换。下面是 PMCR 的控制结构图:



LGT8FX8D 内部 OSC 振荡器可以工作在高频和低频两种模式下,用户需要根据外接晶振的实际大小控制内部 OSC 振荡器工作在正确的模式下。同样内部的 RC 振荡器也分为高频和低频两种。PMCR 寄存器的最低 4 位用于控制这四种时钟源。控制关系如下:

| PMCR    | 对应时钟源                         |
|---------|-------------------------------|
| PMCR[0] | 32MHz RC 使能控制,1 使能,0 关闭       |
| PMCR[1] | 32KHz RC 使能控制, 1 使能, 0 关闭     |
| PMCR[2] | 400K~20MHz OSC 模式使能,1 使能,0 关闭 |
| PMCR[3] | 32K~400K OSC 模式使能, 1 使能,0 关闭  |

LGT8FX8D 系统上电后,默认使用 32MHz RC 作为系统时钟源,内核工作在时钟源的 8 分频(2MHz)。用户可以通过设置 PMCR 寄存器以及系统预分频寄存器(CLKPR)改变默认配置。

如果用户需要更改主时钟源配置,需要在切换时钟前保证切换后的时钟源处于稳定的工作状态。因此需要在切换主时钟源之前,通过 PMCR[3:0]使能所需时钟源,并等待到时钟稳定后才能进行切换。

当用户切换主时钟到外部晶振时,虽然用户使能了外部晶振,但也不排除因配置错误或晶振失效导致晶振无法起振。如果在此时切换到外部晶振,切换后系统将立即停止工作。因此,从系统可靠性考虑,建议通过打开看门狗定时器的方式,从软件设计的角度避免此类问题。

时钟源使能并等待稳定后,可以通过 PMCR[6:5]切换主时钟。其中 PMCR[5]用于选择是内部 RC 振荡器和外部晶振, PMCR[6]用于选择高速时钟源和低速时钟源。



主时钟源选择:

| PMCR[6] | PMCR[5] | 主时钟源                  |
|---------|---------|-----------------------|
| 0       | 0       | 内部 32MHz RC 振荡器(系统默认) |
| 0       | 1       | 外部 400K~ 20MHz 高速晶振   |
| 1       | 0       | 内部 32KHz RC 振荡器       |
| 1       | 1       | 外部 32K~400KHz 低速晶振    |

#### 时钟源控制时序

为保护 PMCR 寄存器被意外修改,对 PMCR 寄存器的修改需要严格安装指定的时序进行。PMCR 寄存器的最高位(PMCR[7])用于实现时序控制。用户在修改 PMCR 其他位之前,必须首先要将 PMCR[7]置 1,在置 1 操作后的 6 个周期内,更改 PMCR 其他寄存器的值。6 个周期之后,对 PMCR 的直接修改将失效。

下面以切换到外部高速晶振为例,列出建议的操作步骤:

- (1) 使能时钟源
  - 设置 PMCR[7] = 1
  - 在六个周期内,设置 PMCR[2] = 1,使能外部高速模式外部晶振
  - 等待外部晶振稳定(等待时间因晶振不同而不同,一般 us 级等待即可)

#### (2) 切换主时钟源

- 设置 PMCR[7] = 1
- 在六个周期内,设置 PMCR[6:5] = 01,系统将工作时钟自动切换至外部晶振
- 执行几个 NOP 操作,提高稳定性(可选操作)

[注意]: 在以上切换主时钟的操作中,要保证当前系统时钟正常工作,在切换到外部晶振以后,才可以关闭之前的内部 RC 振荡器。

#### 系统时钟预分频控制

LGT8FX8D内部有一个系统时钟预分频器,可以通过时钟预分频寄存器(CLKPR)进行控制。这种功能可以用于当系统不需要非常高的处理能力时,减小系统功耗。预分频设置对系统支持的时钟源都有效。时钟预分频能够影响到内核执行时钟以及所以同步外设。

当在不同的时钟预分频设置之间切换时,系统时钟预分频确保在切换过程中不会产生毛刺,而已会保证不会有过高频的中间状态。分频切换是立即执行的,当寄存器改变生效后,最多在 2~3 个当前系统时钟周期后,系统时钟就切换到了新的分频时钟。

为了避免对时钟分频寄存器的误操作,对 CLKPR 的修改也必须遵循一个特殊的时序流程:

- 设置时钟预分频更改使能位(CLKPCE)为 1, CLKPR 其他所以位为 0
- 在四个周期内,把需要的值写入 CLKPS,同时 CLKPCE 写 0

在更改时钟预分频寄存器前,需要禁止中断功能,以保证写时序能够完整的进行。 关于主时钟预分频寄存器 CLKPR 的具体定义,请参考本章节寄存器描述部分。

#### 【重要说明】:

LGT8FX8D 最高运行频率为 20MHz, 因此当选择内部 32MHz RC 作为主时钟源时,一定要保证 CLKPR 设置为正确的分频配置(最低 2 分频)。

#### 内部 RC 振荡器校准

LGT8FX8D 内部包含两个可校准 RC 振荡器,经过校准后,均可达到±1%以内的精度。其中 32MHz RC 默认用于系统工作时钟。

每一颗 LGT8FX8D 出产前,都对内部 32MHz 的 RC 进行了校准,并把校准值写入系统配置信息区域。用户客户通过 I/O 寄存器空间的 RCCAL 寄存器访问这个校准值。

内部 32KHz 的 RC 在出产前并没有经过校准,如果用户需要一个非常精确的低频时钟,可以自行校准这个 RC 振荡器,并把校准值写入到 LGT8FX8D 自带的数据 FLASH 中。在每次芯片启动后,由软件将这个校准值读出,写入到 RCKCAL 寄存器中,完成对 32KHz RC 振荡器的校准。具体校准方法请参考下面的介绍。

#### 内部 32KHz RC 校准方法:

在校准内部 32KHz RC 前,需要能够测量到当前内部 32KHz 的时钟频率。比较简单的方法是把系统工作时钟切换到内部 32KHz RC 振荡器。然后通过 I/O 输出一个比较易于测量的方波。外部通过测量方波频率的方式,得到此时内部 RC 的频率。

以上即为 RC 的校准方法,32KHz RC 振荡器的校准方法与此相同。得到 RCKCAL 后,可以将其值写入到数据 FLASH(E2PROM)一个保留的区域,以供后续软件校准使用。

# 寄存器定义

# 32MHz RC 振荡器校准寄存器-RCCAL

| RCCAL - 32MHz RC 校准寄存器 |            |                                         |  |  |  |  |  |  |  |
|------------------------|------------|-----------------------------------------|--|--|--|--|--|--|--|
| RCCAL: 0x66            | 5          | 默认值: 0x00                               |  |  |  |  |  |  |  |
|                        |            |                                         |  |  |  |  |  |  |  |
| RCCAL                  | RCCAL[7:0] |                                         |  |  |  |  |  |  |  |
| R/W                    |            | R/W                                     |  |  |  |  |  |  |  |
| 初始值                    |            | 0x00                                    |  |  |  |  |  |  |  |
| 位定义                    |            |                                         |  |  |  |  |  |  |  |
| [5:0]                  | RCCAL      | 6bit RC 校准值,系统上电后,寄存器的值将被系统配置信息中的 RC 校准 |  |  |  |  |  |  |  |
| [5.0]                  | RCCAL      | 值替换。                                    |  |  |  |  |  |  |  |
| [7:6]                  | -          | 保留不用                                    |  |  |  |  |  |  |  |

# 时钟源管理寄存器-PMCR

|           |        | PM                                    | CR - 时钟源' | 管理寄存器    |              |              |       |  |
|-----------|--------|---------------------------------------|-----------|----------|--------------|--------------|-------|--|
| PMCR: 0xF | 2      |                                       | 默讠        | 人值: 0x01 |              |              |       |  |
|           |        |                                       | ·         |          |              |              |       |  |
| PMCR      | PMCE   | CLKFS/CLKSS                           | WCLKS     | OSCKEN   | OSCMEN       | RCKEN        | RCMEN |  |
| R/W       | R/W    | R/W                                   | R/W       | R/W      | R/W          | R/W          | R/W   |  |
| 初始值       | 0      | 0/0                                   | 0         | 0        | 0            | 0            | 1     |  |
| 位定义       |        |                                       |           |          |              |              |       |  |
| [0]       | RCMEN  | RCMEN 内部 32MHz RC 振荡器使能控制, 1 使能, 0 禁止 |           |          |              |              |       |  |
| [1]       | RCKEN  | 内部 32KHz                              | RC 振荡器使   | 能控制,16   | b能,0禁止       |              |       |  |
| [2]       | OSCMEN | 外部高频晶                                 | 振使能控制     | ,1使能,0   | 禁止           |              |       |  |
| [3]       | OSCKEN | 外部低频晶                                 | 振使能控制     | ,1使能,0   | 禁止           |              |       |  |
| [4]       | WCLKS  | WDT 时钟》                               | 原选择,0-    | 选择内部 1M  | Hz/RC; 1 - 内 | 部 32KHz      |       |  |
| [5]       | CLKSS  | 主时钟源选                                 | 择控制,选     | 择时钟源类型   | 」,请参考时4      | <b>沖源选择部</b> | 分     |  |
| [6]       | CLKFS  | 主时钟源频                                 | 率控制,选     | 择时钟频率类   | 类型,请参考1      | 付钟源选择        | 部分    |  |
|           |        | PMCR 寄存                               | 器更改使能抗    | 空制位。     |              |              |       |  |
| [7]       | PMCE   | 在更改 PM                                | CR 其他位置   | 之前,必须首   | f先设置此位,      | 然后在四         | 个周期内  |  |
|           |        | 设置其他位                                 | 立的值。      |          |              |              |       |  |

# 主时钟预分频寄存器-CLKPR

|                       | CLKPR - 主时钟预分频寄存器             |         |         |   |        |        |        |        |  |  |  |  |
|-----------------------|-------------------------------|---------|---------|---|--------|--------|--------|--------|--|--|--|--|
| CLKPR: 0x61 默认值: 0x03 |                               |         |         |   |        |        |        |        |  |  |  |  |
|                       | ·                             |         |         |   |        |        |        |        |  |  |  |  |
| CLKPR                 | CLKPCE                        | CLKOEN1 | CLKOEN0 | - | CLKPS3 | CLKPS2 | CLKPS1 | CLKPS0 |  |  |  |  |
| R/W                   | R/W R/W R/W - R/W R/W R/W R/W |         |         |   |        |        |        | R/W    |  |  |  |  |
| 初始值                   | 0                             | 0       | 0       | - | 0      | 0      | 1      | 1      |  |  |  |  |

| 位定义   |         |                                          |        |         |        |             |  |  |  |
|-------|---------|------------------------------------------|--------|---------|--------|-------------|--|--|--|
|       |         | 时钟预分频选择位                                 |        |         |        |             |  |  |  |
|       |         | CLKPS3                                   | CLKPS2 | CLKPS1  | CLKPS0 | 分频参数        |  |  |  |
|       |         | 0                                        | 0      | 0       | 0      | 1           |  |  |  |
|       |         | 0                                        | 0      | 0       | 1      | 2           |  |  |  |
|       |         | 0                                        | 0      | 1       | 0      | 4           |  |  |  |
| [3:0] | CLIVDC  | 0                                        | 0      | 1       | 1      | 8(默认配置)     |  |  |  |
|       | CLKPS   | 0                                        | 1      | 0       | 0      | 16          |  |  |  |
|       |         | 0                                        | 1      | 0       | 1      | 32          |  |  |  |
|       |         | 0                                        | 1      | 1       | 0      | 64          |  |  |  |
|       |         | 0                                        | 1      | 1       | 1      | 128         |  |  |  |
|       |         | 1                                        | 0      | 0       | 0      | 256         |  |  |  |
|       |         | 其他值 保留                                   |        |         |        |             |  |  |  |
| [4]   | -       | 保留不用                                     |        |         |        |             |  |  |  |
| [5]   | CLKOEN0 | 设置系统                                     | 时钟是否在  | PBO 引脚上 | 二输出    |             |  |  |  |
| [6]   | CLKOEN1 | 设置系统                                     | 时钟是否在  | PE5 引脚上 | 二输出    |             |  |  |  |
|       |         | 时钟预分频更改时钟控制                              |        |         |        |             |  |  |  |
| [-1]  |         | 在改变 CLKPR 寄存器的其他位之前,必须首先单独设置 CLKPCE 为 1, |        |         |        |             |  |  |  |
| [7]   | CLKPCE  | 然后在之                                     | 后的四个系  | 统周期内,   | 对其他位进  | 行设置。四个周期结束后 |  |  |  |
|       |         | CLKPCE 自                                 | 动清零。   |         |        |             |  |  |  |

# 32KHz RC 振荡器校准寄存器- RCKCAL

| RCKCAL – 32MHz RC 校准寄存器 |                    |                                                |  |  |  |  |  |  |  |
|-------------------------|--------------------|------------------------------------------------|--|--|--|--|--|--|--|
| RCKCAL: 0x6             | 57                 | 默认值: 0x00                                      |  |  |  |  |  |  |  |
|                         |                    |                                                |  |  |  |  |  |  |  |
| RCKCAL                  | RCKCAL RCKCAL[7:0] |                                                |  |  |  |  |  |  |  |
| R/W                     |                    | R/W                                            |  |  |  |  |  |  |  |
| 初始值                     |                    | 0x00                                           |  |  |  |  |  |  |  |
| 位定义                     |                    |                                                |  |  |  |  |  |  |  |
| [5:0]                   | RCKCAL             | 6bit RC 校准值,用于将校准值写入 RCKCAL 寄存器完成对 32KHz RC 振荡 |  |  |  |  |  |  |  |
| [5:0]                   | RCRCAL             | 器的校准。具体校准方法请参考本章中 RC 校准部分。                     |  |  |  |  |  |  |  |
| [7:6]                   | -                  | 保留不用                                           |  |  |  |  |  |  |  |

### 功耗管理

### 概述

休眠模式用于关闭 MCU 中没有被使用的模块,从而减小系统功耗。LGT8FX8D 提供了非常灵活多样的休眠模式和模块控制器,用户可以根据应用,实现最理想的低功耗配置。

当使能低电压检测(LVD)模块后,LVD 在休眠模式下仍然会继续工作。为了进一步降低系统功耗,可以在进入休眠模式前将其关闭。

LGT8FX8D 支持掉电模式,掉电模式下,系统的数字部分,大部分 I/O 以及模拟模块都将处于掉电状态。掉电模式能够最小系统功耗。掉电模式只能通过指定的外部引脚唤醒,唤醒过程与系统上电过程一致。软件可以通过读取 MCU 状态寄存器得到系统之前的状态。

LGT8FX8D 内部包含一个精度可校准的 32KHz RC 振荡器,用户可以在不需要处理复杂的任务时,将系统时钟切换至 32KHz RC,使用合适的休眠模式。这样也可以在非掉电模式下获得理想的系统功耗。如果用户外接了 32768Hz 的晶振,也可以将主时钟切换到外部晶振,然后关闭掉没有使用的时钟源以及其他模拟模块,然后进入休眠模式,这样可以进一步节省功耗。

#### 系统功耗管理示意图:



如上图所示,LGT8FX8D 主要通过休眠模式控制器(SMU)以及时钟管理单元(CMU)控制整个系统的功耗。从节省功耗的级别上,我们可以把功耗分为 3 个等级,第一级是通过 PRR 寄存器控制模块工作时钟,通过关闭没有使用模块的时钟,节省系统运行的动态功耗。一般情况下,这种级别能够节省的功耗并不明显。第二级是通过切换主时钟源到低频时钟上,并关闭没有使用的时钟源模块以及其他模拟模块,这种模式基本上可以得到非常可观的系统运行功耗和休眠功耗。第三级别是通过让系统进入到断电(Power/off)模式,断电模式下 LGT8FX8D运行功耗最小,此模式只能通过外部中断引脚唤醒。从断电模式唤醒后,软件可以通过MCUSR 寄存器读取复位前的状态。

#### 休眠模式

LGT8FX8D 支持 5 种体眠模式,用户可以根据应用需求选择合适的休眠模式。SMCR 寄存器包含了休眠模式的控制设置,执行 SLEEP 指令后,内核进入休眠模式。为获得更加理想的休眠功耗,建议在内核进入休眠模式前,关闭所有没有使用的时钟以及模拟模块。但需要注意的是,某些唤醒源的产生需要工作时钟,如果需要使用这类唤醒源,请保持相关时钟源的工作状态。

休眠模式与唤醒方式:

|                                 | 有                    | 效时     | 钟       |         |            |              | 哆                    | <b>弹星</b> 源 | ₹   |     |           |           |
|---------------------------------|----------------------|--------|---------|---------|------------|--------------|----------------------|-------------|-----|-----|-----------|-----------|
| Sleep Mode                      | CPU_CLK<br>FLASH_CLK | IO_CLK | ADC_CLK | ASY_CLK | PIN Change | INTO<br>INT1 | TWI Address<br>Match | Timer2      | ADC | WDT | Other INT | Other I/O |
| Idle                            |                      | Х      | Х       | Х       | Х          | Х            | Х                    | Х           | Х   | Х   | Х         | Х         |
| ADC Noise<br>Reduction          |                      |        | Х       | Х       |            | Х            | Х                    | Х           | Х   | Х   |           |           |
| Power/Down                      |                      |        |         |         | Х          | Х            | Х                    |             |     | Х   |           |           |
| Power/Off S0<br>(With RC32K)    |                      |        |         |         |            | Х            |                      |             |     | Х   |           |           |
| Power/Off S1<br>(Without RC32K) |                      |        |         |         |            | Х            |                      |             |     |     |           |           |

如果需要进入以上 5 种休眠模式,SMCR 中的 SE 位必须置 1,使能休眠模式控制。然后执行一条 SLEEP 指令即可。SMCR 中的 SM0/1/2 用于选择不同的休眠模式。具体的信息请参考下面的描述。

在 MCU 处于休眠模式下,如果唤醒源有效,MCU 将会在 4 个周期后被唤醒,继续执行指令。如果中断保持有效,中断也将立即响应,进入中断服务子程序。如果在 SLEEP 模式下发生了系统复位,MCU 也将会被唤醒,并从复位向量开始执行。

当 MCU 处于 Power/Off 模式下,系统可以通过外部中断 INTO/1 唤醒,唤醒后 MCU 将从 sleep 前的位置继续执行。

#### IDLE 模式

当 SM2...0 设置为 000, 执行 SLEEP 指令后, MCU 进入到 IDLE 模式, IDLE 模式将会关闭掉内核工作时钟,除此之外的其他外设都能正常工作。

IDLE 模式可以通过外部中断以及内部中断等唤醒。如果不需要使用比较器以及 ADC 作为唤醒源,建议将其关闭。

IDLE 模式因为仅仅关闭了内核运行的时钟, 所以并不能得到明显的功耗降低。IDLE 模式下, 内核也将停止执行和取指令, 因此可以降低内部程序 FLASH 的运行功耗。

但 IDLE 模式拥有比较灵活的唤醒方式,用户可以通过降低系统主时钟以及关闭不需要的模块获取更加理想的运行功耗。

### ADC 噪声抑制模式

当 SM2...0 设置为 001, 执行 SLEEP 指令后, MCU 进入 ADC 噪声抑制模式。此模式下, 内核以及大部分外设都将停止工作, ADC, 外部中断, TWI 地址匹配, WDT 以及工作在异步时钟模式下的定时/计数器 2 都可以正常工作。

ADC 噪声一直模式主要用于为 ADC 转化提供一个良好的工作环境。降低数字模块对模拟转换的高频干扰。进入这个模式后,ADC 将自动启动采样转换,转换的数据保存到 ADC 数据寄存器后,ADC 转换结束中断将 MCU 从 ADC 噪声模式下唤醒。

#### Power/Down 模式

当 SM2...0 设置为 010,执行 SLEEP 指令后,MCU 进入到 Power/down 模式。这种模式下,系统将关闭掉所有模块的工作时钟。此模式因为关闭了所有模块的工作时钟,因此只能通过异步模式唤醒,外部中断,TWI 地址匹配以及工作在独立时钟源模式下的 WDT 都可以产生此模式下的唤醒信号。

此种模式可以关闭除主时钟源以为的所有模块。为实现更加理想的运行功耗,建议在进入此中模式前,将系统主时钟切换到内部 32K RC 或者外部 32KHz 低频晶振,然后关闭掉所以没有被使用的时钟源以及模拟模块。

### Power/Off SO 模式

当 SM...0 设置为 110,执行 SLEEP 指令后,MCU 将进入到 Power/Off SO 模式。进入 Power/Off SO 后,除内部 32KHz RC 外,其他时钟源均被关闭。此种模式可以通过外部中断 INTO/1 唤醒:如果使能了 WDT 的中断功能,也可以通过 WDT 实现定时唤醒。

#### Power/Off S1 模式

当 SM...0 设置为 011,执行 SLEEP 指令后,MCU 将进入到 Power/Off S1 模式。进入 Power/Off S0 后,系统所有时钟源均被关闭。此种模式只能够通过外部中断 INTO/1 唤醒。

在进入 Power/Off 模式前,需要提前使能唤醒源并设置合适的唤醒条件;对于外部中断唤醒,用户需要设置中断使能并根据应用需要配置好触发电平。

#### FLASH电源控制以及快速唤醒

当系统处于 SLEEP 模式后,内核将不会继续执行指令,此时可以选择关闭 FLASH 的电源,以获得更低的待机功耗。这个功能可以通过 MCUCR 寄存器的 FPDEN 位控制实现;

在 Power/Off 模式下, 系统可以使用外部中断或者 WDT 唤醒,为了滤除外部信号可能的干扰,内部唤醒电路包含了一个可配置的滤波电路,用户可以根据需要选择合适的滤波宽度。滤波电路的配置可以通过 MCUCR 寄存器的 FWKPEN 实现。

MCUCR[FWKPEN]滤波宽度控制:

| FWKPEN | 滤波宽度       |
|--------|------------|
| 0      | 260us (默认) |
| 1      | 32us       |

# 寄存器描述

# 休眠模式控制寄存器-SMCR

|           |         |            | SMCR− ₺                                                                                            | 木眠模式排 | 空制寄            | 存器             |          |     |  |  |  |
|-----------|---------|------------|----------------------------------------------------------------------------------------------------|-------|----------------|----------------|----------|-----|--|--|--|
| SMCR: 0x3 | 3(0x53) |            |                                                                                                    | 默认    | 人值: 0>         | <b>&lt;</b> 00 |          |     |  |  |  |
| SMCR      |         |            |                                                                                                    | SM    | 12             | SM1            | SM0      | SE  |  |  |  |
| R/W       |         | -          |                                                                                                    | R/    |                | R/W            | R/W      | R/W |  |  |  |
| 初始值       |         | -          |                                                                                                    | 0     |                | 0              | 0        | 0   |  |  |  |
| 位定义       |         |            |                                                                                                    |       |                |                |          |     |  |  |  |
| [0]       | SE      | 啥模式        | 休眠模式使能控制位,设置为1后,执行SLEEP指令,内核将进入休眠啥模式。SE 位可以保护系统意外进入休眠模式。建议用户在设置此位为1后的,紧接着执行SLEEP指令。唤醒后,建议立刻清除SE 位。 |       |                |                |          |     |  |  |  |
|           |         | 休眠模<br>SM2 | 式选择<br>SM1                                                                                         | SM0   | 模式说明           |                |          |     |  |  |  |
|           |         | 0          | 0                                                                                                  | 0     | IDLE           | 模式             |          |     |  |  |  |
|           |         | 0          | 0                                                                                                  | 1     | ADC            | 噪声抑制模式         | 式        |     |  |  |  |
| [3:1]     | SM      | 0          | 1                                                                                                  | 0     | Pow            | er/Down 模式     | <u>,</u> |     |  |  |  |
|           |         | 0          | 1                                                                                                  | 1     | Pow            | er/Off S1 模式   | Ž        |     |  |  |  |
|           |         | 1          | 1                                                                                                  | 0     | Pow            | er/Off S0 模式   | Ž        |     |  |  |  |
|           |         | 1          | 0                                                                                                  | 0     | Power/Off Lock |                |          |     |  |  |  |
|           |         |            | Others                                                                                             |       | 保留             | 不用             |          |     |  |  |  |
| [7:4]     | -       | 保留不        | 用                                                                                                  |       |                |                |          |     |  |  |  |

### 省电控制寄存器-PRR

|           | PRR - 省电控制寄存器       |    |      |                       |        |          |       |          |       |  |  |  |
|-----------|---------------------|----|------|-----------------------|--------|----------|-------|----------|-------|--|--|--|
| PRR: 0x64 | PRR: 0x64 默认值: 0x00 |    |      |                       |        |          |       |          |       |  |  |  |
|           |                     |    |      |                       |        |          |       |          |       |  |  |  |
| PRR       | PRTWI               | PR | гіМ2 | PRTIM0                | -      | PRTIM1   | PRSPI | PRUSARTO | PRADC |  |  |  |
| R/W       | R/W                 | R  | /W   | R/W                   | -      | R/W      | R/W   | R/W      | R/W   |  |  |  |
| 初始值       | 0                   |    | 0    | 0                     | -      | 0        | 0     | 0        | 0     |  |  |  |
| 位定义       |                     |    |      |                       |        |          |       |          |       |  |  |  |
| [0]       | PRADO               |    | 设置   | 为1,关闭                 | ADC 控制 | 器时钟      |       |          |       |  |  |  |
| [1]       | PRUSAR <sup>-</sup> | ТО | 设置   | 为1,关闭                 | USARTO | 模块的时钟    |       |          |       |  |  |  |
| [2]       | PRSPI               |    | 设置   | 设置为 1,关闭 SPI 模块的时钟    |        |          |       |          |       |  |  |  |
| [3]       | PRTIM:              | 1  | 设置   | 为1,关闭                 | 定时/计数  | 数器1的时钟   | ŧ     |          |       |  |  |  |
| -         | -                   |    | 保留   | 不用                    |        |          |       |          |       |  |  |  |
| [5]       | PRTIMO              | )  | 设置   | 设置为 1, 关闭定时/计数器 0 的时钟 |        |          |       |          |       |  |  |  |
| [6]       | PRTIM2              | 2  | 设置   | 为 1, 关闭               | 定时/计数  | 效器 2 的时钟 | †     |          |       |  |  |  |
| [7]       | PRTWI               |    | 设置   | 为1,关闭                 | TWI 模块 | 的时钟      |       |          |       |  |  |  |

# 省电控制寄存器-PRR1

| PRR1 - 省电控制寄存器 1     |       |    |       |          |       |        |       |   |  |  |
|----------------------|-------|----|-------|----------|-------|--------|-------|---|--|--|
| PRR1: 0x65 默认值: 0x00 |       |    |       |          |       |        |       |   |  |  |
|                      |       |    | I     |          |       |        |       |   |  |  |
| PRR1                 |       |    | PRWDT | -        | -     | PREFL  | PRPCI | - |  |  |
| R/W                  |       |    | R/W   | -        | -     | R/W    | R/W   | - |  |  |
| 初始值                  |       |    | 0     | -        | -     | 0      | 0     | - |  |  |
| 位定义                  |       |    |       |          |       |        |       |   |  |  |
| [0]                  | -     | 保留 | 不用    |          |       |        |       |   |  |  |
| [1]                  | PRPCI | 设置 | 为1,关闭 | 外部引脚变    | 化以及外部 | 『中断模块』 | 匚作时钟  |   |  |  |
| [2]                  | PREFL | 设置 | 为1,关闭 | FLASH 控制 | 器接口时序 | 引针钟    |       |   |  |  |
| [4:3]                | -     | 保留 | 不用    |          |       |        |       |   |  |  |
| [5]                  | PRWDT | 设置 | 为1,关闭 | WDT 计数器  | 器时钟   |        |       |   |  |  |
| [7:6]                | -     | 保留 | 不用    |          |       |        |       |   |  |  |

# MCU 控制寄存器- MCUCR

|          |           |       | MCUCR                                 | - MCU 控制   | <b>州寄存器</b> |          |       |       |  |  |  |
|----------|-----------|-------|---------------------------------------|------------|-------------|----------|-------|-------|--|--|--|
| MCUCR: 0 | x35(0x55) |       |                                       | 默认值:       | 默认值: 0x00   |          |       |       |  |  |  |
|          |           |       |                                       |            |             |          |       |       |  |  |  |
| MCUCR    | FWKEN     | FPDEN | PUD                                   | -          | -           | -        | IVSEL | IVCE  |  |  |  |
| R/W      | R/W       | R/W   | R/W                                   | -          | -           | -        | R/W   | R/W   |  |  |  |
| 初始值      | 0         | 0     | 0                                     | -          | -           | -        | 0     | 0     |  |  |  |
| 位定义      |           |       |                                       |            |             |          |       |       |  |  |  |
| [0]      | IVCE      | 中断    | 向量选择更                                 | 改使能位,      | 在更改 IVS     | EL之前,需   | 要首先设置 | 显此位,然 |  |  |  |
| ĮΟJ      | IVCE      | 后在    | 后在 6 个周期内,设置 IVSEL。                   |            |             |          |       |       |  |  |  |
| [1]      | IVSEL     | 中断    | 中断向量选择位,此位置 1 后,中断向量地址将根据 IVBASE 寄存器的 |            |             |          |       |       |  |  |  |
| [±]      | IVSLL     | 值映    | 值映射到新的地址。详细映射地址,请参考 IVBASE 寄存器说明      |            |             |          |       |       |  |  |  |
| [2]      | -         | 保留    | 不用                                    |            |             |          |       |       |  |  |  |
| [3]      | -         | 保留    | 不用                                    |            |             |          |       |       |  |  |  |
| [4]      | PUD       | 全局    | 上拉禁止位                                 |            |             |          |       |       |  |  |  |
| [5]      | -         | 保留    | 不用                                    |            |             |          |       |       |  |  |  |
|          |           | Flash | Power/dow                             | m 使能控制     |             |          |       |       |  |  |  |
| [6]      | FPDEN     | 0: 系  | 系统 SLEEP 后                            | 后 FLASH 保持 | 寺上电状态       |          |       |       |  |  |  |
|          |           | 1: 豸  | 系统 SLEEP 后                            | f FLASH 断印 | 电           |          |       |       |  |  |  |
|          |           | 快速    | 唤醒模式使                                 | 能控制,仅      | ノ対 Power/C  | Off 模式有效 | 女     |       |  |  |  |
| [7]      | FWKEN     | 0: 2  | 60us 滤波泵                              | 正时         |             |          |       |       |  |  |  |
|          |           | 1: 3  | 2us 滤波延                               | 时          |             |          |       |       |  |  |  |

### 系统控制与复位

#### 概述

系统复位以后,所有的 I/O 寄存器都会被设置为它们的初始值,程序从复位向量处开始执行。LGT8FX8D 的中断向量地址上, 必须用一个 RJMP – 相对跳转指令跳转到复位处理程序。如果程序没用使用到中断,没有使能中断源,中断向量也就不会被使用,中断向量区域就可以用来存放用户的程序代码。

复位有效后,所有 I/O 端口立即进入它们的初始状态。大部分 I/O 的初始化状态为输入并关闭掉内部上拉电阻。有模拟输入功能的 I/O,也初始化为数字 I/O 功能。

当复位变为无效后,LGT8FX8D内部的定时计数器开始启动,用于展宽复位。展宽复位信号的宽度用于保证系统中的电源以及时钟等模块进入到稳定的状态。

### 复位源

LGT8FX8D 共支持六种复位源:

- 上电复位: 当系统的工作电压低压内部 POR 模块的复位阀值时,上电复位有效。
- 外部复位: 当在芯片的 RESETN 引脚上出现一个大于最小复位宽度的脉冲后,外部 复位有效。
- 看门狗复位: 使能看门狗模块后, 如果看门狗定时器超时, 系统将会复位。
- 低电压复位: LGT8FX8D 内部有一个低电压检测模块(LVD), 当系统工作电源低于 LVD 设定的复位阀值时, MCU 也将会被复位。
- 软件复位: LGT8FX8D 内部有一个专用的软件触发的复位寄存器,用户可以通过这个寄存器随时复位 MCU。
- OCD 复位: OCD 复位是有调试器模块发出的,用于直接复位 MCU 内核。

#### 复位系统结构图:



#### 上电复位

上电复位信号由内部的电压检测电路产生。当系统电源(VCC)低于检测阀值时,上电复位信号有效。上电复位的检测阀值,请参考电气参数部分。

上电复位电路能够保证芯片在上电过程中处于复位状态,芯片上电后能够从一个已知的稳定的状态开始运行。上电复位信号也会被芯片内部的计数器展宽,以保证上电后内部的各种模拟模块,比如 RC 振荡器等能够进入稳定的工作状态。



#### 外部复位

在外部复位引脚(RSTN)上施加一个低电平,外部复位立即有效。低电平的宽度要大于一个最小复位脉冲宽度要求。外部复位为异步复位,即使芯片没有时钟工作,外部复位仍然能够对芯片进行复位。LGT8FX8D 的外部复位引脚同时也可以作为通用 I/O 使用。在芯片上电以后, 默认作为外部复位功能。用户可以通过寄存器配置,关闭该引脚的外部复位功能,从而可以当作普通的 I/O 使用。具体使用请参考 IOCR 寄存器的描述部分。



#### 低电压检测(LVD)复位

LGT8FX8D内部包含一个可编程低电压检测(LVD)电路。LVD同样是检测VCC的电压变化,但与上电复位不同的是,LVD可以选择检测电压的阀值。用户可以通过系统配置位或者直接通过操作 VDTCR 寄存器在三种不同的电压阀值之间选择。LVD的电压检测电路具有±10mV~±50mV的迟滞特性,用于滤除 VCC 电压的抖动。当 LVD 使能后,如果 VCC 的电压下降到设定的复位阀值,LVD 复位将立刻有效。当 VCC 增加到复位阀值以上后,内部的复位展开电

路启动,将复位继续展宽至少1毫秒。



### 看门狗复位

当看门狗定时器溢出时,如果使能了看门狗系统复位功能,将立刻产生一个周期的系统 复位信号。看门狗复位信号通用也会被内部的延时计数器展宽。看门狗控制器的详细操作,请参考下面的详细介绍部分。



## 软件复位、OCD 复位

软件复位是用户通过操作 VDTCR 寄存器的第六位触发,软件复位的时序与看门狗复位完全相似。内部将复位信号展宽 16us。

OCD 复位由芯片内部的调试器单元产生,OCD 复位一般是由调试器控制,用户软件无法触发 OCD 复位。

### 引脚复用控制

# 看门狗定时器

- 时钟可选内部 32KHz RC 或内部 32MHz RC 的 16 分频(2MHz)
- 支持中断模式,复位模式以及复位中断模式
- 定时器超时最大可到8秒

LGT8FX8D 内部包含一个增强的看门狗定时器(WDT)模块。WDT 定时器的工作时钟可以是内部的 32KHz RC 振荡器,也可以是内部 32MHz RC 振荡器的 16 分频。WDT 计数器溢出后,可以输出一个中断或者一个系统复位信号。在正常使用时,需要软件执行一个WDR —看门狗定时器复位指令在溢出之前重启计数器。如果系统没有即使的执行 WDR 指令,WDT 将会产生中断或系统复位。

看门狗定时器的结构图如下图所示:



在中断模式下,WDT 溢出后会产生一个中断请求信号。可以使用这个中断作为休眠模式的唤醒信号,也可以作为一个一般的系统定时器使用。比如可以使用这个中断限制某个操作的执行时间,在溢出中终止当前某一个任务。在系统复位模式下,WDT 在计数器溢出后立刻产生一个系统复位信号。最典型的用途就是用于防止系统死机或跑飞。第三种模式,就是复位中断模式,结合了中断和复位两种功能。首先系统将响应 WDT 中断功能,退出 WDT 中断复位程序后,立刻切换到复位模式。这个功能可以支持在复位之前保存一些比较关键的参数信息。

为了防止 WDT 被意外禁止,关闭 WDT 的操作必须按照一个严格定义的时序进行。下面的代码描述如何关闭看门狗定时器。下面的例子假设中断已经被禁止,这样整个操作流程就不会被中断。

```
汇编代码
WDT OFF:
 ; Turn off global interrupt
 ; Reset watchdog timer
 ; Clear WDRF in MCUSR
 IN r16, MCUSR
 ANDI r16, ~ (1 << WDRF)
 OUT MCUSR, r16
 ; Write logical one to WDCE and WDE
 ; Keep old Prescaler setting to prevent unintentional time-
 LDS r16, WDTCSR
 ORI r16, (1 << WDCE) | (1 << WDE)
 STS WDTCSR, r16
 ; Turn off WDT
 LDI r16, (0 << WDE)
 STS WDTCSR, r16
 ; Turn on global interrupt
 SEI
 RET
C 语言代码
void WDT OFF(void)
 __disable_interrupt();
  watchdog reset();
 /* Clear WDRF in MCUSR */
 MCUSR &= \sim (1 << WDRF);
 /* Write logical one to WDCE and WDE */
 /* Keep old Prescaler setting to prevent unintentional time-
 out */
 WDTCSR |= (1 << WDCE) | (1 << WDE);
 /* Turn off WDT */
 WDTCSR = 0x00;
   enable interrupt();
}
```

#### [使用提示]

如果 WDT 被意外使能,比如程序跑飞,芯片会被复位,但是 WDT 仍然还是在使能状态。如果用户代码里没有处理 WDT,这将会导致循环复位。为避免这种情况,建议用户软件在初始化程序中清除看门狗复位标记位(WDRF)和 WDE 控制位。

下面的代码描述如何改变看门狗定时器的超时值。

```
汇编代码
WDT TOV Change:
 ; Turn off global interrupt
 CLI
 ; Reset watchdog timer
 WDR
 ; Start timed sequence
 LDS r16, WDTCSR
 ORI r16, (1 << WDCE) | (1 << WDE)
 STS WDTCSR, r16
 ; -- Got for cycles to set the new value from here --
 ; Set new time-out value = 64k cycles
 LDI r16, (1 << WDE) | (1 << WDP2) | (1 << WDP0)
 STS WDTCSR, r16
  ; -- Finished setting new value, used 2 cycles -
  ; Turn on global interrupt
 SEI
 RET
c 语言代码
void WDT TOV Change(void)
 __disable_interrupt();
  watchdog reset();
 /* Start timed sequence */
 WDTCSR |= (1 << WDCE) | (1 << WDE);
 /* Set new time-out value = 64K cycles */
 WDTCSR |= (1 << WDE) | (1 << WDP2) | (1 << WDP0);
  enable interrupt();
```

#### 【使用说明】

在改变 WDP 配置位之前,建议复位看门狗定时器。因为更改 WDP 位到比较小的超时周期很可能会导致看门狗超时复位。

# 寄存器定义

# 低压检测(LVD)控制寄存器-VDTCR

|           |                          |                 | VDTCR –                                | LVD 控制智 | 寄存器      |       |       |     |  |
|-----------|--------------------------|-----------------|----------------------------------------|---------|----------|-------|-------|-----|--|
| VDTCR: 0> | <b>κ62</b>               |                 |                                        | 默认值:0   | 0x00 或加载 | 自系统配置 | 置信息   |     |  |
| GPIOR2    | CE                       | SWR             | - VDTS1 VDTS0 LVREN VDTEN              |         |          |       | VDTEN |     |  |
| R/W       | R/W                      | W               | -                                      |         | R/W      | R/W   | R/W   | R/W |  |
| 初始值       |                          | 0x00 或加载自系统配置信息 |                                        |         |          |       |       |     |  |
| 位定义       |                          |                 |                                        |         |          |       |       |     |  |
| [0]       | VDTEN 低压检测模块使能控制,1使能,0禁止 |                 |                                        |         |          |       |       |     |  |
| [1]       | LVREN 低压复位功能使能控制,1使能,0禁止 |                 |                                        |         |          |       |       |     |  |
|           |                          |                 | 低压检测阀值配置位                              |         |          |       |       |     |  |
| [3:2]     | VD                       | ΓS              | VDTS = 00 : 1.8V                       |         |          |       |       |     |  |
| [5.2]     |                          |                 | VDTS = 01 : 2.7V                       |         |          |       |       |     |  |
|           |                          |                 | VDTS = 10 : 4.3V                       |         |          |       |       |     |  |
| [5:4]     | -                        |                 | 保留不用                                   |         |          |       |       |     |  |
| [6]       | SW                       | R               | 软复位使能位,」                               | 此位清零将   | 8产生软件9   | 夏位    |       |     |  |
|           |                          |                 | VDTCR 值改变使能位                           |         |          |       |       |     |  |
| [7]       | CE                       |                 | 用户在改变 VDTCR 寄存器的值之前,必须首先将此位写 1,在之后的    |         |          |       |       |     |  |
| [7]       | CE                       | -               | 4 个时钟周期内,更改 VDTCR 其他位的值。四个周期后 CE 自动清零, |         |          |       |       |     |  |
|           |                          |                 | 对 VDTCR 寄存器                            | 的更新操作   | 乍无效。     |       |       |     |  |

# IO 特殊功控制寄存器- IOCR

|           |                                   |                                   | IOCR -                               | IO 特殊功 | 能控制寄存    | 器     |          |         |  |
|-----------|-----------------------------------|-----------------------------------|--------------------------------------|--------|----------|-------|----------|---------|--|
| IOCR: 0xF | 0                                 |                                   |                                      | 默认     | .值: 0x00 |       |          |         |  |
| IOCR      | CE                                | STOSC1                            | STOSC0                               | DACEN1 | DACEN0   | XIEN  | RVIO_EN  | EXIO_EN |  |
| R/W       | R/W                               | R/W                               | R/W                                  | R/W    | R/W      | R/W   | R/W      | R/W     |  |
| 初始值       | 始值 0x00 或加载自系统配置信息                |                                   |                                      |        |          |       |          |         |  |
| 位定义       |                                   |                                   |                                      |        |          |       |          |         |  |
| 0         | EVIO                              | PC6 引脚默认为复位功能,设置此位为 1 将禁止外部复位功能,复 |                                      |        |          |       |          | 功能,复位   |  |
| U         | EXIO_EN 功能禁止后,PC6 可作为一个普通的 I/O 使用 |                                   |                                      |        |          |       |          |         |  |
| 1         | D)/IO                             |                                   | VREF 引脚默认为模拟输入功能,设置此位为 1,将关闭模拟输入功能,  |        |          |       |          |         |  |
| 1         | RVIO                              | _EIN j                            | 这个引脚可以作为 PE6 使用                      |        |          |       |          |         |  |
| 2         | XIE                               | N 3                               | 外部时钟输                                | 入使能控制  | IJ       |       |          |         |  |
| 3         | DACE                              | ENO [                             | DAO 输出使                              | 能      |          |       |          |         |  |
| 4         | DACE                              | EN1 [                             | DAO1 输出(                             | 吏能     |          |       |          |         |  |
| 5         | STOS                              | SC0 1                             | 低速晶振启                                | 动控制    |          |       |          |         |  |
| 6         | STOS                              | SC1                               | 高速晶振启                                | 动控制    |          |       |          |         |  |
|           |                                   | I                                 | IOCR 值改变使能位                          |        |          |       |          |         |  |
| 7         | Ci                                | _                                 | 用户在改变 IOCR 寄存器的值之前,必须首先将此位写 1,在之后的 4 |        |          |       |          |         |  |
| /         | Ci                                |                                   | 个时钟周期                                | 内,更改I  | OCR 其他位  | 的值。四个 | 周期后 CE 自 | 动清零,对   |  |
|           |                                   | 1                                 | OCR 寄存器                              | 的更新操作  | 乍无效。     |       |          |         |  |

## MCU 状态寄存器- MCUSR

|          |                               |      | MCUSR                                | - IO 特殊以  | <b>力能控制寄</b> る | <b>存器</b> |          |          |  |
|----------|-------------------------------|------|--------------------------------------|-----------|----------------|-----------|----------|----------|--|
| MCUSR: ( | 0x34(0x54                     | )    |                                      | 默认值       | 直: 0x00        |           |          |          |  |
|          |                               |      |                                      | ·         |                |           |          |          |  |
| MCUSR    | SWDD                          | PDRF | -                                    | OCDRF     | WDRF           | BORF      | EXTRF    | PORF     |  |
| R/W      | R/W                           | R/W  | -                                    | R/W       | R/W            | R/W       | R/W      | R/W      |  |
| 初始值      |                               |      |                                      |           | 0x00           |           |          |          |  |
| 位定义      |                               |      |                                      |           |                |           |          |          |  |
| [0]      | POF                           | RF   | 上电复位标志                               | 志,写 0 清   | 零              |           |          |          |  |
| [1]      | EXTRF 外部复位标志,上电复位自动清零,或写 0 清零 |      |                                      |           |                |           |          |          |  |
| [2]      | BORF 低电压检测复位,上电复位自动清零,或写 0 清零 |      |                                      |           |                |           |          |          |  |
| [3]      | WDI                           | RF   | 看门狗复位村                               | 示志,上电     | 复位自动清          | 零,或写(     | )清零      |          |  |
| [4]      | OCD                           | RF   | OCD 调试器                              | 复位标志,     | 上电复位自          | 动清零,耳     | 戍写 0 清零  |          |  |
| [5]      | PDF                           | RF   | 从 Power/off                          | 模式唤醒标     | 示志,具体          | 描述请参考     | 功耗管理章节   | 0        |  |
| [6]      | -                             |      | 保留不用                                 |           |                |           |          |          |  |
|          |                               |      | SWD 接口禁                              | 止位。写1     | 将关闭 SW         | D 接口。     |          |          |  |
|          |                               |      | SWD 接口关闭后,将无法进行调试和 ISP 操作。如果用户程序中关闭了 |           |                |           |          |          |  |
|          |                               |      | SWD 接口,                              | 可以通过上     | 电过程中控          | 立低 RESET  | 的方式禁止内   | 部程序的运    |  |
| [7]      | SWE                           | DD   | 行,然后进行                               | 亍调试和 ISI  | 操作。SW          | D 接口关闭    | 后,SWD 占月 | 目的两个 I/O |  |
|          |                               |      | 接口可以作为                               | 为通用 I/O 作 | 使用。            |           |          |          |  |
|          |                               |      | 为避免对 SW                              | VDD 的误操   | 作,用户帮          | 需要在第一次    | 欠更新 SWDD | 位之后的四    |  |
|          |                               |      | 个周期内再写                               | 写一次 SWD   | D 才能生效         | ζ.        |          |          |  |

## [使用提示]:

为了更加准确有效的使用复位标志信息,建议用户尽量在程序的初始化前期读取复位标志然后 将其清零。

# 看门狗控制状态寄存器-WDTCSR

|        |                   |      |                                           | WD.      | TCSR – WD | T 控制和状态        | 态寄存器   |       |        |      |
|--------|-------------------|------|-------------------------------------------|----------|-----------|----------------|--------|-------|--------|------|
| 地址: 0x | 此: 0x60 默认值: 0x00 |      |                                           |          |           |                |        |       |        |      |
|        |                   |      |                                           |          |           |                |        |       |        |      |
| Bit    | t                 | 7    | '                                         | 6        | 5         | 4              | 3      | 2     | 1      | 0    |
| Nan    | ne                | WDIF |                                           | WDIE     | WDP3      | WDTOE          | WDE    | WDP2  | WDP1   | WDP0 |
| R/V    | V                 | R/W  |                                           | R/W      | R/W       | R/W            | R/W    | R/W   | R/W    | R/W  |
| Initi  | Initial (         |      |                                           | 0        | 0         | 0              | 0      | 0     | 0      | 0    |
|        |                   |      |                                           |          |           |                |        |       |        |      |
| Bit    | Name              |      | 描述                                        | È        |           |                |        |       |        |      |
|        |                   |      | WD                                        | T 中断标志   | 5位。       |                |        |       |        |      |
| [7]    | [7] WDIF          |      | 当 WDT 工作在中断模式并发生溢出时会置位 WDIF 位。当 WDT 中断使能位 |          |           |                |        |       |        |      |
| [/]    |                   |      | WD                                        | IE 为"1"  | 且全局中国     | 断置位时, <b>\</b> | WDT 中断 | 产生。执行 | WDT 中断 | 时会清零 |
|        |                   |      | WD                                        | IF 位,对 ' | WDIF 位写   | "1"也可清         | 青零该位。  |       |        |      |

|       |       | WDT 中断使能控制位       | , 0        |                                       |             |
|-------|-------|-------------------|------------|---------------------------------------|-------------|
|       |       | 当设置 WDIE 位为"1     | ",且全局中断    | 置位时,WDT 中断被                           | 使能。         |
|       |       | 当设置 WDIE 位为"0     | "时,WDT中国   | 断被禁止。                                 |             |
|       |       | WDIE 位和 WDE 位一    | 起决定看门狗的    | ]工作模式,如下表所                            | 示。          |
|       |       |                   |            |                                       |             |
| [6]   | WDIE  | WDE               | WDIE       | 模式                                    | 溢出后动作       |
|       |       | 0                 | 0          | 停止                                    | 无           |
|       |       | 0                 | 1          | 中断模式                                  | 中断          |
|       |       | 1                 | 0          | 复位模式                                  | 复位          |
|       |       | 1                 | 1          | 中断及复位模式                               | 中断后复位       |
|       |       | WDT 预分频因子选择       | 控制第3位。     |                                       |             |
| [5]   | WDP3  | WDP[3]和 WDP[2:0]组 | L成 WDT 预分频 | 页因子选择位 WDP[3:0                        | )],用来设置 WDT |
|       |       | 的溢出周期。            |            |                                       |             |
|       |       | WDT 关闭使能控制位       | Ö          |                                       |             |
| [4]   | WDTOE | 当要把 WDE 位清零时      | ,WDTOE 位须  | 置位,否则 WDT 不会                          | 被关闭。当 WDTOE |
|       |       | 位被置位后,硬件会         | 在4个时钟周期    | 月后清零 WDTOE 位。                         |             |
| [3]   | WDE   | WDT 使能控制位。        |            |                                       |             |
|       |       | 当设置 WDE 位为"1"     | "时,WDT 被使  | 〔能。当设置 WDE 位为                         | 与"0"时,WDT被  |
|       |       | 禁止。               |            |                                       |             |
|       |       | 只有在 WDTOE 位置位     | 立时 WDE 才能补 | 披清零。要关闭已经位                            | 吏能了的 WDT,必  |
|       |       | 须按照下列时序操作         |            |                                       |             |
|       |       |                   |            | D使 WDE 已经被置位                          | ,在关闭操作开始    |
|       |       | 之前也必须对 W          |            |                                       |             |
|       |       |                   | 4 4        | ナWDE 位写入"0"。i                         | _,,,,,,,    |
|       |       | 当 WDE 位为"1"且      |            | ,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,, |             |
|       |       |                   |            | 立处于置位状态时会置<br>小.                      | 宜位 WDE 位。因此 |
| [0.0] | 14/55 | 要清零 WDE 位,必须      | .,, .      | <u>V.</u> 0                           |             |
| [2:0] | WDP   | WDT 预分频因子选择       |            | MDT + 11 **L = L = 2                  | WDD 始佳、 去江州 |
|       |       | 用来设置WDT的溢出        |            |                                       | VDP 的值,在计数  |
|       |       | 过程中改变 WDP 的值      | 即会产生不可     | ツール WDI 溢出。                           |             |

# 看门狗预分频选择列表:

| WDP3 | WDP2 | WDP1 | WDP0 | 看门狗定时器<br>溢出周期数 | 32KHz<br>时钟 | 2MHz<br>时钟 |
|------|------|------|------|-----------------|-------------|------------|
| 0    | 0    | 0    | 0    | 2K cycles       | 64ms        | 1ms        |
| 0    | 0    | 0    | 1    | 4K cycles       | 128ms       | 2ms        |
| 0    | 0    | 1    | 0    | 8K cycles       | 256ms       | 4ms        |
| 0    | 0    | 1    | 1    | 16K cycles      | 512ms       | 8ms        |
| 0    | 1    | 0    | 0    | 32K cycles      | 1s          | 16ms       |
| 0    | 1    | 0    | 1    | 64K cycles      | 2s          | 32ms       |
| 0    | 1    | 1    | 0    | 128K cycles     | 4s          | 64ms       |
| 0    | 1    | 1    | 1    | 256K cycles     | 8s          | 128ms      |
| 1    | 0    | 0    | 0    | 512K cycles     | 16s         | 256ms      |

| 1 | 0 | 0 | 1 | 1024K cycles | 32s | 512ms |  |  |
|---|---|---|---|--------------|-----|-------|--|--|
| 1 | 0 | 1 | 0 | 保留不用         |     |       |  |  |
| 1 | 0 | 1 | 1 |              |     |       |  |  |
| 1 | 1 | 0 | 0 |              |     |       |  |  |
| 1 | 1 | 0 | 1 |              |     |       |  |  |
| 1 | 1 | 1 | 0 |              |     |       |  |  |
| 1 | 1 | 1 | 1 |              |     |       |  |  |

# 中断与中断向量

- 28 个中断源
- 可编程向量起始地址

LGT8F48D/88D/168D/328D 的中断资源基本相同,主要的区别为: LGT8F48D/88D 的中断向量为 1 个指令字(16 位),而 LGT8F168D/328D 的中断向量为 2 个指令字。

# LGT8F48D/88D 中断向量列表

LGT8F48D/88D 中断向量列表:

| 编号 | 向量地址   | 中断源信号      | 中断源说明            |  |  |
|----|--------|------------|------------------|--|--|
| 1  | 0x0000 | RESET      | 外部复位,上电复位,看门狗复位, |  |  |
| 1  | 0x0000 | KESET      | SWD 调试复位,低电压复位   |  |  |
| 2  | 0x0001 | INT0       | 外部中断请求 0         |  |  |
| 3  | 0x0002 | INT1       | 外部中断请求 1         |  |  |
| 4  | 0x0003 | PCI0       | 引脚电平中断 O         |  |  |
| 5  | 0x0004 | PCI1       | 引脚电平中断 1         |  |  |
| 6  | 0x0005 | PCI2       | 引脚电平中断 2         |  |  |
| 7  | 0x0006 | WDT        | 看门狗溢出中断          |  |  |
| 8  | 0x0007 | TC2 COMPA  | 定时器 2 比较匹配 A 中断  |  |  |
| 9  | 0x0008 | TC2 COMPB  | 定时器 2 比较匹配 B 中断  |  |  |
| 10 | 0x0009 | TC2 OVF    | 定时器 2 溢出中断       |  |  |
| 11 | 0x000A | TC1 CAPT   | 定时器 1 输入捕捉中断     |  |  |
| 12 | 0x000B | TC1 COMPA  | 定时器 1 比较匹配 A 中断  |  |  |
| 13 | 0x000C | TC1 COMPB  | 定时器 1 比较匹配 B 中断  |  |  |
| 14 | 0x000D | TC1 OVF    | 定时器 1 溢出中断       |  |  |
| 15 | 0x000E | TC0 COMPA  | 定时器 0 比较匹配 A 中断  |  |  |
| 16 | 0x000F | TC0 COMPB  | 定时器 0 比较匹配 B 中断  |  |  |
| 17 | 0x0010 | TC0 OVF    | 定时器 0 溢出中断       |  |  |
| 18 | 0x0011 | SPI STC    | SPI 串行传输结束中断     |  |  |
| 19 | 0x0012 | USART RXC  | USART 接收结束中断     |  |  |
| 20 | 0x0013 | USART UDRE | USART 数据寄存器空中断   |  |  |
| 21 | 0x0014 | USART TXC  | USART 发送结束中断     |  |  |
| 22 | 0x0015 | ADC        | ADC 转换结束中断       |  |  |
| 23 | 0x0016 | EE_RDY     | EEPROM 就绪中断      |  |  |
| 24 | 0x0017 | ANA_COMP   | 模拟比较器0中断         |  |  |
| 25 | 0x0018 | TWI        | 两线串行接口中断         |  |  |
| 26 | 0x0019 | ANA_COMP1  | 模拟比较器 1 中断       |  |  |
| 27 | 0x001A | -          | 保留               |  |  |
| 28 | 0x001B | PCI3       | 引脚电平中断 3         |  |  |
| 29 | 0x001C | OPA0_COMP  | OPA0 内置定时器比较匹配中断 |  |  |
| 30 | 0x001D | OPA1_COMP  | OPA1 内置定时器比较匹配中断 |  |  |

# LGT8F168D/328D 中断向量列表

LGT8F168D/328D 中断向量列表:

| 编号 | 向量地址<br>向量地址 | 中断源信号      | 中断源说明            |  |  |
|----|--------------|------------|------------------|--|--|
| 4  | 00000        | DECET      | 外部复位,上电复位,看门狗复位, |  |  |
| 1  | 0x0000       | RESET      | SWD 调试复位,低电压复位   |  |  |
| 2  | 0x0002       | INT0       | 外部中断请求 0         |  |  |
| 3  | 0x0004       | INT1       | 外部中断请求 1         |  |  |
| 4  | 0x0006       | PCI0       | 引脚电平中断 0         |  |  |
| 5  | 0x0008       | PCI1       | 引脚电平中断 1         |  |  |
| 6  | 0x000A       | PCI2       | 引脚电平中断 2         |  |  |
| 7  | 0x000C       | WDT        | 看门狗溢出中断          |  |  |
| 8  | 0x000E       | TC2 COMPA  | 定时器 2 比较匹配 A 中断  |  |  |
| 9  | 0x0010       | TC2 COMPB  | 定时器 2 比较匹配 B 中断  |  |  |
| 10 | 0x0012       | TC2 OVF    | 定时器 2 溢出中断       |  |  |
| 11 | 0x0014       | TC1 CAPT   | 定时器 1 输入捕捉中断     |  |  |
| 12 | 0x0016       | TC1 COMPA  | 定时器 1 比较匹配 A 中断  |  |  |
| 13 | 0x0018       | TC1 COMPB  | 定时器 1 比较匹配 B 中断  |  |  |
| 14 | 0x001A       | TC1 OVF    | 定时器 1 溢出中断       |  |  |
| 15 | 0x001C       | TC0 COMPA  | 定时器 0 比较匹配 A 中断  |  |  |
| 16 | 0x001E       | ТСО СОМРВ  | 定时器 0 比较匹配 B 中断  |  |  |
| 17 | 0x0020       | TC0 OVF    | 定时器0溢出中断         |  |  |
| 18 | 0x0022       | SPI STC    | SPI 串行传输结束中断     |  |  |
| 19 | 0x0024       | USART RXC  | USART 接收结束中断     |  |  |
| 20 | 0x0026       | USART UDRE | USART 数据寄存器空中断   |  |  |
| 21 | 0x0028       | USART TXC  | USART 发送结束中断     |  |  |
| 22 | 0x002A       | ADC        | ADC 转换结束中断       |  |  |
| 23 | 0x002C       | EE_RDY     | EEPROM 就绪中断      |  |  |
| 24 | 0x002E       | ANA_COMP   | 模拟比较器中断          |  |  |
| 25 | 0x0030       | TWI        | 两线串行接口中断         |  |  |
| 26 | 0x0032       | ANA_COMP1  | 模拟比较器 1 中断       |  |  |
| 27 | 0x0034       | -          | 保留               |  |  |
| 28 | 0x0036       | PCI3       | 引脚电平中断 3         |  |  |
| 29 | 0x0038       | OPA0_COMP  | 运放 0 内置定时器匹配中断   |  |  |
| 30 | 0x003A       | OPA1_COMP  | 运放1内置定时器匹配中断     |  |  |

LGT8FX8D 的复位向量从地址 0x0000 开始执行。除复位向量外,其他向量地址都可以通过 MCUCR 寄存器中的 IVSEL 以及 IVBASE 寄存器重新定向到 512 字节对齐的起始地址。

# 中断向量处理

下面代码仅以 LGT8F48D/88D 为例,用于说明复位以及中断向量编程,仅供参考:

| -<br>汇编代码实例 - L | GT8F48D/88D           |                  |
|-----------------|-----------------------|------------------|
| 地址              | 代码                    | 说明               |
| 0x000           | RJMP RESET            | 复位向量             |
| 0x001           | RJMP EXT_INTO         | 外部中断 0           |
| 0x002           | RJMP EXT_INT1         | 外部中断 1           |
| 0x003           | RJMP PCINTO           | 引脚电平变化中断 0       |
| 0x004           | RJMP PCINT1           | 引脚电平变化中断 1       |
| 0x005           | RJMP PCINT2           | 引脚电平变化中断 2       |
| 0x006           | RJMP WDT              | 看门狗定时器中断         |
| 0x007           | RJMP TIM2_COMPA       | 定时器 2 比较匹配 A 组中断 |
| 0x008           | RJMP TIM2_COMPB       | 定时器 2 比较匹配 B 组中断 |
| 0x009           | RJMP TIM2_OVF         | 定时器 2 溢出中断       |
| 0x00A           | RJMP TIM1_CAPT        | 定时器 1 俘获中断       |
| 0x00B           | RJMP TIM1_COMPA       | 定时器 1 比较匹配 A 组中断 |
| 0x00C           | RJMP TIM1_COMPB       | 定时器 1 比较匹配 B 组中断 |
| 0x00D           | RJMP TIM1_OVFR        | 定时器 1 溢出中断       |
| 0x00E           | RJMP TIM0_COMPA       | 定时器 0 比较匹配 A 组中断 |
| 0x00F           | RJMP TIM0_COMPB       | 定时器 0 比较匹配 B 组中断 |
| 0x010           | RJMP TIM0_OVF         | 定时器 0 溢出中断       |
| 0x011           | RJMP SPI_STC          | SPI 传输完成中断       |
| 0x012           | RJMP USART_RXC        | USART 接收完成中断     |
| 0x013           | RJMP USART_UDRE       | USART 数据寄存器空中断   |
| 0x014           | RJMP USART_TXC        | USART 发送完成中断     |
| 0x015           | RJMP ADC              | ADC 转换完成中断       |
| 0x016           | RJMP EE_RDY           | EEPROM 控制器准备好中断  |
| 0x017           | RJMP ANA_COMP         | 比较器中断            |
| 0x018           | RJMP TWI              | TWI 控制器中断        |
| 0x019           | NOP                   | 保留地址             |
| 0x01A           | NOP                   | 保留地址             |
| 0x01B           | RJMP PCI3             | 引脚电平变化中断 3       |
| ;               |                       |                  |
| 0x01C (RESET:)  | LDI r16, high(RAMEND) | 主程序开始            |
| 0x01D           | OUT SPH, r16          | 设置堆栈指针为 RAM 顶端地址 |
| 0x01E           | LDI r16, low(RAMEND)  |                  |
| 0x01F           | OUT SPL, r16          |                  |
| 0x020           | SEI                   | 使能全局中断           |
| 0x021           |                       |                  |

# 寄存器定义

# MCU 控制寄存器- MCUCR

|          |           |       | MCUCR                                 | - MCU 控制 | 寄存器   |           |         |      |  |  |
|----------|-----------|-------|---------------------------------------|----------|-------|-----------|---------|------|--|--|
| MCUCR: 0 | x35(0x55) |       |                                       | 默认值:     | 0x00  |           |         |      |  |  |
|          |           |       |                                       |          |       |           |         |      |  |  |
| MCUCR    | -         | -     | PUD                                   | -        | -     | -         | IVSEL   | IVCE |  |  |
| R/W      | -         | -     | R/W                                   | -        | -     | -         | R/W     | R/W  |  |  |
| 初始值      | -         | -     | 0                                     | -        | -     | -         | 0       | 0    |  |  |
| 位定义      |           |       |                                       |          |       |           |         |      |  |  |
| [0]      |           |       | 中断向量选择更改使能位,在更改 IVSEL 之前,需要首先设置此位,然   |          |       |           |         |      |  |  |
| [0]      | IVCE      | 后在    | 后在 6 个周期内,设置 IVSEL。                   |          |       |           |         |      |  |  |
| [1]      | IVSEL     | 中断    | 中断向量选择位,此位置 1 后,中断向量地址将根据 IVBASE 寄存器的 |          |       |           |         |      |  |  |
| [1]      | IVSEL     | 值映    | 射到新的地                                 | 址。详细时    | 身地址,请 | 青参考 IVBAS | SE 寄存器说 | 明    |  |  |
| [2]      | -         | 保留    | 不用                                    |          |       |           |         |      |  |  |
| [3]      | -         | 保留    | 不用                                    |          |       |           |         |      |  |  |
| [4]      | PUD       | 全局    | 全局上拉禁止位                               |          |       |           |         |      |  |  |
| [5]      | -         | 保留    | 保留不用                                  |          |       |           |         |      |  |  |
| [6]      | FPDEN     | Flash | Flash Power/down 使能控制                 |          |       |           |         |      |  |  |
| [7]      | FWKPEN    | 快速    | 唤醒模式使                                 | 能控制      |       |           |         |      |  |  |

# 中断向量基地址寄存器 - IVBASE

|           | IVBASE - 中断向量基地址寄存器 |                                              |  |  |  |  |  |
|-----------|---------------------|----------------------------------------------|--|--|--|--|--|
| IVBASE: 0 | k75                 | 默认值: 0x00                                    |  |  |  |  |  |
|           |                     |                                              |  |  |  |  |  |
| IVBASE    |                     | IVBASE[7:0]                                  |  |  |  |  |  |
| R/W       | R/W                 |                                              |  |  |  |  |  |
| 初始值       |                     | 0x00                                         |  |  |  |  |  |
| 位定义       |                     |                                              |  |  |  |  |  |
|           |                     | 如果 IVSEL 为 1,中断向量(复位向量除外)将以 IVBASE 为基地址在 512 |  |  |  |  |  |
| [7:0]     | IVBASE              | 字节的页面上重新映射。                                  |  |  |  |  |  |
|           |                     | 映射后的中断向量基地址为: (IVBASE << 8) + 表 1 中对应的向量地址   |  |  |  |  |  |

# 外部中断

- 2个外部中断源
- 可配置的电平或边沿触发中断
- 可用作睡眠模式下的唤醒源

## 概述

外部中断由 INTO 和 INT1 引脚触发。只要外部中断被使能,即使这 2 个引脚配置为输出也能触发中断。这可以用来产生软件中断。外部中断可以由上升沿,下降沿或低电平触发,由外部中断控制寄存器 EICRA 来配置。当外部中断使能并且配置为电平触发(只有 INTO 和 INT1 引脚)时,只要引脚电平为低,中断就会一直产生。INTO 和 INT1 引脚的上升沿或下降沿中断触发需要 IO 时钟正常工作,而 INTO 和 INT1 引脚的低电平触发中断都是异步检测的。除了空闲模式,其它睡眠模式下 IO 时钟都是停止工作的。因此,这 2 个外部中断都可用作除空闲模式外的其它睡眠模式下的唤醒源。

若电平触发中断用作省电模式下的唤醒源,改变的电平必须保持一定的时间来唤醒MCU,以降低 MCU 对噪声的敏感程度。要求的电平必须保持足够长的时间使 MCU 结束唤醒过程,然后触发电平中断。

# 寄存器定义

#### 寄存器列表

| 寄存器   | 地址   | 默认值  | 描述          |
|-------|------|------|-------------|
| EICRA | 0x69 | 0x00 | 外部中断控制寄存器 A |
| EIMSK | 0x3D | 0x00 | 外部中断屏蔽寄存器   |
| EIFR  | 0x3C | 0x00 | 外部中断标志寄存器   |

### 外部中断控制寄存器 A- EICRA

|         | EICRA - 外部中断控制寄存器 A |                     |                                        |          |       |       |        |        |
|---------|---------------------|---------------------|----------------------------------------|----------|-------|-------|--------|--------|
| 地址: 0x6 | 9                   |                     | 默                                      | 认值: 0x00 |       |       |        |        |
|         |                     |                     |                                        |          |       |       |        |        |
| Bit     | 7                   | 6                   | 5                                      | 4        | 3     | 2     | 1      | 0      |
| Name    | -                   | -                   | -                                      | -        | ISC11 | ISC10 | ISC01  | ISC00  |
| R/W     | -                   | -                   | -                                      | -        | R/W   | R/W   | R/W    | R/W    |
| Initial | 0                   | 0                   | 0                                      | 0        | 0     | 0     | 0      | 0      |
|         |                     |                     |                                        |          |       |       |        |        |
| Bit     | Name                | 描述                  |                                        |          |       |       |        |        |
| 7:4     | -                   | 保留。                 |                                        |          |       |       |        |        |
| 3       | ISC11               | INT1 引脚中            | INT1 引脚中断触发方式控制位高位。                    |          |       |       |        |        |
| 2       | ISC10               | INT1 引脚中断触发方式控制位低位。 |                                        |          |       |       |        |        |
|         |                     | 当全局中断               | 当全局中断置位且 GICR 寄存器的相应中断屏蔽控制位被置位时,外部中断 1 |          |       |       |        |        |
|         |                     | 由 INT1 引            | 脚激发。中                                  | 断的触发方    | 式见表格描 | 述。在边沿 | 检测之前 M | CU 首先采 |

|   |       | 样 INT1 引脚上的电平。如果选用了边沿触发方式或电平变化触发方式,那么    |
|---|-------|------------------------------------------|
|   |       | 持续时间大于1个系统时钟周期的脉冲将触发中断,过短的脉冲则不能保证触       |
|   |       | 发中断。如果选择低电平触发方式,那么低电平必须保持到当前指令执行完成       |
|   |       | 才会触发中断。                                  |
| 1 | ISC01 | INTO 引脚中断触发方式控制位高位。                      |
| 0 | ISC00 | INTO 引脚中断触发方式控制位低位。                      |
|   |       | 当全局中断置位且 GICR 寄存器的相应中断屏蔽控制位被置位时,外部中断 0   |
|   |       | 由 INTO 引脚激发。中断的触发方式见表格描述。在边沿检测之前 MCU 首先采 |
|   |       | 样 INTO 引脚上的电平。如果选用了边沿触发方式或电平变化触发方式,那么    |
|   |       | 持续时间大于1个系统时钟周期的脉冲将触发中断,过短的脉冲则不能保证触       |
|   |       | 发中断。如果选择低电平触发方式,那么低电平必须保持到当前指令执行完成       |
|   |       | 才会触发中断。                                  |

外部中断1触发方式见下表。

外部中断 1 触发方式控制

| ISC1[1:0] | 描述                  |
|-----------|---------------------|
| 0         | 外部引脚 INT1 低电平触发     |
| 1         | 外部引脚 INT1 上升沿或下降沿触发 |
| 2         | 外部引脚 INT1 下降沿触发     |
| 3         | 外部引脚 INT1 上升沿触发     |

外部中断0触发方式见下表。

外部中断 0 触发方式控制

| ISC0[1:0] | 描述                  |
|-----------|---------------------|
| 0         | 外部引脚 INTO 低电平触发     |
| 1         | 外部引脚 INTO 上升沿或下降沿触发 |
| 2         | 外部引脚 INTO 下降沿触发     |
| 3         | 外部引脚 INTO 上升沿触发     |

### 外部中新屏蔽寄存器- EIMSK

| 71 00 1 6 |                    |         |                 |       |       |       |        |      |
|-----------|--------------------|---------|-----------------|-------|-------|-------|--------|------|
|           | EIMSK - 外部中断屏蔽寄存器  |         |                 |       |       |       |        |      |
| 地址: 0x3D  | 地址: 0x3D 默认值: 0x00 |         |                 |       |       |       |        |      |
|           |                    |         |                 |       |       |       |        |      |
| Bit       | 7                  | 6       | 5               | 4     | 3     | 2     | 1      | 0    |
| Name      | -                  | -       | -               | -     | -     | -     | INT1   | INT0 |
| R/W       | -                  | -       | -               | -     | -     | -     | R/W    | R/W  |
| Initial   | 0                  | 0       | 0               | 0     | 0     | 0     | 0      | 0    |
|           |                    |         |                 |       |       |       |        |      |
| Bit       | Name               | 描述      |                 |       |       |       |        |      |
| 7:2       | -                  | 保留。     | 保留。             |       |       |       |        |      |
| 1         | INT1               | 外部引脚:   | 外部引脚 1 中断使能控制位。 |       |       |       |        |      |
|           |                    | 当设置 INT | 「1位为"1          | "时,且全 | 局中断置位 | ,外部引脚 | 11中断被使 | 能,唤醒 |

|   |      | 功能被使能。即使 INT1 引脚被配置为输出,只要引脚电平发生了相应的变    |  |
|---|------|-----------------------------------------|--|
|   |      | 化,中断将产生。                                |  |
|   |      | 当设置 INT1 位为 "0"时,外部引脚 1 中断被禁止,唤醒功能也被禁止。 |  |
| 0 | INT0 | 外部引脚 0 中断使能控制位。                         |  |
|   |      | 当设置 INTO 位为"1"时,且全局中断置位,外部引脚 0 中断被使能,唤醒 |  |
|   |      | 功能被使能。即使 INTO 引脚被配置为输出,只要引脚电平发生了相应的变    |  |
|   |      | 化,中断将产生。                                |  |
|   |      | 当设置 INTO 位为 "0"时,外部引脚 0 中断被禁止,唤醒功能也被禁止。 |  |

# 外部中断标志寄存器- EIFR

| 地址: 0x3C |       |        |                                              |          |         |             |            |          |
|----------|-------|--------|----------------------------------------------|----------|---------|-------------|------------|----------|
|          |       |        |                                              |          | ·       |             |            |          |
| Bit      | 7     | 6      | 5                                            | 4        | 3       | 2           | 1          | 0        |
| Name     | -     | -      | -                                            | -        | -       | -           | INTF1      | INTF0    |
| R/W      | -     | -      | -                                            | -        | -       | -           | R/W        | R/W      |
| Initial  | 0     | 0      | 0                                            | 0        | 0       | 0           | 0          | 0        |
|          |       |        |                                              |          |         |             |            |          |
| Bit      | Name  | 描述     |                                              |          |         |             |            |          |
| 7:2      | -     | 保留。    |                                              |          |         |             |            |          |
| 1        | INTF1 | 外部引脚 1 | 中断标志位                                        | <u> </u> |         |             |            |          |
|          |       | 当边沿触发  | 当边沿触发外部引脚 1 中断时,INTF1 被置位。当低电平触发外部引脚 1 中     |          |         |             |            |          |
|          |       | 断时,不会  | 断时,不会置位 INTF1 位。若此时外部引脚 1 中断使能 INT1EN 位为"1"且 |          |         |             |            |          |
|          |       | 全局中断标  | 示志置位,则                                       | 会产生外部    | 『引脚1中』  | 断。执行此中      | 中断服务程      | 字时 INTF1 |
|          |       | 将自动清零  | ,或对 IN                                       | TF1 位写"1 | ∟"也可清零  | 零该位。        |            |          |
| 0        | INTF0 | 外部引脚(  | 中断标志                                         | <u> </u> |         |             |            |          |
|          |       | 当边沿触发  | 当边沿触发外部引脚 0 中断时,INTFO 被置位。当低电平触发外部引脚 0 中     |          |         |             |            |          |
|          |       | 断时,不会  | 置位 INTFO                                     | 0 位。若此时  | 寸外部引脚   | 0 中断使能      | É INTOEN 位 | 为"1"且    |
|          |       | 全局中断核  | 示志置位,则                                       | 会产生外音    | 『引脚 0 中 | 断。执行此中      | 中断服务程则     | 字时 INTFO |
|          |       | 将自动清零  | ,或对 IN                                       | TF0 位写"1 | 1"也可清等  | <b>季该位。</b> |            |          |

# 输入/输出子系统

#### 概述

所有基于 LGT8 内核系列实现的 MCU 都具有 I/O 端口读-改-写功能。这意味着,某一个端口的状态可以使用 SBI 和 CBI 指令单独的改变,而不会影响到其他任何 I/O。同样,改变一个端口的方向或者控制它的上拉电阻也可以如此。

LGT8FX8D 的大部分 I/O 拥有对称的驱动特性,能够驱动和吸收较大的电流。I/O 具有两级驱动能力,用户可以控制每组 I/O 的驱动能力。I/O 的驱动能力可以直接驱动一些 LED。

LGT8FX8D 的大部分 I/O 可以驱动高达 30mA 的电流,可直接用于驱动段码 LED。

所有的 I/O 的 VCC 和 GND 直接都有独立的 ESD 保护二极管,设计至少可以承受高达 5000V 的 ESD 脉冲。

LGT8FX8D 系列大部分 I/O 内部都有一个默认不可控的弱上拉(约为 80KΩ),当 I/O 工作 为输入 I/O 时,这个默认的弱上拉被强制打开。输入模式 I/O 的弱上拉有利于低功耗模式的 控制,外部浮空的输入模式的 I/O,如果没有上拉/下拉处理,会带来额外的漏电。

当I/O 工作于输出模式,或者模拟功能时,默认弱上拉自动关闭。

并非所有的I/O 都具有默认的弱下拉,不具备默认弱上拉的I/O 包括:

PD2, PD3, PD5, PB1, PB2, PE0, PE2

这些I/O 如果工作于输入I/O 模式,在进入低功耗模式前,需要软件通过写对应PORT 寄存器为1的方式打开内部可控的强上拉。

PEO/2 默认为 SWD 接口,需要禁止 PEO/2 的 SWD 功能后,才可开启内部强上拉。

#### I/O 等效电路图:



本章下面所有寄存器采用统一描述方式,小写的"x"表示端口的字母序号名,小写的"n"表示端口中的位号。但当在程序中使用端口寄存器时,必须使用准确的寄存器名字。比如 PORTB3,它表示 PORTB 的第三位,这里则统一用 PORTxn 表示。I/O 相关寄存器的详细定义,请参考寄存器描述部分。

每个端口分配有三个 I/O 寄存器空间,它们为:端口数据输出寄存器(PORTx),端口方向寄存器(DDRx),端口数据输入寄存器(PINx)。端口数据输入寄存器为只读寄存器。数据输出寄存器与端口方向寄存器可读也可以改写。MCUCR 寄存器中的 PUD 位,用于控制所有 I/O 的上拉电阻,当 PUD 位为 1 时,将禁止所以 I/O 的上拉电阻。

大部分 I/O 除了具有通用输入/输出功能,也会被复用为其他外设功能。具体的复用功能请参考关于端口功能复用的章节。

需要注意的是,使能某些端口的复用功能并不会影响这些端口作为数字 I/O 使用。而且某些复用功能也可能需要通过 I/O 寄存器控制端口的输入/输出方向。具体的设置将会在各个复用模块的文档的介绍。

## 通用输入/输出端口

作为通用 I/O 时,端口为双向驱动 I/O 端口,内部可编程上拉。



下图为通用 I/O 端口的等效电路图:

| PUD: PULL    | JP DISABLE | WDx:  | WRITE DDRx          |
|--------------|------------|-------|---------------------|
| SLEEP: SLEEP | CONTROL    | RDx:  | READ DDRx           |
| IO_CLK:      | I/O CLOCK  | WRx:  | WRITE PORTX         |
|              |            | RRx:  | READ PORTX REGISTER |
|              |            | RPx:  | READ PORTX PIN      |
|              |            | W/Px· | WRITE PINY REGISTER |

#### 端口使用配置

每个端口由三个寄存器位控制: DDxn, PORTxn 和 PINxn。其中 DDxn 用于可以通过 DDRx 寄存器访问, PORTxn 可以通过 PORTx 寄存器访问, PINxn 可以通过 PINx 寄存器访问。

DDRxn 寄存器位用于设置端口的输入/输出方向。如果 DDxn 设置为 1, Pxn 端口就被配置为一个输出端口。如果 DDxn 设置为 0, Pxn 就被配置为一个输入端口。



如果 PORTxn 位被写 1,同时这个端口被配置为输入端口,这个端口的上拉电阻有效。如果想要禁止端口的上拉电阻,PORTxn 必须写为 0 或者将这个端口配置为输出端口。

端口的复位初始化状态为输入状态,上拉电阻无效。

PORTxn 设置为 1,同时这个端口被配置为输出端口,外部端口将会被驱动为高电平。如果 PORTxn 设置为 0,端口将会被驱动为低。

### 输入/输出切换

当 I/O 状态在三态([DDxn, PORTxn]) = 0b00)和输出高电平([DDxn, PORTxn] = 0b11)之间切换时,将会出现一个端口上拉或者输出为低的中间状态。通常,上拉电阻是可以被接受的,因为在一个高阻环境下,驱动为高和上拉之间的区别并不重要。如果不是这种情况,可以通过 MCUCR 寄存器中的 PUD 位关闭所以端口的上拉功能。

同样,在上拉使能的输入与输出低电平之间切换时,也会出现同样的问题。用户必须使用三态([DDxn, PORTxn] = 0b00)或者输出高([DDxn, PORTxn] = 0b11)作为中间状态。

| 端 | $\prod i$ | 坂 | 动 | 西己 | 署 | 耒 |  |
|---|-----------|---|---|----|---|---|--|
|   |           |   |   |    |   |   |  |

| DDxn | PORTxn | PUD | 端□状态 | 上拉 | 功能说明           |
|------|--------|-----|------|----|----------------|
| 0    | 0      | Х   | 输入   | 禁止 | 三态(High-Z)     |
| 0    | 1      | 0   | 输入   | 使能 | 如果外部下拉,引脚将扇出电流 |
| 0    | 1      | 1   | 输入   | 禁止 | 三态(High-Z)     |
| 1    | 0      | Х   | 输出   | 禁止 | 输出低(扇入)        |
| 1    | 1      | Х   | 输出   | 禁止 | 输出高(扇出)        |

#### 读端□值

无论端口方向位 DDxn 如何设置,都可以通过 PINxn 寄存器位读取到端口的当前状态。为避免直接读取端口产生的亚稳态,PINxn 寄存器位是端口经过一个同步器的结果。同步器为一个锁存器和一个寄存器共同组成,因此 PINxn 的值与当前端口之间有一个很小的延迟。这个延迟是因为同步器存在的结果,延迟时间最多为 1 个半系统周期。

延迟时间如下图中的 Tpd,max 与 Tpd,min:

我们假设系统周期从系统时钟的第一个下降沿开始,锁存器在时钟为低的时候锁存数据,时钟为高时数据直通过锁存器,如上图中阴影部分所示。在时钟为低电平时,端口数据被锁存,并且在下一个时钟的上升沿被寄存器到 PINxn 寄存器。上图中的 Tpd,max 以及 Tpd,min

为端口数据的最大和最小延迟,分为为 1.5 周期和 0.5 周期。

如果要读取到软件设置的端口值,需要在 I/O 的写和读字节支持插入一个空操作指令 (NOP)。时序如下图所示:



下面的代码说明如何设置端口 B 的引脚 0/1 为高, 2/3 为低, 定义引脚 4~7 为输入并且 使能了引脚 6、7 的上拉电阻。然后引脚的值回读到通用工作寄存器中, 按照之前的描述, 在引脚的输出和输入直接插入了一个 NOP 指令。

```
汇编代码
; Define Pull-ups and set outputs high
; Define directions for port pins
LDI r16, (1<<PB7) | (1<<PB6) | (1<<PB1) | 1<<PB0)
LDI r17, (1<<DDB3) | (1<<DDB2) | (1<<DDB1) | (1<<DDB0)
OUT PORTB, r16
OUT DDRB, r17
; Insert nop for synchronization
; Read port pins
IN r16, PINB
c 语言代码
unsigned char I;
/* Define pull-ups and set outputs high */
/* Define directions for port pins */
PORTB = (1<<PB7) | (1<<PB6) | (1<<PB1) | (1<<PB0);
DDRB = (1<<DDB3) | (1<<DDB2) | (1<<DDB1) | (1<<DDB0);
/* Insert nop for synchronization */
 __no_operation();
/* Read port pins */
I = PINB;
```

### 输入使能与休眠控制

从 I/O 的等效电路图中我们可以看到,数字输入可以在 SLEEP 信号的控制下被钳位到地电平。SLEEP 信号由 MCU 的休眠控制器以及各种休眠模式控制。这样可以保证在进入休眠后,系统不会因为端口输入浮空而造成漏电。

端口的 SLEEP 控制作用会被外部中断功能取代。如果外部中断请求无效,SLEEP 控制仍然可以起作用。SLEEP 控制功能也会被其他一些第二功能取代,具体请参考下面关于端口第二功能的介绍。

### 空闲端口的处理

如果一些端口没有被使用,建议将他们驱动到一个固定的电平。在任何情况下,浮空的引脚都会带来更多的功耗,并且会导致系统在强干扰下变的不稳定。

给端口一个固定电平最简单的方法就是打开端口的上拉电阻。需要注意的是,上拉电阻 在上电复位过程中是禁止的。上拉电阻的方式也会带来多余的漏电。因此建议使用外部的上 拉或者下拉电阻连接。直接将端口与电源或地连接是不建议的,因为如果这些引脚被配置为 输出,会有可能导致非常大的电流由端口经过,对芯片造成破坏性的影响。

## 端口复用功能

大部分端口都有复用功能,下面的等效电路说明了端口复用功能对端口的控制。这些复用功能并不一定存在与所以的端口引脚。



PUOExn: Pxn PULL-UP OVERRIDE ENABLE PUD: PULLUP DISABLE
PUOVxn: Pxn PULL-UP OVERRIDE VALUE WDx: WRITE DDRx

DDOExn: Pxn DATA DIRECTION OVERRRIDE ENABLE RDx: READ DDRx

DDOVxn: Pxn DATA DIRECTION OVERRIDE VALUE RRx: READ PORTX REGISTER

PVOExn: Pxn PORT VALUE OVERRIDE ENABLE WRx: WRITE PORTX

PVOVxn: Pxn PORT VALUE OVERRIDE VALUE RPx: READ PORTX PIN

DIEOExn: Pxn INPUT-ENABLE OVERRIDE ENABLE WPx: WRITE PINX

DIEOVxn: Pxn INPUT-ENABLE OVERRIDE VALUE IO\_CLK: I/O CLOCK

SLEEP: SLEEP CONTROL DIXn: INPUT PIN n ON PORTX
PTOEXn: PXn PORT TOGGLE OVERRIDE ENABLE AIOXn: ANALOG I/O PIN n ON PORTX

### 复用功能控制信号一般描述:

| 信号    | 全称         | 功能描述                                                                                                           |
|-------|------------|----------------------------------------------------------------------------------------------------------------|
| PUOE  | 上拉复用使能     | 此位为 1,上拉使能由 PVOV 控制;如果此位为 0,上拉使能受 DDxn, PORTxn 以及 PUD 共同控制                                                     |
| PUOV  | 上拉复用值      | 如果 PUOE 为 1, 此位为 1 将使能引脚的上拉电阻, 否则将禁止引脚上拉电阻                                                                     |
| DDOE  | 端口方向复用使能   | 次位为 1, 引脚输出使能由 DDOE 控制, 否则由 DDxn 控制                                                                            |
| DDOV  | 端口方向复用值    | 如果 DDOE 为 1,次位为 1,将使能引脚的输出功能,否则关闭引脚的输出                                                                         |
| PVOE  | 端口数据复用使能   | 如果次位为 1, 并且引脚输出使能, 引脚的输出<br>值将由 PVOV 控制, 否则是由 PORTxn 控制                                                        |
| PVOV  | 端口数据复用值    | 参考 PVOE 功能描述                                                                                                   |
| PTOE  | 端口翻转复用使能   | 次位为 1, PORTxn 位将翻转                                                                                             |
| DIEOE | 数字输入使能复用使能 | 如果次位为 1,端口数字输入使能将由 DIEOV 控制; 否则将有 MCU 的运行状态控制                                                                  |
| DIEOV | 数字输入使能复用值  | 如果 DIEOE 为 1,端口的数字输入功能将由次位控制,与 MCU 运行状态无关                                                                      |
| DI    | 数字输入       | 这个是输入给替代功能模块的数字输入信号。<br>从 I/O 等下电路图中可以看到,这个值在施密<br>特触发器之后,但在 I/O 输入同步器之前。这个<br>信号连接到外设模块中,外设模块将会根据需<br>要进行同步处理 |
| AIO   | 模拟输入       | 模拟输入/输出信号,这个信号直接与I/O的PAD相连,可作为模拟的双向信号使用。这个信号直接与内部的 ADC、比较器等模拟模块的端口相连接                                          |

下面一小节将会简短的描述每个引脚的复用功能和相关的控制信号。

#### 端口 B 的复用功能

| 引脚  | 复用功能描述                   |
|-----|--------------------------|
| PB7 | XTAL2/TOSC2 (外部主晶振引脚 2)  |
| РВ/ | PCINT7 (引脚电平变化中断 7)      |
| PB6 | XTAL1/TOSC1 (外部主晶振引脚 1)  |
| РВО | PCINT6 (引脚电平变化中断 6)      |
| PB5 | SCK (SPI 总线主时钟输入)        |
| РВЭ | PCINT5 (引脚电平变化中断 5)      |
| PB4 | MISO (SPI 总线主输入/从输出)     |
| PD4 | PCINT4 (引脚电平变化中断 4)      |
|     | MOSI (SPI 总线主输出/从输入)     |
| PB3 | OC2A (定时/计数器 2 比较匹配输出 A) |
|     | PCINT3 (引脚电平变化中断 3)      |
|     | SSN (SPI 总线从设备选择输入)      |
| PB2 | OC1B (定时/计数器 1 比较匹配输出 B) |
|     | PCINT2 (引脚电平变化中断 2)      |
| PB1 | OC1A (定时/计数器 1 比较匹配输出 A) |
| LDI | PCINT1 (引脚电平变化中断 1)      |
|     | ICP1 (定时/计数器 1 俘获输入)     |
| PB0 | CLKO (系统时钟输出)            |
|     | PCINTO (引脚电平变化中断 0)      |

#### XTAL2/TOSC2/PCINT7 - 端口B 引脚7

XTAL2: 外部晶振引脚 2。当用作晶振的时钟信号时,这个引脚将不能作为 I/O 使用。

TOSC2: 定时器外部晶振引脚 2。当内部 RC 被配置为芯片的主工作时钟,并且使能了异步定时器功能(ASSR 寄存器配置),此引脚将作为定时器的外部晶振引脚。当 ASSR 寄存器的 AS2 被设置为 1,EXCLK 为设置为 0,便使能了定时/计数器 2 使用外部晶振的异步时钟功能,PB7 将与内部 I/O 端口断开,成为内部振荡放大器的反向输出引脚。这种模式下,外部晶振与引脚相连接。

PCINT7: 引脚电平变化中断 7。PB7 为外部中断源。

如果 PB7 被用于晶振引脚,DDB7,PORTB7 和 PINB7 的值将没有任何意义。

### XTAL1/TOSC1/PCINT6- 端口B 引脚6

XTAL1: 外部晶振引脚 1。

**TOSC1**: 定时器外部晶振引脚 1。当内部 RC 被配置为芯片的主工作时钟,并且使能了异步定时器功能(ASSR 寄存器配置),此引脚将作为定时器的外部晶振引脚。当 ASSR 寄存器的 AS2 被设置为 1,EXCLK 为设置为 0,便使能了定时/计数器 2 使用外部晶振的异步时钟功能,PB6 将与内部 I/O 端口端口,成为内部振荡放大器的输入引脚。这种模式下,外部晶振与引脚相连接。

PCINT6: 引脚电平变化中断 6。PB6 为外部中断源。

如果 PB6 被用于晶振引脚, DDB6.PORTB6 和 PINB6 的值将没有任何意义。

#### SCK/PCINT5- 端口B 引脚5

SCK: SPI 控制器主设备时钟输出,从设备时钟输入。当 SPI 控制器被配置为一个从设备,这个引脚将被配置为一个输入引脚,不受 DDB5 的控制。当 SPI 控制器被配置为主设备,这个引脚的方向由 DDB5 控制。当这个引脚被 SPI 强制为输入后,仍然可以通过 PORTB5 位控制上拉电阻。

PCINT5: 引脚电平变化中断。PB5 为外部中断源。

### MISO/PCINT4- 端口B 引脚4

MISO: SPI 控制主设备数据输入,从设备数据输出。当 SPI 被配置为主设备,这个引脚将会被强制为输入,并不受 DDB4 的控制。当 SPI 作为一个从设备时,这个引脚的数据方向由 DDB4 控制。当这个引脚被 SPI 控制器强制为输入后,它的上拉电阻仍然可以通过 PROTB4 控制。

PCINT4: 引脚电平变化中断。PB4 为外部中断源。

## MOSI/OC2A/PCINT3- 端口B 引脚3

MOSI: SPI 控制器主设备数据输出,从设备数据输入。当 SPI 被配置为从设备,这个引脚将会被强制为输入,并不受 DDB3 的控制。当 SPI 控制器被配置为主设备,这个引脚的方法由 DDB3 控制。当这个引脚被 SPI 控制强制为输入,仍然可以通过 PORTB3 控制它的上拉电阻。

**OC2A**: 定时/计数器 2 的 A 组比较匹配输出。PB3 可以作为定时/计数器 2 比较匹配的外部输出。此时必须通过 DDB3 将引脚设置为输出。同时,OC2A 也是定时器 2 的 PWM 模式输出引脚。

PCINT3: 引脚电平变化中断。PB3 为外部中断源。

#### SSN/OC1B/PCINT2- 端口B 引脚2

SSN: SPI 从设备片选输入。当 SPI 控制器配置为从设备,这个引脚将会被强制为输入,并不受 DDB2 的控制。作为一个从设备,SPI 控制器在 SSN 被驱动为低是有效。当 SPI 控制器配置为主设备,这个引脚的方向由 DDB2 控制。当这个引脚被 SPI 控制器强制为输入后,仍然可以通过 PORTB2 控制上拉电阻。

**OC1B**: 定时/计数器 1 的 B 组比较匹配输出。PB2 可以作为定时/计数器 1 比较匹配的外部输出。此时必须通过 DDB2 将引脚设置为输出。同时,OC1B 也是定时器 1 的 PWM 模式输出引脚。

PCINT2: 引脚电平变化中断。PB2 为外部中断源。

#### OC1A/PCINT1- 端口B 引脚1

**OC1A**: 定时/计数器 1 的 A 组比较匹配输出。PB1 可以作为定时/计数器 1 比较匹配的外部输出。此时必须通过 DDB1 将引脚设置为输出。同时,OC1A 也是定时器 1 的 PWM 模式输出引脚。

PCINT1: 引脚电平变化中断。PB1 为外部中断源。

## ICP1/CLKO/PCINTO- 端口B 引脚O

ICP1: 定时/计数器 1 的俘获输入引脚

CLKO: 系统工作时钟输出,当 CLKPR 寄存器中的 CLKOE 位为 1,这个引脚将会被强制为

输出,不受 DDBO 的控制。输出频率为当前系统的工作时钟频率。

PCINTO: 引脚电平变化中断。PBO 为外部中断源。

### PB7...PB4 复用能控制逻辑表

| 信号名称  | PB7/XTAL2/<br>TOSC2/PCINT7 | PB6/XTAL1/<br>TOSC1/PCINT6 | PB5/SCK<br>PCINT5 | PB4/MISO<br>PCINT4 |
|-------|----------------------------|----------------------------|-------------------|--------------------|
| PUOE  | OSCEN   AS2                | OSCEN   AS2                | SPE&MSTR          | SPE&MSTR           |
| PUOV  | 0                          | 0                          | PORTB5&PUD        | PORTB4&PUD         |
| DDOE  | OSCEN   AS2                | OSCEN   AS2                | SPE&MSTR          | SPE&MSTR           |
| DDOV  | 0                          | 0                          | 0                 | 0                  |
| PVOE  | 0                          | 0                          | SPE&MSTR          | SPE&MSTR           |
| PVOV  | 0                          | 0                          | SCK Output        | SPI Slave Output   |
| DIEOE | PCINT7 Enable              | PCINT6 Enable              | PCINT5 Enable     | PCINT4 Enable      |
| DIEOV | 1                          | 1                          | 1                 | 1                  |
| DI    | PCINT7 Input               | PCINT6 Input               | PCINT5 Input      | PCINT4 Input       |
|       |                            |                            | SCK Input         | SPI Master Input   |
| AIO   | XTAL2                      | XTAL1                      | -                 | -                  |
|       | TOSC2                      | TOSC1                      |                   |                    |

[说明]: OSCEN 包括 OSCK\_EN 与 OSCM\_EN, 请参考 PMCR 寄存器描述

PB3...PB0 复用功能控制逻辑表

| 信号名称  | PB3/MOSI/<br>OC2A/PCINT3 | PB2/SSN/<br>OC1B/PCINT2 | PB1/OC1A/<br>PCINT1 | PB0/ICP1/<br>CLKO/PCINT0 |
|-------|--------------------------|-------------------------|---------------------|--------------------------|
| PUOE  | SPE&MSTR                 | SPE&MSTR                | 0                   | 0                        |
| PUOV  | PORTB3&PUD               | PORTB2&PUD              | 0                   | 0                        |
| DDOE  | SPE&MSTR                 | SPE&MSTR                | 0                   | CLKO ENABLE 0            |
| DDOV  | 0                        | 0                       | 0                   | 1                        |
| PVOE  | SPE&MSTR +               | OC1B ENABLE             | OC1A ENABLE         | CLKO ENABLE 0            |
|       | OC2A ENABLE              |                         |                     |                          |
| PVOV  | SPI Master Output        | OC1B                    | OC1A                | CLKO                     |
|       | OC2A                     |                         |                     |                          |
| DIEOE | PCINT3 Enable            | PCINT2 Enable           | PCINT1 Enable       | PCINTO Enable            |
| DIEOV | 1                        | 1                       | 1                   | 1                        |
| DI    | PCINT3 Input             | PCINT2 Input            | PCINT1 Input        | PCINTO Input             |
|       | SPI Slave Input          | SPI Slave Select        |                     | ICP1 Input               |
| AIO   | -                        | -                       | -                   | -                        |

### 端口c复用功能

| 引脚  | 复用功能描述                |
|-----|-----------------------|
| DCC | RESETN (外部复位输入)       |
| PC6 | PCINT14 (引脚电平变化中断 14) |
|     | ADC5 (ADC 输入通道 5)     |
| PC5 | SCL (TWI 时钟线)         |
|     | PCINT13 (引脚电平变化中断 13) |
|     | ADC4 (ADC 输入通道 4)     |
| PC4 | SDA (TWI 数据线)         |
|     | PCINT12 (引脚电平变化中断 12) |
| PC3 | ADC3 (ADC 输入通道 3)     |
| PC3 | PCINT11 (引脚电平变化中断 11) |
| PC2 | ADC2 (ADC 输入通道 2)     |
| PCZ | PCINT10 (引脚电平变化中断 10) |
| PC1 | ADC1 (ADC 输入通道 1)     |
| PCI | PCINT9 (引脚电平变化中断 9)   |
| PC0 | ADC0 (ADC 输入通道 0)     |
| PCU | PCINT8 (引脚电平变化中断 8)   |

### RESETN/PCINT4- 端口 C 引脚 6

RESETN:外部复位输入引脚。上电复位后,这个引脚默认为外部复位功能。可以通过IOCR 寄存器关闭外部复位功能。关闭外部复位功能后,这个引脚可作为通用 I/O 使用。但需要注意的是,在上电和其他复位过程中,这个引脚默认为复位输入,所以如果用户需要用到这个引脚的通用 I/O 功能,外部电路不能影响到芯片的上电和复位过程,建议将这个引脚配置为输出功能的 I/O,并在外部加一个适当的上拉电阻。

PCINT14: 引脚电平变化中断。关闭这个引脚的外部复位输入功能后, PC6 可以做为外部中断源。

## SCL/ADC5/PCINT13- 端口C 引脚5

SCL: TWI 接口时钟信号。TWCR 寄存器中的 TWEN 位置 1 后,使能 TWI 接口,PC5 将被 TWI 控制,成为 TWI 接口的时钟信号。

ADC5: ADC 输入通道 5。DIDR 寄存器用于关闭数模复用 I/O 的数字功能,以避免数字部分对模拟电路的影响。具体请参考 ADC 相关章节。

PCINT13: 引脚电平变化中断 13。

### SDA/ADC4/PCINT12- 端口C 引脚4

SDA: TWI 接口数据信号。TWCR 寄存器中的 TWEN 位置 1 后,使能 TWI 接口,PC4 将被 TWI 控制,成为 TWI 接口的数据信号。

ADC4: ADC 输入通道 4。DIDR 寄存器用于关闭数模复用 I/O 的数字功能,以避免数字部分对模拟电路的影响。具体请参考 ADC 相关章节。

PCINT12: 引脚电平变化中断 12。

### ADC3/PCINT11- 端口C 引脚3

ADC3: ADC 输入通道 3。DIDR 寄存器用于关闭数模复用 I/O 的数字功能,以避免数字部分对模拟电路的影响。具体请参考 ADC 相关章节。

PCINT11: 引脚电平变化中断 11。

#### ADC2/PCINT1- 端口 C 引脚 2

ADC2: ADC 输入通道 2。DIDR 寄存器用于关闭数模复用 I/O 的数字功能,以避免数字部分对模拟电路的影响。具体请参考 ADC 相关章节。

PCINT10: 引脚电平变化中断 10。

#### ADC1/PCINT9- 端口 C 引脚 1

ADC1: ADC 输入通道 1。DIDR 寄存器用于关闭数模复用 I/O 的数字功能,以避免数字部分对模拟电路的影响。具体请参考 ADC 相关章节。

PCINT9: 引脚电平变化中断 9。

#### ADCO/PCINT8- 端口 C 引脚 O

ADCO: ADC 输入通道 0。DIDR 寄存器用于关闭数模复用 I/O 的数字功能,以避免数字部分对模拟电路的影响。具体请参考 ADC 相关章节。

PCINT8: 引脚电平变化中断 8。

#### PC6...PC4 复用控制逻辑表

|       | PC6/RESETN/          | PC5 /ADC5/TK9/SCL/ | PC4/ADC4/TK8/SDA/ |
|-------|----------------------|--------------------|-------------------|
| 信号名称  | PCINT14              | PCINT13            | PCINT12           |
| PUOE  | RSTIOEN              | TWI Enable         | TWI Enable        |
| PUOV  | 1                    | PORTC4&PUD         | PORTC4&PUD        |
| DDOE  | RSTIOEN              | TWI Enable         | TWI Enable        |
| DDOV  | 0                    | SCL Output         | SDA Output        |
| PVOE  | RSTIOEN              | TWI Enable         | TWI Enable        |
| PVOV  | 1                    | 0                  | 0                 |
| DIEOE | PCINT14 Enable +     | PCINT13 Enable +   | PCINT12 Enable +  |
|       | RSTIOEN              | TWI Enable         | TWI Enable        |
| DIEOV | 1                    | 1                  | 1                 |
| DI    | PCINT14 Input        | PCINT13 Input      | PCINT12 Input     |
|       | External Reset Input | SCL Input          | SDA Input         |
| AIO   | -                    | ADC5               | ADC4              |

#### PC3...PC0 复用控制逻辑表

| 信号名称 | PC3/ADC3/<br>PCINT11 | PC2/ADC2/<br>PCINT10 | PC1/ADC1/<br>PCINT9 | PC0/ADC0/<br>PCINT8 |
|------|----------------------|----------------------|---------------------|---------------------|
| PUOE | 0                    | 0                    | 0                   | 0                   |
| PUOV | 0                    | 0                    | 0                   | 0                   |

| DDOE  | 0              | 0              | 0             | 0             |
|-------|----------------|----------------|---------------|---------------|
| DDOV  | 0              | 0              | 0             | 0             |
| PVOE  | 0              | 0              | 0             | 0             |
| PVOV  | 0              | 0              | 0             | 0             |
| DIEOE | PCINT11 Enable | PCINT10 Enable | PCINT9 Enable | PCINT8 Enable |
| DIEOV | 1              | 1              | 1             | 1             |
| DI    | PCINT11 Input  | PCINT10 Input  | PCINT9 Input  | PCINT8 Input  |
| AIO   | ADC3           | ADC2           | ADC1          | ADC0          |

# 端口 D 复用功能

| 引脚  | 复用功能描述                   |
|-----|--------------------------|
| PD7 | AIN1 (模拟比较器负端输入)         |
| PD7 | PCINT23 (引脚电平变化中断 23)    |
|     | AINO (模拟比较器正端输入)         |
| PD6 | OCOA (定时/计数器 0 比较匹配输出 A) |
|     | PCINT22 (引脚电平变化中断 22)    |
|     | T1 (定时/计数器 1 外部计数时钟输入)   |
| PD5 | OCOB (定时/计数器 0 比较匹配输出 B) |
|     | PCINT21 (引脚电平变化中断 21)    |
|     | XCK (USART 外部时钟输入/输出)    |
| PD4 | T0 (定时/计数器 0 外部计数时钟输入)   |
|     | PCINT20 (引脚电平变化中断 20)    |
|     | INT1 (外部中断输入 1)          |
| PD3 | OC2B (定时/计数器 2 比较匹配输出 B) |
|     | PCINT19 (引脚电平变化中断 19)    |
| PD2 | INTO (外部中断输入 0)          |
| FDZ | PCINT18 (引脚电平变化中断 18)    |
| PD1 | TXD (USART 数据输出)         |
| LDI | PCINT17 (引脚电平变化中断 17)    |
| PD0 | RXD (USART 数据输入)         |
| FDU | PCINT16 (引脚电平变化中断 16)    |

# AIN1/OC2B/PCINT23- 端口 D 引脚 7

AN1:模拟比较器负端输入。通过 DIDR1 寄存器关闭 PD7 引脚的数字输入功能,并关闭端口的上拉电阻,以避免数字端口对模拟电路的干扰。

**OC2B**: 定时/计数器 2 的 B 组比较匹配输出。PD7 可以作为定时/计数器 2 比较匹配的外部输出。此时必须通过 DDD7 将引脚设置为输出。同时,OC2B 也是定时器 2 的 PWM 模式输出引脚。

PCINT23: 引脚电平变化中断 23。

### AINO/OCOA/PCINT22- 端口D 引脚6

ANO: 模拟比较器正端输入。通过 DIDR1 寄存器关闭 PD6 引脚的数字输入功能,并关闭

端口的上拉电阻,以避免数字端口对模拟电路的干扰。

**OCOA**: 定时/计数器 0 的 A 组比较匹配输出。PD6 可以作为定时/计数器 0 比较匹配的外部输出。此时必须通过 DDD6 将引脚设置为输出。同时,OCOA 也是定时器 0 的 PWM 模式输出引脚。

PCINT22: 引脚电平变化中断 22。

#### T1/OCOB/PCINT21- 端口D 引脚5

T1: 定时/计数器 1 的外部计数时钟输入

**OCOB**: 定时/计数器 0 的 B 组比较匹配输出。PD5 可以作为定时/计数器 0 比较匹配的外部输出。此时必须通过 DDD5 将引脚设置为输出。同时,OCOB 也是定时器 0 的 PWM 模式输出引脚。

PCINT21: 引脚电平变化中断 21。

### XCK/TO/PCINT20- 端口D 引脚4

**XCK**: 同步模式 USART 的外部时钟信号 **T0**: 定时/计数器 0 的外部计数时钟输入

PCINT20: 引脚电平变化中断 20。

#### INT1/OC2B/PCINT19- 端口 D 引脚 3

INT1: 外部中断输入 1

**OC2B**: 定时/计数器 2 的 B 组比较匹配输出。PD3 可以作为定时/计数器 2 比较匹配的外部输出。此时必须通过 DDD3 将引脚设置为输出。同时,OC2B 也是定时器 2 的 PWM 模式输出引脚。

PCINT19: 引脚电平变化中断 19。

### INTO/PCINT18- 端口D 引脚2

INTO: 外部中断输入 0

PCINT18: 引脚电平变化中断 18。

#### TXD/PCINT17- 端口 D 引脚 1

TXD: 传输数据(USART 数据输出)。USART 发送器使能后,PD1 将被强制为输出,不受DDD1 的控制。

PCINT17: 引脚电平变化中断 17。

#### RXD/PCINT16- 端口 D 引脚 O

**RXD**: 传输数据(USART 数据输入)。USART 接收器使能后,PDO 将被强制为输入,不受DDDO 的控制。当引脚被 USART 强制为输入后,上拉电阻仍然可以通过 PORTDO 位控制。

PCINT16: 引脚电平变化中断 16。

# PD7...PD4 复用控制逻辑表:

| 信号名称  | PD7/AIN1/<br>PCINT23 | PD6/AIN0/<br>OC0A/PCINT22 | PD5/OC0B/<br>PCINT21      | PD4/XCK/<br>T0/PCINT20                 |
|-------|----------------------|---------------------------|---------------------------|----------------------------------------|
| PUOE  | 0                    | 0                         | 0                         | 0                                      |
| PUOV  | 0                    | 0                         | 0                         | 0                                      |
| DDOE  | 0                    | 0                         | 0                         | 0                                      |
| DDOV  | 0                    | 0                         | 0                         | 0                                      |
| PVOE  | 0                    | OCOAEN&OCOAS              | OCOB Enable               | XCKOEN                                 |
| PVOV  | 0                    | OC0A                      | OC0B                      | XCK Output                             |
| DIEOE | PCINT23 Enable       | PCINT22 Enable            | PCINT21 Enable<br>+ T1EN  | PCINT20 Enable<br>+ XCKIEN<br>+ TOEN   |
| DIEOV | 1                    | 1                         | 1                         | 1                                      |
| DI    | PCINT23 Input        | PCINT22 Input             | PCINT21 Input<br>T1 Input | PCINT20 Input<br>XCK Input<br>TO Input |
| AIO   | -                    | -                         | -                         | -                                      |

## PD3...PD0 复用控制逻辑表:

| 信号名称  | PD3/OC2B/<br>INT1/PCINT19 | PD2/INT0/<br>PCINT18 | PD1/TXD/<br>PCINT17 | PD0/RXD/<br>PCINT16 |
|-------|---------------------------|----------------------|---------------------|---------------------|
| PUOE  | 0                         | 0                    | TXEN                | RXEN                |
| PUOV  | 0                         | 0                    | 0                   | PORTD0&PUD          |
| DDOE  | 0                         | 0                    | TXEN                | RXEN                |
| DDOV  | 0                         | 0                    | 1                   | 0                   |
| PVOE  | OC2B Enable               | 0                    | TXEN                | 0                   |
| PVOV  | OC2B                      | 0                    | TXD                 | 0                   |
| DIEOE | PCINT19 Enable            | PCINT18 Enable       | PCINT17 Enable      | PCINT16 Enable      |
|       | + INT1 Enable             | + INTO Enable        |                     | + RXEN              |
| DIEOV | 1                         | 1                    | 1                   | 1                   |
| DI    | PCINT19 Input             | PCINT18 Input        | PCINT17 Input       | PCINT16 Input       |
|       | INT1 Input                | INTO Input           |                     | RXD                 |
| AIO   | -                         | -                    | -                   | -                   |

# 端口 E 复用功能

| 引脚   | 复用功能描述                   |
|------|--------------------------|
| PE6  | VREF (ADC 外部参考电压)        |
| PEO  | PCINT30 (引脚电平变化中断 30)    |
| DEE  | CLKO (系统时钟输出)            |
| PE5  | PCINT29 (引脚电平变化中断 29)    |
| DE 4 | OCOA (定时/计数器 0 比较配置输出 A) |
| PE4  | PCINT28 (引脚电平变化中断 28)    |
| PE3  | ADC7 (ADC 输入通道 7)        |

|     | PCINT27 (引脚电平变化中断 27) |
|-----|-----------------------|
| DEO | SWD (SWD 调试器数据线)      |
| PE2 | PCINT26 (引脚电平变化中断 26) |
| DE1 | ADC6 (ADC 输入通道 6)     |
| PE1 | PCINT25 (引脚电平变化中断 25) |
| DEO | SWC (SWD 调试器时钟输入)     |
| PE0 | PCINT24 (引脚电平变化中断 24) |

#### VREF/PCINT30- 端口E 引脚6

VREF: ADC 外部参考电源输入,用作模拟功能时,需要将对应的数字 I/O 设置为输入,并关闭上拉电阻,以避免数字电路对模拟电路产生干扰。

PCINT30: 引脚电平变化中断 30

#### CLKO/PCINT29- 端口E 引脚5

CLKO: 此功能与 PBO 的 CLKO 功能相同。可作为 PBO/CLKO 的备用引脚

PCINT29: 引脚电平变化中断 29

#### OCOA/PCINT28- 端口E 引脚4

**OCOA**: 定时/计数器 0 的 A 组比较匹配输出。PE4 可以作为定时/计数器 0 比较匹配的外部输出。此时必须通过 DDE4 将引脚设置为输出。同时,OCOA 也是定时器 0 的 PWM 模式输出引脚。

PCINT28: 引脚电平变化中断 28

#### ADC7/PCINT27- 端口E 引脚3

ADC7: ADC 输入通道 7。DIDR 寄存器用于关闭数模复用 I/O 的数字功能,以避免数字部分对模拟电路的影响。具体请参考 ADC 相关章节。

PCINT27: 引脚电平变化中断 27

#### SWD/PCINT26- 端口E 引脚2

SWD: SWD 调试器数据线。系统上电复位后,PE2 默认为 SWD 功能。用户可以通过将 MCUSR 寄存器 SWDD 位置 1 关闭 SWD 调试器功能。SWD 被关闭后,调试功能将不能 使用。

PCINT26: 引脚电平变化中断 26

#### ADC6/PCINT25- 端口E 引脚1

ADC6: ADC 输入通道 6。DIDR 寄存器用于关闭数模复用 I/O 的数字功能,以避免数字部分对模拟电路的影响。具体请参考 ADC 相关章节。

PCINT25: 引脚电平变化中断 25

## SWC/PCINT24- 端口E 引脚O

SWC: SWD 调试器时钟线。系统上电复位后,PEO 默认为 SWC 功能。用户可以通过将 MCUSR 寄存器 SWDD 位置 1 关闭 SWD 调试器功能。SWD 被关闭后,调试功能将不能 使用。

PCINT24: 引脚电平变化中断 24

## PE6...PE4 复用控制逻辑表

| 信号名称  | PE6/VREF/        | PE5/CLKO/      | PE4/OC0A/      |  |
|-------|------------------|----------------|----------------|--|
|       | PCINT30          | PCINT29        | PCINT28        |  |
| PUOE  | REFIOEN          | 0              | 0              |  |
| PUOV  | 0                | 0              | 0              |  |
| DDOE  | REFIOEN          | CLKO Enable 1  | 0              |  |
| DDOV  | 0                | 1              | 0              |  |
| PVOE  | REFIOEN          | CLKO Enable 1  | OCOAEN&OCOAS   |  |
| PVOV  | 1                | CLKO           | OC0A           |  |
| DIEOE | PCINT30 Enable + | PCINT29 Enable | PCINT28 Enable |  |
|       | REFIOEN          |                |                |  |
| DIEOV | 1                | 1              | 1              |  |
| DI    | PCINT30 Input    | PCINT29 Input  | PCINT28 Input  |  |
| AIO   | VREF             | -              | -              |  |

#### PE3...PE0 复用控制逻辑表:

| 信号名称  | PE3/ADC7/TK11/ | PE2/TK7/SWD/   | PE1/ADC6/TK10/ | PE0/TK6/SWC/   |  |  |  |  |  |  |  |
|-------|----------------|----------------|----------------|----------------|--|--|--|--|--|--|--|
|       | PCINT27        | PCINT26        | PCINT25        | PCINT24        |  |  |  |  |  |  |  |
| PUOE  | 0              | SWDD           | 0              | SWDD           |  |  |  |  |  |  |  |
| PUOV  | 0              | 1              | 0              | 1              |  |  |  |  |  |  |  |
| DDOE  | 0              | SWDD           | 0              | SWDD           |  |  |  |  |  |  |  |
| DDOV  | 0              | SWD Output     | 0              | 0              |  |  |  |  |  |  |  |
| PVOE  | 0              | SWDD           | 0              | 0              |  |  |  |  |  |  |  |
| PVOV  | 0              | 0              | 0              | 0              |  |  |  |  |  |  |  |
| DIEOE | PCINT27 Enable | PCINT26 Enable | PCINT25 Enable | PCINT24 Enable |  |  |  |  |  |  |  |
|       |                | + SWDD         |                | + SWDD         |  |  |  |  |  |  |  |
| DIEOV | 1              | 1              | 1              | 1              |  |  |  |  |  |  |  |
| DI    | PCINT27 Input  | PCINT24 Input  | PCINT25 Input  | PCINT24 Input  |  |  |  |  |  |  |  |
|       |                | SWD Input      |                | SWC Input      |  |  |  |  |  |  |  |
| AIO   | ADC7           | -              | ADC6           | -              |  |  |  |  |  |  |  |

# 寄存器定义

# MCU 控制寄存器- MCUCR

|          | MCUCR – MCU 控制寄存器           |     |       |        |      |   |   |       |      |  |  |
|----------|-----------------------------|-----|-------|--------|------|---|---|-------|------|--|--|
| MCUCR: 0 | MCUCR: 0x35(0x55) 默认值: 0x00 |     |       |        |      |   |   |       |      |  |  |
|          |                             |     |       |        |      |   |   |       |      |  |  |
| MCUCR    | FWKPEN                      | FPD | EN    | PUD    | -    | - | - | IVSEL | IVCE |  |  |
| R/W      | R/W                         | R/\ | W     | R/W    | -    | - | - | R/W   | R/W  |  |  |
| 初始值      | 0                           | 0   | )     | 0      | -    | - | - | 0     | 0    |  |  |
| 位定义      | 位定义                         |     |       |        |      |   |   |       |      |  |  |
| [0]      | IVCE                        |     | 中断    | 向量选择更  | 改使能位 |   |   |       |      |  |  |
| [1]      | IVSEL                       |     | 中断    | 向量选择位  |      |   |   |       |      |  |  |
| [2]      | -                           |     | 保留    | 不用     |      |   |   |       |      |  |  |
| [3]      | -                           |     | 保留    | 不用     |      |   |   |       |      |  |  |
| [4]      | PUD                         |     | 全局    | 上拉禁止位  |      |   |   |       |      |  |  |
| [5]      | -                           |     | 保留    | 保留不用   |      |   |   |       |      |  |  |
| [6]      | FPDEN                       |     | FLASI | H 掉电控制 |      |   |   |       |      |  |  |
| [7]      | FWKPEN                      | 1   | 快速    | 唤醒模式控  | 制    |   |   |       |      |  |  |

# 端口 B 输出数据寄存器-PORTB

|          |           |        | 20222 4      | <b>中日 5 松山</b> | <b>张扫中</b> 古明 |        |        |        |
|----------|-----------|--------|--------------|----------------|---------------|--------|--------|--------|
|          |           |        | PORTB – y    | 岩口 B 輸出        | <b>数据奇仔器</b>  |        |        |        |
| PORTB: 0 | x05(0x25) |        |              | 默认值:           | 0x00          |        |        |        |
|          |           |        |              |                |               |        |        |        |
| PORTB    | PORTB7    | PORTB6 | PORTB5       | PORTB4         | PORTB3        | PORTB2 | PORTB1 | PORTB0 |
| R/W      | R/W       | R/W    | R/W          | R/W            | R/W           | R/W    | R/W    | R/W    |
| 初始值      | 0         | 0      | 0            | 0              | 0             | 0      | 0      | 0      |
|          |           | ı      | ı            | ı              | ı             | ı      |        |        |
| [0]      | PORTBO    | 3 端口   | B 输出第 0      | 位              |               |        |        |        |
| [1]      | PORTB:    | 1 端口   | B 输出第 1      | 位              |               |        |        |        |
| [2]      | PORTB2    | 2 端口   | B 输出第 2      | 位              |               |        |        |        |
| [3]      | PORTB     | 3 端口   | B 输出第 3      | 位              |               |        |        |        |
| [4]      | PORTB4    | 4 端口   | B 输出第 4      | 位              |               |        |        |        |
| [5]      | PORTB     | 5 端口   | 端口 B 输出第 5 位 |                |               |        |        |        |
| [6]      | PORTB     | 6 端口   | B 输出第 6      | 位              |               |        |        |        |
| [7]      | PORTB     | 7 端口   | B 输出第7       | 位              |               |        |        |        |

# 端口 B 方向寄存器- DDRB

| DDRB-端口B方向寄存器    |           |  |  |  |  |  |  |  |
|------------------|-----------|--|--|--|--|--|--|--|
| DDRB: 0x04(0x24) | 默认值: 0x00 |  |  |  |  |  |  |  |
|                  |           |  |  |  |  |  |  |  |

| DDRB | DDB7 | DDB6 | DDB5      | DDB4 | DDB3 | DDB2 | DDB1 | DDB0 |  |  |
|------|------|------|-----------|------|------|------|------|------|--|--|
| R/W  | R/W  | R/W  | R/W       | R/W  | R/W  | R/W  | R/W  | R/W  |  |  |
| 初始值  | 0    | 0    | 0         | 0    | 0    | 0    | 0    | 0    |  |  |
|      |      |      |           |      |      |      |      |      |  |  |
| [0]  | DDB0 | PB0  | PB0 方向控制位 |      |      |      |      |      |  |  |
| [1]  | DDB1 | PB1  | PB1 方向控制位 |      |      |      |      |      |  |  |
| [2]  | DDB2 | PB2  | 方向控制位     |      |      |      |      |      |  |  |
| [3]  | DDB3 | PB3  | 方向控制位     |      |      |      |      |      |  |  |
| [4]  | DDB4 | PB4  | 方向控制位     |      |      |      |      |      |  |  |
| [5]  | DDB5 | PB5  | 方向控制位     |      |      |      |      |      |  |  |
| [6]  | DDB6 | PB6  | 方向控制位     |      |      |      |      |      |  |  |
| [7]  | DDB7 | PB7  | 方向控制位     |      |      |      |      |      |  |  |

# 端口 B 输入数据寄存器- PINB

|            |         |       | PINB – 3 | 端口 B 输入 | 数据存器  |       |       |       |
|------------|---------|-------|----------|---------|-------|-------|-------|-------|
| PINB: 0x03 | 3(0x23) |       |          | 默认值:    | 0x00  |       |       |       |
|            |         |       |          |         |       |       |       |       |
| PINB       | PINB7   | PINB6 | PINB5    | PINB4   | PINB3 | PINB2 | PINB1 | PINB0 |
| R/W        | R/W     | R/W   | R/W      | R/W     | R/W   | R/W   | R/W   | R/W   |
| 初始值        | 0       | 0     | 0        | 0       | 0     | 0     | 0     | 0     |
|            |         |       |          |         |       |       |       |       |
| [0]        | PINB0   | PBO 3 | 喘口数据     |         |       |       |       |       |
| [1]        | PINB1   | PB1 3 | 端口数据     |         |       |       |       |       |
| [2]        | PINB2   | PB2   | 端口数据     |         |       |       |       |       |
| [3]        | PINB3   | PB3   | 端口数据     |         |       |       |       |       |
| [4]        | PINB4   | PB4   | 端口数据     |         |       |       |       |       |
| [5]        | PINB5   | PB5 3 | 端口数据     |         |       |       |       |       |
| [6]        | PINB6   | PB6 3 | 端口数据     |         |       |       |       |       |
| [7]        | PINB7   | PB7   | 端口数据     |         |       |       |       |       |

# 端口 c 输出数据寄存器-PORTC

|           | PORTC - 端口 C 输出数据寄存器 |        |         |        |        |        |        |        |  |  |  |
|-----------|----------------------|--------|---------|--------|--------|--------|--------|--------|--|--|--|
| PORTC: 0x | (08(0x28)            |        |         | 默认值:   | 0x00   |        |        |        |  |  |  |
|           |                      |        |         |        |        |        |        |        |  |  |  |
| PORTC     | -                    | PORTC6 | PORTC5  | PORTC4 | PORTC3 | PORTC2 | PORTC1 | PORTC0 |  |  |  |
| R/W       | -                    | R/W    | R/W     | R/W    | R/W    | R/W    | R/W    | R/W    |  |  |  |
| 初始值       | -                    | 0      | 0       | 0      | 0      | 0      | 0      | 0      |  |  |  |
|           |                      |        |         |        |        |        |        |        |  |  |  |
| [0]       | PORTCO               | 端口     | C 输出第 0 | 位      |        |        |        |        |  |  |  |
| [1]       | PORTC1               | L 端口   | C 输出第 1 | 位      |        |        |        |        |  |  |  |

| [2] | PORTC2 | 端口 C 输出第 2 位 |
|-----|--------|--------------|
| [3] | PORTC3 | 端口 C 输出第 3 位 |
| [4] | PORTC4 | 端口 C 输出第 4 位 |
| [5] | PORTC5 | 端口 C 输出第 5 位 |
| [6] | PORTC6 | 端口 C 输出第 6 位 |
| [7] | -      | 保留不用         |

# 端口 c 方向寄存器- DDRC

|           | DDRC - 端口 c 方向寄存器          |      |           |      |      |      |      |      |  |  |  |
|-----------|----------------------------|------|-----------|------|------|------|------|------|--|--|--|
| DDRC: 0x0 | DDRC: 0x07(0x27) 默认值: 0x00 |      |           |      |      |      |      |      |  |  |  |
|           |                            |      |           |      |      |      |      |      |  |  |  |
| DDRC      | -                          | DDC6 | DDC5      | DDC4 | DDC3 | DDC2 | DDC1 | DDC0 |  |  |  |
| R/W       | -                          | R/W  | R/W       | R/W  | R/W  | R/W  | R/W  | R/W  |  |  |  |
| 初始值       | -                          | 0    | 0         | 0    | 0    | 0    | 0    | 0    |  |  |  |
|           |                            |      |           |      |      |      |      |      |  |  |  |
| [0]       | DDC0                       | PC0  | 方向控制位     |      |      |      |      |      |  |  |  |
| [1]       | DDC1                       | PC1  | 方向控制位     |      |      |      |      |      |  |  |  |
| [2]       | DDC2                       | PC2  | 方向控制位     |      |      |      |      |      |  |  |  |
| [3]       | DDC3                       | PC3  | 方向控制位     |      |      |      |      |      |  |  |  |
| [4]       | DDC4                       | PC4  | 方向控制位     |      |      |      |      |      |  |  |  |
| [5]       | DDC5                       | PC5  | PC5 方向控制位 |      |      |      |      |      |  |  |  |
| [6]       | DDC6                       | PC6  | PC6 方向控制位 |      |      |      |      |      |  |  |  |
| [7]       | -                          | 保留   | 不用        |      |      |      |      |      |  |  |  |

# 端口 C 输入数据寄存器- PINC

|           | PINC - 端口 C 输入数据存器 |       |          |       |       |       |       |       |  |  |  |
|-----------|--------------------|-------|----------|-------|-------|-------|-------|-------|--|--|--|
| PINB: 0x0 | 6(0x26)            |       |          | 默认值:  | 0x00  |       |       |       |  |  |  |
|           |                    |       |          |       |       |       |       |       |  |  |  |
| PINC      | -                  | PINC6 | PINC5    | PINC4 | PINC3 | PINC2 | PINC1 | PINC0 |  |  |  |
| R/W       | -                  | R/W   | R/W      | R/W   | R/W   | R/W   | R/W   | R/W   |  |  |  |
| 初始值       | -                  | 0     | 0        | 0     | 0     | 0     | 0     | 0     |  |  |  |
|           |                    |       |          |       |       |       |       |       |  |  |  |
| [0]       | PINC0              | PC0   | 喘口数据     |       |       |       |       |       |  |  |  |
| [1]       | PINC1              | PC1   | 喘口数据     |       |       |       |       |       |  |  |  |
| [2]       | PINC2              | PC2   | 喘口数据     |       |       |       |       |       |  |  |  |
| [3]       | PINC3              | PC3   | 喘口数据     |       |       |       |       |       |  |  |  |
| [4]       | PINC4              | PC4   | 喘口数据     |       |       |       |       |       |  |  |  |
| [5]       | PINC5              | PC5   | PC5 端口数据 |       |       |       |       |       |  |  |  |
| [6]       | PINC6              | PC6   | 喘口数据     |       |       |       |       |       |  |  |  |
| [7]       | -                  | 保留    | 不用       |       |       |       |       |       |  |  |  |

# 端口 D 输出数据寄存器-PORTD

|          | PORTD - 端口 D 输出数据寄存器 |        |         |        |        |        |        |        |  |  |  |
|----------|----------------------|--------|---------|--------|--------|--------|--------|--------|--|--|--|
| PORTD: 0 | x0B(0x2B)            |        |         | 默认值:   | 0x00   |        |        |        |  |  |  |
|          |                      |        |         |        |        |        |        |        |  |  |  |
| PORTD    | PORTD7               | PORTD6 | PORTD5  | PORTD4 | PORTD3 | PORTD2 | PORTD1 | PORTD0 |  |  |  |
| R/W      | R/W                  | R/W    | R/W     | R/W    | R/W    | R/W    | R/W    | R/W    |  |  |  |
| 初始值      | 0                    | 0      | 0       | 0      | 0      | 0      | 0      | 0      |  |  |  |
|          |                      |        |         |        |        |        |        |        |  |  |  |
| [0]      | PORTDO               | 3 端口   | D 输出第 0 | 位      |        |        |        |        |  |  |  |
| [1]      | PORTD:               | 1 端口   | D 输出第 1 | . 位    |        |        |        |        |  |  |  |
| [2]      | PORTD                | 2 端口   | D 输出第 2 | 位      |        |        |        |        |  |  |  |
| [3]      | PORTD3               | 3 端口   | D 输出第 3 | 位      |        |        |        |        |  |  |  |
| [4]      | PORTD4               | 4 端口   | D输出第4   | . 位    |        |        |        |        |  |  |  |
| [5]      | PORTD!               | 5 端口   | D 输出第 5 | 位      |        |        |        |        |  |  |  |
| [6]      | PORTD                | 6 端口   | D 输出第 6 | 位      |        |        |        |        |  |  |  |
| [7]      | PORTD                | 7 端口   | D 输出第7  | 位      |        |        |        |        |  |  |  |

# 端口 D 方向寄存器- DDRD

| DDRD - 端口 D 方向寄存器 |          |      |           |           |      |      |      |      |  |  |  |  |
|-------------------|----------|------|-----------|-----------|------|------|------|------|--|--|--|--|
| DDRD: 0x0         | OA(0x2A) |      |           | 默认值: 0x00 |      |      |      |      |  |  |  |  |
|                   |          |      |           |           |      |      |      |      |  |  |  |  |
| DDRD              | DDD7     | DDD6 | DDD5      | DDD4      | DDD3 | DDD2 | DDD1 | DDD0 |  |  |  |  |
| R/W               | R/W      | R/W  | R/W       | R/W       | R/W  | R/W  | R/W  | R/W  |  |  |  |  |
| 初始值               | 0        | 0    | 0         | 0         | 0    | 0    | 0    | 0    |  |  |  |  |
|                   |          |      |           |           |      |      |      |      |  |  |  |  |
| [0]               | DDD0     | PD0  | PD0 方向控制位 |           |      |      |      |      |  |  |  |  |
| [1]               | DDD1     | PD1  | PD1 方向控制位 |           |      |      |      |      |  |  |  |  |
| [2]               | DDD2     | PD2  | PD2 方向控制位 |           |      |      |      |      |  |  |  |  |
| [3]               | DDD3     | PD3  | PD3 方向控制位 |           |      |      |      |      |  |  |  |  |
| [4]               | DDD4     | PD4  | 方向控制位     |           |      |      |      |      |  |  |  |  |
| [5]               | DDD5     | PD5  | 方向控制位     |           |      |      |      |      |  |  |  |  |
| [6]               | DDD6     | PD6  | 方向控制位     |           |      |      |      |      |  |  |  |  |
| [7]               | DDD7     | PD7  | 方向控制位     |           |      |      |      |      |  |  |  |  |

# 端口 D 输入数据寄存器- PIND

| PIND - 端口 D 输入数据存器 |         |       |       |           |       |       |       |       |  |  |  |  |
|--------------------|---------|-------|-------|-----------|-------|-------|-------|-------|--|--|--|--|
| PIND: 0x0          | 9(0x29) |       |       | 默认值: 0x00 |       |       |       |       |  |  |  |  |
|                    |         |       |       |           |       |       |       |       |  |  |  |  |
| PIND               | PIND7   | PIND6 | PIND5 | PIND4     | PIND3 | PIND2 | PIND1 | PIND0 |  |  |  |  |
| R/W                | R/W     | R/W   | R/W   | R/W       | R/W   | R/W   | R/W   | R/W   |  |  |  |  |

| 初始值 | 0     | 0   | 0        | 0 | 0 | 0 | 0 | 0 |  |  |
|-----|-------|-----|----------|---|---|---|---|---|--|--|
|     |       |     |          |   |   |   |   |   |  |  |
| [0] | PIND0 | PD0 | PDO 端口数据 |   |   |   |   |   |  |  |
| [1] | PIND1 | PD1 | PD1 端口数据 |   |   |   |   |   |  |  |
| [2] | PIND2 | PD2 | PD2 端口数据 |   |   |   |   |   |  |  |
| [3] | PIND3 | PD3 | PD3 端口数据 |   |   |   |   |   |  |  |
| [4] | PIND4 | PD4 | PD4 端口数据 |   |   |   |   |   |  |  |
| [5] | PIND5 | PD5 | PD5 端口数据 |   |   |   |   |   |  |  |
| [6] | PIND6 | PD6 | PD6 端口数据 |   |   |   |   |   |  |  |
| [7] | PIND7 | PD7 | 端口数据     |   |   |   |   |   |  |  |

## 端□ E 输出数据寄存器- PORTE

|           | PORTE - 端口 E 输出数据寄存器 |        |              |        |           |        |        |        |  |  |
|-----------|----------------------|--------|--------------|--------|-----------|--------|--------|--------|--|--|
| PORTE: 0x | A9                   |        |              | 默认值:   | 默认值: 0x00 |        |        |        |  |  |
|           |                      |        |              |        |           |        |        |        |  |  |
| PORTE     | -                    | PORTE6 | PORTE5       | PORTE4 | PORTE3    | PORTE2 | PORTE1 | PORTE0 |  |  |
| R/W       | -                    | R/W    | R/W          | R/W    | R/W       | R/W    | R/W    | R/W    |  |  |
| 初始值       | -                    | 0      | 0            | 0      | 0         | 0      | 0      | 0      |  |  |
|           |                      |        |              |        |           |        |        |        |  |  |
| [0]       | PORTEC               | 端口 端口  | 端口 E 输出第 0 位 |        |           |        |        |        |  |  |
| [1]       | PORTE1               | L 端口   | 端口 E 输出第 1 位 |        |           |        |        |        |  |  |
| [2]       | PORTE2               | 2 端口   | 端口 E 输出第 2 位 |        |           |        |        |        |  |  |
| [3]       | PORTE3               | 3 端口   | 端口 E 输出第 3 位 |        |           |        |        |        |  |  |
| [4]       | PORTE4               | 3 端口   | 端口 E 输出第 4 位 |        |           |        |        |        |  |  |
| [5]       | PORTES               | 端口     | 端口 E 输出第 5 位 |        |           |        |        |        |  |  |
| [6]       | PORTE                | 端口     | 端口 E 输出第 6 位 |        |           |        |        |        |  |  |
| [7]       | -                    | 保留     | 不用           |        |           |        |        |        |  |  |

# 端口 E 方向寄存器- DDRE

|           | DDRE - 端口 E 方向寄存器    |       |           |      |      |      |      |      |  |  |
|-----------|----------------------|-------|-----------|------|------|------|------|------|--|--|
| DDRE: 0xA | DDRE: 0xA8 默认值: 0x00 |       |           |      |      |      |      |      |  |  |
|           |                      |       |           | ·    |      |      |      |      |  |  |
| DDRE      | -                    | DDE6  | DDE5      | DDE4 | DDE3 | DDE2 | DDE1 | DDE0 |  |  |
| R/W       | -                    | R/W   | R/W       | R/W  | R/W  | R/W  | R/W  | R/W  |  |  |
| 初始值       | -                    | 0     | 0         | 0    | 0    | 0    | 0    | 0    |  |  |
|           |                      |       |           |      |      |      |      |      |  |  |
| [0]       | DDE0                 | PEO 7 | PEO 方向控制位 |      |      |      |      |      |  |  |
| [1]       | DDE1                 | PE1   | PE1 方向控制位 |      |      |      |      |      |  |  |
| [2]       | DDE2                 | PE2   | PE2 方向控制位 |      |      |      |      |      |  |  |
| [3]       | DDE3                 | PE3   | PE3 方向控制位 |      |      |      |      |      |  |  |

| [4] | DDE4 | PE4 方向控制位 |
|-----|------|-----------|
| [5] | DDE5 | PE5 方向控制位 |
| [6] | DDE6 | PE6 方向控制位 |
| [7] | -    | 保留不用      |

## 端口 E 输入数据寄存器- PINE

| PINE - 端口 E 输入数据存器   |       |       |             |       |       |       |       |       |  |  |
|----------------------|-------|-------|-------------|-------|-------|-------|-------|-------|--|--|
| PINE: 0xA7 默认值: 0x00 |       |       |             |       |       |       |       |       |  |  |
|                      |       |       |             |       |       |       |       |       |  |  |
| PINE                 | -     | PINE6 | PINE5       | PINE4 | PINE3 | PINE2 | PINE1 | PINE0 |  |  |
| R/W                  | -     | R/W   | R/W         | R/W   | R/W   | R/W   | R/W   | R/W   |  |  |
| 初始值                  | -     | 0     | 0           | 0     | 0     | 0     | 0     | 0     |  |  |
|                      |       |       |             |       |       |       |       |       |  |  |
| [0]                  | PINE0 | PEO 🤄 | <b>端口数据</b> |       |       |       |       |       |  |  |
| [1]                  | PINE1 | PE1   | PE1 端口数据    |       |       |       |       |       |  |  |
| [2]                  | PINE2 | PE2   | PE2 端口数据    |       |       |       |       |       |  |  |
| [3]                  | PINE3 | PE3   | 喘口数据        |       |       |       |       |       |  |  |
| [4]                  | PINE4 | PE4 🖟 | <b>端口数据</b> |       |       |       |       |       |  |  |
| [5]                  | PINE5 | PE5 Þ | PE5 端口数据    |       |       |       |       |       |  |  |
| [6]                  | PINE6 | PE6 Þ | -           |       |       |       |       |       |  |  |
| [7]                  | -     | 保留    | 不用          |       |       |       |       |       |  |  |

# 引脚电平变化中断

- 30 个引脚电平变化中断源
- 4个中断入□

#### 综述

引脚电平变化中断由 PBn, PCn, PDn 和 PEn 引脚触发。只要引脚电平变化中断被使能,即使这些引脚配置为输出也能触发中断。这可以用来产生软件中断。

任何一个使能的PBn 引脚翻转都会触发引脚电平中断PCIO,使能的PCn 引脚翻转将触发PCI1,使能的PDn 引脚翻转将触发PCI2,使能的PEn 引脚翻转将触发PCI3。各个引脚变化中断的使能分别由PCMSK0,PCMSK1,PCMSK2和PCMSK3寄存器来控制。所有的引脚电平变化中断都是异步检测的,可用作某些睡眠模式下的唤醒源。

## 寄存器定义

Pin Change Interrupt 寄存器列表

| 寄存器    | 地址   | 默认值  | 描述            |
|--------|------|------|---------------|
| PCICR  | 0x68 | 0x00 | 引脚改变中断控制寄存器   |
| PCIFR  | 0x3B | 0x00 | 引脚改变中断标志寄存器   |
| PCMSK0 | 0x6B | 0x00 | 引脚改变中断屏蔽寄存器 0 |
| PCMSK1 | 0x6C | 0x00 | 引脚改变中断屏蔽寄存器 1 |
| PCMSK2 | 0x6D | 0x00 | 引脚改变中断屏蔽寄存器 2 |
| PCMSK3 | 0x73 | 0x00 | 引脚改变中断屏蔽寄存器 3 |

#### PCICR - 引脚改变中断控制寄存器

| PCICR - 引脚改变中断控制寄存器 |                     |           |          |              |           |          |         |       |  |  |
|---------------------|---------------------|-----------|----------|--------------|-----------|----------|---------|-------|--|--|
|                     | PCICR - 引脚改变中断控制寄存器 |           |          |              |           |          |         |       |  |  |
| 地址: 0               | 地址: 0x68 默认值: 0x00  |           |          |              |           |          |         |       |  |  |
|                     |                     |           |          |              |           |          |         |       |  |  |
| Bit                 | 7                   | 6         | 5        | 4            | 3         | 2        | 1       | 0     |  |  |
| Name                | -                   | -         | -        | -            | PCIE3     | PCIE2    | PCIE1   | PCIE0 |  |  |
| R/W                 | -                   | -         | -        | -            | R/W       | R/W      | R/W     | R/W   |  |  |
| Initial             | 0                   | 0         | 0        | 0            | 0         | 0        | 0       | 0     |  |  |
|                     |                     |           |          |              |           |          |         |       |  |  |
| Bit                 | Name                | 描述        |          |              |           |          |         |       |  |  |
| 7:4                 | -                   | 保留。       |          |              |           |          |         |       |  |  |
| 3                   | PCIE3               | 引脚改变中国    | 断使能控制位   | <b>7</b> 3。  |           |          |         |       |  |  |
|                     |                     | 当设置 PCIE  | 3 位为"1"』 | 且全局中断        | f使能时,引    | 脚改变中断:   | 3 被使能。任 | 何一个使  |  |  |
|                     |                     | 能的 PEn 弓  | 脚的电平变    | 化都会产         | 生 PCI3 中断 | 折。PEn 引肤 | 中断的使能   | 可分别由  |  |  |
|                     |                     | PCMSK3 寄存 | 7器来控制。   |              |           |          |         |       |  |  |
|                     |                     | 当设置 PCIE  | 3 位为"0"。 | 付, 引脚改       | 效变中断 3 被  | 禁止。      |         |       |  |  |
| 2                   | PCIE2               | 引脚改变中国    | 断使能控制位   | <b>Ž 2</b> 。 |           |          |         |       |  |  |

|   |       | 当设置 PCIE2 位为"1"且全局中断使能时,引脚改变中断 2 被使能。任何一个使 |
|---|-------|--------------------------------------------|
|   |       | 能的 PDn 引脚的电平变化都会产生 PCI2 中断。PDn 引脚中断的使能可分别由 |
|   |       | PCMSK2 寄存器来控制。                             |
|   |       | 当设置 PCIE2 位为"0"时,引脚改变中断 2 被禁止。             |
| 1 | PCIE1 | 引脚改变中断使能控制位 1。                             |
|   |       | 当设置 PCIE1 位为"1"且全局中断使能时,引脚改变中断 1 被使能。任何一个使 |
|   |       | 能的 PCn 引脚的电平变化都会产生 PCl1 中断。PCn 引脚中断的使能可分别由 |
|   |       | PCMSK1 寄存器来控制。                             |
|   |       | 当设置 PCIE1 位为 "0"时,引脚改变中断 1 被禁止。            |
| 0 | PCIE0 | 引脚改变中断使能控制位 0。                             |
|   |       | 当设置 PCIEO 位为"1"且全局中断使能时,引脚改变中断 0 被使能。任何一个使 |
|   |       | 能的 PBn 引脚的电平变化都会产生 PCIO 中断。PBn 引脚中断的使能可分别由 |
|   |       | PCMSKO 寄存器来控制。                             |
|   |       | 当设置 PCIEO 位为 "0"时,引脚改变中断 0 被禁止。            |

#### PCIFR - 引脚改变中断标志寄存器

| PCIFF   | (- 51)例             | <b>以</b>        | 本句仔話                                  |            |                |                       |                    |              |  |  |
|---------|---------------------|-----------------|---------------------------------------|------------|----------------|-----------------------|--------------------|--------------|--|--|
|         | PCIFR - 引脚改变中断标志寄存器 |                 |                                       |            |                |                       |                    |              |  |  |
| 地址: 0   | хЗВ                 |                 |                                       |            | 默认信            | 直: 0x00               |                    |              |  |  |
|         |                     |                 |                                       |            |                |                       |                    |              |  |  |
| Bit     | 7                   | 6               | 5                                     | 4          | 3              | 2                     | 1                  | 0            |  |  |
| Name    | -                   | -               | -                                     | -          | PCIF3          | PCIF2                 | PCIF1              | PCIF0        |  |  |
| R/W     | -                   | -               | -                                     | -          | R/W            | R/W                   | R/W                | R/W          |  |  |
| Initial | 0                   | 0               | 0                                     | 0          | 0              | 0                     | 0                  | 0            |  |  |
|         |                     |                 |                                       |            |                |                       |                    |              |  |  |
| Bit     | Name                | 描述              |                                       |            |                |                       |                    |              |  |  |
| 7:4     | -                   | 保留。             |                                       |            |                |                       |                    |              |  |  |
| 3       | PCIF3               | 引脚改变中国          | 斯标志位 3。                               |            |                |                       |                    |              |  |  |
|         |                     | 任何一个使何          | 能的 PEn 引用                             | 脚的电平变位     | 化都会置位 P        | CIF3。当 PC             | IE3 和全局            | 中断均置         |  |  |
|         |                     | 位时,MCU将         | 子会跳转至 P                               | CI3 中断入口   | 1地址。PEn 引      | 脚中断的使                 | 能可分别由              | PCMSK3       |  |  |
|         |                     | 寄存器来控制          | •                                     |            |                |                       |                    |              |  |  |
|         |                     | 执行中断服务          |                                       | PCIF3 位写"  | 1"都会清零         | ₹PCIF3 位。             |                    |              |  |  |
| 2       | PCIF2               | 引脚改变中国          | , , , , , , , , , , , , , , , , , , , |            |                |                       |                    |              |  |  |
|         |                     | 任何一个使能          |                                       |            |                | ·                     |                    | , , , ,      |  |  |
|         |                     | 位时,MCU将         |                                       | CI2 甲断入口   | 地址。PDn 与       | 脚甲断的使                 | !能可分别日             | ∃ PCMSK2     |  |  |
|         |                     | 寄存器来控制 执行中断服务   | •                                     | 20152 片写 " | (a)) 却人注意      | ₹ DOLES Æ             |                    |              |  |  |
| 1       | PCIF1               | 引脚改变中国          |                                       | CIFZ 亚与    | 1 仰云相令         | F PCIFZ 1 <u>V.</u> ∘ |                    |              |  |  |
| 1       | PCIFI               | 任何一个使           |                                       | 脚的由平恋      | V   数          | OCIE1 当 DC            | YE1 和소등            | 山栎均署         |  |  |
|         |                     | 位时,MCU将         |                                       |            |                | •                     |                    |              |  |  |
|         |                     | 寄存器来控制          |                                       |            | TARAL OF CIT A | 1分4.1.67111.1人        | ם ניול נל ניי טוו. | II F CIVISKI |  |  |
|         |                     | 执行中断服务          | •                                     | PCIF1 位写"  | 1"都会清零         | ₹ PCIF1 付。            |                    |              |  |  |
| 0       | PCIF0               | 引脚改变中国          |                                       |            | E 4111 4       |                       |                    |              |  |  |
|         |                     | 任何一个使           | /···• = ·                             | 脚的电平变值     | 化都会置位 P        | PCIFO。当 PC            | IEO 和全局            | 中断均置         |  |  |
|         |                     | , , , , , , , , |                                       |            |                |                       |                    |              |  |  |

位时,MCU将会跳转至 PCI0 中断入口地址。PBn 引脚中断的使能可分别由 PCMSK0 寄存器来控制。

执行中断服务程序或往 PCIFO 位写"1"都会清零 PCIFO 位。

## PCMSKO - 引脚改变中新屏蔽寄存器 0

| PC        | MSKO      | ) <del>-</del> 31. | 脚改变中断                                                                            | 屏蔽寄存器                                                                            | <b>∮</b> 0 |                    |                    |                                         |                      |  |  |
|-----------|-----------|--------------------|----------------------------------------------------------------------------------|----------------------------------------------------------------------------------|------------|--------------------|--------------------|-----------------------------------------|----------------------|--|--|
|           |           |                    |                                                                                  | PCMSKO –                                                                         | 引脚改变原      | 蔽寄存器 0             | )                  |                                         |                      |  |  |
| 地址        | : 0x6B    | 3                  |                                                                                  |                                                                                  |            | 默认值                | : 0x00             |                                         |                      |  |  |
|           |           |                    |                                                                                  |                                                                                  |            |                    |                    |                                         |                      |  |  |
| В         | it        | 7                  | 6 5 4 3 2                                                                        |                                                                                  |            |                    |                    | 1                                       | 0                    |  |  |
| Na        | Name PCIN |                    | 7 PCINT6                                                                         | PCINT5                                                                           | PCINT4     | PCINT3             | PCINT2             | PCINT1                                  | PCINT0               |  |  |
| R/        | 'W        | R/W                | r/ R/W                                                                           | R/W                                                                              | R/W        | R/W                | R/W                | R/W                                     | R/W                  |  |  |
| Initial 0 |           | 0                  | 0                                                                                | 0                                                                                | 0          | 0                  | 0                  | 0                                       | 0                    |  |  |
|           |           |                    |                                                                                  |                                                                                  |            |                    |                    |                                         |                      |  |  |
| Bit       | Name      | e                  | 描述                                                                               |                                                                                  |            |                    |                    |                                         |                      |  |  |
| 7         | PCII      | NT7                | 引脚改变使的                                                                           | <b>论屏蔽位 7</b> 。                                                                  |            |                    |                    |                                         |                      |  |  |
|           |           |                    | 当设置 PCIN                                                                         |                                                                                  |            |                    |                    |                                         | 却上的电平                |  |  |
|           |           |                    | 改变将置位 PCIF0,若 PCIE0 位和全局中断置位,将会产生 PCI0 中断。                                       |                                                                                  |            |                    |                    |                                         |                      |  |  |
|           |           |                    | 当设置 PCIN                                                                         | 「7位为"0"                                                                          | 时,PB7 引    | 脚电平改变              | 中断被禁止              | •                                       |                      |  |  |
| 6         | PCII      | NT6                | 引脚改变使能屏蔽位 6。                                                                     |                                                                                  |            |                    |                    |                                         |                      |  |  |
|           |           |                    | 当设置 PCINT6 位为"1"时,PB6 引脚电平改变中断被使能。PB6 引脚上的电平                                     |                                                                                  |            |                    |                    |                                         |                      |  |  |
|           |           |                    |                                                                                  | 改变将置位 PCIFO,若 PCIEO 位和全局中断置位,将会产生 PCIO 中断。<br>当设置 PCINT6 位为"0"时,PB6 引脚电平改变中断被禁止。 |            |                    |                    |                                         |                      |  |  |
|           |           |                    |                                                                                  |                                                                                  | 时,PB6 引    | 脚电平改变              | 中断被禁止              | •                                       |                      |  |  |
| 5         | PCII      | NT5                | 引脚改变使能屏蔽位 5。<br>  当设置 PCINT5 位为"1"时,PB5 引脚电平改变中断被使能。PB5 引脚上的电平                   |                                                                                  |            |                    |                    |                                         |                      |  |  |
|           |           |                    |                                                                                  |                                                                                  |            |                    |                    |                                         | 即上的电平                |  |  |
|           |           |                    |                                                                                  | CIFO,若 PCIEO 位和全局中断置位,将会产生 PCIO 中断。<br>5 位为"O"时,PB5 引脚电平改变中断被禁止。                 |            |                    |                    |                                         |                      |  |  |
|           |           |                    |                                                                                  |                                                                                  | 时,PB5 引    | 脚电平改变              | 中断被禁止              | -0                                      |                      |  |  |
| 4         | PCII      | NT4                | 引脚改变使的                                                                           |                                                                                  |            |                    | - 1 Her)   11.6    |                                         |                      |  |  |
|           |           |                    | 当设置 PCIN                                                                         |                                                                                  |            |                    |                    |                                         | 即上的电半                |  |  |
|           |           |                    | 改变将置位 PCIF0,若 PCIE0 位和全局中断置位,将会产生 PCI0 中断。<br>当设置 PCINT4 位为"0"时,PB4 引脚电平改变中断被禁止。 |                                                                                  |            |                    |                    |                                         |                      |  |  |
|           |           |                    |                                                                                  |                                                                                  | 时,PB4 引    | 脚电半改变              | :中断被禁止             | •                                       |                      |  |  |
| 3         | PCII      | NT3                | 引脚改变使的                                                                           |                                                                                  |            | . m.e. 1. == -1 -> | - 1. Not 2.1. 64-6 |                                         | le I <i>M</i> . L == |  |  |
|           |           |                    | 当设置 PCIN                                                                         |                                                                                  |            |                    |                    |                                         | 即上的电平                |  |  |
|           |           |                    | 改变将置位 PCIF0,若 PCIE0 位和全局中断置位,将会产生 PCI0 中断。<br>当设置 PCINT3 位为"0"时,PB3 引脚电平改变中断被禁止。 |                                                                                  |            |                    |                    |                                         |                      |  |  |
|           |           |                    | 当设直 PCIN                                                                         | 13 位为"0"                                                                         | 时,PB3 5    | 脚电半改变              | 2中断                | .0                                      |                      |  |  |
| 2         | PCII      | NT2                | 引脚改变使的                                                                           | 北屏蔽位 <b>2</b> 。                                                                  |            |                    |                    |                                         |                      |  |  |
|           |           |                    | 当设置 PCIN                                                                         | Γ2 位为"1"                                                                         | 时,PB2 引    | 脚电平改变              | で中断被使能             | 분。 PB2 引服                               | <b></b>              |  |  |
|           |           |                    | 改变将置位                                                                            | PCIF0,若 PC                                                                       | IEO 位和全原   | 局中断置位,             | 将会产生               | PCIO 中断。                                |                      |  |  |
|           |           |                    | 当设置 PCIN                                                                         | [2 位为 "0"                                                                        | 时,PB2 引    | 脚电平改变              | 中断被禁止              | • • • • • • • • • • • • • • • • • • • • |                      |  |  |
| 1         | PCII      | NT1                | 引脚改变使的                                                                           | 龙屏蔽位 <b>1</b> 。                                                                  |            |                    |                    |                                         |                      |  |  |
|           |           |                    | 当设置 PCIN                                                                         | Γ1 位为"1"                                                                         | 时,PB1 引    | 脚电平改变              | で中断被使能             | <b>분。PB1</b> 引服                         | <b></b>              |  |  |
|           |           |                    | 改变将置位                                                                            | PCIF0,若 PC                                                                       | IEO 位和全原   | 司中断置位,             | 将会产生               | PCIO 中断。                                |                      |  |  |
|           | 1         |                    |                                                                                  |                                                                                  |            |                    |                    |                                         |                      |  |  |

当设置 PCINT1 位为"0"时,PB1 引脚电平改变中断被禁止。

| 0 | PCINT0 | 引脚改变使能屏蔽位 0。                                 |  |  |  |  |  |  |
|---|--------|----------------------------------------------|--|--|--|--|--|--|
|   |        | 当设置 PCINTO 位为"1"时,PBO 引脚电平改变中断被使能。PBO 引脚上的电平 |  |  |  |  |  |  |
|   |        | 改变将置位 PCIF0,若 PCIE0 位和全局中断置位,将会产生 PCI0 中断。   |  |  |  |  |  |  |
|   |        | 当设置 PCINTO 位为"0"时,PBO 引脚电平改变中断被禁止。           |  |  |  |  |  |  |

| PCN    | <b>лsк1</b> – 3 | 脚改 | 女变中断原                                                                                   | 不被寄存器           | } <b>1</b> |               |                |                  |        |  |  |
|--------|-----------------|----|-----------------------------------------------------------------------------------------|-----------------|------------|---------------|----------------|------------------|--------|--|--|
|        |                 |    |                                                                                         | PCMSK1 –        | 引脚改变角      | 蔽寄存器 1        |                |                  |        |  |  |
| 地址:    | 0x6C            |    |                                                                                         |                 |            | 默认值:          | 0x00           |                  |        |  |  |
|        |                 |    |                                                                                         |                 |            |               |                |                  |        |  |  |
| Bit    | 7               |    | 6                                                                                       | 5               | 4          | 3             | 2              | 1                | 0      |  |  |
| Nam    | ne -            |    | PCINT14                                                                                 | PCINT13         | PCINT12    | PCINT11       | PCINT10        | PCINT9           | PCINT8 |  |  |
| R/V    | v -             |    | R/W                                                                                     | R/W             | R/W        | R/W           | R/W            | R/W              | R/W    |  |  |
| Initia | al 0            |    | 0                                                                                       | 0               | 0          | 0             | 0              | 0                | 0      |  |  |
|        |                 |    |                                                                                         |                 |            |               |                |                  |        |  |  |
| Bit    | Name            | 描  | i述                                                                                      |                 |            |               |                |                  |        |  |  |
| 7      | -               | 保  | :留。                                                                                     |                 |            |               |                |                  |        |  |  |
| 6      | PCINT14         |    | 脚改变使能                                                                                   |                 |            |               |                |                  |        |  |  |
|        |                 | '  | 当设置 PCINT14 位为"1"时,PC6 引脚电平改变中断被使能。PC6 引脚上的电平                                           |                 |            |               |                |                  |        |  |  |
|        |                 | '  | 改变将置位 PCIF1,若 PCIE1 位和全局中断置位,将会产生 PCI1 中断。                                              |                 |            |               |                |                  |        |  |  |
|        |                 | -  | 当设置 PCINT14 位为 "0"时,PC6 引脚电平改变中断被禁止。                                                    |                 |            |               |                |                  |        |  |  |
| 5      | PCINT13         | •• | 引脚改变使能屏蔽位 13。<br>当设置 PCINT13 位为 "1" 时, PC5 引脚电平改变中断被使能。PC5 引脚上的电平                       |                 |            |               |                |                  |        |  |  |
|        |                 |    |                                                                                         |                 |            |               |                |                  |        |  |  |
|        |                 | '  | 改变将置位 PCIF1,若 PCIE1 位和全局中断置位,将会产生 PCI1 中断。<br>当设置 PCINT13 位为"0"时, PC5 引脚电平改变中断被禁止。      |                 |            |               |                |                  |        |  |  |
|        | DCINIT43        | -  |                                                                                         |                 |            | <b>分脚电半</b> 改 | <b>受</b> 中 断   | ·IC •            |        |  |  |
| 4      | PCINT12         | •• | 引脚改变使能屏蔽位 12。<br>当设置 PCINT12 位为"1"时, PC4 引脚电平改变中断被使能。PC4 引脚上的电平                         |                 |            |               |                |                  |        |  |  |
|        |                 |    | 当设置 PCINT12 位为"1"时,PC4 引脚电平改变中断被使能。PC4 引脚上的电平改变将置位 PCIF1,若 PCIE1 位和全局中断置位,将会产生 PCI1 中断。 |                 |            |               |                |                  |        |  |  |
|        |                 | '  |                                                                                         |                 |            |               | ,何云)工<br>变中断被禁 |                  |        |  |  |
| 3      | PCINT11         | -  | 脚改变使能                                                                                   |                 |            | 7,74-6 1 15   | 又「可放示          |                  |        |  |  |
|        |                 | •• | A 1 . 5 t 5 t 5 t 10 t 10 t                                                             |                 |            | 脚电平改码         | を中断被使制         | 能。PC3 引肢         | 11上的电平 |  |  |
|        |                 |    |                                                                                         |                 |            |               | ,将会产生          |                  |        |  |  |
|        |                 | 当  | 设置 PCINT                                                                                | 11 位为"0         | "时,PC3     | 引脚电平改         | 变中断被禁          | 止。               |        |  |  |
| 2      | PCINT10         | 引  | 脚改变使能                                                                                   | 足屏蔽位 <b>2</b> 。 |            |               |                |                  |        |  |  |
|        |                 | 当  | 设置 PCINT                                                                                | 10 位为"1         | "时,PC2 引   | 脚电平改多         | <b> E中断被使</b>  | 能。PC2 引脚         | 上的电平   |  |  |
|        |                 | 改  | 变将置位 P                                                                                  | CIF1,若 PC       | CIE1 位和全   | 局中断置位         | ,将会产生          | PCI1中断。          |        |  |  |
|        |                 | 当  | 当设置 PCINT10 位为 "0"时,PC2 引脚电平改变中断被禁止。                                                    |                 |            |               |                |                  |        |  |  |
| 1      | PCINT9          | 引  | 脚改变使能                                                                                   | 泛屏蔽位 <b>1</b> 。 |            |               |                |                  |        |  |  |
|        |                 | 当  | 设置 PCINT                                                                                | 9位为"1"          | 时,PC1号     | 脚电平改变         | E中断被使食         | 它。 <b>PC1</b> 引肢 | 上的电平   |  |  |
|        |                 |    |                                                                                         |                 | , ,        |               | ,将会产生          |                  |        |  |  |
|        |                 | 当  | 设置 PCINT                                                                                | 9 位为"0"         | 时,PC1 引    | 脚电平改变         | で中断被禁止         | Ł                |        |  |  |
| 0      | PCINT8          | 引  | 脚改变使能                                                                                   | έ屏蔽位 <b>0</b> 。 |            |               |                |                  |        |  |  |
|        |                 |    |                                                                                         |                 |            |               | E中断被使食         |                  |        |  |  |
|        |                 | 改  | 变将置位 P                                                                                  | CIF1,若 PC       | CIE1 位和全   | 局中断置位         | ,将会产生          | PCI1 中断。         |        |  |  |

当设置 PCINT8 位为"0"时,PCO 引脚电平改变中断被禁止。

## PCMSK2 - 引脚改变中断屏蔽寄存器 2

| PCMSK2 - 引脚改变中断屏蔽寄存器 2 |         |         |              |           |          |                              |             |              |  |
|------------------------|---------|---------|--------------|-----------|----------|------------------------------|-------------|--------------|--|
| PCMSK2 - 引脚改变屏蔽寄存器 2   |         |         |              |           |          |                              |             |              |  |
| 地址: 0                  | x6D     |         |              |           | 默认值: 0x0 | 00                           |             |              |  |
|                        |         |         |              |           |          |                              |             |              |  |
| Bit                    | 7       | 6       | 5            | 4         | 3        | 2                            | 1           | 0            |  |
| Name                   | PCINT23 | PCINT22 | PCINT21      | PCINT20   | PCINT19  | PCINT18                      | PCINT17     | PCINT16      |  |
| R/W                    | R/W     | R/W     | R/W          | R/W       | R/W      | R/W                          | R/W         | R/W          |  |
| Initial                | 0       | 0       | 0            | 0         | 0        | 0                            | 0           | 0            |  |
|                        |         |         |              |           |          |                              |             |              |  |
| Bit                    | Name    | 描述      |              |           |          |                              |             |              |  |
| 7                      | PCINT23 | 引脚改变的   | 吏能屏蔽位.       | 23。       |          |                              |             |              |  |
|                        |         | 当设置 PCI | NT23 位为      | "1"时,PD   | 7 引脚电平   | <b>收变中断被</b> 作               | 更能。PD7号     | 引脚上的电        |  |
|                        |         | 平改变将置   | 置位 PCIF2,    | 若 PCIE2 位 | 和全局中断    | 置位,将会                        | 产生 PCI2 中   | 断。           |  |
|                        |         | 当设置 PCI | NT23 位为      | "0"时,PD   | 77 引脚电平  | 改变中断被                        | 禁止。         |              |  |
| 6                      | PCINT22 | 引脚改变的   | 使能屏蔽位        | 6。        |          |                              |             |              |  |
|                        |         | 当设置 PCI | NT22 位为      | "1"时,PD   | 6 引脚电平记  | 攻变中断被位                       | 吏能。PD6号     | 引脚上的电        |  |
|                        |         | 平改变将置   | 置位 PCIF2,    | 若 PCIE2 位 | 和全局中断    | 置位,将会                        | 产生 PCI2 中   | 断。           |  |
|                        |         | 当设置 PCI | NT22 位为      | "0"时,PE   | 06 引脚电平  | 改变中断被                        | 禁止。         |              |  |
| 5                      | PCINT21 | 引脚改变的   | 吏能屏蔽位.       | 21。       |          |                              |             |              |  |
|                        |         | 当设置 PCI | NT21 位为      | "1"时,PD   | 5 引脚电平记  | 收变中断被作                       | 更能。PD5 引    | 引脚上的电        |  |
|                        |         | 平改变将置   | 置位 PCIF2,    | 若 PCIE2 位 | 和全局中断    | 置位,将会                        | 产生 PCI2 中   | 断。           |  |
|                        |         | 当设置 PCI | NT21 位为      | "0"时,PE   | 05 引脚电平  | 改变中断被                        | 禁止。         |              |  |
| 4                      | PCINT20 | 引脚改变的   | 吏能屏蔽位.       | 20。       |          |                              |             |              |  |
|                        |         | 当设置 PCI | NT20 位为      | "1"时,PD   | 4 引脚电平5  | <b>收变中断被</b>                 | 吏能。PD4号     | 引脚上的电        |  |
|                        |         | 平改变将置   | 置位 PCIF2,    | 若 PCIE2 位 | 和全局中断    | 置位,将会                        | 产生 PCI2 中   | 断。           |  |
|                        |         | 当设置 PCI | NT20 位为      | "0"时,PE   | 04 引脚电平  | 改变中断被                        | 禁止。         |              |  |
| 3                      | PCINT19 |         | 使能屏蔽位        |           |          |                              |             |              |  |
|                        |         |         |              | •         | 3 引脚电平记  |                              |             |              |  |
|                        |         |         |              |           | 和全局中断    |                              |             | 断。           |  |
|                        |         |         |              |           | 3 引脚电平   | 改变中断被                        | 禁止。<br>———— |              |  |
| 2                      | PCINT18 |         | <b>走能屏蔽位</b> |           |          |                              |             |              |  |
|                        |         |         |              |           | 2 引脚电平记  |                              |             |              |  |
|                        |         |         |              |           | 和全局中断    |                              |             | 断。           |  |
|                        |         |         |              |           | 02 引脚电平  | 改变中断被                        | 禁止。         |              |  |
| 1                      | PCINT17 |         | <b> </b>     |           |          |                              |             |              |  |
|                        |         |         |              |           | 1引脚电平    |                              |             |              |  |
|                        |         |         |              |           | 和全局中断    |                              |             | 渺。           |  |
|                        |         |         |              |           | 01 引脚电平  | 以发甲断被                        | 祭止。         |              |  |
| 0                      | PCINT16 |         | 東能屏蔽位        |           | ᇫᆲᄜᆄᅩᆓᆕ  | ( <u>)</u> 하는 (나, Nor 2J : 4 | ±-Ah =====  | II 마마 I 소스 스 |  |
|                        |         |         |              |           | 0 引脚电平記  |                              |             |              |  |
|                        |         | 一半改变将置  | 宜位 PCIF2,    | 右 PCIE2 位 | 和全局中断    | 置位,将会                        | 产生 PCI2 中   | 断。           |  |

当设置 PCINT16 位为"0"时, PDO 引脚电平改变中断被禁止。

#### PCMSK3 - 引脚改变中断屏蔽寄存器 3

| PCMSK              | 3 - 引脚改   | 变屏蔽寄存器                                       | <b>器</b> 3                           |                       |                 |                                        |                  |         |  |  |
|--------------------|-----------|----------------------------------------------|--------------------------------------|-----------------------|-----------------|----------------------------------------|------------------|---------|--|--|
| 地址: 0x73 默认值: 0x00 |           |                                              |                                      |                       |                 |                                        |                  |         |  |  |
|                    |           |                                              |                                      |                       |                 |                                        |                  |         |  |  |
| Bit                | 7         | 6                                            | 5                                    | 4                     | 3               | 2                                      | 1                | 0       |  |  |
| Name               | -         | PCINT30                                      | PCINT29                              | PCINT28               | PCINT27         | PCINT26                                | PCINT25          | PCINT24 |  |  |
| R/W                | -         | R/W                                          | R/W                                  | R/W                   | R/W             | R/W                                    | R/W              | R/W     |  |  |
| Initial            | 0         | 0                                            | 0                                    | 0                     | 0               | 0                                      | 0                | 0       |  |  |
|                    |           |                                              |                                      |                       |                 |                                        |                  |         |  |  |
| Bit                | Name      | 描述                                           |                                      |                       |                 |                                        |                  |         |  |  |
| 7                  | -         | 保留。                                          |                                      |                       |                 |                                        |                  |         |  |  |
| 6                  | PCINT30   | 引脚改变使                                        | 能屏蔽位 3                               | 0。                    |                 |                                        |                  |         |  |  |
|                    |           | 当设置 PCIN                                     | NT30 位为"                             | '1"时,PE6              | 5 引脚电平          | <b>改变中断被</b> (                         | 吏能。PE6号          | 引脚上的电   |  |  |
|                    |           | 平改变将置                                        | 位 PCIF3,                             | 若 PCIE3 位和            | 中全局中断置          | 置位,将会产                                 | 生 PCI3 中         | 断。      |  |  |
|                    |           | 当设置 PCIN                                     | IT30 位为"                             | 0"时,PE6               | 引脚电平改           | 女变中断被禁                                 | 禁止。              |         |  |  |
| 5                  | PCINT29   | 引脚改变使                                        | 能屏蔽位 3                               | 9。                    |                 |                                        |                  |         |  |  |
|                    |           | 当设置 PCIN                                     | NT29 位为"                             | '1"时,PES              | 5 引脚电平记         | 改变中断被位                                 | 吏能。PE5 引         | 引脚上的电   |  |  |
|                    |           | 平改变将置                                        | 位 PCIF3,                             | 告 PCIE3 位系            | 中全局中断置          | 置位,将会产                                 | 生 PCI3 中         | 断。      |  |  |
|                    |           | 当设置 PCIN                                     | 当设置 PCINT29 位为"0"时, PE5 引脚电平改变中断被禁止。 |                       |                 |                                        |                  |         |  |  |
| 4                  | PCINT28   | 引脚改变使能屏蔽位 28。                                |                                      |                       |                 |                                        |                  |         |  |  |
|                    |           | 当设置 PCINT28 位为"1"时,PE4 引脚电平改变中断被使能。PE4 引脚上的电 |                                      |                       |                 |                                        |                  |         |  |  |
|                    |           | 平改变将置位 PCIF3,若 PCIE3 位和全局中断置位,将会产生 PCI3 中断。  |                                      |                       |                 |                                        |                  |         |  |  |
|                    |           |                                              |                                      | 0"时,PE4               | 引脚电平改           | <b>女变中断被</b> 参                         | 禁止。              |         |  |  |
| 3                  | PCINT27   | 引脚改变使                                        |                                      |                       |                 |                                        |                  |         |  |  |
|                    |           |                                              |                                      | '1"时,PES              |                 |                                        |                  |         |  |  |
|                    |           | 平改变将置                                        |                                      |                       |                 |                                        |                  | 断。      |  |  |
|                    |           |                                              |                                      | 0"时,PE3               | 5 引脚电平点         | 文学中断被领                                 | 祭止。              |         |  |  |
| 2                  | PCINT26   | 引脚改变使                                        |                                      |                       | 1 Blo - 1       | v. 글로 그는 Net 스크. /                     | +                |         |  |  |
|                    |           |                                              |                                      | '1"时,PE2              |                 |                                        |                  |         |  |  |
|                    |           | 平改变将置                                        |                                      |                       |                 |                                        |                  | 胚介。     |  |  |
|                    | DCINITAL  |                                              |                                      | 0"时,PE2               | 2.分脚电平5         | 义                                      |                  |         |  |  |
| 1                  | PCINT25   | 引脚改变使                                        |                                      | 5。<br>'1"时,PE1        | ᅟᆱᄥᅲᇴᇴ          | ik jik ih Nic jih /                    | #4K <b>DE4</b> E |         |  |  |
|                    |           | 平改变将置                                        |                                      |                       |                 |                                        |                  |         |  |  |
|                    |           |                                              |                                      | 百 PCIE3 位不<br>0"时,PE1 |                 |                                        |                  | и) I о  |  |  |
| 0                  | PCINT24   | 引脚改变使                                        |                                      |                       | - JIM4日1万       | 人义:下凹10以为                              | √11 °            |         |  |  |
| U                  | I CHNI 24 |                                              |                                      | 4。<br>'1"时,PE(        | ) 引脚由平          | 50000000000000000000000000000000000000 | 审能_ pFN ≡        | 脚上的由    |  |  |
|                    |           | 平改变将置                                        |                                      | •                     |                 |                                        |                  |         |  |  |
|                    |           |                                              |                                      | o"时,PEC               |                 |                                        |                  | ry/ I ∪ |  |  |
|                    |           | コ 以且 PUII                                    | 114 14./3                            | O HI, PEU             | , 11744 FT 1.12 | 人义: 下四17以为                             | ×41-0            |         |  |  |

## 8 位定时/计数器 0

- 8 位计数器
- 两个独立的比较单元
- 比较匹配发生时自动清零计数器并自动加载
- 无干扰脉冲的相位修正的 PWM 输出
- 频率发生器
- 外部事件计数器
- 10 位的时钟预分频器
- 溢出和比较匹配中断
- 帯死区时间控制
- 8 个可选触发源自动关闭 PWM 输出
- 高速时钟模式下产生高速高分辨率 (500KHz@7Bit) PWM

#### 概述

TCO 是一个通用 8 位定时计数器模块,支持 PWM 输出,可以精确地产生波形。TCO 包含 1 个计数时钟产生单元,1 个 8 位计数器,波形产生模式控制单元和 2 个输出比较单元。同时,TCO 可与 TC1 共用 10 位的预分频器,也可以独立使用 10 位的预分频器。预分频器对系统时钟 clkio 或高速时钟 rcm2x(内部 32M RC 振荡器输出时钟 rc32m 的 2 倍频)进行分频来产生计数时钟 Clkt0。波形产生模式控制单元控制着计数器的工作模式和比较输出波形的产生。根据不同的工作模式,计数器对每一个计数时钟 Clkt0 实现清零、加一或减一操作。Clkt0 可以由内部时钟源或外部时钟源产生。当计数器的计数值 TCNT0 到达最大值(等于极大值 0xFF 或输出比较寄存器 OCROA,定义为 TOP,定义极大值为 MAX 以示区别)时,计数器会进行清零或减一操作。当计数器的计数值 TCNT0 到达最小值(等于0x00,定义为 BOTTOM)时,计数器会进行加一操作。当计数器的计数值 TCNT0 到达 OCROA/OCROB 时,也被称为发生比较匹配时,会清零或置位输出比较信号 OCOA/OCOB,来产生 PWM 波形。当使能插入死区时间时,设定的死区时间(DTRO 寄存器所对应的计数时钟数)将会插入到已产生的 PWM 波形中。软件可通过清除 COMOA/COMOB 位为零来关闭 OCOA/OCOB 的波形输出,或者设置相应的触发源,当触发事件发生时硬件自动清零 COMOA/COMOB 位来关闭 OCOA/OCOB 的波形输出。

计数时钟可由内部或外部时钟源来产生,时钟源的选择及分频选择由位于 TCCR0B 寄存器的 CSO 位来控制,详细描述见 TCO 和 TC1 预分频器章节。

计数器的长度为 8 位,支持双向计数。波形产生模式即计数器的工作模式由位于 TCCROA 和 TCCROB 寄存器的 WGMO 位来控制。根据不同的工作模式,计数器对每一个计数时钟 Clkt0 实现清零、加一或减一操作。当计数发生溢出时,位于 TIFRO 寄存器的计数溢出标志 TOVO 位会被置位。当中断使能时可产生 TCO 计数溢出中断。

输出比较单元对计数值 TCNTO 和输出比较寄存器 OCROA 和 OCROB 的值进行比较,当 TCNTO 等于 OCROA 或 OCROB 时称为发生比较匹配,位于 TIFRO 寄存器的输出比较标志 OCFOA 或 OCFOB 位会被置位。当中断使能时可产生 TCO 输出比较匹配中断。

需注意的是,在 PWM 工作模式下,OCR0A 和 OCR0B 寄存器为双缓冲寄存器。在普通模式和 CTC 模式下,双缓冲功能失效。计数到达最大值或最小值时,缓冲寄存器中的值被同步更

新到比较寄存器 OCROA 和 OCROB 中去。详见工作模式章节描述。

波形产生器根据波形产生模式控制和比较输出模式控制使用比较匹配和计数溢出等来产生输出比较波形信号 OCOA 和 OCOB。具体产生方式见工作模式和寄存器章节描述。要把输出比较波形信号 OCOA 和 OCOB 输出到相应引脚上时,还必须设置该引脚的数据方向寄存器为输出。

下图为 TC0 的内部结构图。TC0 包含 1 个计数时钟产生单元, 1 个 8 位计数器, 2 个输出比较单元和 2 个波形产生控制单元。



TCO 结构图

#### 工作模式

定时计数器 0 有四种不同的工作模式,包括普通模式(Normal),比较匹配时清零(CTC)模式,快速脉冲宽度调制(FPWM)模式和相位修正脉冲宽度调制(PCPWM)模式,由波形产生模式控制位 WGM0[2:0]来选择。下面具体来描述这四种模式。由于有两个独立的输出比较单元,分别用"A"和"B"来表示,用小写的"x"来表示这两个输出比较单元通道。

#### 普通模式

普通模式是定时计数器最简单的工作模式,此时波形产生模式控制位 WGM0[2:0]=0,计

数的最大值 TOP 为 MAX(0xFF)。在这种模式下,计数方式为每一个计数时钟加一递增,当计数器到达 TOP 溢出后就回到 BOTTOM 重新开始累加。在计数值 TCNTO 变成零的同一个计数时钟里置位定时计数器溢出标志 TOVO。这种模式下 TOVO 标志就像是第 9 计数位,只是只会被置位不会被清零。溢出中断服务程序会自动清除 TOVO 标志,软件可以用它来提高定时计数器的分辨率。普通模式下没有特殊情形需要考虑,可以随时写入新的计数值。

设置 OCOx 引脚的数据方向寄存器为输出时才能得到输出比较信号 OCOx 的波形。当 COM0x=1 时,发生比较匹配时会翻转 OCOx 信号,这种情况下波形的频率可以用下面的公式来计算:

 $f_{\text{oc0xnormal}} = f_{\text{sys}}/(2*N*256)$ 

其中, N表示的是预分频因子(1,8,64,256或者1024)。

输出比较单元可以用来产生中断,但是在普通模式下不推荐使用中断,这样会占用太多 CPU 的时间。

#### CTC 模式

设置 WGM0[2:0]=2 时,定时计数器 0 进入 CTC 模式,计数的最大值 TOP 为 OCR0A。在这个模式下,计数方式为每一个计数时钟加一递增,当计数器的数值 TCNT0 等于 TOP 时计数器清零。OCR0A 定义了计数的最大值,亦即计数器的分辨率。这个模式使得用户可以很容易的控制比较匹配输出的频率,也简化了外部事件计数的操作。

当计数器到达计数的最大值时,输出比较匹配标志 OCFO 被置位,相应的中断使能置位时将会产生中断。在中断服务程序里可以更新 OCROA 寄存器即计数的最大值。在这个模式下 OCROA 没有使用双缓冲,在计数器以无预分频器或很低的预分频器工作下将最大值更新为接近最小值的时候要小心。如果写入 OCROA 的数值小于当时的 TCNTO 值时,计数器将丢失一次比较匹配。在下一次比较匹配发生之前,计数器不得不先计数到 TOP,然后再从 BOTTOM 开始计数到 OCROA 值。和普通模式一样,计数值回到 BOTTOM 的计数时钟里置位 TOVO 标志。

设置 OCOx 引脚的数据方向寄存器为输出时才能得到输出比较信号 OCOx 的波形。当 COMOx=1 时,发生比较匹配时会翻转 OCOx 信号,这种情况下波形的频率可以用下面的公式来计算:

 $f_{oc0xctc} = f_{sys}/(2*N*(1+OCR0x))$ 

其中, N表示的是预分频因子(1,8,64,256或者1024)。

从公式可以看出,当设置 OCROA 为 0x0 且无预分频器时,可以获得最大频率为 f<sub>sys</sub>/2 的输出波形。

#### 快速 PWM 模式

设置 WGM0[2:0]=3 或 7 时,定时计数器 0 进入快速 PWM 模式,可以用来产生高频的 PWM 波形,计数最大值 TOP 分别为 MAX(0xFF)或 OCROx。快速 PWM 模式和其他 PWM 模式不同在于它是单向操作。计数器从最小值 0x00 累加到 TOP 后又回到 BOTTOM 重新计数。当计数值 TCNTO 到达 OCROx 或 BOTTOM 时,输出比较信号 OCOx 会被置位或清零,取决于比较输出模式 COMOx 的设置,详情见寄存器描述。由于采用单向操作,快速 PWM 模式的操作频率是采用双向操作的相位修正 PWM 模式的两倍。高频特性使得快速 PWM 模式适用于功率调节,整流以及 DAC 应用。高频信号可以减小外部元器件(电感电容等)的尺寸,从而降低系统成本。

当计数值到达最大值时,定时计数器溢出标志 TOV0 将会被置位,并把比较缓冲器的值更新到比较值。如果中断使能,在中断服务程序中可以更新比较缓冲器 OCR0x 寄存器。

设置 OCOx 引脚的数据方向寄存器为输出时才能得到输出比较信号 OCOx 的波形。波形的频

率可用下面的公式来计算:

 $f_{oc0xfpwm} = f_{sys}/(N*(1+TOP))$ 

其中, N表示的是预分频因子(1,8,64,256或者1024)。

当 TCNT0 和 OCR0x 发生比较匹配时,波形产生器就置位(清零)OCOx 信号,当 TCNT0 被清零时,波形产生器就清零(置位)OCOx 信号,以此来产生 PWM 波。由此 OCR0x 的极值将会产生特殊的 PWM 波形。当 OCR0x 设置为 0x00 时,输出的 PWM 为每(1+TOP)个计数时钟里有一个窄的尖峰脉冲。当 OCR0x 设置为最大值时,输出的波形为持续的高电平或低电平。

#### 相位修正 PWM 模式

当设置 WGM0[2:0]=1 或 5 时,定时计数器 0 进入相位修正 PWM 模式,计数的最大值 TOP 分别为 MAX (0xFF) 或 OCR0A。计数器采用双向操作,由 BOTTOM 递增到 TOP,然后又 递减到 BOTTOM,再重复此操作。计数到达 TOP 和 BOTTOM 时均改变计数方向,计数值在 TOP 或 BOTTOM 上均只停留一个计数时钟。在递增或递减过程中,计数值 TCNT0 与 OCR0x 匹配时,输出比较信号 OC0x 将会被清零或置位,取决于比较输出模式 COM0x 的设置。与单向操作相比,双向操作可获得的最大频率要小,但其极好的对称性更适合于电机控制。相位修正 PWM 模式下,当计数到达 BOTTOM 时置位 TOV0 标志,当计数到达 TOP 时把比较缓冲器的值更新到比较值。如果中断使能,在中断服务程序中可以更新比较缓冲器 OCR0x 寄存器。

设置 OCOx 引脚的数据方向寄存器为输出时才能得到输出比较信号 OCOx 的波形。波形的频率可用下面的公式来计算:

 $f_{oc0xpcpwm} = f_{sys}/(N*TOP*2)$ 

其中, N表示的是预分频因子(1,8,64,256或者1024)。

在递增计数过程中,当 TCNT0 与 OCR0x 匹配时,波形产生器就清零(置位)OC0x 信号。在 递减计数过程中,当 TCNT0 与 OCR0x 匹配时,波形产生器就置位(清零)OC0x 信号。由此 OCR0x 的极值会产生特殊的 PWM 波。当 OCR0x 设置为最大值或最小值时,OC0x 信号输出 会一直保持低电平或高电平。

为了保证输出 PWM 波在最小值两侧的对称性,在没有发生比较匹配时,有两种情况下也会翻转 OCOx 信号。第一种情况是,当 OCROx 的值由最大值 OxFF 改变为其他数据时。当 OCROx 为最大值,计数值达到最大时,OCOx 的输出与前面降序计数时比较匹配的结果相同,即保持 OCOx 不变。此时会更新比较值为新的 OCROx 的值(非 OxFF),OCOx 的值会一直保持,直到升序计数时发生比较匹配而翻转。此时 OCOx 信号并不以最小值为中心对称,因此需要在TCNTO 到达最大值时翻转 OCOx 信号,此即没有发生比较匹配时翻转 OCOx 信号的第一种情况。第二种情况是,当 TCNTO 从比 OCROx 高的值开始计数时,因而会丢失一次比较匹配,从而引起不对称情形的产生。同样需要翻转 OCOx 信号去实现最小值两侧的对称性。

#### 死区时间控制

设置 DTENO 位为"1"时,插入死区时间的功能被使能,OCOA 和 OCOB 的输出波形将在 B 通道比较输出所产生的波形基础上插入设定的死区时间,时间的长度为 DTRO 寄存器的计数时钟数所对应的时间值。如下图所示,OCOA 和 OCOB 的死区时间插入均是以通道 B 的比较输出波形为基准。当 COMOA 和 COMOB 同为"2"或"3"时,OCOA 的波形极性与 OCOB 的波形极性相同,当 COMOA 和 COMOB 分别为"2"或"3"时,OCOA 的波形与 OCOB 的波形极性相反。



Figure 1 FPWM 模式下 TCO 死区时间控制



Figure 2 PCPWM 模式下 TCO 死区时间控制

设置 DTEN0 位为"0"时,插入死区时间的功能被禁止,OCOA 和 OCOB 的输出波形为各自比较输出所产生的波形。

## 高速时钟模式

高速时钟模式下,采用更高频率的时钟作为计数的时钟源,用来产生更高速度和更高分辨率的 PWM 波形。此高频时钟是通过对内部 32M RC 振荡器的输出时钟 rc32m 进行 2 倍频来产生的。因此,在进入高频模式之前,需先使能内部 32M RC 振荡器的倍频功能,即置位 TCKCSR 寄存器的 F2XEN 位,并等待一定时间直到倍频时钟信号输出稳定。然后,可置位 TCKCSR 的 TC2XSO 位来使定时计数器进入高速时钟模式。

在此模式下,系统时钟与高速时钟是异步关系,而部分寄存器(见 TCO 寄存器列表)是工作在高速时钟域,因此,配置和读取这类寄存器时也是异步的,操作时需注意。

对高速时钟域下的寄存器进行非连续读写操作时无特殊要求,而进行连续读写操作时, 需等待一个系统时钟,可按以下步骤:

- 1) 写寄存器 A;
- 2) 等待一个系统时钟(NOP或操作系统时钟下的寄存器);
- 3) 读或写寄存器 A 或 B。
- 4) 等待一个系统时钟(NOP或操作系统时钟下的寄存器)。

对高速时钟域下的寄存器进行读操作时,除 TCNTO 外的寄存器均可直接读取,当计数器还在进行计数时,TCNTO 的值会随高速时钟变化,可暂停计数器(设置 CSO 为零)再读取 TCNTO 的值。

# 寄存器定义

TCO 寄存器列表

| 寄存器     | 地址   | 默认值  | 描述              |
|---------|------|------|-----------------|
| TCCR0A* | 0x44 | 0x00 | TCO 控制寄存器 A     |
| TCCR0B* | 0x45 | 0x00 | TCO 控制寄存器 B     |
| TCNT0*  | 0x46 | 0x00 | TCO 计数值寄存器      |
| OCR0A*  | 0x47 | 0x00 | TCO 输出比较寄存器 A   |
| OCR0B*  | 0x48 | 0x00 | TCO 输出比较寄存器 B   |
| DSX0*   | 0x49 | 0x00 | TCO 触发源控制寄存器    |
| DTR0*   | 0x4F | 0x00 | TC0 死区时间寄存器     |
| TIMSK0  | 0x6E | 0x00 | 定时计数器 0 中断屏蔽寄存器 |
| TIFRO   | 0x35 | 0x00 | 定时计数器 0 中断标志寄存器 |
| TCKCSR  | 0xEC | 0x00 | TC 时钟控制和状态寄存器   |

#### 【注意】

带 "\*"的寄存器工作于系统时钟和高速时钟域下,未带 "\*"的寄存器仅工作于系统时钟域下。

# TCO 控制寄存器 A- TCCROA

|                    |        |                                                                                                                                                                                                  | TCCR0A -              | rco 控制寄存 | 序器 A |    |         |          |         |
|--------------------|--------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------|----------|------|----|---------|----------|---------|
| 地址: 0x44 默认值: 0x00 |        |                                                                                                                                                                                                  |                       |          |      |    |         |          |         |
| Bit                | 7      | 6                                                                                                                                                                                                | 5                     | 4        | 3    |    | 2       | 1        | 0       |
| Name               | COM0A1 | СОМ0А0                                                                                                                                                                                           | COM0B1                | сомово   | DOC  | ОВ | DOC0A   | WGM01    | WGM00   |
| R/W                | R/W    | R/W                                                                                                                                                                                              | R/W                   | R/W      | R/V  | ٧  | R/W     | R/W      | R/W     |
| Initial            | 0      | 0                                                                                                                                                                                                | 0                     | 0        | 0    |    | 0       | 0        | 0       |
|                    |        |                                                                                                                                                                                                  |                       |          |      |    |         |          |         |
| Bit                | Name   | 描述                                                                                                                                                                                               |                       |          |      |    |         |          |         |
| 7                  | COM0A1 | TC0 比较匹配 A 输出模式控制高位。 COM0A1 和 COM0A0 一起组成比较输出模式控制 COM0A[1:0],用来控制 OCOA 的输出波形。如果 COM0A 的 1 位或者 2 位都置位,输出比较波形占据着 OCOA 引脚,不过该引脚的数据方向寄存器必须置高才能输出此波形。 在不同工作模式下,COM0A 对输出比较波形的控制也不同,具体见比较输出模式控制表格描述。   |                       |          |      |    |         |          |         |
| 6                  | сомоло | TC0 比较匹配 A 输出模式控制低位。 COM0A0 和 COM0A1 一起组成比较输出模式控制 COM0A[1:0] ,用来控制 OC0A 的输出波形。如果 COM0A 的 1 位或者 2 位都置位,输出比较波形占 据着 OC0A 引脚,不过该引脚的数据方向寄存器必须置高才能输出此波形。 在不同工作模式下,COM0A 对输出比较波形的控制也不同,具体见比较输出模式控制表格描述。 |                       |          |      |    |         |          |         |
| 5                  | COM0B1 |                                                                                                                                                                                                  | 配 B 输出模:<br>COM0B0 一起 |          |      | 式控 | 制 СОМОВ | [1:0],用来 | 控制 OCOB |

|   |        | 的输出波形。如果 COMOB 的 1 位或者 2 位都置位,输出比较波形占据着         |
|---|--------|-------------------------------------------------|
|   |        | OCOB 引脚,不过该引脚的数据方向寄存器必须置高才能输出此波形。在不             |
|   |        | 同工作模式下,COMOB 对输出比较波形的控制也不同,具体见比较输出模             |
|   |        | 式控制表格描述。                                        |
|   |        | TCO 比较匹配 B 输出模式控制低位。                            |
|   |        | COM0BO 和 COM0B1 一起组成比较输出模式控制 COM0B[1:0] ,用来控制   |
|   |        | OCOB 的输出波形。如果 COMOB 的 1 位或者 2 位都置位,输出比较波形占据     |
| 4 | СОМОВО | 着 OCOB 引脚, 不过该引脚的数据方向寄存器必须置高才能输出此波形。在           |
|   |        | 不同工作模式下,COMOB 对输出比较波形的控制也不同,具体见比较输出             |
|   |        | 模式控制表格描述。                                       |
|   |        | TCO 关闭输出比较使能控制高位。                               |
|   |        | 当设置 DOCOB 位为"1"时,触发源关闭输出比较信号 OCOB 被使能。当发        |
| 3 | DOC0B  | 生触发事件时,硬件自动关闭 OCOB 的波形输出。                       |
| 3 |        | 当设置 DOCOB 位为 "0"时,触发源关闭输出比较信号 OCOB 被禁止。当发       |
|   |        | 生触发事件时,不会关闭 OCOB 的波形输出。                         |
|   |        |                                                 |
|   |        | TC0 关闭输出比较使能控制低位。                               |
|   | 20001  | 当设置 DOCOA 位为"1"时,触发源关闭输出比较信号 OCOA 被使能。当发        |
| 2 | DOC0A  | 生触发事件时,硬件自动关闭 OCOA 的波形输出。                       |
|   |        | 当设置 DOCOA 位为"0"时,触发源关闭输出比较信号 OCOA 被禁止。当发        |
|   |        | 生触发事件时,不会关闭 OCOA 的波形输出。                         |
|   |        | TCO 波形产生模式控制中位。                                 |
| 1 | WGM01  | WGM01 和 WGM00, WGM02 一起组成波形产生模式控制 WGM0[2:0],控制  |
|   |        | 计数器的计数方式和波形产生方式,具体见波形产生模式表格描述。                  |
|   |        | TCO 波形产生模式控制低位。                                 |
| 0 | WGM00  | WGM00 和 WGM01, WGM02 一起组成波形产生模式控制 WGM0[2:0], 控制 |
|   |        | 计数器的计数方式和波形产生方式,具体见波形产生模式表格描述。                  |

# TCO 控制寄存器 B- TCCROB

| TCCROB -TCO 控制寄存器 B |       |               |       |       |       |      |      |      |
|---------------------|-------|---------------|-------|-------|-------|------|------|------|
| 地址: 0x45 默认值: 0x00  |       |               |       |       |       |      |      |      |
| Bit                 | 7     | 7 6 5 4 3 2 1 |       |       |       | 0    |      |      |
| Name                | FOC0A | FOC0B         | OC0AS | DTEN0 | WGM02 | CS02 | CS01 | CS00 |
| R/W                 | W     | W             | W/R   | R/W   | R/W   | R/W  | R/W  | R/W  |
| Initial             | 0     | 0             | 0     | 0     | 0     | 0    | 0    | 0    |

| Bit | Name  | 描述                                     |
|-----|-------|----------------------------------------|
|     |       | TC0 强制输出比较 A 控制位。                      |
|     |       | 工作于非 PWM 模式时,可以通过对强制输出比较位 FOC0A 写"1"的方 |
| 7   |       | 式来产生比较匹配。强制比较匹配不会置位 OCFOA 标志,也不会重载或    |
| /   | FOC0A | 清零定时器,但是输出引脚 OCOA 将被按照 COMOA 的设置相应的更新, |
|     |       | 就跟真的发生了比较匹配一样。                         |
|     |       | 读取 FOCOA 的返回值一直为零。                     |
| 6   | FOC0B | TC0 强制输出比较 B 控制位。                      |

|   |       | 工作于非 PWM 模式时,可以通过对强制输出比较位 FOCOB 写"1"的方式来产生比较匹配。强制比较匹配不会置位 OCFOB 标志,也不会重载或清零定时器,但是输出引脚 OCOB 将被按照 COMOB 的设置相应的更新,就跟真的发生了比较匹配一样。读取 FOCOB 的返回值一直为零。                                                                                                       |                                 |  |  |  |
|---|-------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------|--|--|--|
| 5 | OC0AS | OCOA 输出端口选择控制位。当设置 OCOAS 位为"0"时,OCOA 的波形从引脚 PD6 输出;当设置 OCOAS 位为"1"时,OCOA 的波形从引脚 PE4 输出(QFP32 封装下有效)。                                                                                                                                                  |                                 |  |  |  |
| 4 | DTEN0 | TCO 死区时间使能控制位。<br>当设置 DTENO 位为"1"时,使能死区时间插入。OCOA 和 OCOB 均在 B 通<br>道比较输出产生的波形基础上插入死区时间,所插入的死区时间间隔由<br>DTRO 寄存器所对应的计数时间决定。OCOA 输出波形的极性由 COMO 和<br>COMOB 的对应关系决定,详见 OCOA 插入死区时间后波形极性表格所示。<br>当设置 DTENO 位为"0"时,禁止死区时间插入,OCOA 和 OCOB 的波形为<br>各自比较输出所产生的波形。 |                                 |  |  |  |
| 3 | WGM02 | TC0 波形产生模式控制高位。 WGM02 和 WGM00, WGM01 一起组成波形产生模式控制 WGM0[2:0],控制计数器的计数方式和波形产生方式,具体见波形产生模式表格描述。                                                                                                                                                          |                                 |  |  |  |
| 2 | CS02  | TC0 时钟选择控制高位。<br>用于选择定时计数器 0 的时                                                                                                                                                                                                                       | 竹钟源。                            |  |  |  |
| 1 | CS01  | TC0 时钟选择控制中位。<br>用于选择定时计数器 0 的时                                                                                                                                                                                                                       | 钟源。                             |  |  |  |
|   | CS00  |                                                                                                                                                                                                                                                       |                                 |  |  |  |
|   |       | 1                                                                                                                                                                                                                                                     | 无时钟源,停止计数<br>clk <sub>sys</sub> |  |  |  |
| 0 |       | 2                                                                                                                                                                                                                                                     | clk <sub>sys</sub> /8,来自预分频器    |  |  |  |
|   |       | 3                                                                                                                                                                                                                                                     | clk <sub>sys</sub> /64,来自预分频器   |  |  |  |
|   |       | 4                                                                                                                                                                                                                                                     | clk <sub>sys</sub> /256,来自预分频器  |  |  |  |
|   |       | 5                                                                                                                                                                                                                                                     | clk <sub>sys</sub> /1024,来自预分频器 |  |  |  |
|   |       | 6                                                                                                                                                                                                                                                     | 外部时钟 TO 引脚,下降沿触发                |  |  |  |
|   |       | 7                                                                                                                                                                                                                                                     | 外部时钟 TO 引脚,上升沿触发                |  |  |  |
|   |       |                                                                                                                                                                                                                                                       |                                 |  |  |  |

下表为非 PWM 模式(即普通模式和 CTC 模式)下,比较输出模式对输出比较波形的控制。

| COM0x[1:0] | 描述                |
|------------|-------------------|
| 0          | OCOx 断开,通用 IO 口操作 |
| 1          | 比较匹配时翻转 OCOx 信号   |
| 2          | 比较匹配时清零 OCOx 信号   |
| 3          | 比较匹配时置位 OCOx 信号   |

下表为快速 PWM 模式下比较输出模式对输出比较波形的控制。

| COM0x[1:0] | 描述                               |
|------------|----------------------------------|
| 0          | OCOx 断开,通用 IO 口操作                |
| 1          | 保留                               |
| 2          | 比较匹配时清零 OCOx 信号,最大值匹配时置位 OCOx 信号 |
| 3          | 比较匹配时置位 OCOx 信号,最大值匹配时清零 OCOx 信号 |

## 下表为相位修正模式下比较输出模式对输出比较波形的控制。

| COM0x[1:0] | 描述                                        |
|------------|-------------------------------------------|
| 0          | OC0x 断开,通用 IO 口操作                         |
| 1          | 保留                                        |
| 2          | 升序计数下比较匹配时清零 OCOx 信号,降序计数下比较匹配时置位 OCOx 信号 |
| 3          | 升序计数下比较匹配时置位 OCOx 信号,降序计数下比较匹配时清零 OCOx 信号 |

## 下表为波形产生模式控制。

| WGM0[2:0] | 工作模式   | TOP 值 | 更新 OCROX 时刻 | 置位 TOV0 时刻 |
|-----------|--------|-------|-------------|------------|
| 0         | Normal | 0xFF  | 立即          | MAX        |
| 1         | PCPWM  | 0xFF  | TOP         | воттом     |
| 2         | СТС    | OCR0A | 立即          | MAX        |
| 3         | FPWM   | 0xFF  | ТОР         | MAX        |
| 4         | 保留     | -     | -           | -          |
| 5         | PCPWM  | OCR0A | ТОР         | воттом     |
| 6         | 保留     | -     | -           | -          |
| 7         | FPWM   | OCR0A | TOP         | ТОР        |

#### DSX0-TC0 触发源控制寄存器

| D 5/10      | 35K0~1C0 磁久源任间引行66 |                           |                                 |                                 |                        |                                  |        |       |
|-------------|--------------------|---------------------------|---------------------------------|---------------------------------|------------------------|----------------------------------|--------|-------|
|             |                    |                           | DSX0 - <b>7</b>                 | CO 触发源热                         | 空制寄存器                  |                                  |        |       |
| 地址:         | 0x49               |                           |                                 |                                 | 默认值: 0:                | к00                              |        |       |
| Bit 7 6 5 4 |                    |                           |                                 | 4                               | 3                      | 2                                | 1      | 0     |
| Name        | DSX07              | DSX06                     | DSX05                           | DSX04                           | DSX03                  | DSX02                            | DSX01  | DSX00 |
| R/W         | R/W                | R/W                       | R/W                             | R/W                             | R/W                    | R/W                              | R/W    | R/W   |
| Initial     | 0                  | 0                         | 0                               | 0                               | 0                      | 0                                | 0      | 0     |
|             |                    |                           |                                 |                                 |                        |                                  |        |       |
| Bit         | Name               | 描述                        |                                 |                                 |                        |                                  |        |       |
| 7           | DSX07              | 当设置 DSX<br>的触发源被<br>存器位的上 | 坡使能。当 [<br>上升沿就会自<br>307 位为" 0" | 时,TC1溢出<br>OOC0A/DOC<br>自动关闭 OC | OB 位为"1'<br>COA/OCOB 的 | 用输出比较信"时,所选角<br>"时,所选角<br>以波形输出。 | 触发源的中l | 断标志寄  |
| 6           | DSX06              | TCO 触发源                   | 选择控制使                           | 能第6位。                           |                        |                                  |        |       |

| 0 | DSX00 | 信号波形 OCOA/OCOB 的触发源被禁止。  TCO 触发源选择控制使能第 0 位。 当设置 DSX00 位为 "1"时,模拟比较器 0 运放通道 0 作为为关闭输出比较信号波形 OCOA/OCOB 的触发源被使能。当 DOCOA/DOCOB 位为 "1"时,所选触发源的中断标志寄存器位的上升沿就会自动关闭 OCOA/OCOB 的波形输出。 当设置 DSX00 位为 "0"时,模拟比较器 0 运放通道 0 作为为关闭输出比较                  |
|---|-------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1 | DSX01 | TC0 触发源选择控制使能第 1 位。<br>当设置 DSX01 位为"1"时,模拟比较器 0 运放通道 1 作为为关闭输出比较信号波形 OCOA/OCOB 的触发源被使能。当 DOCOA/DOCOB 位为"1"时,所选触发源的中断标志寄存器位的上升沿就会自动关闭 OCOA/OCOB 的波形输出。<br>当设置 DSX01 位为"0"时,模拟比较器 0 运放通道 1 作为为关闭输出比较                                        |
| 2 | DSX02 | TCO 触发源选择控制使能第 0 位。<br>当设置 DSX02 位为"1"时,模拟比较器 1 运放通道 0 作为为关闭输出比较<br>信号波形 OCOA/OCOB 的触发源被使能。当 DOCOA/DOCOB 位为"1"时,所<br>选触发源的中断标志寄存器位的上升沿就会自动关闭 OCOA/OCOB 的波形输<br>出。<br>当设置 DSX02 位为"0"时,模拟比较器 1 运放通道 0 作为为关闭输出比较<br>信号波形 OCOA/OCOB 的触发源被禁止。 |
| 3 | DSX03 | TCO 触发源选择控制使能第 3 位。<br>当设置 DSX03 位为"1"时,模拟比较器 1 运放通道 1 作为为关闭输出比较信号波形 OCOA/OCOB 的触发源被使能。当 DOCOA/DOCOB 位为"1"时,所选触发源的中断标志寄存器位的上升沿就会自动关闭 OCOA/OCOB 的波形输出。<br>当设置 DSX03 位为"0"时,模拟比较器 1 运放通道 1 作为为关闭输出比较信号波形 OCOA/OCOB 的触发源被禁止。                 |
| 4 | DSX04 | TCO 触发源选择控制使能第 4 位。<br>当设置 DSX04 位为 "1"时,外部中断 0 作为为关闭输出比较信号波形<br>OCOA/OCOB 的触发源被使能。当 DOCOA/DOCOB 位为 "1"时,所选触发源的<br>中断标志寄存器位的上升沿就会自动关闭 OCOA/OCOB 的波形输出。<br>当设置 DSX04 位为 "0"时,外部中断 0 作为为关闭输出比较信号波形<br>OCOA/OCOB 的触发源被禁止。                    |
| 5 | DSX05 | 的触发源被禁止。 TCO 触发源选择控制使能第 5 位。 当设置 DSX05 位为"1"时,引脚电平变化 0 作为为关闭输出比较信号波形 OCOA/OCOB 的触发源被使能。当 DOCOA/DOCOB 位为"1"时,所选触发源的中断标志寄存器位的上升沿就会自动关闭 OCOA/OCOB 的波形输出。 当设置 DSX05 位为"0"时,引脚电平变化 0 作为为关闭输出比较信号波形 OCOA/OCOB 的触发源被禁止。                          |
|   |       | 当设置 DSX06 位为"1"时,TC2 溢出作为为关闭输出比较信号波形 OCOA/OCOB 的触发源被使能。当 DOCOA/DOCOB 位为"1"时,所选触发源的中断标志寄存器位的上升沿就会自动关闭 OCOA/OCOB 的波形输出。<br>当设置 DSX06 位为"0"时,TC2 溢出作为为关闭输出比较信号波形 OCOA/OCOB                                                                   |

信号波形 OCOA/OCOB 的触发源被禁止。

下表为波形输出的触发源的选择控制。

关闭 OCOA/OCOB 波形输出的触发源选择控制

| DOC0x | DSX0n=1 | 触发源       | 描述                       |
|-------|---------|-----------|--------------------------|
| 0     | -       |           | DOC0x 位为"0",触发源关闭波形输出功   |
|       |         | -         | 能被禁止                     |
| 1     | 0       | 模拟比较器0通道0 | ACIF00 的上升沿将关闭 OC0x 波形输出 |
| 1     | 1       | 模拟比较器0通道1 | ACIF01 的上升沿将关闭 OC0x 波形输出 |
| 1     | 2       | 模拟比较器1通道0 | ACIF10 的上升沿将关闭 OC0x 波形输出 |
| 1     | 3       | 模拟比较器1通道1 | ACIF11 的上升沿将关闭 OC0x 波形输出 |
| 1     | 4       | 外部中断 0    | INTFO 的上升沿将关闭 OCOx 波形输出  |
| 1     | 5       | 引脚电平变化 0  | PCIFO 的上升沿将关闭 OC0x 波形输出  |
| 1     | 6       | TC2 溢出    | TOV2 的上升沿将关闭 OC0x 波形输出   |
| 1     | 7       | TC1 溢出    | TOV1 的上升沿将关闭 OC0x 波形输出   |

## 注意:

1) DSX0n=1 表示 DSX0 寄存器的第 n 位为 1 时,各寄存器位可同时置位。

## TC0 计数值寄存器-TCNT0

|         |                                 |                                                      | TCNTO                                                                   | ) <b>–TCO</b> 计数                  | 值寄存器                              |                                     |                         |      |  |
|---------|---------------------------------|------------------------------------------------------|-------------------------------------------------------------------------|-----------------------------------|-----------------------------------|-------------------------------------|-------------------------|------|--|
| 地址:     | 0x46                            |                                                      |                                                                         |                                   | 默认值: 0x00                         |                                     |                         |      |  |
| Bit     | 7                               | 6                                                    | 5                                                                       | 4                                 | 3                                 | 2                                   | 1                       | 0    |  |
| Name    | Name TCNT07 TCNT06 TCNT05 TCNT0 |                                                      | TCNT04                                                                  | TCNT03                            | TCNT02                            | TCNT01                              | TCNT00                  |      |  |
| R/W R/W |                                 | R/W                                                  | R/W                                                                     | R/W                               | R/W                               | R/W                                 | R/W                     | R/W  |  |
| Initial | 0                               | 0                                                    | 0                                                                       | 0                                 | 0                                 | 0                                   | 0                       | 0    |  |
|         |                                 |                                                      |                                                                         |                                   |                                   |                                     |                         |      |  |
| Bit     | Name                            | 描述                                                   |                                                                         |                                   |                                   |                                     |                         |      |  |
| 7:0     | TCNT0                           | CPU对TCN<br>发生,即位<br>的值一致而<br>如果写入T<br>正确的波形<br>没有选择时 | D 寄存器可!<br>ITO 寄存器的<br>使定时器已经<br>可不会引发。<br>CNTO 的数位<br>多发生结果。<br>计钟源时定时 | 的写操作会。<br>圣停止。这题<br>中断。<br>直等于或绕。 | 数器的 8 为在下一个定就允许初始过 OCRO 值的数,但 CPU | 时器时钟周<br>化 <b>TCNT0</b> 寄<br>时,比较匹i | 期阻止比较<br>存器的值与<br>配就会丢失 | ,造成不 |  |

## TCO 输出比较寄存器 A- OCROA

|        | OCR0A – <i>TC0 输出比较寄存器 A</i> |        |        |        |           |        |        |        |  |  |
|--------|------------------------------|--------|--------|--------|-----------|--------|--------|--------|--|--|
| 地址: 0: | 地址: 0x47                     |        |        |        | 默认值: 0x00 |        |        |        |  |  |
| Bit    | 7                            | 6      | 5      | 4      | 3         | 2      | 1      | 0      |  |  |
| Name   | OCR0A7                       | OCR0A6 | OCR0A5 | OCR0A4 | OCR0A3    | OCR0A2 | OCR0A1 | OCR0A0 |  |  |

| R/W     | R/W | R/W | R/W | R/W | R/W | R/W | R/W | R/W |
|---------|-----|-----|-----|-----|-----|-----|-----|-----|
| Initial | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |
|         |     |     |     |     |     |     |     |     |

| Bit | Name  | 描述                                                                                                                                                                                                                                                                      |
|-----|-------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7:0 | OCR0A | TCO 输出比较寄存器。 OCROA 包含一个 8 位的数据,不间断地与计数器数值 TCNTO 进行比较。比较匹配可以用来产生输出比较中断,或者用来在 OCOA 引脚上产生波形。当使用 PWM 模式时,OCROA 寄存器使用双缓冲寄存器。而普通工作模式和匹配清零模式下,双缓冲功能是禁止的。双缓冲可以将更新 OCROA 寄存器与计数最大值或最小值时刻同步起来,从而防止产生不对称的 PWM 脉冲,消除了干扰脉冲。 使用双缓冲功能时,CPU 访问的是 OCROA 缓冲寄存器,禁止双缓冲功能时CPU 访问的是 OCROA 本身。 |

## TCO 输出比较寄存器 B- OCROB

|                     | OCROB - TCO 输出比较寄存器 B |        |        |           |        |        |        |        |  |  |
|---------------------|-----------------------|--------|--------|-----------|--------|--------|--------|--------|--|--|
| 地址: 0x48            |                       |        |        | 默认值: 0x00 |        |        |        |        |  |  |
| Bit 7 6 5 4 3 2 1 0 |                       |        |        |           |        |        |        | 0      |  |  |
| Name                | OCR0B7                | OCR0B6 | OCR0B5 | OCR0B4    | OCR0B3 | OCR0B2 | OCR0B1 | OCR0B0 |  |  |
| R/W                 | R/W                   | R/W    | R/W    | R/W       | R/W    | R/W    | R/W    | R/W    |  |  |
| Initial             | 0                     | 0      | 0      | 0         | 0      | 0      | 0      | 0      |  |  |

| Bit | Name  | 描述                                                                                                                                                                                                                                                      |
|-----|-------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7:0 | OCROB | TCO 输出比较 B 寄存器。 OCROB 包含一个 8 位的数据,不间断地与计数器数值 TCNTO 进行比较。比较匹配可以用来产生输出比较中断,或者用来在 OCOB 引脚上产生波形。当使用 PWM 模式时,OCROB 寄存器使用双缓冲寄存器。而普通工作模式和匹配清零模式下,双缓冲功能是禁止的。双缓冲可以将更新 OCROB 寄存器与计数最大值或最小值时刻同步起来,从而防止产生不对称的 PWM 脉冲,消除了干扰脉冲。 使用双缓冲功能时,CPU 访问的是 OCROB 缓冲寄存器,禁止双缓冲功能 |
| 7:0 | OCR0B | 比较匹配可以用来产生输出比较中断,或者用来在 OCOB 引脚上产生被当使用 PWM 模式时,OCROB 寄存器使用双缓冲寄存器。而普通工作式和匹配清零模式下,双缓冲功能是禁止的。双缓冲可以将更新 OCR 寄存器与计数最大值或最小值时刻同步起来,从而防止产生不对称的PWM 脉冲,消除了干扰脉冲。                                                                                                     |

# TCO 中断屏蔽寄存器- TIMSKO

|         |          |   | TIMSKO – | TC0 中断屏 | 蔽寄存器 |           |        |       |  |  |
|---------|----------|---|----------|---------|------|-----------|--------|-------|--|--|
| 地址:(    | 地址: 0x6E |   |          |         |      | 默认值: 0x00 |        |       |  |  |
| Bit     | 7        | 6 | 5        | 4       | 3    | 2         | 1      | 0     |  |  |
| Name    | -        | - | -        | -       | -    | OCIE0B    | OCIE0A | TOIE0 |  |  |
| R/W     | -        | - | -        | -       | -    | R/W       | R/W    | R/W   |  |  |
| Initial | 0        | 0 | 0        | 0       | 0    | 0         | 0      | 0     |  |  |
|         |          |   |          |         |      |           |        |       |  |  |
| Bit     | Name     |   |          |         | 描述   |           |        |       |  |  |

| 7:3 |          | 保留。                                          |
|-----|----------|----------------------------------------------|
|     |          | TCO 输出比较 B 匹配中断使能位。                          |
| 2   | OCIE0B   | 当 OCIE0B 位为"1",且全局中断置位,TC0 输出比较 B 匹配中断使能。当   |
| 2   | 2 OCILOB | 比较匹配发生时,即 TIFRO 中 OCFOB 位被置位时,中断产生。          |
|     |          | 当 OCIE0B 位为"0"时,TCO 输出比较 B 匹配中断被禁止。          |
|     |          | TCO 输出比较 A 匹配中断使能位。                          |
| 1   | OCIE0A   | 当 OCIE0A 位为"1",且全局中断置位,TC0 输出比较 A 匹配中断使能。当   |
| 1   | UCIEUA   | 比较匹配发生时,即 TIFRO 中 OCFOA 位被置位时,中断产生。          |
|     |          | 当 OCIE0A 位为"0"时,TCO 输出比较 A 匹配中断被禁止。          |
|     |          | TCO 溢出中断使能位。                                 |
| 0   | TOIE0    | 当 TOIE0 位为"1",且全局中断置位,TC0 溢出中断使能。当 TC0 发生溢出, |
| U   | IOIEU    | 即 TIFR 中的 TOVO 位被置位时,中断产生。                   |
|     |          | 当 TOIEO 位为"0"时,TCO 溢出中断被禁止。                  |

# TCO 中断标志寄存器- TIFRO

|         |      |      | TIFRO – T | CO 中断标志 | <b>志寄存器</b> |       |       |      |
|---------|------|------|-----------|---------|-------------|-------|-------|------|
| 地址: 0x3 | 5    |      | 默认值: 0x00 |         |             |       |       |      |
| Bit     | 7    | 6    | 5         | 4       | 3           | 2     | 1     | 0    |
| Name    | OC0A | ОСОВ | -         | -       | -           | OCF0B | OCF0A | TOV0 |
| R/W     | R/O  | R/O  | -         | -       | -           | R/W   | R/W   | R/W  |
| Initial | 0    | 0    | 0         | 0       | 0           | 0     | 0     | 0    |

| Bit | Name  | 描述                                                                                                                                                                           |  |  |  |
|-----|-------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| 7   | OC0A  | 输出比较波形信号 OCOA。<br>输出比较波形信号 OCOA,软件可读但不可写。软件可在未使能 OCOA 信号输出至其相应 IO 引脚上之前,可先读取 OCOA 位的值来获取将要输出比较波形信号的极性,并可通过配置 COMOA 位和置位 FOCOA 位来改变其极性,避免在使能 OCOA 信号输出至其相应 IO 引脚上之后产生多余的干扰脉冲。 |  |  |  |
| 6   | OCOB  | 输出比较波形信号 OCOB。<br>输出比较波形信号 OCOB,软件可读但不可写。软件可在未使能 OCOB 信号输出至其相应 IO 引脚上之前,可先读取 OCOB 位的值来获取将要输出比较波形信号的极性,并可通过配置 COMOB 位和置位 FOCOB 位来改变其极性,避免在使能 OCOB 信号输出至其相应 IO 引脚上之后产生多余的干扰脉冲。 |  |  |  |
| 5:3 |       | 保留                                                                                                                                                                           |  |  |  |
| 2   | OCF0B | TCO 输出比较 B 匹配标志位。<br>当 TCNTO 等于 OCROB 时,比较单元就给出匹配信号,并置位比较标志<br>OCFOB。若此时输出比较 B 中断使能 OCIEOB 为"1"且全局中断标志置<br>位,则会产生输出比较 B 中断。执行此中断服务程序时 OCFOB 将自动清<br>零,或对 OCFOB 位写"1"也可清零该位。  |  |  |  |
| 1   | OCF0A | TCO 输出比较 A 匹配标志位。 当 TCNTO 等于 OCROA 时,比较单元就给出匹配信号,并置位比较标志                                                                                                                     |  |  |  |

|   |      | OCFOA。若此时输出比较 A 中断使能 OCIEOA 为"1"且全局中断标志置 |
|---|------|------------------------------------------|
|   |      | 位,则会产生输出比较 A 中断。执行此中断服务程序时 OCFOA 将自动清    |
|   |      | 零,或对 OCF0A 位写"1"也可清零该位。                  |
|   | TOV0 | TCO 溢出标志位。                               |
|   |      | 当计数器发生溢出时,置位溢出标志 TOVO。若此时溢出中断使能 TOIEO    |
| 0 |      | 为"1"且全局中断标志置位,则会产生溢出中断。执行此中断服务程序         |
|   |      | 时 TOV0 将自动清零,或对 TOV0 位写"1"也可清零该位。        |

## DTRO - TCO 死区时间控制寄存器

|         | DTRO-TCO 死区时间控制寄存器 |                                                                                                   |             |       |           |       |       |       |
|---------|--------------------|---------------------------------------------------------------------------------------------------|-------------|-------|-----------|-------|-------|-------|
| 地址: 0x4 | .F                 |                                                                                                   |             |       | 默认值: 0x00 |       |       |       |
| Bit     | 7                  | 6                                                                                                 | 6 5 4 3 2 1 |       |           |       |       |       |
| Name    | DTR07              | DTR06                                                                                             | DTR05       | DTR04 | DTR03     | DTR02 | DTR01 | DTR00 |
| R/W     | R/W                | R/W                                                                                               | R/W         | R/W   | R/W       | R/W   | R/W   | R/W   |
| Initial | 0                  | 0                                                                                                 | 0           | 0     | 0         | 0     | 0     | 0     |
|         |                    |                                                                                                   |             |       |           |       |       |       |
| Bit     | Name               | 描述                                                                                                |             |       |           |       |       |       |
| 7:0     | DTR0               | TCO 死区时间寄存器。<br>当 TCCROB 寄存器的 DTENO 位为"1"时,插入死区时间控制被使能,所插入的死区时间由 DTRO 决定,时间的长度为 DTRO 个计数时钟所对应的时间。 |             |       |           |       |       |       |

# TCKCSR - TC 时钟控制与状态寄存器

| TCKSCR – TC 时钟控制与状态寄存器 |        |                                                                                         |                                                                                                                                     |        |           |       |        |        |
|------------------------|--------|-----------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------|--------|-----------|-------|--------|--------|
| 地址: 0xE                | EC .   |                                                                                         |                                                                                                                                     |        | 默认值: 0x00 |       |        |        |
| Bit                    | 7      | 6                                                                                       | 6 5 4 3 2 1 0                                                                                                                       |        |           | 0     |        |        |
| Name                   | -      | F2XEN                                                                                   | TC2XF1                                                                                                                              | TC2XF0 | -         | AFCKS | TC2XS1 | TC2XS0 |
| R/W                    | -      | R/W                                                                                     | R                                                                                                                                   | R      | -         | R/W   | R/W    | R/W    |
| Initial                | 0      | 0                                                                                       | 0                                                                                                                                   | 0      | 0         | 0     | 0      | 0      |
|                        |        |                                                                                         |                                                                                                                                     |        |           |       |        |        |
| Bit                    | Name   |                                                                                         |                                                                                                                                     |        | 描述        |       |        |        |
| 7                      | -      | 保留                                                                                      | 保留                                                                                                                                  |        |           |       |        |        |
| 6                      | F2XEN  | 当设置 F2<br>的高速时<br>当设置 F2                                                                | RC 32M 倍频输出使能控制位。<br>当设置 F2XEN 位为"1"时,32M RC 振荡器的倍频输出被使能,输出 64M<br>的高速时钟。<br>当设置 F2XEN 位为"1"时,32M RC 振荡器的倍频输出被禁止,不能输出<br>64M 的高速时钟。 |        |           |       |        |        |
| 5                      | TC2XF1 | TC 高速时钟模式标志位 1。<br>见定时计数器 1 寄存器描述。                                                      |                                                                                                                                     |        |           |       |        |        |
| 4                      | TC2XF0 | TC 高速时钟模式标志位 0。<br>当读到 TC2XF0 位为"1"时,表明定时计数器 0 工作于高速时钟模式,为<br>"0"时,表明定时计数器 0 工作于系统时钟模式。 |                                                                                                                                     |        |           |       |        |        |

| 3 | -      | 保留。                                    |
|---|--------|----------------------------------------|
| 2 | AFCKS  | ACO/1 滤波时钟选择,详细定义请参考 OP/AC 章节          |
| 1 | TC2XS1 | TC 高速时钟模式选择控制位 1。                      |
| 1 | 102851 | 见定时计数器 1 寄存器描述。                        |
|   |        | TC 高速时钟模式选择控制位 0。                      |
| 0 | TC2XS0 | 当设置 TC2XSO 位为"1"时,选择定时计数器 0 工作于高速时钟模式。 |
|   |        | 当设置 TC2XSO 位为"0"时,选择定时计数器 0 工作于系统时钟模式。 |

## 16 位定时/计数器 1

- 真正的 16 位设计, 允许 16 位的 PWM
- 2个独立的输出比较单元
- 双缓冲的输出比较寄存器
- 1 个输入捕捉单元
- 输入捕捉噪声抑制器
- 比较匹配时自动清零计数器并自动加载
- 无干扰脉冲的相位修正的 PWM
- 可变的 PWM 周期
- 频率发生器
- 外部事件计数器
- 4个独立的中断源
- 支持死区时间控制的 PWM
- 4个可选触发源自动关闭 PWM 输出
- 高速时钟模式下产生高速高分辨率(500KHZ@7BIT) PWM

#### 概述



TC1 结构图

TC1 是一个通用 16 位定时计数器模块,支持 PWM 输出,可以精确地产生波形。TC1 包 含 1 个 16 位计数器,波形产生模式控制单元,2 个独立的输出比较单元和 1 个输入捕捉单 元。同时, TC1 可与 TC0 共用 10 位的预分频器,也可以独立使用 10 位的预分频器。预分频 器对系统时钟 clkio 或高速时钟 rcm2x(内部 32M RC 振荡器输出时钟 rc32m 的 2 倍频)进行 分频来产生计数时钟 Clkt1。波形产生模式控制单元控制着计数器的工作模式和比较输出波 形的产生。根据不同的工作模式,计数器对每一个计数时钟 Clkt1 实现清零、加一或减一操 作。Clkt1 可以由内部时钟源或外部时钟源产生。当计数器的计数值 TCNT1 到达最大值(等 于极大值 0xFFFF 或固定值或输出比较寄存器 OCR1A 或输入捕捉寄存器 ICR1, 定义为 TOP, 定义极大值为 MAX 以示区别) 时, 计数器会进行清零或减一操作。当计数器的计数值 TCNT1 到达最小值(等于 0x0000, 定义为 BOTTOM)时, 计数器会进行加一操作。当计数器的计数 值 TCNT1 到达 OCR1A 或 OCR1B 时,也被称为发生比较匹配时,会清零或置位输出比较信号 OC1A 或 OC1B,来产生 PWM 波形。当使能插入死区时间时,设定的死区时间(DTR1 寄存 器所对应的计数时钟数)将会插入到已产生的 PWM 波形中。当开启输入捕捉功能时,计数 器被触发即开始或停止计数, ICR1 寄存器会记录捕捉信号触发周期内的计数值。软件可通过 清除 COM1A/COM1B 位为零来关闭 OC1A/OC1B 的波形输出,或者设置相应的触发源,当触 发事件发生时硬件自动清零 COM1A/COM1B 位来关闭 OC1A/OC1B 的波形输出。

计数时钟可由内部或外部时钟源来产生,时钟源的选择及分频选择由位于 TCCR1B 寄存器的 CS1 位来控制,详细描述见 TC0 和 TC1 预分频器章节。

计数器的长度为16位,支持双向计数。波形产生模式即计数器的工作模式由位于TCCR1A和 TCCR1B寄存器的WGM1位来控制。根据不同的工作模式,计数器对每一个计数时钟Clkt1实现清零、加一或减一操作。当计数发生溢出时,位于TIFR1寄存器的计数溢出标志TOV1位会被置位。当中断使能时可产生TC1计数溢出中断。

输出比较单元对计数值 TCNT1 和输出比较寄存器 OCR1A 和 OCR1B 的值进行比较,当 TCNT1 等于 OCR1A 或 OCR1B 时称为发生比较匹配,位于 TIFR1 寄存器的输出比较标志 OCF1A 或 OCF1B 位会被置位。当中断使能时可产生 TC1 输出比较匹配中断。

需注意的是,在 PWM 工作模式下,OCR1A 和 OCR1B 寄存器为双缓冲寄存器。在普通模式和 CTC 模式下,双缓冲功能失效。计数到达最大值或最小值时,缓冲寄存器中的值被同步更新到比较寄存器 OCR1A 和 OCR1B 中去。详见工作模式章节描述。

波形产生器根据波形产生模式控制和比较输出模式控制使用比较匹配和计数溢出等来产生输出比较波形信号 OC1A 和 OC1B。具体产生方式见工作模式和寄存器章节描述。要把输出比较波形信号 OC1A 和 OC1B 输出到相应引脚上时,还必须设置该引脚的数据方向寄存器为输出。

#### 工作模式

定时计数器 1 有六种不同的工作模式,包括普通模式(Normal),比较匹配时清零(CTC)模式,快速脉冲宽度调制(FPWM)模式,相位修正脉冲宽度调制(PCPWM)模式,相位频率修正脉冲宽度调制(PFCPWM)模式,和输入捕捉(ICP)模式。由波形产生模式控制位WGM1[3:0]来选择。下面具体来描述这六种模式。由于有两个独立的输出比较单元,分别用"A"和"B"来表示,用小写的"x"来表示这两个输出比较单元通道。

#### 普通模式

普通模式是定时计数器最简单的工作模式,此时波形产生模式控制位 WGM1[3:0]=0,计数的最大值 TOP 为 MAX(0xFFFF)。在这种模式下,计数方式为每一个计数时钟加一递增,当计数器到达 TOP 溢出后就回到 BOTTOM 重新开始累加。在计数值 TCNT1 变成零的同一个计数时钟里置位定时计数器溢出标志 TOV1。这种模式下 TOV1 标志就像是第 17 计数位,只是只会被置位不会被清零。溢出中断服务程序会自动清除 TOV1 标志,软件可以用它来提高定时计数器的分辨率。普通模式下没有特殊情形需要考虑,可以随时写入新的计数值。

设置 OC1x 引脚的数据方向寄存器为输出时才能得到输出比较信号 OC1x 的波形。当 COM1x=1 时,发生比较匹配时会翻转 OC1x 信号,这种情况下波形的频率可以用下面的公式来计算:

 $f_{oc1xnormal} = f_{sys}/(2*N*65536)$ 

其中, N表示的是预分频因子(1,8,64,256或者1024)。

输出比较单元可以用来产生中断,但是在普通模式下不推荐使用中断,这样会占用太多 CPU 的时间。

#### CTC 模式

设置 WGM1[3:0]=4 或 12 时,定时计数器 1 进入 CTC 模式。当 WGM1[3]=0 时,计数最大值 TOP 为 OCR1A,当 WGM1[3]=1 时,计数最大值 TOP 为 ICR1。下面以 WGM1[3:0]=4 为 例来描述 CTC 模式在这个模式下,计数方式为每一个计数时钟加一递增,当计数器的数值 TCNT1 等于 TOP 时计数器清零。这个模式使得用户可以很容易的控制比较匹配输出的频率,也简化了外部事件计数的操作。

当计数器到达 TOP 时,输出比较匹配标志 OCF1 被置位,相应的中断使能置位时将会产生中断。在中断服务程序里可以更新 OCR1A 寄存器。在这个模式下 OCR1A 没有使用双缓冲,在计数器以无预分频器或很低的预分频器工作下将最大值更新为接近最小值的时候要小心。如果写入 OCR1A 的数值小于当时的 TCNT1 值时,计数器将丢失一次比较匹配。在下一次比较匹配发生之前,计数器不得不先计数到 MAX,然后再从 BOTTOM 开始计数到 OCR1A。和普通模式一样,计数值回到 0x0 的计数时钟里置位 TOV1 标志。

设置 OC1x 引脚的数据方向寄存器为输出时才能得到输出比较信号 OC1x 的波形。波形的频率可以用下面的公式来计算:

 $f_{oc1xctc} = f_{svs}/(2*N*(1+OCR1A))$ 

其中, N表示的是预分频因子(1,8,64,256或者1024)。

从公式可以看出,当设置 OCR1A 为 0x0 且无预分频器时,可以获得最大频率为 f<sub>sys</sub>/2 的输出波形。

当 WGM1[3:0]=12 时与 WGM1[3:0]=4 类似,只是把与 OCR1A 相关的换成 ICR1 即可。

#### 快速 PWM 模式

设置 WGM1[3:0]=5,6,7,14 或15 时,定时计数器1进入快速PWM模式,计数最大值TOP分别为0xFF,0x1FF,0x3FF,ICR1或OCR1A,可以用来产生高频的PWM波形。快速PWM模式和其他PWM模式不同在于它是单向操作。计数器从BOTTOM累加到TOP后又回到BOTTOM重新计数。当计数值TCNT1到达TOP或BOTTOM时,输出比较信号OC1x会被置位或清零,取决于比较输出模式COM1的设置,详情见寄存器描述。由于采用单向操作,快速PWM模式的操作频率是采用双向操作的相位修正PWM模式的两倍。高频特性使得快速PWM模式适用于功率调节,整流以及DAC应用。高频信号可以减小外部元器件(电感电容等)的尺寸,从而降低系统成本。

当计数值到达 TOP 时,定时计数器溢出标志 TOV1 将会被置位,并把比较缓冲器的值更新到比较值。如果中断使能,在中断服务程序中可以更新 OCR1A 寄存器。

设置 OC1x 引脚的数据方向寄存器为输出时才能得到输出比较信号 OC1x 的波形。波形的频率可用下面的公式来计算:

 $f_{oc1xfpwm} = f_{sys}/(N*(1+TOP))$ 

其中, N表示的是预分频因子(1,8,64,256或者1024)。

当 TCNT1 和 OCR1x 发生比较匹配时,波形产生器就置位(清零)OC1x 信号,当 TCNT1 被清零时,波形产生器就清零(置位)OC1x 信号,以此来产生 PWM 波。由此 OCR1x 的极值将会产生特殊的 PWM 波形。当 OCR1x 设置为 0x00 时,输出的 PWM 为每(1+TOP)个计数时钟里有一个窄的尖峰脉冲。当 OCR1x 设置为 TOP 时,输出的波形为持续的高电平或低电平。如果用 OCR1A 作为 TOP 并设置 COM1A=1,输出比较信号 OC1A 会产生占空比为 50%的 PWM 波。

#### 相位修正 PMM 模式

当设置 WGM0[3:0]=1, 2, 3, 10 或 11 时,定时计数器 1 进入相位修正 PWM 模式,计数的最大值 TOP 分别为 0xFF,0x1FF,0x3FF,ICR1 或 OCR1A。计数器采用双向操作,由 BOTTOM 递增到 TOP,然后又递减到 BOTTOM,再重复此操作。计数到达 TOP 和 BOTTOM 时均改变计数方向,计数值在 TOP 或 BOTTOM 上均只停留一个计数时钟。在递增或递减过程中,计数值 TCNT1 与 OCR1x 匹配时,输出比较信号 OC1x 将会被清零或置位,取决于比较输出模式 COM1 的设置。与单向操作相比,双向操作可获得的最大频率要小,但其极好的对称性更适合于电机控制。

相位修正 PWM 模式下,当计数到达 BOTTOM 时置位 TOV1 标志,当计数到达 TOP 时把比较缓冲器的值更新到比较值。如果中断使能,在中断服务程序中可以更新比较缓冲器 OCR1x 存器。

设置 OC1x 脚的数据方向寄存器为输出时才能得到输出比较信号 OC1x 波形。波形的频率可用下面的公式来计算:

 $f_{oc1xcpcpwm} = f_{sys}/(N*TOP*2)$ 

其中, N表示的是预分频因子(1,8,64,256或者1024)。

在递增计数过程中,当 TCNT1 与 OCR1x 匹配时,波形产生器就清零(置位)OC1x 信号。在递减计数过程中,当 TCNT1 与 OCR1x 匹配时,波形产生器就置位(清零)OC1x 信号。由此 OCR1x 的极值会产生特殊的 PWM 波。当 OCR1x 设置为 TOP 或 BOTTOM 时,OC1x 信号输出会一直保持低电平或高电平。如果用 OCR1A 作为 TOP 并设置 COM1A=1,输出比较信号 OC1A 会产生占空比为 50%的 PWM 波。

为了保证输出 PWM 波在 BOTTOM 两侧的对称性,在没有发生比较匹配时,有两种情况下也会翻转 OC1x 信号。第一种情况是,当 OCR1x 的值由 TOP 改变为其他数据时。当 OCR1x 为 TOP,计数值达到 TOP 时,OC1x 的输出与前面降序计数时比较匹配的结果相同,即保持 OC1x 不变。此时会更新比较值为新的 OCR1x 的值(非 TOP),OC1x 的值会一直保持,直到升序计数时发生比较匹配而翻转。此时 OC1x 信号并不以最小值为中心对称,因此需要在 TCNT1 到达最大值时翻转 OC1x 信号,此即没有发生比较匹配时翻转 OC1x 信号的第一种情况。第二种情况是,当 TCNT1 从比 OCR1x 高的值开始计数时,因而会丢失一次比较匹配,从而引起不对称情形的产生。同样需要翻转 OC1x 信号去实现最小值两侧的对称性。

#### 相位频率修正PMM模式

当设置 WGM0[3:0]=8 或 9 时,定时计数器 1 进入相位频率修正 PWM 模式,计数的最大值 TOP 分别为 ICR1 或 OCR1A。计数器采用双向操作,由 BOTTOM 递增到 TOP,然后又递减到 BOTTOM,再重复此操作。计数到达 TOP 和 BOTTOM 时均改变计数方向,计数值在 TOP或 BOTTOM 上均只停留一个计数时钟。在递增或递减过程中,计数值 TCNT1 与 OCR1x 匹配时,输出比较信号 OC1x 将会被清零或置位,取决于比较输出模式 COM1 的设置。与单向操作相比,双向操作可获得的最大频率要小,但其极好的对称性更适合于电机控制。

相位频率修正 PWM 模式下,当计数到达 BOTTOM 时置位 TOV1 标志,并且把比较缓冲器的值更新到比较值,更新比较值的时间是相位频率修正 PWM 模式和相位修正 PWM 模式的最大不同点。如果中断使能,在中断服务程序中可以更新比较缓冲器 OCR1x 存器。当 CPU 改变 TOP 值即 ORC1A 或 ICR1 的值时,必须保证新的 TOP 值不小于已经在使用的 TOP 值,否则比较匹配将不会再发生。

设置 OC1x 脚的数据方向寄存器为输出时才能得到输出比较信号 OC1x 波形。波形的频率可用下面的公式来计算:

 $f_{oc1xcpfcpwm} = f_{sys}/(N*TOP*2)$ 

其中, N 表示的是预分频因子(1,8,64,256或者1024)。

在递增计数过程中,当 TCNT1 与 OCR1x 匹配时,波形产生器就清零(置位)OC1x 信号。在递减计数过程中,当 TCNT1 与 OCR1x 匹配时,波形产生器就置位(清零)OC1x 信号。由此 OCR1x 的极值会产生特殊的 PWM 波。当 OCR1x 设置为 TOP 或 BOTTOM 时,OC1x 信号输出会一直保持低电平或高电平。如果用 OCR1A 作为 TOP 并设置 COM1A=1,输出比较信号 OC1A 会产生占空比为 50%的 PWM 波。

因为 OCR1x 寄存器是在 BOTTOM 时刻更新的,所以 TOP 值两边升序和降序的计数长度是一样的,也就产生了频率和相位都正确的对称波形。

当使用固定 TOP 值时,最好采用 ICR1 寄存器作为 TOP 值,即设置 WGM1[3:0]=8,此时 OCR1A

寄存器只需用来产生 PWM 输出。如果要产生频率变化的 PWM 波,必须通过改变 TOP 值,OCR1A 的双缓冲特性会更适合于这个应用。

#### 输入捕捉模式

输入捕捉用来捕获外部事件,并为其赋予时间标记以说明此事件发生的时刻,可以在前面的计数模式下进行,不过要除去使用 ICR1 值作为计数 TOP 值的波形产生模式。

外部事件发生的触发信号由引脚 ICP1 输入,也可以通过模拟比较器单元来实现。当引脚 ICP1 上的逻辑电平发生变化,或模拟比较器的输出 ACO 电平发生变化,并且这个电平变化被输入捕捉单元所捕获,输入捕捉即被触发,此时 16 位的计数值 TCNT1 数据被复制到输入捕捉寄存器 ICR1,同时输入捕捉标志 ICF1 置位,若 ICIE1 位为"1",输入捕捉标志将产生输入捕捉中断。

通过设置模拟比较控制与状态寄存器 ACSR 的模拟比较输入捕捉控制位 ACIC 来选择输入捕捉触发源 ICP1 或 ACO。需注意的是,改变触发源有可能造成一次输入捕捉,因此在改变触发源后必须对 ICF1 进行一次清零操作来避免出现错误的结果。

输入捕捉信号经过一个可选的噪声抑制器之后送入边沿检测器,根据输入捕捉选择控制位 ICES1 的配置,看检测到的边沿是否满足触发条件。噪声抑制器是一个简单的数字滤波,对输入信号进行 4 次采样,只有当 4 次采样值都相等时其输出才会送入边沿检测器。噪声抑制器由 TCCR1B 寄存器的 ICNC1 位控制其使能或禁止。

使用输入捕捉功能时,当 ICF1 被置位后,应尽可能早的读取 ICR1 寄存器的值,因为下一次捕捉事件发生后 ICR1 的值将会被更新。推荐使能输入捕捉中断,在任何输入捕捉工作模式下,都不推荐在操作过程中改变计数 TOP 值。

输入捕捉到的时间标记可用来计算频率、占空比及信号的其它特征,以及为触发事件创建日志。测量外部信号的占空比时要求每次捕捉后都要改变触发沿,因此读取 ICR1 值以后须尽快改变触发的信号边沿。

#### 死区时间控制

设置 DTEN1 位为 "1"时,插入死区时间的功能被使能,OC1A 和 OC1B 的输出波形将在 B 通道比较输出所产生的波形基础上插入设定的死区时间,时间的长度为 DTR1 寄存器的计数时钟数所对应的时间值。如下图所示,OC1A 和 OC1B 的死区时间插入均是以通道 B 的比较输出波形为基准。当 COM1A 和 COM1B 同为 "2"或 "3"时,OC1A 的波形极性与 OC1B 的波形极性相同,当 COM1A 和 COM1B 分别为 "2"或 "3"时,OC1A 的波形与 OC1B 的波形极性相反。



Figure 3 FPWM 模式下 TC1 死区时间控制



Figure 4 PCPWM 模式下 TC1 死区时间控制

设置 DTEN1 位为"0"时,插入死区时间的功能被禁止,OC1A 和 OC1B 的输出波形为各自比较输出所产生的波形。

#### 高速计数模式

高速时钟模式下,采用更高频率的时钟作为计数的时钟源,用来产生更高速度和更高分辨率的 PWM 波形。此高频时钟是通过对内部 32M RC 振荡器的输出时钟 rc32m 进行 2 倍频来产生的。因此,在进入高频模式之前,需先使能内部 32M RC 振荡器的倍频功能,即置位 TCKCSR 寄存器的 F2XEN 位,并等待一定时间直到倍频时钟信号输出稳定。然后,可置位 TCKCSR 的 TC2XS1 位来使定时计数器进入高速时钟模式。

在此模式下,系统时钟与高速时钟是异步关系,而部分寄存器(见 TC1 寄存器列表)是工作在高速时钟域,因此,配置和读取这类寄存器时也是异步的,操作时需注意。

对高速时钟域下的寄存器进行非连续读写操作时无特殊要求,而进行连续读写操作时,需等 待一个系统时钟,可按以下步骤:

- 5) 写寄存器 A:
- 6) 等待一个系统时钟(NOP或操作系统时钟下的寄存器);
- 7) 读或写寄存器 A 或 B。
- 8) 等待一个系统时钟(NOP或操作系统时钟下的寄存器)。

对高速时钟域下的寄存器进行读操作时,宽度为 8 位的寄存器均可直接读取,而读取 16 位寄存器的值(OCR1A,OCR1B, ICR1, TCNT1)时,先读取低位寄存器的值,等待一个系统时钟后,再读取高位寄存器的值,而在读取 TCNT1 的值时,当计数器还在进行计数时,TCNT1 的值会随高速时钟变化,可暂停计数器(设置 CS1 为零)再读取 TCNT1 的值。

读取 OCR1A, OCR1B 和 ICR1 时, 可按以下步骤:

- 1) 读取 OCR1AL/OCR1BL/ICR1L;
- 2) 等待一个系统时钟(NOP);
- 3) 读取 OCR1AH/OCR1BH/ICR1H。

读取 TCNT1 时,可按以下步骤:

- 1) 置 CS1 为零;
- 2) 等待一个系统时钟(NOP);
- 3) 读取 TCNT1L 的值;
- 4) 等待一个系统时钟(NOP);

读取 TCNT1H 的值。

## 寄存器定义

TC1 寄存器列表

| 寄存器     | 地址   | 默认值  | 描述                |
|---------|------|------|-------------------|
| TCCR1A* | 0x80 | 0x00 | TC1 控制寄存器 A       |
| TCCR1B* | 0x81 | 0x00 | TC1 控制寄存器 B       |
| TCCR1C* | 0x82 | 0x00 | TC1 控制寄存器 C       |
| DSX1    | 0x83 | 0x00 | TC1 触发源控制寄存器      |
| TCNT1L* | 0x84 | 0x00 | TC1 计数值寄存器低字节     |
| TCNT1H* | 0x85 | 0x00 | TC1 计数值寄存器高字节     |
| ICR1L*  | 0x86 | 0x00 | TC1 输入捕捉寄存器低字节    |
| ICR1H*  | 0x87 | 0x00 | TC1 输入捕捉寄存器高字节    |
| OCR1AL* | 0x88 | 0x00 | TC1 输出比较寄存器 A 低字节 |
| OCR1AH* | 0x89 | 0x00 | TC1 输出比较寄存器 A 高字节 |
| OCR1BL* | 0x8A | 0x00 | TC1 输出比较寄存器 B 低字节 |
| OCR1BH* | 0x8B | 0x00 | TC1 输出比较寄存器 B 高字节 |
| DTR1*   | 0x8C | 0x00 | TC1 死区时间控制寄存器     |
| TIMSK1  | 0x6F | 0x00 | 定时计数器中断屏蔽寄存器      |
| TIFR1   | 0x36 | 0x00 | 定时计数器中断标志寄存器      |
| TCKCSR1 | 0xEC | 0x00 | TC1 时钟控制状态寄存器     |

## 【注意】

带 "\*"的寄存器工作于系统时钟和高速时钟域下,未带 "\*"的寄存器仅工作于系统时钟域下。

## TCCR1A-TC1 控制寄存器 A

|         | TCCR1A -TC1 控制寄存器 A |                                                                                                                                                                                  |                                                                 |        |   |   |          |       |
|---------|---------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------|--------|---|---|----------|-------|
| 地址:     | 地址: 0x80 默认值: 0x00  |                                                                                                                                                                                  |                                                                 |        |   |   |          |       |
|         |                     |                                                                                                                                                                                  |                                                                 |        |   |   |          |       |
| Bit     | 7                   | 6                                                                                                                                                                                | 5                                                               | 4      | 3 | 2 | 1        | 0     |
| Name    | COM1A1              | COM1A0                                                                                                                                                                           | COM1B1                                                          | COM1B0 |   |   | WGM11    | WGM10 |
| R/W     | R/W                 | R/W                                                                                                                                                                              | R/W                                                             | R/W    | - | - | R/W      | R/W   |
| Initial | 0                   | 0                                                                                                                                                                                | 0                                                               | 0      | 0 | 0 | 0        | 0     |
|         |                     |                                                                                                                                                                                  |                                                                 |        |   |   | <u> </u> |       |
| Bit     | Name                | 描述                                                                                                                                                                               |                                                                 |        |   |   |          |       |
| 7       | COM1A1              | 比较匹配输出 A 模式控制高位。 COM1A1 和 COM1A0 组成 COM1A[1:0]来控制输出比较波形 OC1A。如果 COM1A 的 1 位或者 2 位都置位,输出比较波形占据着 OC1A 引脚,不过 该引脚的数据方向寄存器必须置高才能输出此波形。在不同工作模式下, COM1A 对输出比较波形的控制也不同,具体见比较输出模式控制表格描 述。 |                                                                 |        |   |   |          |       |
| 6       | COM1A0              |                                                                                                                                                                                  | 比较匹配输出 A 模式控制低位。 COM1A1 和 COM1A0 组成 COM1A[1:0]来控制输出比较波形 OC1A。如果 |        |   |   |          |       |

|     |         | COM1A 的 1 位或者 2 位都置位,输出比较波形占据着 OC1A 引脚,不过      |
|-----|---------|------------------------------------------------|
|     |         | 该引脚的数据方向寄存器必须置高才能输出此波形。在不同工作模式下,               |
|     |         | COM1A 对输出比较波形的控制也不同,具体见比较输出模式控制表格描             |
|     |         | 述。                                             |
|     |         | 比较匹配输出 B 模式控制高位。                               |
|     |         | COM1B1 和 COM1B0 组成 COM1B[1:0]来控制输出比较波形 OC1B。如果 |
| 5   | COM1B1  | COM1B 的 1 位或者 2 位都置位,输出比较波形占据着 OC1B 引脚,不过该     |
| 5   | COMITET | 引脚的数据方向寄存器必须置高才能输出此波形。在不同工作模式下,                |
|     |         | COM1B 对输出比较波形的控制也不同,具体见比较输出模式控制表格描             |
|     |         | 述。                                             |
|     |         | 比较匹配输出 B 模式控制低位。                               |
|     |         | COM1B1 和 COM1B0 组成 COM1B[1:0]来控制输出比较波形 OC1B。如果 |
|     | COM1B0  | COM1B 的 1 位或者 2 位都置位,输出比较波形占据着 OC1B 引脚,不过该     |
| 4   | COMITRO | 引脚的数据方向寄存器必须置高才能输出此波形。在不同工作模式下,                |
|     |         | COM1B 对输出比较波形的控制也不同,具体见比较输出模式控制表格描             |
|     |         | 述。                                             |
| 3:2 | -       | 保留。                                            |
| 1   | WGM11   | 波形产生模式控制次低位。                                   |
|     |         | WGM11 和 WGM13,WGM12,WGM10 一起组成波形产生模式控制         |
|     |         | WGM1[3:0],控制计数器的计数方式和波形产生方式,具体见波形产生模           |
|     |         | 式表格描述。                                         |
| 0   | WGM10   | 波形产生模式控制最低位。                                   |
|     |         | WGM10 和 WGM13,WGM12,WGM11 一起组成波形产生模式控制         |
|     |         | WGM1[3:0],控制计数器的计数方式和波形产生方式,具体见波形产生模           |
|     |         | 式表格描述。                                         |

## 下表为非 PWM 模式(即普通模式和 CTC 模式)下,比较输出模式对输出比较波形的控制。

| COM1x[1:0] | 描述                |
|------------|-------------------|
| 0          | OC1x 断开,通用 IO 口操作 |
| 1          | 比较匹配时翻转 OC1x 信号   |
| 2          | 比较匹配时清零 OC1x 信号   |
| 3          | 比较匹配时置位 OC1x 信号   |

#### 下表为快速 PWM 模式下比较输出模式对输出比较波形的控制。

| COM1x[1:0] | 描述                                                                 |  |  |  |  |  |
|------------|--------------------------------------------------------------------|--|--|--|--|--|
| 0          | OC1x 断开,通用 IO 口操作                                                  |  |  |  |  |  |
| 1          | WGM1 为 15 时:比较匹配时翻转 OC1A 信号, OC1B 断开 WGM1 为其它值时: OC1x 断开,通用 IO 口操作 |  |  |  |  |  |
| 2          | 比较匹配时清零 OC1x 信号,最大值匹配时置位 OC1x 信号                                   |  |  |  |  |  |
| 3          | 比较匹配时置位 OC1x 信号,最大值匹配时清零 OC1x 信号                                   |  |  |  |  |  |

## 下表为相位修正模式下比较输出模式对输出比较波形的控制。

| COM1x[1:0] | 描述                |
|------------|-------------------|
| 0          | OC1x 断开,通用 IO 口操作 |

| 1 | WGM1 为 9 或 11 时:比较匹配时翻转 OC1A 信号, OC1B 断开 |
|---|------------------------------------------|
| 1 | WGM1 为其它值时: OC1x 断开,通用 IO 口操作            |
| 2 | 升序计数下比较匹配清零 OC1x 信号,降序计数下比较匹配置位 OC1x 信号  |
| 3 | 升序计数下比较匹配置位 OC1x 信号,降序计数下比较匹配清零 OC1x 信号  |

# TCCR1B-TC1 控制寄存器 B

| TCCR1B-TC1 控制寄存器 B |       |                                                                                                                                                                              |    |       |                              |      |      |      |  |  |
|--------------------|-------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-------|------------------------------|------|------|------|--|--|
| 地址: 0x81 默认值: 0x00 |       |                                                                                                                                                                              |    |       |                              |      |      |      |  |  |
|                    |       |                                                                                                                                                                              |    |       |                              |      |      |      |  |  |
| Bit 7              |       | 6                                                                                                                                                                            | 5  | 4     | 3                            | 2    | 1    | 0    |  |  |
| Name ICNC          |       | 1 ICES1                                                                                                                                                                      | -  | WGM13 | WGM12                        | CS12 | CS11 | CS10 |  |  |
| R/W R/W            |       | r/ R/W                                                                                                                                                                       | -  | R/W   | R/W                          | R/W  | R/W  | R/W  |  |  |
| Initial 0          |       | 0                                                                                                                                                                            | 0  | 0     | 0                            | 0    | 0    | 0    |  |  |
| Bit                | Name  | 描述                                                                                                                                                                           | 描述 |       |                              |      |      |      |  |  |
| 7                  | ICNC1 | 输入捕捉噪声抑制器使能控制位。<br>当设置 ICNC1 位为"1"时,使能输入捕捉噪声抑制器,此时外部引脚 ICP1<br>的输入被滤波,连续 4 个采样值相等时输入信号才有效,该功能使得输入捕<br>捉被延迟了 4 个时钟周期。<br>当设置 ICNC1 位为"0"时,禁止输入捕捉噪声抑制器,此时外部引脚 ICP1<br>的输入直接有效。 |    |       |                              |      |      |      |  |  |
| 6                  | ICES1 | 输入捕捉触发沿选择控制位。<br>当设置 ICES1 位为"1"时,选择电平的上升沿触发输入捕捉;当设置 ICES1<br>位为"0"时,选择电平的下降沿触发输入捕捉。<br>当捕获到一个事件后,计数器的数值被复制到 ICR1 寄存器,同时置位输入<br>捕捉标志 ICF1。如果中断使能,产生输入捕捉中断。                   |    |       |                              |      |      |      |  |  |
| 5                  | -     | 保留。                                                                                                                                                                          |    |       |                              |      |      |      |  |  |
| 4                  | WGM13 | 波形产生模式控制高位。 WGM13 和 WGM12,WGM11,WGM10 一起组成波形产生模式控制 WGM1[3:0],控制计数器的计数方式和波形产生方式,具体见波形产生模式表格描述。                                                                                |    |       |                              |      |      |      |  |  |
| 3                  | WGM12 | 波形产生模式控制次高位。 WGM12 和 WGM13,WGM11,WGM10 一起组成波形产生模式控制 WGM1[3:0],控制计数器的计数方式和波形产生方式,具体见波形产生模式 表格描述。                                                                              |    |       |                              |      |      |      |  |  |
| 2                  | CS12  | 时钟选择控制高位。用于选择定时计数器 1 的时钟源。                                                                                                                                                   |    |       |                              |      |      |      |  |  |
| 1                  | CS11  | 时钟选择控制中位。用于选择定时计数器 1 的时钟源。                                                                                                                                                   |    |       |                              |      |      |      |  |  |
| 0                  | CS10  | 时钟选择控制低位。       用于选择定时计数器 1 的时钟源。       CS1[2:0]       描述       0     无时钟源,停止计数       1     clk <sub>sys</sub>                                                               |    |       |                              |      |      |      |  |  |
|                    |       |                                                                                                                                                                              | 2  |       | clk <sub>sys</sub> /8,来自预分频器 |      |      |      |  |  |

| 3 | clk <sub>sys</sub> /64,来自预分频器   |
|---|---------------------------------|
| 4 | clk <sub>sys</sub> /256,来自预分频器  |
| 5 | clk <sub>sys</sub> /1024,来自预分频器 |
| 6 | 外部时钟 T1 引脚,下降沿触发                |
| 7 | 外部时钟 T1 引脚,上升沿触发                |
|   |                                 |

# 下表为波形产生模式控制。

| WGM1[3:0] | 工作模式       | TOP 值  | 更新 OCRO 时刻 | 置位 TOV0 时刻 |
|-----------|------------|--------|------------|------------|
| 0         | Normal     | 0xFFFF | 立即         | MAX        |
| 1         | 8位 PCPWM   | 0x00FF | ТОР        | воттом     |
| 2         | 9位 PCPWM   | 0x01FF | ТОР        | воттом     |
| 3         | 10 位 PCPWM | 0x03FF | TOP        | воттом     |
| 4         | СТС        | OCR1A  | 立即         | MAX        |
| 5         | 8位 FPWM    | 0x00FF | воттом     | ТОР        |
| 6         | 9位 FPWM    | 0x01FF | воттом     | ТОР        |
| 7         | 10 位 FPWM  | 0x03FF | воттом     | ТОР        |
| 8         | PFCPWM     | ICR1   | воттом     | воттом     |
| 9         | PFCPWM     | OCR1A  | воттом     | воттом     |
| 10        | PCPWM      | ICR1   | ТОР        | воттом     |
| 11        | PCPWM      | OCR1A  | ТОР        | воттом     |
| 12        | СТС        | ICR1   | 立即         | MAX        |
| 13        | 保留         | -      | -          | -          |
| 14        | FPWM       | ICR1   | ТОР        | ТОР        |
| 15        | FPWM       | OCR1A  | ТОР        | TOP        |

## TCCR1C-TC1 控制寄存器 C

|                     | icexic_let 狂吻可识界 c                            |       |                                         |       |           |       |       |      |   |   |
|---------------------|-----------------------------------------------|-------|-----------------------------------------|-------|-----------|-------|-------|------|---|---|
| TCCR1C -TC1 控制寄存器 C |                                               |       |                                         |       |           |       |       |      |   |   |
| 地址: 0x82            |                                               |       |                                         |       | 默认值: 0x00 |       |       |      |   |   |
|                     | ·                                             |       |                                         |       |           |       |       |      |   |   |
| Bit                 |                                               | 7     |                                         | 6     | 5         | 4     | 3     | 2    | 1 | 0 |
| Name                |                                               | FOC1A |                                         | FOC1B | DOC1B     | DOC1A | DTEN1 | -    | - | - |
| R/W                 |                                               | W     |                                         | W     | R/W       | R/W   | R/W   | -    | - | - |
| Initial             |                                               | 0     |                                         | 0     | 0         | 0     | 0     | 0    | 0 | 0 |
|                     |                                               |       |                                         |       |           |       |       |      |   |   |
| Bit                 | Nan                                           | ne    | 描述                                      | 描述    |           |       |       |      |   |   |
|                     |                                               |       | 强制输出比较 A。                               |       |           |       |       |      |   |   |
|                     |                                               |       | 工作于非 PWM 模式时,可以通过对强制输出比较位 FOC1A 写"1"的方式 |       |           |       |       |      |   |   |
|                     |                                               |       | 来产生比较匹配。强制比较匹配不会置位 OCF1A 标志,也不会重载或清零    |       |           |       |       |      |   |   |
| 7                   | FOC1A 定时器,但是输出引脚 OC1A 将被按照 COM1A 的设置相应的更新,就跟真 |       |                                         |       |           |       |       | ,就跟真 |   |   |
|                     |                                               |       | 的发生了比较匹配一样。                             |       |           |       |       |      |   |   |
|                     |                                               |       | 工作于 PWM 模式时,写 TCCR1A 寄存器时要对其清零。         |       |           |       |       |      |   |   |
|                     |                                               |       | 读取 FOC1A 的返回值一直为零。                      |       |           |       |       |      |   |   |
|                     |                                               |       |                                         |       |           |       |       |      |   |   |

| 6   | FOC1B | 强制输出比较 B。                                     |
|-----|-------|-----------------------------------------------|
|     |       | 工作于非 PWM 模式时,可以通过对强制输出比较位 FOC1B 写"1"的方式       |
|     |       | 来产生比较匹配。强制比较匹配不会置位 OCF1B 标志,也不会重载或清零          |
|     |       | 定时器,但是输出引脚 OC1B 将被按照 COM1B 的设置相应的更新,就跟真       |
|     |       | 的发生了比较匹配一样。工作于 PWM 模式时,写 TCCR1A 寄存器时要对其       |
|     |       | 清零。读取 FOC1B 的返回值一直为零。                         |
| 5   | DOC1B | TC1 关闭输出比较使能控制高位。                             |
|     |       | 当设置 DOC1B 位为"1"时,触发源关闭输出比较信号 OC1B 被使能。当发      |
|     |       | 生触发事件时,硬件自动关闭 OC1B 的波形输出。                     |
|     |       | 当设置 DOC1B 位为"0"时,触发源关闭输出比较信号 OC1B 被禁止。当发      |
|     |       | 生触发事件时,不会关闭 OC1B 的波形输出。                       |
| 4   | DOC1A | TC1 关闭输出比较使能控制低位。                             |
|     |       | 当设置 DOC1A 位为"1"时,触发源关闭输出比较信号 OC1A 被使能。当发      |
|     |       | 生触发事件时,硬件自动关闭 OC1A 的波形输出。                     |
|     |       | 当设置 DOC1A 位为"0"时,触发源关闭输出比较信号 OC1A 被禁止。当发      |
|     |       | 生触发事件时,不会关闭 OC1A 的波形输出。                       |
| 3   | DTEN1 | TC1 死区时间使能控制位。                                |
|     |       | 当设置 DTEN1 位为"1"时,使能死区时间插入。OC1A 和 OC1B 均在 B 通道 |
|     |       | 比较输出产生的波形基础上插入死区时间,所插入的死区时间间隔由 DTR1           |
|     |       | 寄存器所对应的计数时间决定。OC1A 输出波形的极性由 COM1A 和 COM1B     |
|     |       | 的对应关系决定,详见 OC1A 插入死区时间后波形极性表格所示。              |
|     |       | 当设置 DTEN1 位为"0"时,禁止死区时间插入,OC1A 和 OC1B 的波形为各   |
|     |       | 自比较输出所产生的波形。                                  |
| 2:0 | -     | 保留                                            |

下表为死区时间使能时 OC1A 信号输出波形的极性控制。

死区时间使能模式下 OC1A 信号输出波形的极性控制

| DTEN1 | COM1A[1:0] | COM1B[1:0] | 描述                       |  |  |  |  |
|-------|------------|------------|--------------------------|--|--|--|--|
| 0     | -          | -          | OC1A 信号极性由 OC1A 比较输出模式控制 |  |  |  |  |
| 1     | 0          | -          | OC1A 断开,通用 IO 口操作        |  |  |  |  |
| 1     | 1          | -          | 保留                       |  |  |  |  |
| 1     | 2          | 2          | OC1A 信号与 OC1B 信号极性相同     |  |  |  |  |
| 1     |            | 3          | OC1A 信号与 OC1B 信号极性相反     |  |  |  |  |
| 1     | 2          |            | OC1A 信号与 OC1B 信号极性相反     |  |  |  |  |
| 1     | 3          | 3          | OC1A 信号与 OC1B 信号极性相同     |  |  |  |  |

## 注意:

1) OC1B 信号输出波形的极性由 OC1B 比较输出模式控制,与未使能死区时间模式相同。

DSX1-TC1 触发源控制寄存器

| <b>DSX1</b> –TC 触发源控制寄存器 |       |       |       |           |       |       |       |       |  |  |
|--------------------------|-------|-------|-------|-----------|-------|-------|-------|-------|--|--|
| 地址: 0x83                 |       |       |       | 默认值: 0x00 |       |       |       |       |  |  |
| Bit                      | 7     | 6     | 5     | 4         | 3     | 2     | 1     | 0     |  |  |
| Name                     | DSX17 | DSX16 | DSX15 | DSX14     | DSX13 | DSX12 | DSX11 | DSX10 |  |  |

| R/W     | R/W   | R/W                               | R/W                                                                                                                                                                                                                                     | R/W                                    | R/W            | R/W    | R/W       | R/W    |  |  |  |
|---------|-------|-----------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------|----------------|--------|-----------|--------|--|--|--|
| Initial | 0     | 0                                 | 0 0 0 0 0 0 0                                                                                                                                                                                                                           |                                        |                |        |           |        |  |  |  |
|         |       |                                   |                                                                                                                                                                                                                                         |                                        |                |        |           |        |  |  |  |
| Bit     | Name  | 描述                                | 描述                                                                                                                                                                                                                                      |                                        |                |        |           |        |  |  |  |
| 7       | DSX17 | 当设置<br>OC1A/0<br>发源的<br>出。<br>当设置 | TC1 触发源选择控制使能第 7 位。<br>当设置 DSX17 位为"1"时,TC0 溢出作为为关闭输出比较信号波形<br>OC1A/OC1B 的触发源被使能。当 DOC1A/DOC1B 位为"1"时,所选触<br>发源的中断标志寄存器位的上升沿就会自动关闭 OC1A/OC1B 的波形输<br>出。<br>当设置 DSX17 位为"0"时,TC0 溢出作为为关闭输出比较信号波形<br>OC1A/OC1B 的触发源被禁止。                   |                                        |                |        |           |        |  |  |  |
| 6       | DSX16 | 当设置<br>OC1A/0<br>发源的<br>出。<br>当设置 | TC1 触发源选择控制使能第 6 位。<br>当设置 DSX16 位为"1"时,TC2 溢出作为为关闭输出比较信号波形<br>OC1A/OC1B 的触发源被使能。当 DOC1A/DOC1B 位为"1"时,所选触<br>发源的中断标志寄存器位的上升沿就会自动关闭 OC1A/OC1B 的波形输                                                                                       |                                        |                |        |           |        |  |  |  |
| 5       | DSX15 | 当设置<br>波形 O<br>选触发<br>形输出<br>当设置  | TC1 触发源选择控制使能第 5 位。<br>当设置 DSX15 位为"1"时,引脚电平变化 1 作为为关闭输出比较信号<br>波形 OC1A/OC1B 的触发源被使能。当 DOC1A/DOC1B 位为"1"时,所<br>选触发源的中断标志寄存器位的上升沿就会自动关闭 OC1A/OC1B 的波<br>形输出。<br>当设置 DSX15 位为"0"时,引脚电平变化 1 作为为关闭输出比较信号                                    |                                        |                |        |           |        |  |  |  |
| 4       | DSX14 | 当设置<br>OC1A/0<br>发源的<br>出。<br>当设置 | 当设置 DSX14 位为 "0"时,外部中断 1 作为为关闭输出比较信号波形                                                                                                                                                                                                  |                                        |                |        |           |        |  |  |  |
| 3       | DSX13 | 当设置 比较信时,所述的波形                    | OC1A/OC1B 的触发源被禁止。 TC1 触发源选择控制使能第 3 位。 当设置 DSX13 位为 "1"时,模拟比较器 1 运放通道 1 作为为关闭输出比较信号波形 OC1A/OC1B 的触发源被使能。当 DOC1A/DOC1B 位为"1"时,所选触发源的中断标志寄存器位的上升沿就会自动关闭 OC1A/OC1B的波形输出。 当设置 DSX13 位为 "0"时,模拟比较器 1 运放通道 1 作为为关闭输出比较信号波形 OC1A/OC1B 的触发源被禁止。 |                                        |                |        |           |        |  |  |  |
| 2       | DSX12 | 当设置比较信                            | DSX12 位为<br>号波形 OC:<br>选触发源的                                                                                                                                                                                                            | 制使能第 C<br>为"1"时,<br>1A/OC1B 的<br>中断标志寄 | 模拟比较器<br>触发源被使 | 能。当 DO | C1A/DOC1E | 3位为"1" |  |  |  |

|   |       | 当设置 DSX12 位为"0"时,模拟比较器 1 运放通道 0 作为为关闭输出      |
|---|-------|----------------------------------------------|
|   |       | 比较信号波形 OC1A/OC1B 的触发源被禁止。                    |
|   |       | TC1 触发源选择控制使能第 1 位。                          |
|   |       | 当设置 DSX11 位为"1"时,模拟比较器 0 运放通道 1 作为为关闭输出      |
|   |       | 比较信号波形 OC1A/OC1B 的触发源被使能。当 DOC1A/DOC1B 位为"1" |
| 1 | DSX11 | 时,所选触发源的中断标志寄存器位的上升沿就会自动关闭 OC1A/OC1B         |
|   |       | 的波形输出。                                       |
|   |       | 当设置 DSX11 位为 "0"时,模拟比较器 0 运放通道 1 作为为关闭输出     |
|   |       | 比较信号波形 OC1A/OC1B 的触发源被禁止。                    |
|   |       | TC1 触发源选择控制使能第 0 位。                          |
|   |       | 当设置 DSX10 位为"1"时,模拟比较器 0 运放通道 0 作为为关闭输出      |
|   |       | 比较信号波形 OC1A/OC1B 的触发源被使能。当 DOC1A/DOC1B 位为"1" |
| 0 | DSX10 | 时,所选触发源的中断标志寄存器位的上升沿就会自动关闭 OC1A/OC1B         |
|   |       | 的波形输出。                                       |
|   |       | 当设置 DSX10 位为"0"时,模拟比较器 0 运放通道 0 作为为关闭输出      |
|   |       | 比较信号波形 OC1A/OC1B 的触发源被禁止。                    |

## 下表为波形输出的触发源的选择控制。

Table 1 关闭 OC1A/OC1B 波形输出的触发源选择控制

| DOC1x | DSX1n=1 | 触发源       | 描述                          |
|-------|---------|-----------|-----------------------------|
| 0     | -       | -         | DOC1x 位为"0", 触发源关闭波形输出功能被禁止 |
| 1     | 0       | 模拟比较器0通道0 | ACIF00 的上升沿将关闭 OC1x 波形输出    |
| 1     | 1       | 模拟比较器0通道1 | ACIF01 的上升沿将关闭 OC1x 波形输出    |
| 1     | 2       | 模拟比较器1通道0 | ACIF10 的上升沿将关闭 OC1x 波形输出    |
| 1     | 3       | 模拟比较器1通道1 | ACIF11 的上升沿将关闭 OC1x 波形输出    |
| 1     | 4       | 外部中断 1    | INTF1 的上升沿将关闭 OC1x 波形输出     |
| 1     | 5       | 引脚电平变化 1  | PCIF1 的上升沿将关闭 OC1x 波形输出     |
| 1     | 6       | TC2 溢出    | TOV2 的上升沿将关闭 OC1x 波形输出      |
| 1     | 7       | TCO 溢出    | TOV0 的上升沿将关闭 OC1x 波形输出      |

## 注意:

2) DSX1n=1 表示 DSX1 寄存器的第 n 位为 1 时,各寄存器位可同时置位。

TCNT1L-TC1 计数值寄存器低字节

| 地址: 0x84 默认值: 0x00 |        |        |        |          |        |        |        |       |
|--------------------|--------|--------|--------|----------|--------|--------|--------|-------|
| ABAIL. 0A04        |        |        |        | лусусца. |        |        |        |       |
| Bit                | 7      | 6      | 5      | 4        | 3      | 2      | 1      | 0     |
| Name               | TCNT1L | TCNT1L | TCNT1L | TCNT1L   | TCNT1L | TCNT1L | TCNT1L | TCNT1 |
|                    | 7      | 6      | 5      | 4        | 3      | 2      | 1      | 0     |
| R/W                | R/W    | R/W    | R/W    | R/W      | R/W    | R/W    | R/W    | R/W   |
| Initial            | 0      | 0      | 0      | 0        | 0      | 0      | 0      | 0     |

| TC1 计数值的低字节。 TCNT1H 和 TCNT1L 结合到一起组成 TCNT1,通过 TCNT1 寄存器可以直接 对计数器的 16 位计数值进行读写访问。读写 16 位寄存器需要两次操作。 写 16 位 TCNT1 时,应先写入 TCNT1H。读 16 位 TCNT1 时,应先读取 TCNT1L。 CPU 对 TCNT1 寄存器的写操作会在下一个定时器时钟周期阻止比较匹配的发生,即使定时器已经停止。这就允许初始化 TCNT1 寄存器的值与 OCR1x 的值一致而不会引发中断。 | Bit | Name | 描述                                                                                                                                                                                                                                                                                                    |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 如果写入 TCNT1 的数值等于或绕过 OCR1x 值时,比较匹配就会丢失,造成不正确的波形发生结果。<br>没有选择时钟源时定时器停止计数,但 CPU 仍可以访问 TCNT1。CPU 写                                                                                                                                                      |     |      | TC1 计数值的低字节。 TCNT1H 和 TCNT1L 结合到一起组成 TCNT1,通过 TCNT1 寄存器可以直接对计数器的 16 位计数值进行读写访问。读写 16 位寄存器需要两次操作。写 16 位 TCNT1 时,应先写入 TCNT1H。读 16 位 TCNT1 时,应先读取 TCNT1L。 CPU 对 TCNT1 寄存器的写操作会在下一个定时器时钟周期阻止比较匹配的发生,即使定时器已经停止。这就允许初始化 TCNT1 寄存器的值与 OCR1x 的值一致而不会引发中断。 如果写入 TCNT1 的数值等于或绕过 OCR1x 值时,比较匹配就会丢失,造成不正确的波形发生结果。 |

## TCNT1H-TC1 计数值寄存器高字节

| ICNIH-ICI 计数值句代码向子T   |        |        |        |        |        |        |        |        |  |
|-----------------------|--------|--------|--------|--------|--------|--------|--------|--------|--|
| TCNT1H -TC1 计数值寄存器高字节 |        |        |        |        |        |        |        |        |  |
| 地址: 0x85 默认值: 0x00    |        |        |        |        |        |        |        |        |  |
|                       |        |        |        |        |        |        |        |        |  |
| Bit                   | 7      | 6      | 5      | 4      | 3      | 2      | 1      | 0      |  |
| Name                  | TCNT1H |  |
| Name                  | 7      | 6      | 5      | 4      | 3      | 2      | 1      | 0      |  |
| R/W                   | R/W    | R/W    | R/W    | R/W    | R/W    | R/W    | R/W    | R/W    |  |
| Initial               | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      |  |
|                       |        |        |        |        |        |        |        |        |  |
| Bit                   | Name   | 描述     |        |        |        |        |        |        |  |
|                       |        | TC1 计  | 数值的高字  | :节。    |        |        |        |        |  |

| Bit | Name        | 描述                                              |
|-----|-------------|-------------------------------------------------|
|     |             | TC1 计数值的高字节。                                    |
|     |             | TCNT1H 和 TCNT1L 结合到一起组成 TCNT1,通过 TCNT1 寄存器可以直   |
|     |             | 接对计数器的 16 位计数值进行读写访问。读写 16 位寄存器需要两次             |
|     | TCNT1[15:8] | 操作。写 16 位 TCNT1 时,应先写入 TCNT1H。读 16 位 TCNT1 时,应先 |
|     |             | 读取 TCNT1L。                                      |
| 7.0 |             | CPU 对 TCNT1 寄存器的写操作会在下一个定时器时钟周期阻止比较匹            |
| 7:0 |             | 配的发生,即使定时器已经停止。这就允许初始化 TCNT1 寄存器的值              |
|     |             | 与 OCR1x 的值一致而不会引发中断。                            |
|     |             | 如果写入 TCNT1 的数值等于或绕过 OCR1x 值时,比较匹配就会丢失,          |
|     |             | 造成不正确的波形发生结果。                                   |
|     |             | 没有选择时钟源时定时器停止计数,但 CPU 仍可以访问 TCNT1。CPU 写         |
|     |             | 计数器比清零或加减操作的优先级高。                               |

# ICR1L-TC1 输入捕捉寄存器低字节

| ICR1L-TC1 输入捕捉寄存器低字节 |           |  |  |  |  |  |  |
|----------------------|-----------|--|--|--|--|--|--|
| 地址: 0x86             | 默认值: 0x00 |  |  |  |  |  |  |
|                      |           |  |  |  |  |  |  |

| Bit     | 7                                                             | 6 5 4 3 2 1 0  |                                                 |       |        |         |       |         |  |  |  |  |
|---------|---------------------------------------------------------------|----------------|-------------------------------------------------|-------|--------|---------|-------|---------|--|--|--|--|
| Name    | ICR1L7                                                        | ICR1L6         | CR1L6 ICR1L5 ICR1L4 ICR1L3 ICR1L2 ICR1L1 ICR1L0 |       |        |         |       |         |  |  |  |  |
| R/W     | R/W                                                           | R/W            | R/W R/W R/W R/W R/W R/W                         |       |        |         |       |         |  |  |  |  |
| Initial | 0                                                             | 0              | 0 0 0 0 0 0                                     |       |        |         |       |         |  |  |  |  |
|         |                                                               |                |                                                 |       |        |         |       |         |  |  |  |  |
| Bit     | Name                                                          | 描述             |                                                 |       |        |         |       |         |  |  |  |  |
|         |                                                               | TC1 输入捕捉值的低字节。 |                                                 |       |        |         |       |         |  |  |  |  |
|         | ICR1H 和 ICR1L 结合到一起组成 16 位的 ICR1。读写 16 位寄存器需要两                |                |                                                 |       |        |         |       | 器需要两    |  |  |  |  |
| 7:0     | 7:0 ICR1[7:0] 次操作。写 16 位 ICR1 时,应先写入 ICR1H。读 16 位 ICR1 时,应先读取 |                |                                                 |       |        |         | 应先读取  |         |  |  |  |  |
|         |                                                               | ICR1L。         | 当输入捕捉                                           | 被触发时, | 计数值 TC | NT1 就会更 | 更新复制到 | ICR1 寄存 |  |  |  |  |
|         |                                                               | 器里。IC          | CR1 寄存器                                         | 也可用来定 | 三义计数的  | TOP 值。  |       |         |  |  |  |  |

## ICR1H-TC1 输入捕捉寄存器高字节

|         | ICR1H-TC1 输入捕捉寄存器高字节 |                |                                           |              |          |           |               |        |  |  |  |
|---------|----------------------|----------------|-------------------------------------------|--------------|----------|-----------|---------------|--------|--|--|--|
| 地址:(    | 0x87                 |                |                                           |              | 默认值:0    | )x00      |               |        |  |  |  |
|         |                      |                |                                           |              |          |           |               |        |  |  |  |
| Bit     | 7                    | 6              | 5                                         | 4            | 3        | 2         | 1             | 0      |  |  |  |
| Name    | ICR1H7               | ICR1H6         | ICR1H5                                    | ICR1H4       | ICR1H3   | ICR1H2    | ICR1H1        | ICR1H0 |  |  |  |
| R/W     | R/W                  | R/W            | R/W                                       | R/W          | R/W      | R/W       | R/W           | R/W    |  |  |  |
| Initial | Initial 0            |                | 0                                         | 0            | 0        | 0         | 0             | 0      |  |  |  |
|         |                      |                |                                           |              |          |           |               |        |  |  |  |
| Bit     | Name                 | 描述             |                                           |              |          |           |               |        |  |  |  |
|         |                      | TC1 输 <i>〉</i> | 捕捉值的                                      | 高字节。         |          |           |               |        |  |  |  |
|         |                      | ICR1H 利        | I ICR1L 结合                                | <b>合到一起组</b> | 成 16 位的  | ICR1。读写   | <b>16</b> 位寄存 | 器需要两   |  |  |  |
| 7:0     | ICR1[15:8]           | 次操作。           | 写 16 位 l                                  | CR1 时,应      | 先写入 ICR: | 1H。读 16 f | 立 ICR1 时,     | 应先读取   |  |  |  |
|         |                      | ICR1L。         | ICR1L。当输入捕捉被触发时,计数值 TCNT1 就会更新复制到 ICR1 寄存 |              |          |           |               |        |  |  |  |
|         |                      | 器里。旧           | CR1 寄存器                                   | 也可用来定        | 三义计数的    | TOP 值。    |               |        |  |  |  |

## OCR1AL-TC1 输出比较寄存器 A 低字节

|         | OCR1AL-TC1输出比较寄存器 A 低字节 |       |                                             |        |          |         |               |         |  |  |  |
|---------|-------------------------|-------|---------------------------------------------|--------|----------|---------|---------------|---------|--|--|--|
| 地址: 0x  | 88                      |       |                                             |        | 默认值: 0   | k00     |               |         |  |  |  |
|         |                         |       |                                             |        |          |         |               |         |  |  |  |
| Bit     | 7                       | 6     | 5                                           | 4      | 3        | 2       | 1             | 0       |  |  |  |
| Name    | OCR1AL                  | OCR1A | L OCR1AL                                    | OCR1AL | OCR1AL   | OCR1AL  | OCR1AL        | OCR1AL  |  |  |  |
| Name    | 7                       | 6     | 5                                           | 4      | 3        | 2       | 1             | 0       |  |  |  |
| R/W     | R/W                     | R/W   | R/W                                         | R/W    | R/W      | R/W     | R/W           | R/W     |  |  |  |
| Initial | 0                       | 0     | 0                                           | 0      | 0        | 0       | 0             | 0       |  |  |  |
|         |                         |       |                                             |        |          |         |               |         |  |  |  |
| Bit     | Name                    | :     | 描述                                          |        |          |         |               |         |  |  |  |
|         | OCR1A[7:0]              |       | 输出比较寄存器 A 的低字节。                             |        |          |         |               |         |  |  |  |
| 7:0     |                         |       | OCR1AL 和 OCR1AH 结合到一起组成 16 位的 OCR1A。读写 16 位 |        |          |         |               |         |  |  |  |
|         |                         |       | 寄存器需要                                       | 两次操作。  | 写 16 位 O | CR1A 时, | 应先写入 <b>c</b> | OCR1AH。 |  |  |  |

读 16 位 OCR1A 时,应先读取 OCR1AL。
OCR1A 不间断地与计数器数值 TCNT1 进行比较。比较匹配可以用来产生输出比较中断,或者用来在 OC1A 引脚上产生波形。当使用 PWM 模式时,OCR1A 寄存器使用双缓冲寄存器。而普通工作模式和匹配清零模式下,双缓冲功能是禁止的。双缓冲可以将更新 OCR1A 寄存器与计数最大值或最小值时刻同步起来,从而防止产生不对称的 PWM 脉冲,消除了干扰脉冲。使用双缓冲功能时,CPU 访问的是 OCR1A 缓冲寄存器,禁止双缓冲功能时 CPU 访问的是 OCR1A 本身。

## OCR1AH-TC1 输出比较寄存器 A 高字节

|        | OCR1AH -TC1 输出比较寄存器 A 高字节                                                                                                                     |      |         |       |                                                                                           |                                                                              |                                                               |                                    |  |  |  |
|--------|-----------------------------------------------------------------------------------------------------------------------------------------------|------|---------|-------|-------------------------------------------------------------------------------------------|------------------------------------------------------------------------------|---------------------------------------------------------------|------------------------------------|--|--|--|
| 地址:(   | 0x89                                                                                                                                          |      |         |       | 默认值: 0:                                                                                   | x00                                                                          |                                                               |                                    |  |  |  |
|        |                                                                                                                                               |      |         |       |                                                                                           |                                                                              |                                                               |                                    |  |  |  |
| Bit    | Bit 7 6                                                                                                                                       |      | 5       | 4     | 3                                                                                         | 2                                                                            | 1                                                             | 0                                  |  |  |  |
| Name   | OCR1A                                                                                                                                         | OCR1 | A OCR1A | OCR1A | OCR1A                                                                                     | OCR1A                                                                        | OCR1A                                                         | OCR1A                              |  |  |  |
| Name   | H7                                                                                                                                            | Н6   | H5      | H4    | Н3                                                                                        | H2                                                                           | H1                                                            | H0                                 |  |  |  |
| R/W    | R/W                                                                                                                                           | R/W  | R/W     | R/W   | R/W                                                                                       | R/W                                                                          | R/W                                                           | R/W                                |  |  |  |
| Initia | I 0                                                                                                                                           | 0    | 0       | 0     | 0                                                                                         | 0                                                                            | 0                                                             | 0                                  |  |  |  |
|        | ·                                                                                                                                             |      |         |       |                                                                                           |                                                                              |                                                               |                                    |  |  |  |
| Bit    | it Name 描述                                                                                                                                    |      |         |       |                                                                                           |                                                                              |                                                               |                                    |  |  |  |
| 7:0    | 输出比较寄存器 A 的高 OCR1AL 和 OCR1AH 结 寄存器需要两次操作。 读 16 位 OCR1A 时,应 OCR1A 不间断地与计数 来产生输出比较中断,当使用 PWM 模式时,工作模式和匹配清零模以将更新 OCR1A 寄存等 从而防止产生不对称的使用双缓冲功能时,CF |      |         |       | 今到一起组<br>写 16 位 O<br>先读取 OCF<br>器数值 TCF<br>或者用来在<br>OCR1A 寄存<br>式下,双约<br>琴与计数最上<br>PWM 脉冲 | CR1A 时,<br>R1AL。<br>NT1 进行比<br>E OC1A 引<br>是器使用双线<br>受冲功能是<br>大值或最小<br>,消除了一 | 应先写入 (<br>较。比较匹<br>即上产生波<br>缓冲寄存器<br>禁止的。 双<br>值时刻同步<br>下扰脉冲。 | 配可以用<br>形。<br>。而普通<br>经缓冲可<br>步起来, |  |  |  |

## OCR1BL-TC1 输出比较寄存器 B 低字节

|         | OCR1BL-TC1输出比较寄存器 B 低字节 |        |        |           |        |        |        |        |  |  |  |  |
|---------|-------------------------|--------|--------|-----------|--------|--------|--------|--------|--|--|--|--|
| 地址: 0x8 | Α                       |        |        | 默认值: 0x00 |        |        |        |        |  |  |  |  |
|         |                         |        |        |           |        |        |        |        |  |  |  |  |
| Bit     | 7                       | 6      | 5      | 4         | 3      | 2      | 1      | 0      |  |  |  |  |
| Name    | OCR1BL                  | OCR1BL | OCR1BL | OCR1BL    | OCR1BL | OCR1BL | OCR1BL | OCR1BL |  |  |  |  |
| Name    | 7                       | 6      | 5      | 4         | 3      | 2      | 1      | 0      |  |  |  |  |
| R/W     | R/W                     | R/W    | R/W    | R/W       | R/W    | R/W    | R/W    | R/W    |  |  |  |  |

| Initia | ıl 0       | 0                            | 0        | 0         | 0        | 0              | 0       | 0       |  |  |  |
|--------|------------|------------------------------|----------|-----------|----------|----------------|---------|---------|--|--|--|
|        |            |                              |          |           |          |                |         |         |  |  |  |
| Bit    | Name       | 描述                           | 苗述       |           |          |                |         |         |  |  |  |
|        |            | 输出比较                         | 寄存器 B f  | 勺低字节。     |          |                |         |         |  |  |  |
|        |            | OCR1BL 利                     | ☐ OCR1BH | 结合到一起     | 2组成 16 位 | 立的 OCR1B       | 。读写 16  | 位寄存器    |  |  |  |
|        |            | 需要两次                         | 操作。写1    | L6 位 OCR1 | 3 时,应先   | 写入 OCR1        | BH。读 16 | 位 OCR1B |  |  |  |
|        |            | 时,应先                         | 读取 OCR1  | BL。       |          |                |         |         |  |  |  |
|        |            | OCR1B 不                      | 间断地与记    | 十数器数值     | TCNT1 进行 | <b>厅比较。比</b> 转 | <b></b> | 用来产生    |  |  |  |
| 7:0    | OCR1B[7:0] | 输出比较中断,或者用来在 OC1B 引脚上产生波形。   |          |           |          |                |         |         |  |  |  |
| 7.0    | OCKIB[7.0] | 当使用 P\                       | WM 模式时   | OCR1B     | 寄存器使用    | 双缓冲寄存          | 字器。而普   | 通工作模    |  |  |  |
|        |            | 式和匹配清零模式下,双缓冲功能是禁止的。双缓冲可以将更新 |          |           |          |                |         |         |  |  |  |
|        |            | OCR1B 寄                      | 存器与计数    | 数最大值或     | 最小值时亥    | ]同步起来,         | 从而防止    | 产生不     |  |  |  |
|        |            | 对称的 PV                       | WM 脉冲,   | 消除了干护     | 尤脉冲。     |                |         |         |  |  |  |
|        |            | 使用双缓                         | 冲功能时,    | CPU 访问的   | 的是 OCR1E | 缓冲寄存           | 器,禁止双   | 缓冲功能    |  |  |  |
|        |            | 时 CPU 访                      | i问的是 oc  | R1B 本身。   |          |                |         |         |  |  |  |

## OCR1BH-TC1 输出比较寄存器 B 高字节

| OCR1BH -TC1 输出比较寄存器 B 高字节 |           |                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                        |                                                                                                   |                                                            |                                                     |                            |  |  |
|---------------------------|-----------|---------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------|------------------------------------------------------------|-----------------------------------------------------|----------------------------|--|--|
| 地址: 0                     | (8B       |                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                        | 默认值: 0                                                                                            | x00                                                        |                                                     |                            |  |  |
|                           |           |                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                        |                                                                                                   |                                                            |                                                     |                            |  |  |
| Bit                       | 7         | 6                                                       | 5                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 4                                                                                      | 3                                                                                                 | 2                                                          | 1                                                   | 0                          |  |  |
| Name                      | 00040117  | OCR1B                                                   | OCR1B                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | OCR1B                                                                                  | OCR1B                                                                                             | OCR1B                                                      | OCR1B                                               | OCR1B                      |  |  |
| ivame                     | OCR1BH7   | Н6                                                      | Н5                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | H4                                                                                     | Н3                                                                                                | H2                                                         | H1                                                  | H0                         |  |  |
| R/W                       | R/W       | R/W                                                     | R/W                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | R/W                                                                                    | R/W                                                                                               | R/W                                                        | R/W                                                 | R/W                        |  |  |
| Initial                   | 0         | 0                                                       | 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 0                                                                                      | 0                                                                                                 | 0                                                          | 0                                                   | 0                          |  |  |
|                           |           |                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                        |                                                                                                   |                                                            |                                                     |                            |  |  |
| Bit                       | Name      | 描述                                                      |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                        |                                                                                                   |                                                            |                                                     |                            |  |  |
| 7:0                       | OCR1B[15: | OCR1<br>器需<br>OCR1<br>OCR1<br>产生车<br>当使序<br>作模式<br>新 OC | 比较寄存器IL和 OCR1 EE M OCR1 E | BH 结合到。写 16 位<br>读取 OCR1<br>与计数器数<br>断,或者用式时,OCR<br>零模式下,<br>与计数最为<br>加脉冲,消<br>时,CPU 证 | 一起组成 1<br>OCR1B 时<br>BL。<br>数值 TCNT1<br>引来在 OC1I<br>1B 寄存器们<br>双缓冲功<br>大值或最小<br>i除了干扰朋<br>访问的是 Oc | ,应先写》<br>进行比较。<br>3 引脚上产<br>使用双缓冲<br>能是禁止的<br>值时刻同步<br>泳冲。 | OCR1BH。<br>比较匹配<br>生波形。<br>寄存器。而<br>J。双缓冲向<br>步起来,从 | 读 16 位 可以用来 可以用来 可以将更 而防止产 |  |  |

## TIMSK1-TC1 中断屏蔽寄存器

## TIMSK1-TC1 中断屏蔽寄存器

| 地址: 0x6 | F    |   |        | 默认值: 0x00 |            |        |        |       |
|---------|------|---|--------|-----------|------------|--------|--------|-------|
| Bit     | 7    | 6 | 5      | 4         | 3          | 2      | 1      | 0     |
| Name    | -    | - | TICIE1 | -         | -          | OCIE1A | OCIE1B | TOIE1 |
| R/W     | -    | - | R/W    | -         | -          | R/W    | R/W    | R/W   |
| Initial | 0    | 0 | 0      | 0         | 0          | 0      | 0      | 0     |
|         |      |   |        |           |            |        |        |       |
| Rit     | Name |   |        |           | <b>拙</b> ; |        |        |       |

| Bit | Name   | 描述                                         |
|-----|--------|--------------------------------------------|
| 7:6 | -      | 保留。                                        |
|     |        | TC1 输入捕捉中断使能控制位。                           |
| 5   | TICIE1 | 当 ICIE1 位为"1"时,且全局中断置位,TC1 输入捕捉中断被使能。当     |
| 5   | TICIET | 输入捕捉触发时,即 TIFR1 的 ICF1 标志被置位,中断发生。         |
|     |        | 当 ICIE1 位为"0"时,TC1 输入捕捉中断被禁止。              |
| 4:3 | -      | 保留。                                        |
|     |        | TC1 输出比较 B 匹配中断使能位。                        |
| 2   | OCIE1B | 当 OCIE1B 位为 "1",且全局中断置位,TC1 输出比较 B 匹配中断使能。 |
| 2   |        | 当比较匹配发生时,即 TIFR 中 OCF1B 位被置位时,中断产生。        |
|     |        | 当 OCIE1B 位为"0"时,TC1 输出比较 B 匹配中断被禁止。        |
|     |        | TC1 输出比较 A 匹配中断使能位。                        |
| 1   | OCIE1A | 当 OCIE1A 位为 "1",且全局中断置位,TC1 输出比较 A 匹配中断使能。 |
| 1   | OCIETA | 当比较匹配发生时,即 TIFR 中 OCF1A 位被置位时,中断产生。        |
|     |        | 当 OCIE1A 位为"0"时,TC1 输出比较 A 匹配中断被禁止。        |
|     |        | TC1 溢出中断使能位。                               |
| 0   |        | 当 TOIE1 位为"1",且全局中断置位,TC1 溢出中断使能。当 TC1 发生溢 |
| U   | TOIE1  | 出,即 TIFR 中的 TOV1 位被置位时,中断产生。               |
|     |        | 当 TOIE1 位为"0"时,TC1 溢出中断被禁止。                |

# TIFR1-TC1中断标志寄存器

| TIFR1 – TC1 中断标志寄存器 |   |   |      |   |   |       |       |      |  |  |  |
|---------------------|---|---|------|---|---|-------|-------|------|--|--|--|
| 地址: 0x36 默认值:       |   |   |      |   |   |       |       |      |  |  |  |
|                     |   |   |      |   |   |       |       |      |  |  |  |
| Bit                 | 7 | 6 | 5    | 4 | 3 | 2     | 1     | 0    |  |  |  |
| Name                | - | - | ICF1 | - | - | OCF1B | OCF1A | TOV1 |  |  |  |
| R/W                 | - | - | R/W  | - | - | R/W   | R/W   | R/W  |  |  |  |
| Initial             | 0 | 0 | 0    | 0 | 0 | 0     | 0     | 0    |  |  |  |

| Bit | Name | 描述                                                                                                                                                                     |
|-----|------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7:6 | -    | 保留。                                                                                                                                                                    |
| 5   | ICF1 | 输入捕捉标志位。<br>当输入捕捉事件发生时,ICF1 标志被置位。当 ICR1 被用作计数的 TOP 值,<br>且计数值到达 TOP 值时,ICF1 标志被置位。若 ICIE1 为"1"且全局中断标志<br>置位,则会产生输入捕捉中断。执行此中断服务程序时 ICF1 将自动清零,<br>或对 ICF1 位写"1"也可清零该位。 |

| 4:3 | -     | 保留。                                                                                                                                                                |
|-----|-------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 2   | OCF1B | 输出比较 B 匹配标志位。<br>当 TCNT1 等于 OCR1B 时,比较单元就给出匹配信号,并置位比较标志 OCF1B。<br>若此时输出比较中断使能 OCIE1B 为"1"且全局中断标志置位,则会产生输<br>出比较中断。执行此中断服务程序时 OCF1B 将自动清零,或对 OCF1B 位写<br>"1"也可清零该位。 |
| 1   | OCF1A | 输出比较 A 匹配标志位。<br>当 TCNT1等于 OCR1A时,比较单元就给出匹配信号,并置位比较标志 OCF1A。<br>若此时输出比较中断使能 OCIE1A 为"1"且全局中断标志置位,则会产生输<br>出比较中断。执行此中断服务程序时 OCF1A 将自动清零,或对 OCF1A 位写<br>"1"也可清零该位。   |
| 0   | TOV1  | 溢出标志位。<br>当计数器发生溢出时,置位溢出标志 TOV1。若此时溢出中断使能 TOIE1 为<br>"1"且全局中断标志置位,则会产生溢出中断。执行此中断服务程序时 TOV1<br>将自动清零,或对 TOV1 位写"1"也可清零该位。                                           |

## DTR1-TC1 死区时间寄存器

|                    | <b>DTR1</b> -TC1 死区时间寄存器 |        |                                                                                                |       |       |       |      |       |  |  |  |
|--------------------|--------------------------|--------|------------------------------------------------------------------------------------------------|-------|-------|-------|------|-------|--|--|--|
| 地址: 0x8C 默认值: 0x00 |                          |        |                                                                                                |       |       |       |      |       |  |  |  |
|                    |                          |        |                                                                                                |       |       |       |      |       |  |  |  |
| Bit                | 7                        | 6      | 5                                                                                              | 4     | 3     | 2     | 1    | 0     |  |  |  |
| Name               | DTR17                    | DTR16  | DTR15                                                                                          | DTR14 | DTR13 | DTR12 | DTR1 | DTR10 |  |  |  |
| R/W                | R/W                      | R/W    | R/W                                                                                            | R/W   | R/W   | R/W   | R/W  | R/W   |  |  |  |
| Initial            | 0                        | 0      | 0                                                                                              | 0     | 0     | 0     | 0    | 0     |  |  |  |
| Bit                | Name                     | 描述     |                                                                                                |       |       |       |      |       |  |  |  |
| 7:0                | DTR1                     | 当 TCCR | TC1 死区时间寄存器。<br>当 TCCR1B 寄存器的 DTEN1 位为"1"时,插入死区时间控制被使能,所插入的死区时间由 DTR1 决定,时间的长度为 DTR1 个计数时钟所对应的 |       |       |       |      |       |  |  |  |

## TCKCSR-TC 时钟控制状态寄存器

| 地址: 0xEC 默认值: 0x00 |   |       |        |        |   |       |        |        |
|--------------------|---|-------|--------|--------|---|-------|--------|--------|
|                    |   |       |        |        |   |       |        |        |
| Bit                | 7 | 6     | 5      | 4      | 3 | 2     | 1      | 0      |
| Name               | - | F2XEN | TC2XF1 | TC2XF0 | - | AFCKS | TC2XS1 | TC2XS0 |
| R/W                | - | R/W   | R/O    | R/O    | - | R/W   | R/W    | R/W    |
| Initial            | 0 | 0     | 0      | 0      | 0 | 0     | 0      | 0      |

| Bit | Name   | 描述                                                                                                                               |
|-----|--------|----------------------------------------------------------------------------------------------------------------------------------|
| 7   | -      | 保留                                                                                                                               |
| 6   | F2XEN  | RC 32M 倍频输出使能控制位<br>当设置 F2XEN 位为"1"时,32M RC 振荡器的倍频输出被使能,输出 64M<br>的高速时钟<br>当设置 F2XEN 位为"1"时,32M RC 振荡器的倍频输出被禁止,不能输出<br>64M 的高速时钟 |
| 5   | TC2XF1 | TC 高速时钟模式标志位 1<br>当读到 TC2XF1 位为 "1"时,表明定时计数器 1 工作于高速时钟模式,为<br>"0"时,表明定时计数器 1 工作于系统时钟模式                                           |
| 4   | TC2XF0 | TC 高速时钟模式标志位 0,参考定时计数器 0 寄存器描述                                                                                                   |
| 3   | -      | 保留                                                                                                                               |
| 2   | AFCKS  | OP/AC 滤波时钟选择,详细定义请参考 OP/AC 章节                                                                                                    |
| 1   | TC2XS1 | TC 高速时钟模式选择控制位 1<br>当设置 TC2XS1 位为 "1"时,选择定时计数器 1 工作于高速时钟模式<br>当设置 TC2XS1 位为 "0"时,选择定时计数器 1 工作于系统时钟模式                             |
| 0   | TC2XS0 | TC 高速时钟模式选择控制位 0,参考定时计数器 0 寄存器描述                                                                                                 |

## 定时/计数器 0/1 预分频器

- 2 个 10 位预分频器
- 复用模式下 TC0 和 TC1 复用预分频器 CPS10
- 单用模式下 TCO 独用预分频器 CPS10, TC1 独用预分频器 CPS1
- 支持软件复位

### 概述

复用模式下(PSS1=0), TC0 和 TC1 共用一个 10 位的预分频器 CPS10, 但它们有不同的分频设置。

单用模式下(PSS1=1), TC0 独立使用预分频器 CPS10, TC1 独立使用预分频器 CPS1, 它们有不同的分频设置。

以下的描述使用于 TC0 和 TC1, 其中 n 代表 0 或 1。



TCO/TC1 Prescaler 结构图

## 内部时钟源

当设置 CSn[2:0]=1 时,定时计数器可直接由系统时钟 clkio 或高速时钟 rcm2x(内部 32M RC 振荡器输出时钟的 2 倍频)驱动。预分频器可以输出 4 个不同的时钟频率,分别是 clkio/8, clkio/64, clkio/256 和 clkio/1024。

## 分频器复位

## 复用模式

当设置 PSS1 位为 "0" 时, TC0 和 TC1 共用一个预分频器 CPS10。

预分频器是独立运行的,其操作独立于 TC 的时钟选择逻辑,且它有 TC0 和 TC1 共享。由于不受时钟选择控制的影响,预分频器的状态对分频时钟的应用会有影响。当定时器使能并且选用预分频器的输出作为计数时钟源(6>CSn[2:0]>1)时,影响就会产生。从

定时器使能到第一次计数可能要花费 1 到 N+1 个系统时钟,其中 N 为预分频因子(8,64,256 或 1024)。

通过复位预分频器来同步定时器和程序运行是可能的。但是必须注意,另一个定时器是否正在使用这个预分频器,复位预分频器会影响到所有与其连接的定时器。

#### 单用模式

当设置 PSS1 位为"1"时,TC0 独立使用预分频器 CPS10,预分频器的复位由 PSR10 位来控制。TC1 独立使用预分频器 CPS1,预分频器的复位由 PSR1 位来控制。各自的复位单独起作用,不会影响其它预分频器。

### 外部时钟源

由 T0/T1 引脚提供的外部时钟源可以用作计数时钟源。T0/T1 引脚的信号经过同步逻辑和边沿检测器之后作为计数器的时钟源。每个上升沿(CSn[2:0]=7)或下降沿(CSn[2:0]=6)都会产生一个计数脉冲。外部时钟源不会送入预分频器。

由于引脚上同步与边沿检测电路的存在,T0/T1 上电平的变化需要延迟 2.5 到 3.5 个系统时钟才能使计数器更新。

禁止或使能时钟输入必须在 T0/T1 保持稳定至少需要一个系统时钟周期后才能进行,否则有产生错误计数时钟脉冲的可能。

为了保证正确的采样,外部时钟脉冲宽度必须大于一个系统时钟周期,在占空比为 50% 时外部时钟频率必须小于系统时钟频率的一半。由于振荡器本身的误差带来的系统时钟频率 及占空比的差异,建议外部时钟的最高频率不要大于 f<sub>svs</sub>/2.5。

#### 寄存器定义

## GTCCR - 通用定时计数器控制寄存器

| GTCCR - 通用定时计数器控制寄存器 |     |     |     |   |     |     |        |         |
|----------------------|-----|-----|-----|---|-----|-----|--------|---------|
| 地址: 0x43 默认值: 0x00   |     |     |     |   |     |     |        |         |
|                      |     |     |     |   |     |     | _      |         |
| Bit                  | 7   | 6   | 5   | 4 | 3   | 2   | 1      | 0       |
| Name                 | TSM | -   | -   | - | -   | -   | PSRASY | PSRSYNC |
| R/W                  | R/W | R/W | R/W | - | R/W | R/W | W      | W       |
| Initial              | 0   | 0   | 0   | 0 | 0   | 0   | 0      | 0       |

| Bit | Name | 描述                                        |
|-----|------|-------------------------------------------|
|     |      | 定时计数器同步模式控制位。                             |
| 7   | TSM  | 当设置 TSM 位为"1"时,为定时计数器同步模式。同步模式下,写入 PSRASY |
|     |      | 位和 PSRSYNC 位的值会保持,让相应的预分频器一直被复位。这能确保相应    |

|     |         | 的定时计数器中止并配置成相同的值。                             |
|-----|---------|-----------------------------------------------|
|     |         | 当设置 TSM 位为"0"时,PSRASY 位和 PSRSYNC 位的值会被硬件清零,且定 |
|     |         | 时计数器同时开始工作。                                   |
| 6:2 | -       | 保留。                                           |
| 1   | PSRASY  | 见定时器 TC2 寄存器描述。                               |
| 0   | PSRSYNC | 预分频器 CPS10 复位控制位。                             |
|     |         | 当设置 PSRSYNC 位为"1"时,预分频器 CPS10 将被复位。当 TSM 位未置位 |
|     |         | 时,复位之后硬件将清零 PSRSYNC 位。                        |
|     |         | 当设置 PSRSYNC 位为"0"时,设置无效。                      |
|     |         | 复用模式下,TCO/TC1 共用预分频器,复位将会影响这两个定时器。            |
|     |         | 单用模式下,复位只会影响 TCO。                             |
|     |         | 读取这一位的值将始终为"0"。                               |

## PSSR - 预分频器选择寄存器

|         |                    |            | PSSR –   | 预分频器选   | 择寄存器   | :        |             |          |  |
|---------|--------------------|------------|----------|---------|--------|----------|-------------|----------|--|
| 地址: 0xE | 地址: 0xE2 默认值: 0x00 |            |          |         |        |          |             |          |  |
|         |                    |            |          |         |        |          |             |          |  |
| Bit     | 7                  | 6          | 5        | 4       | 3      | 2        | 1           | 0        |  |
| Name    | PSS1               | -          | -        | -       | -      | -        | -           | PSR1     |  |
| R/W     | R/W                | -          | -        | -       | -      | -        | -           | W        |  |
| Initial | 0                  | 0          | 0        | 0       | 0      | 0        | 0           | 0        |  |
|         |                    |            |          |         |        |          |             |          |  |
| Bit     | Name               | 描述         | 描述       |         |        |          |             |          |  |
|         |                    | 预分频器选择控制位。 |          |         |        |          |             |          |  |
|         |                    | 当设置 PSS1   | 位为"1"时   | 力预分频    | 器单用模   | 式。TCO 单独 | 使用预分频       | 器 CPS10, |  |
| 7       | PSS1               | TC1 单独使    | 用预分频器    | CPS1.   |        |          |             |          |  |
|         |                    | 当设置 PSS:   | 1 位为"0"  | 时,为预分   | 分频器复   | 用模式。TC0  | 和 TC1 共月    | 月预分频器    |  |
|         |                    | CPS10。预分   | 分频器 CPS1 | 无效,将会   | 一直被急   | 夏位。      |             |          |  |
| 6:1     | -                  | 保留。        |          |         |        |          |             |          |  |
| 0       | PSR1               | 预分频器 CI    | PS1 复位控制 | 制位。 PSR | 1位只在   | 单用模式下有   | <b>ī</b> 效。 |          |  |
|         |                    | 当设置 PSR    | 1 位为"1'  | '时,预分   | 颎器 CPS | 1 将被复位。  | 复位之后硕       | 更件将清零    |  |
|         |                    | PSR1 位。当   | 设置 PSR1  | 位为"0"目  | 寸,设置   | 无效。      |             |          |  |
|         |                    | 读取这一位      | 的值将始终    | 答为"0"。  |        |          |             |          |  |

## 8 位定时/计数器 2

- 8位计数器
- 两个独立的比较单元
- 比较匹配发生时自动清零计数器并自动加载
- 无干扰脉冲的相位修正的 PWM 输出
- 频率发生器
- 外部事件计数器
- 10 位的时钟预分频器
- 溢出和比较匹配中断
- 允许使用外部 32.768KHz 的 RTC 晶振计数

### 概述



TC2 结构图

TC2 是一个通用 8 位定时计数器模块,支持 PWM 输出,可以精确地产生波形。TC2 包含 1 个 8 位计数器,波形产生模式控制单元和 2 个输出比较单元。波形产生模式控制单元控制着计数器的工作模式和比较输出波形的产生。根据不同的工作模式,计数器对每一个计数时钟 Clkt2 实现清零、加一或减一操作。Clkt2 可以由内部时钟源或外部时钟源产生。当使用外部 32.768KHz 的晶振计数时,TC2 可用作 RTC 计数器。当计数器的计数值 TCNT2

到达最大值(等于极大值 0xFF 或输出比较寄存器 OCR2A,定义为 TOP,定义极大值为 MAX 以示区别)时,计数器会进行清零或减一操作。当计数器的计数值 TCNT2 到达最小值(等于 0x00,定义为 BOTTOM)时,计数器会进行加一操作。当计数器的计数值 TCNT2 到达 OCR2A/OCR2B 时,也被称为发生比较匹配时,会清零或置位输出比较信号 OC2A/OCR2B,来产生 PWM 波形。

### 工作模式

定时计数器 2 有四种不同的工作模式,包括普通模式(Normal),比较匹配时清零(CTC)模式,快速脉冲宽度调制(FPWM)模式和相位修正脉冲宽度调制(PCPWM)模式,由波形产生模式控制位 WGM2[2:0]来选择。下面具体来描述这四种模式。由于有两个独立的输出比较单元,分别用"A"和"B"来表示,用小写的"x"来表示这两个输出比较单元通道。

#### 普通模式

普通模式是定时计数器最简单的工作模式,此时波形产生模式控制位 WGM2[2:0]=0,计数的最大值 TOP 为 MAX(0xFF)。在这种模式下,计数方式为每一个计数时钟加一递增,当计数器到达 TOP 溢出后就回到 BOTTOM 重新开始累加。在计数值 TCNT2 变成零的同一个计数时钟里置位定时计数器溢出标志 TOV2。这种模式下 TOV2 标志就像是第 9 计数位,只是只会被置位不会被清零。溢出中断服务程序会自动清除 TOV2 标志,软件可以用它来提高定时计数器的分辨率。普通模式下没有特殊情形需要考虑,可以随时写入新的计数值。

设置 OC2x 引脚的数据方向寄存器为输出时才能得到输出比较信号 OC2x 的波形。当 COM2x=1 时,发生比较匹配时会翻转 OC2x 信号,这种情况下波形的频率可以用下面的公式来计算:

 $f_{oc2xnormal} = f_{sys}/(2*N*256)$ 

其中, N表示的是预分频因子(1,8,64,256或者1024)。

输出比较单元可以用来产生中断,但是在普通模式下不推荐使用中断,这样会占用太多 CPU 的时间。

### CTC 模式

设置 WGM2[2:0]=2 时,定时计数器 2 进入 CTC 模式,计数的最大值 TOP 为 OCR2A。在这个模式下,计数方式为每一个计数时钟加一递增,当计数器的数值 TCNT2 等于 TOP 时计数器清零。OCR2A 定义了计数的最大值,亦即计数器的分辨率。这个模式使得用户可以很容易的控制比较匹配输出的频率,也简化了外部事件计数的操作。

当计数器到达计数的最大值时,输出比较匹配标志 OCF2 被置位,相应的中断使能置位时将会产生中断。在中断服务程序里可以更新 OCR2A 寄存器即计数的最大值。在这个模式下 OCR2A 没有使用双缓冲,在计数器以无预分频器或很低的预分频器工作下将最大值更新为接近最小值的时候要小心。如果写入 OCR2A 的数值小于当时的 TCNT2 值时,计数器将丢失一次比较匹配。在下一次比较匹配发生之前,计数器不得不先计数到 TOP,然后再从 BOTTOM 开始计数到 OCR2A 值。和普通模式一样,计数值回到 BOTTOM 的计数时钟里置位 TOV2 标志。设置 OC2x 引脚的数据方向寄存器为输出时才能得到输出比较信号 OC2x 的波形。当 COM2x=1 时,发生比较匹配时会翻转 OC2x 信号,这种情况下波形的频率可以用下面的公式来计算:

 $f_{oc2xctc} = f_{svs}/(2*N*(1+OCR2A))$ 

其中, N 表示的是预分频因子(1,8,64,256或者1024)。从公式可以看出,当设置OCR2x

为 0x0 且无预分频器时,可以获得最大频率为 f<sub>sys</sub>/2 的输出波形。

#### 快速 PMM 模式

设置 WGM2[2:0]=3 或 7 时,定时计数器 2 进入快速 PWM 模式,可以用来产生高频的 PWM 波形,计数最大值 TOP 分别为 MAX(0xFF)或 OCR2A。快速 PWM 模式和其他 PWM 模式不同在于它是单向操作。计数器从最小值 0x00 累加到 TOP 后又回到 BOTTOM 重新计数。当计数值 TCNT2 到达 OCR2x 或 BOTTOM 时,输出比较信号 OC2x 会被置位或清零,取决于比较输出模式 COM2x 的设置,详情见寄存器描述。由于采用单向操作,快速 PWM 模式的操作频率是采用双向操作的相位修正 PWM 模式的两倍。高频特性使得快速 PWM 模式适用于功率调节,整流以及 DAC 应用。高频信号可以减小外部元器件(电感电容等)的尺寸,从而降低系统成本。

当计数值到达最大值时,定时计数器溢出标志 TOV2 将会被置位,并把比较缓冲器的值更新到比较值。如果中断使能,在中断服务程序中可以更新比较缓冲器 OCR2x 寄存器。

设置 OC2x 引脚的数据方向寄存器为输出时才能得到输出比较信号 OC2x 的波形。波形的频率可用下面的公式来计算:

 $f_{oc2xfpwm} = f_{sys}/(N*(1+TOP))$ 

其中, N表示的是预分频因子(1,8,64,256或者1024)。

当 TCNT2 和 OCR2x 发生比较匹配时,波形产生器就置位(清零)OC2x 信号,当 TCNT2 被清零时,波形产生器就清零(置位)OC2x 信号,以此来产生 PWM 波。由此 OCR2x 的极值将会产生特殊的 PWM 波形。当 OCR2x 设置为 0x00 时,输出的 PWM 为每(1+TOP)个计数时钟里有一个窄的尖峰脉冲。当 OCR2x 设置为最大值时,输出的波形为持续的高电平或低电平。

### 相位修正 PWM 模式

当设置 WGM2[2:0]=1 或 5 时,定时计数器 2 进入相位修正 PWM 模式,计数的最大值 TOP 分别为 MAX(0xFF)或 OCR2A。计数器采用双向操作,由 BOTTOM 递增到 TOP,然后又 递减到 BOTTOM,再重复此操作。计数到达 TOP 和 BOTTOM 时均改变计数方向,计数值在 TOP 或 BOTTOM 上均只停留一个计数时钟。在递增或递减过程中,计数值 TCNT2 与 OCR2x 匹配时,输出比较信号 OC2x 将会被清零或置位,取决于比较输出模式 COM2x 的设置。与单向操作相比,双向操作可获得的最大频率要小,但其极好的对称性更适合于电机控制。

相位修正 PWM 模式下,当计数到达 BOTTOM 时置位 TOV2 标志,当计数到达 TOP 时把比较缓冲器的值更新到比较值。如果中断使能,在中断服务程序中可以更新比较缓冲器 OCR2x 寄存器。

设置 OC2x 引脚的数据方向寄存器为输出时才能得到输出比较信号 OC2x 的波形。波形的频率可用下面的公式来计算:

 $f_{oc2xpcpwm} = f_{sys}/(N*TOP*2)$ 

其中, N 表示的是预分频因子(1,8,64,256 或者 1024)。

在递增计数过程中,当 TCNT2 与 OCR2x 匹配时,波形产生器就清零(置位)OC2x 信号。在递减计数过程中,当 TCNT2 与 OCR2x 匹配时,波形产生器就置位(清零)OC2x 信号。由此 OCR2x 的极值会产生特殊的 PWM 波。当 OCR2x 设置为最大值或最小值时,OC2x 信号输出会一直保持低电平或高电平。

为了保证输出 PWM 波在最小值两侧的对称性,在没有发生比较匹配时,有两种情况下也会翻转 OC2x 信号。第一种情况是,当 OCR2x 的值由最大值 0xFF 改变为其他数据时。当 OCR2x 为最大值,计数值达到最大时,OC2x 的输出与前面降序计数时比较匹配的结果相同,即保

持 OC2x 不变。此时会更新比较值为新的 OCR2x 的值(非 0xFF),OC2x 的值会一直保持,直到升序计数时发生比较匹配而翻转。此时 OC2x 信号并不以最小值为中心对称,因此需要在 TCNT2 到达最大值时翻转 OC2x 信号,此即没有发生比较匹配时翻转 OC2x 信号的第一种情况。第二种情况是,当 TCNT2 从比 OCR2x 高的值开始计数时,因而会丢失一次比较匹配,从而引起不对称情形的产生。同样需要翻转 OC2x 信号去实现最小值两侧的对称性。

## TC2 的异步操作方式

当位于 ASSR 寄存器的 AS2 位为"1"时,TC2 工作在异步模式,计数器的时钟源来自于外部定时计数器的振荡器。异步模式下 TC2 的操作要考虑如下几点。

- ◆ 在同步和异步模式之间的转换有可能造成 TCNT2、OCR2A、OCR2B、TCCR2A 和 TCCR2B 数据的损坏。安全的操作步骤如下所示:
  - 1. 清零 OCIE2A, TOIE2 和 OCIE2B 寄存器位来关闭 TC2 的中断;
  - 2. 置位 AS2 位选择合适的时钟源;
  - 3. 对 TCNT2、OCR2A、TCCR2A、OCR2B 和 TCCR2B 寄存器写入新的数据;
  - 4. 切换到异步模式时,需等待 TCN2UB、OCR2AUB、TCR2AUB、OCR2BUB 和 TCR2BUB 位清零:
  - 5. 清零 TC2 的中断标志位;
  - 6. 使能需要使用的中断。
- 振荡器最好使用 32.768KHz 的手表晶振。系统时钟频率必须比晶振频率高 4 倍以上。
- CPU 写 TCNT2、OCR2A、TCCR2A、OCR2B 和 TCCR2B 时,硬件会将数据先放入暂存器,两个 TOSC1 时钟上升沿后才锁存到对应的寄存器中。在数据从暂存器锁存到目的寄存器之前不能执行新的数据写入操作。各个寄存器都有各自独立的暂存器,因此写 TCNT2 并不会干扰写 OCR2。异步状态寄存器 ASSR 用来检查数据是否已经写入到目的寄存器。
- 如果使用 TC2 作为 MCU 休眠模式的唤醒条件,则在各个寄存器更新结束之前不能进入 休眠模式,否则 MCU 可能会在 TC2 设置生效之前进入休眠模式,从而 TC2 无法唤醒系统。
- 如果使用 TC2 作为 MCU 休眠模式的唤醒条件,必须注意重新进入休眠模式的过程。中断逻辑需要一个 TOSC1 时钟周期进行复位,如果从唤醒到重新进入休眠的时间小于一个 TOSC1 时钟周期,中断将不再发生,器件也无法唤醒。推荐采用如下的操作方法:
  - 1. 对各个寄存器写入合适的数据:
  - 2. 等待 ASSR 相应的更新忙标志位清零;
  - 3. 进入休眠模式。
- 若选择了异步工作模式,TC2的振荡器将一直工作,除非进入掉电模式。用户必须注意, 此振荡器的稳定时间可能长达 1 秒钟,因此,建议用户在使能 TC2的振荡器后至少等待 1 秒钟后再使用 TC2的异步工作模式。
- 异步工作模式时休眠模式下唤醒的过程:中断条件满足后,在下一个定时器时钟启动唤醒过程。也就是说,在处理器可以读取计数器的数值之前计数器至少又累加了一个时钟。唤醒后 MCU 执行中断服务程序,之后开始执行 SLEEP 语句之后的程序。
- 从休眠模式唤醒之后短时间内读取 TCNT2 的值可能返回不正确的数据。因为 TCNT2 是由异步的 TOSC1 时钟驱动的,而读取 TCNT2 必须通过一个内部系统时钟同步的寄存器来完成,同步发生于每个 TOSC1 的上升沿。从休眠模式唤醒后系统时钟重新激活,读取的 TCNT2 数值为进入休眠模式之前的值,直到下一个 TOSC1 上升沿的到来才会更新。从休眠模式唤醒时 TOSC1 的相位完全不可预测,而与唤醒时间有关。因此,读取 TCNT2值的推荐序列为:

- 1. 写一个任意数值到 OCR2A 或 TCCR2A;
- 2. 等待相应的更新忙标志位被清零:
- 3. 读取 TCNT2。
- 异步模式下,中断标志位的同步需要3个系统时钟周期加1个定时器周期。在MCU可以读取引起中断标志置位的计数器数值之前计数器至少又累加了一个时钟。输出比较信号的变化与定时器时钟同步,而不是系统时钟。

## TC2 的预分频器

TC2 预分频器的输入时钟称为 clkt2s,由位于 ASSR 寄存器的 AS2 位来选择内部系统时钟 clkio 或者外部 TOSC1 时钟源,缺省为与系统时钟 clkio 相连接。若 AS2 置位,TC2 将由 TOSC1 异步驱动。当 TOSC1 引脚和 TOSC2 引脚外接一个 32.768KHz 的钟表晶振,TC2 可用作 RTC 计数器。不推荐在 TOSC1 引脚上直接施加外部时钟信号。



Figure 5 TC2 预分频器结构图

上图为 TC2 预分频器, 如图所示, 可能的预分频选项有: clkt2s/8, clkt2s/32, clkt2s/64, clkt2s/128, clkt2s/256,和 clkt2s/1024。此外还可以选择 clkt2s 和 0(停止计数)。置位 SFIOR 寄存器的 PSR2 位将复位预分频器,从而允许用户从可预测的预分频器开始工作。

## 寄存器定义

TC2 寄存器列表

| 寄存器    | 地址   | 默认值  | 描述            |
|--------|------|------|---------------|
| TCCR2A | 0xB0 | 0x00 | TC2 控制寄存器 A   |
| TCCR2B | 0xB1 | 0x00 | TC2 控制寄存器 B   |
| TCNT2  | 0xB2 | 0x00 | TC2 计数值寄存器    |
| OCR2A  | 0xB3 | 0x00 | TC2 输出比较寄存器 A |
| OCR2B  | 0xB4 | 0x00 | TC2 输出比较寄存器 B |
| ASSR   | 0xB6 | 0x00 | TC2 异步状态寄存器   |
| TIMSK2 | 0x70 | 0x00 | 定时计数器中断屏蔽寄存器  |
| TIFR2  | 0x37 | 0x00 | 定时计数器中断标志寄存器  |

### TCCR2 A-TC2 控制寄存器 A

|        |                                                                                                                                                                                                     |       | TCCR2 A-TC2 | 2 控制寄存器  | A                         |      |      |               |
|--------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------|-------------|----------|---------------------------|------|------|---------------|
| 地址:    | 0xB0                                                                                                                                                                                                |       |             |          | 默认值: 0x0                  | 0    |      |               |
|        |                                                                                                                                                                                                     |       |             |          | ı                         |      |      |               |
| Bit    | 7                                                                                                                                                                                                   | 6     | 5           | 4        | 3                         | 2    | 1    | 0             |
| Nam    | e FOC2                                                                                                                                                                                              | WGM20 | COM21       | COM20    | WGM21                     | CS22 | CS21 | CS20          |
| R/W    | / W                                                                                                                                                                                                 | R/W   | R/W         | R/W      | R/W                       | R/W  | R/W  | R/W           |
| Initia | al 0                                                                                                                                                                                                | 0     | 0           | 0        | 0                         | 0    | 0    | 0             |
|        |                                                                                                                                                                                                     |       |             |          |                           |      |      |               |
| Bit    | Name                                                                                                                                                                                                | 描述    |             |          |                           |      |      |               |
| 7      | TC2 比较匹配输出 A 模式控制高位。 COM2A1 和 COM2A0 一起组成输出比较模式控制 COM2A[1:0],控制 OC2A 的 输出波形。如果 COM2A 的 1 位或者 2 位都置位,输出比较波形占据着 OC2A 引脚,不过该引脚的数据方向寄存器必须置高才能输出此波形。在不同工作模式下,COM2A 对输出比较波形的控制也不同,具体见比较输出模式控制表格描述。        |       |             |          |                           |      |      |               |
| 6      | 引脚,不过该引脚的数据方向寄存器必须置高才能输出此波形。在不同工作模式下,COM2A 对输出比较波形的控制也不同,具体见比较输出模式控制                                                                                                                                |       |             |          |                           |      |      | f OC2A<br>同工作 |
| 5      | 表格描述。  TC2 比较匹配输出 B 模式控制高位。 COM2B1 和 COM2B0 一起组成输出比较模式控制 COM2B[1:0], 控制 OC2B 的输出波形。如果 COM2B 的 1 位或者 2 位都置位,输出比较波形占据着 OC2B 引脚,不过该引脚的数据方向寄存器必须置高才能输出此波形。在不同工作模式下,COM2B 对输出比较波形的控制也不同,具体见比较输出模式控制表格描述。 |       |             |          |                           |      |      | f OC2B<br>同工作 |
| 4      | TC2 比较匹配输出 B 模式控制低位。 COM2B0 和 COM2B1 一起组成输出比较模式控制 COM2B[1:0], 控制 OC2B 的输出波形。如果 COM2B 的 1 位或者 2 位都置位, 输出比较波形占据着 OC2B                                                                                 |       |             |          |                           |      |      |               |
| 3:2    | -                                                                                                                                                                                                   | 保留。   |             |          |                           |      |      |               |
| 1      | WGM21                                                                                                                                                                                               |       | /GM21,WGI   | M22 一起组成 | <b>戊</b> 波形产生模:<br>具体见波形产 |      |      | ,控制           |
| 0      | WGM20                                                                                                                                                                                               |       | /GM20,WGI   | M22 一起组成 | <b>戊</b> 波形产生模:<br>具体见波形产 |      |      | ,控制           |

## TCCR2B -TC2 控制寄存器 B

|         |        |            |                                                                                                                                                                           | TCCR2E   | 3-TC2 控制 | 寄存器 B           |                         |         |        |  |
|---------|--------|------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------|----------|-----------------|-------------------------|---------|--------|--|
| 地址:     | 0xB1   |            |                                                                                                                                                                           |          |          | 默认              | .值: 0x00                |         |        |  |
|         |        |            |                                                                                                                                                                           |          |          |                 |                         |         |        |  |
| Bit     | : 7    | '          | 6                                                                                                                                                                         | 5        | 4        | 3               | 2                       | 1       | 0      |  |
| Nam     | ne FOC | 2A         | FOC2B                                                                                                                                                                     | -        | -        | WGM22           | CS22                    | CS21    | CS20   |  |
| R/V     | v v    | /          | W                                                                                                                                                                         | -        | -        | R/W             | R/W                     | R/W     | R/W    |  |
| Initi   | al C   |            | 0                                                                                                                                                                         | 0        | 0        | 0               | 0                       | 0       | 0      |  |
|         |        |            |                                                                                                                                                                           |          |          |                 |                         |         |        |  |
| Bit     | Name   |            | 描述                                                                                                                                                                        |          |          |                 |                         |         |        |  |
| 7       | FOC2A  |            | TC2 强制输出比较 A 控制位。<br>工作于非 PWM 模式时,可以通过对强制输出比较位 FOC2A 写"1"的方式来产生比较匹配。强制比较匹配不会置位 OCF2A 标志,也不会重载或清零定时器,但是输出引脚 OC2A 将被按照 COM2A 的设置相应的更新,就跟真的发生了比较匹配一样。<br>读取 FOC2A 的返回值一直为零。  |          |          |                 |                         |         |        |  |
| 6 FOC2B |        |            | TC2 强制输出比较 B 控制位。<br>工作于非 PWM 模式时,可以通过对强制输出比较位 FOC2B 写 "1"的方式来产生比较匹配。强制比较匹配不会置位 OCF2B 标志,也不会重载或清零定时器,但是输出引脚 OC2B 将被按照 COM2B 的设置相应的更新,就跟真的发生了比较匹配一样。<br>读取 FOC2B 的返回值一直为零。 |          |          |                 |                         |         |        |  |
| 5:4     | -      | <u> </u>   | 保留。                                                                                                                                                                       |          |          |                 |                         |         |        |  |
| 3       | WGM22  | <u>,</u> , |                                                                                                                                                                           | WGM20, W | /GM21 一起 | 2组成波形产<br>具体见波形 |                         | · •     | )],控制; |  |
| 2       | CS22   |            | TC2 时钟选排<br>用于选择定F                                                                                                                                                        |          |          |                 |                         |         |        |  |
| 1       | CS21   |            | TC2 时钟选择用于选择定证                                                                                                                                                            |          |          |                 |                         |         |        |  |
| 0       | CS20   |            | TC2 时钟选择<br>用于选择定6                                                                                                                                                        |          |          |                 |                         |         |        |  |
|         |        |            | (                                                                                                                                                                         | CS2[2:0] |          |                 | 描述                      | 述       |        |  |
|         |        |            |                                                                                                                                                                           | 0        |          |                 | 无时钟源,                   | 停止计数    |        |  |
|         |        |            | 1 clk <sub>t2s</sub>                                                                                                                                                      |          |          |                 |                         |         |        |  |
|         |        |            | 2 clk <sub>t2s</sub> /8,来自预分频器                                                                                                                                            |          |          |                 |                         |         |        |  |
|         |        |            |                                                                                                                                                                           | 3        |          | cl              | k <sub>t2s</sub> /32,来  | 自预分频器   |        |  |
|         |        |            |                                                                                                                                                                           | 4        |          | cl              | k <sub>t2s</sub> /64,来  | 自预分频器   |        |  |
|         |        |            |                                                                                                                                                                           | 5        |          | clk             | x <sub>t2s</sub> /128,来 | 自预分频器   | į.     |  |
|         |        |            |                                                                                                                                                                           | 6        |          | clk             | k <sub>t2s</sub> /256,来 | 自预分频器   | ÷      |  |
|         |        |            |                                                                                                                                                                           | 7        |          |                 | /4024                   | 2 白菇八塘貝 | TÓ.    |  |

clk<sub>t2s</sub>/1024,来自预分频器

7

下表为非 PWM 模式(即普通模式和 CTC 模式)下,比较输出模式对输出比较波形的控制。 Table 2 非 PWM 模式下 OC2x 比较输出模式控制

| COM2x[1:0] | 描述                |
|------------|-------------------|
| 0          | OC2x 断开,通用 IO 口操作 |
| 1          | 比较匹配时翻转 OC2x 信号   |
| 2          | 比较匹配时清零 OC2x 信号   |
| 3          | 比较匹配时置位 OC2x 信号   |

下表为快速 PWM 模式下比较输出模式对输出比较波形的控制。

Table 3 快速 PWM 模式下 OC2x 比较输出模式控制

| COM2x[1:0] | 描述                               |
|------------|----------------------------------|
| 0          | OC2x 断开,通用 IO 口操作                |
| 1          | 保留                               |
| 2          | 比较匹配时清零 OC2x 信号,最大值匹配时置位 OC2x 信号 |
| 3          | 比较匹配时置位 OC2x 信号,最大值匹配时清零 OC2x 信号 |

下表为相位修正模式下比较输出模式对输出比较波形的控制。

Table 4 相位修正 PWM 模式下 OC2x 比较输出模式控制

| COM2x[1:0] | 描述                                        |
|------------|-------------------------------------------|
| 0          | OC2x 断开,通用 IO 口操作                         |
| 1          | 保留                                        |
| 2          | 升序计数下比较匹配时清零 OC2x 信号,降序计数下比较匹配时置位 OC2x 信号 |
| 3          | 升序计数下比较匹配时置位 OC2x 信号,降序计数下比较匹配时清零 OC2x 信号 |

下表为波形产生模式控制。

Table 5 波形产生模式控制

| WGM2[2:0] | 工作模式   | TOP 值 | 更新 OCR2x 时刻 | 置位 TOV2 时刻 |
|-----------|--------|-------|-------------|------------|
| 0         | Normal | 0xFF  | 立即          | MAX        |
| 1         | PCPWM  | 0xFF  | TOP         | воттом     |
| 2         | СТС    | OCR2A | 立即          | MAX        |
| 3         | FPWM   | 0xFF  | TOP         | MAX        |
| 4         | 保留     | -     | -           | -          |
| 5         | PCPWM  | OCR2A | TOP         | воттом     |
| 6         | 保留     | -     | -           | -          |
| 7         | FPWM   | OCR2A | TOP         | ТОР        |

## TCNT2-TC2 计数值寄存器

| 地址: 0xB2 默认值: 0x00 |        |             |               |        |        |        |        |        |  |  |
|--------------------|--------|-------------|---------------|--------|--------|--------|--------|--------|--|--|
|                    |        |             |               |        |        |        |        |        |  |  |
| Bit                | 7      | 6           | 5             | 4      | 3      | 2      | 1      | 0      |  |  |
| Name               | TCNT27 | TCNT26      | TCNT25        | TCNT24 | TCNT23 | TCNT22 | TCNT21 | TCNT20 |  |  |
| R/W                | R/W    | R/W         | R/W           | R/W    | R/W    | R/W    | R/W    | R/W    |  |  |
| Initial            | 0      | 0           | 0             | 0      | 0      | 0      | 0      | 0      |  |  |
|                    |        |             |               |        |        |        |        |        |  |  |
| Bit                | Name   | 描述          |               |        |        |        |        |        |  |  |
|                    |        | T00 11 #4/生 | <i>→</i> + == |        |        |        |        |        |  |  |

| Bit | Name                                    | 描述                                         |  |  |  |  |
|-----|-----------------------------------------|--------------------------------------------|--|--|--|--|
|     |                                         | TC2 计数值寄存器。                                |  |  |  |  |
|     |                                         | 通过 TCNT2 寄存器可以直接对计数器的 8 为计数值进行读写访问。        |  |  |  |  |
|     | CPU 对 TCNT2 寄存器的写操作会在下一个定时器时钟周期阻止比较匹配的发 |                                            |  |  |  |  |
|     |                                         | 生,即使定时器已经停止。这就允许初始化 TCNT2 寄存器的值与 OCR2 的值一  |  |  |  |  |
| 7:0 | TCNT2                                   | 致而不会引发中断。                                  |  |  |  |  |
|     |                                         | 如果写入 TCNT2 的数值等于或绕过 OCR2 值时,比较匹配就会丢失,造成不正  |  |  |  |  |
|     |                                         | 确的波形发生结果。                                  |  |  |  |  |
|     |                                         | 没有选择时钟源时定时器停止计数,但 CPU 仍可以访问 TCNT2。CPU 写计数器 |  |  |  |  |
|     |                                         | 比清零或加减操作的优先级高。                             |  |  |  |  |

## OCR2A - TC2 输出比较寄存器 A

|                    | OCR2A - TC2 输出比较寄存器 A |        |        |        |        |        |        |        |  |  |
|--------------------|-----------------------|--------|--------|--------|--------|--------|--------|--------|--|--|
| 地址: 0xB3 默认值: 0x00 |                       |        |        |        |        |        |        |        |  |  |
|                    |                       |        |        |        |        |        |        |        |  |  |
| Bit                | 7                     | 6      | 5      | 4      | 3      | 2      | 1      | 0      |  |  |
| Name               | OCR2A7                | OCR2A6 | OCR2A5 | OCR2A4 | OCR2A3 | OCR2A2 | OCR2A1 | OCR2A0 |  |  |
| R/W                | R/W                   | R/W    | R/W    | R/W    | R/W    | R/W    | R/W    | R/W    |  |  |
| Initial            | 0                     | 0      | 0      | 0      | 0      | 0      | 0      | 0      |  |  |

| Bit | Name                             | 描述                                             |
|-----|----------------------------------|------------------------------------------------|
|     |                                  | TC2 输出比较寄存器 A。                                 |
|     |                                  | OCR2A 包含一个 8 位的数据,不间断地与计数器数值 TCNT2 进行比较。比较匹配   |
|     | 可以用来产生输出比较中断,或者用来在 OC2A 引脚上产生波形。 |                                                |
|     |                                  | 当使用 PWM 模式时,OCR2A 寄存器使用双缓冲寄存器。而普通工作模式和匹        |
| 7:0 | OCR2A                            | 配清零模式下,双缓冲功能是禁止的。双缓冲可以将更新 OCR2A 寄存器与计数         |
|     |                                  | 最大值或最小值时刻同步起来,从而防止产生不对称的 PWM 脉冲,消除了干扰          |
|     |                                  | 脉冲。                                            |
|     |                                  | 使用双缓冲功能时, CPU 访问的是 OCR2A 缓冲寄存器, 禁止双缓冲功能时 CPU 访 |
|     |                                  | 问的是 OCR2A 本身。                                  |

## OCR2B - TC2 输出比较寄存器 B

| 18000 50 10 00        |                    |                                             |          |         |                |          |                |        |  |
|-----------------------|--------------------|---------------------------------------------|----------|---------|----------------|----------|----------------|--------|--|
| OCR2B - TC2 输出比较寄存器 B |                    |                                             |          |         |                |          |                |        |  |
| 地址: 0x                | 地址: 0xB4 默认值: 0x00 |                                             |          |         |                |          |                |        |  |
|                       |                    |                                             |          |         |                |          |                |        |  |
| Bit                   | 7                  | 6                                           | 5        | 4       | 3              | 2        | 1              | 0      |  |
| Name                  | OCR2B7             | OCR2B6                                      | OCR2B5   | OCR2B4  | OCR2B3         | OCR2B2   | OCR2B1         | OCR2B0 |  |
| R/W                   | R/W                | R/W                                         | R/W      | R/W     | R/W            | R/W      | R/W            | R/W    |  |
| Initial               | 0                  | 0                                           | 0        | 0       | 0              | 0        | 0              | 0      |  |
|                       |                    |                                             |          |         |                |          |                |        |  |
| Bit                   | Name               |                                             |          |         | 描述             |          |                |        |  |
|                       |                    | TC2 输出比纳                                    | 铰 B 寄存器  | 0       |                |          |                |        |  |
|                       |                    | OCR2B 包含一个 8 位的数据,不间断地与计数器数值 TCNT2 进行比较。比较匹 |          |         |                |          |                |        |  |
|                       |                    | 配可以用来                                       | 产生输出比    | :较中断, 或 | 就者用来在 <b>c</b> | C2B 引脚上  | 产生波形。          |        |  |
| 7.0                   | 0.0000             | 当使用 PWM 模式时,OCR2B 寄存器使用双缓冲寄存器。而普通工作模式和匹     |          |         |                |          |                |        |  |
| 7:0                   | OCR2B              | 配清零模式                                       | 下,双缓冲    | 功能是禁止   | :的。双缓冲         | 中可以将更新   | OCR2B 寄存       | 字器与计数  |  |
|                       |                    | 最大值或最                                       | 小值时刻同    | 步起来,从   | 、而防止产生         | E不对称的 P  | WM 脉冲,         | 消除了干   |  |
|                       |                    | 扰脉冲。使                                       | 用双缓冲功    | 能时,CPU  | 访问的是C          | CR2B 缓冲器 | <b>好存器,禁</b> 」 | 上双缓冲功  |  |
|                       |                    | 能时 CPU 访                                    | i问的是 OCI | R2B 本身。 |                |          |                |        |  |

## TIMSK2 - TC2 中断屏蔽寄存器

| TIMSK2 – TC2 中断屏蔽寄存器 |   |   |   |   |   |        |        |       |  |
|----------------------|---|---|---|---|---|--------|--------|-------|--|
| 地址: 0x70 默认值: 0x00   |   |   |   |   |   |        |        |       |  |
|                      |   |   |   |   |   |        |        |       |  |
| Bit                  | 7 | 6 | 5 | 4 | 3 | 2      | 1      | 0     |  |
| Name                 | - | - | - | - | - | OCIE2B | OCIE2A | TOIE2 |  |
| R/W                  | - | - | - | - | - | R/W    | R/W    | R/W   |  |
| Initial              | 0 | 0 | 0 | 0 | 0 | 0      | 0      | 0     |  |

| Bit | Name   | 描述                                                  |
|-----|--------|-----------------------------------------------------|
| 7:3 |        | 保留。                                                 |
|     |        | TC2 输出比较 B 匹配中断使能位。                                 |
| 2   | OCIE2B | 当 OCIE2B 位为"1",且全局中断置位,TC2 输出比较 B 匹配中断使能。当比较匹配      |
| 2   | OCIEZB | 发生时,即 TIFR2 中 OCF2B 位被置位时,中断产生。                     |
|     |        | 当 OCIE2B 位为"0"时,TC2 输出比较 B 匹配中断被禁止。                 |
|     |        | TC2 输出比较 A 匹配中断使能位。                                 |
| 1   | OCIE2A | 当 OCIE2A 位为"1",且全局中断置位,TC2 输出比较 A 匹配中断使能。当比较匹配      |
| 1   | UCIEZA | 发生时,即 TIFR2 中 OCF2A 位被置位时,中断产生。                     |
|     |        | 当 OCIE2A 位为"0"时,TC2 输出比较 A 匹配中断被禁止。                 |
|     |        | TC2 溢出中断使能位。                                        |
| 0   | TOIE2  | 当 TOIE2 位为"1",且全局中断置位,TC2 溢出中断使能。当 TC2 发生溢出,即 TIFR2 |
|     |        | 中的 TOV2 位被置位时,中断产生。当 TOIE2 位为"0"时,TC2 溢出中断被禁止。      |

## TIFR2 - TC2 中断标志寄存器

| TIFR2 - TC2 中断标志寄存器 |   |   |   |   |   |       |       |      |  |
|---------------------|---|---|---|---|---|-------|-------|------|--|
| 地址: 0x37 默认值: 0x00  |   |   |   |   |   |       |       |      |  |
|                     |   |   |   |   |   |       |       |      |  |
| Bit                 | 7 | 6 | 5 | 4 | 3 | 2     | 1     | 0    |  |
| Name                | - | - | - | - | - | OCF2B | OCF2A | TOV2 |  |
| R/W                 | - | - | - | - | - | R/W   | R/W   | R/W  |  |
| Initial             | 0 | 0 | 0 | 0 | 0 | 0     | 0     | 0    |  |

| Bit | Name  | 描述                                                                                                                                                               |
|-----|-------|------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7:3 | -     | 保留。                                                                                                                                                              |
| 2   | OCF2B | TC2 输出比较 B 匹配标志位。<br>当 TCNT2 等于 OCR2B 时,比较单元就给出匹配信号,并置位比较标志 OCF2B。若此时输出比较 B 中断使能 OCIE2B 为"1"且全局中断标志置位,则会产生输出比较 B 中断。执行此中断服务程序时 OCF2B 将自动清零,或对 OCF2B 位写"1"也可清零该位。 |
| 1   | OCF2A | TC2 输出比较 A 匹配标志位。<br>当 TCNT2 等于 OCR2A 时,比较单元就给出匹配信号,并置位比较标志 OCF2A。若此时输出比较 A 中断使能 OCIE2A 为"1"且全局中断标志置位,则会产生输出比较 A 中断。执行此中断服务程序时 OCF2A 将自动清零,或对 OCF2A 位写"1"也可清零该位。 |
| 0   | TOV2  | TC2 溢出标志位。<br>当计数器发生溢出时,置位溢出标志 TOV2。若此时溢出中断使能 TOIE2 为"1"<br>且全局中断标志置位,则会产生溢出中断。执行此中断服务程序时 TOV2 将自动<br>清零,或对 TOV2 位写"1"也可清零该位。                                    |

## SPI 串行外设接口

- 全双工,三线同步数据传输
- 主机或从机操作
- 最低位或最高位优先传输
- 7种可编程的比特率
- 发送结束中断标志
- 写入冲突标志保护机制
- 可从闲置模式唤醒
- 主机操作时具有倍速模式
- 支持主机双线输入模式

### 综述

SPI 主要包括三个部分: 时钟预分频器,时钟检测器,从机选择检测器,发送器和接收器。控制和状态寄存器由这三个部分共享。时钟预分频器只工作在主机操作模式下,由比特率控制位来选择分频系数,从而产生相应的分频时钟,输出到 SPCK 引脚上。时钟检测器只工作在从机操作模式下,检测从 SPCK 引脚上输入的时钟沿,根据 SPI 的数据传输模式对发送和接收移位寄存器进行移位操作。从机选择检测器对从机选择信号 SPSS 进行检测,得到传输的状态来控制发送器和接收器的操作。发送器由一个移位寄存器和发送控制逻辑组成。接收器由一个移位寄存器,一个接收缓冲器和接收控制逻辑组成。



SPI 结构图

## 时钟产生

时钟产生逻辑分为主机时钟预分频器和从机时钟检测器,分别工作在主机操作和从机操作模式下。时钟预分频器由比特率控制位和倍速控制位来选择分频系数,产生相应的分频时钟(共有 7 种可选的分频系数,详细信息见寄存器描述),输出到 SPCK 引脚为通信提供时钟,同时为内部发送和接收移位寄存器提供移位时钟。时钟检测器对输入时钟 SPCK 进行边沿检测,根据 SPI 的数据传输模式对发送器和接收器进行移位操作。为保证对时钟信号的正确采样,SPCK 时钟的高电平和低电平的宽度均须大于 2 个系统时钟周期。

#### 发送和接收

SPI 模块在单线模式下支持同时发送和接收,在双线模式下只支持主机双线接收。

#### 单线发送和接收

SPI 的主机将需要通信的从机选择信号 SPSS 拉低,即可启动一次传输过程。主机和从机将需要传输的数据准备好,主机在时钟信号 SPCK 上产生时钟脉冲以交换数据,主机的数据从 MOSI 移出,从 MISO 移入,从机的数据从 MISO 移出,从 MOSI 移入,交换完数据后主机拉高 SPSS 信号即可完成通信。

当配置为主机时,SPI 模块并不控制 SPSS 引脚,必须由用户软件来处理。软件拉低 SPSS 引脚,选择要通信的从机,启动传输。软件将需要传输的数据写入 SPDR 寄存器即会启动时钟发生器,硬件产生通信的时钟,并把 8 位数据移出给从机,同时把从机的数据移入。移位一个字节的数据后,停止时钟发生器,并置位传输完成标志 SPIF。软件可再次写入数据到 SPDR 寄存器来继续传输下一个字节,也可以拉高 SPSS 信号来结束当前传输。最后进来的数据将保存在接收缓冲器中。

当配置为从机时,只要 SPSS 信号一直为高,SPI 模块将保持睡眠状态,并保持 MISO 引脚为三态。这时软件可更新 SPDR 寄存器的内容。即使此时 SPCK 引脚上有输入时钟脉冲,SPDR 的数据也不会被移出,直至 SPSS 信号被拉低。当一个字节的数据传输完成之后,硬件置位传输完成标志 SPIF。此时软件在读取移入的数据之前可继续往 SPDR 寄存器写入数据,最后进来的数据将保存在接收缓冲器中。

SPI 模块在发送方向只有一个缓冲器,而在接收方向有两个缓冲器。在发送数据时,一定要等到移位过程全部结束之后才能对 SPDR 寄存器进行写操作。而在接收数据时,需要在下一个字节移位过程结束之前通过访问 SPDR 寄存器读取已经接收到的字符,否则前一个字节将丢失。

#### 主机双线接收

SPI 模块的双线模式只在主机操作模式下有效,与单线模式的不同在于 MOSI 和 MISO 都用于主机接收数据,每一个 SPCK 时钟脉冲同时接收 2 个比特的数据(MISO 线上的数据在前,MOSI 线上的数据在后),接收完两个字节的数据之后硬件置位传输完成标志 SPIF,数据保存到接收缓冲器和移位寄存器中。此时软件须读取 SPDR 寄存器两次来得到所接收的两个字节的数据。需要注意的是,虽然双线模式下主机不向从机发送数据,软件仍需要往 SPDR寄存器写入数据来启动时钟发生器产生通信时钟,写入一次 SPDR 寄存器即可接收两个字节

的数据。

## 数据模式

单线模式下,相对于串行数据,SPI 有 4 种 SPCK 相位和极性的组合方式,由 CPHA 和 CPOL 来控制,如下表所示。

| 21 1 1 1 1 2 1 2 2 1 NAME ( 110) 1X 4 |      |          |          |        |  |  |  |  |
|---------------------------------------|------|----------|----------|--------|--|--|--|--|
| CPOL                                  | СРНА | 起始沿      | 结束沿      | SPI 模式 |  |  |  |  |
| 0                                     | 0    | 采样 (上升沿) | 设置(下降沿)  | 0      |  |  |  |  |
| 0                                     | 1    | 设置 (上升沿) | 采样 (下降沿) | 1      |  |  |  |  |
| 1                                     | 0    | 采样 (下降沿) | 设置 (上升沿) | 2      |  |  |  |  |
| 1                                     | 1    | 设置 (下降沿) | 采样(上升沿)  | 3      |  |  |  |  |

CPHA 和 CPOL 选择数据传输模式

当 CPHA = 0 时,数据采样和设置的时钟沿如下图所示:



CPHA 为 "0"时 SPI 数据传输模式

当 CPHA = 1 时,数据采样和设置的时钟沿如下图所示:



CPHA 为"1"时 SPI 数据传输模式

双线模式下, MISO 和 MISO 均用做主机的输入, 数据采样的时刻仍由数据传输模式决定,

采样的方式如下图所示:



主机模式下 DUAL 为"1"时 SPI 数据采样模式

## SPSS 引脚功能

当配置为从机时,从机选择信号 SPSS 引脚总是作为输入。当 SPSS 引脚保持为低时,SPI 接口被激活,MISO 引脚成为输出引脚(软件进行相应的端口配置),其它引脚均为输入。当 SPSS 引脚保持为高时,SPI 模块被复位,且不再接收数据。SPSS 引脚对于数据包/字节的同步非常有用,可以使从机的位计数器和主机的时钟发生器同步。当 SPSS 拉高时,SPI 从机立即复位接收和发送逻辑,并丢弃移位寄存器里不完整的数据。

当配置为主机时,用户软件可以决定 SPSS 引脚的方向。

若 SPSS 配置为输出,则它可以用来驱动从机的 SPSS 引脚。若 SPSS 配置为输入,必须保持为高以保证主机的正常工作。当配置为主机且 SPSS 引脚为输入,外部电路拉低 SPSS 引脚时,SPI 模块会认为是另外一个主机选择自己作为从机并开始传输数据。为了防止总线冲突,SPI 模块将进行如下动作:

- 1. 清零位于 SPCR 寄存器的 MSTR 位,转换为从机,从而 MOSI 和 SPCK 变为输入:
- 2. 置位位于 SPSR 寄存器的 SPIF 位,若中断使能则产生 SPI 中断。

因此,使用中断方式处理 SPI 主机的数据传输,并且存在 SPSS 被拉低的可能性时,中断服务程序应该检查 MSTR 位是否为"1"。若被清零,软件须将其置位,以重新使能 SPI 主机模式。

### SPI 初始化

进行通信之前首先要对 SPI 进行初始化。初始化过程通常包括主机从机操作的选择,数据传输模式的设定,比特率的选择,以及各个引脚的方向控制等。其中主机和从机操作下引脚方向的控制各不相同,如下表所示:

 引脚
 主机模式下的方向
 从机模式下的方向

 MOSI
 用户软件定义
 输入

 MISO
 输入
 用户软件定义

 SPCK
 用户软件定义
 输入

 SPSS
 用户软件定义
 输入

引脚方向控制

## SPI 主机初始化

SPI 主机模式的初始化过程如下:

- 1. 置位 MSTR 位,设置比特率选择控制位,数据传输模式,数据传输次序,中断使能与否,以及双线使能与否;
- 2. 设置 MOSI 和 SPCK 引脚为输出;
- 3. 置位 SPE 位。

主机模式下, 当不希望 SPI 模块被别的主机选择作为从机使用时, 可设置 SPSS 引脚为输出。

## SPI 从机初始化

SPI 从机模式初始化过程如下:

- 1. 清零 MSTR 位,设置数据传输模式,数据传输次序,中断使能与否;
- 2. 设置 MISO 引脚为输出;
- 3. 置位 SPE 位。

## 寄存器定义

#### SPI 寄存器列表

| 寄存器  | 地址   | 默认值  | 描述        |
|------|------|------|-----------|
| SPCR | 0x4C | 0x00 | SPI 控制寄存器 |
| SPSR | 0x4D | 0x00 | SPI 状态寄存器 |
| SPDR | 0x4E | 0x00 | SPI 数据寄存器 |

## SPCR - SPI 控制寄存器

|                    | SPCR – SPI 控制寄存器 |     |      |      |      |      |      |      |
|--------------------|------------------|-----|------|------|------|------|------|------|
| 地址: 0x4C 默认值: 0x00 |                  |     |      |      |      |      |      |      |
|                    |                  |     |      |      |      |      |      |      |
| Bit                | 7                | 6   | 5    | 4    | 3    | 2    | 1    | 0    |
| Name               | SPIE             | SPE | DORD | MSTR | CPOL | СРНА | SPR1 | SPR0 |
| R/W                | R/W              | R/W | R/W  | R/W  | R/W  | R/W  | R/W  | R/W  |
| Initial            | 0                | 0   | 0    | 0    | 0    | 0    | 0    | 0    |

| Bit | Name | 描述                                                 |
|-----|------|----------------------------------------------------|
|     |      | SPI 中断使能位。                                         |
| _   | SPIE | 当设置 SPIE 位为"1"时,SPI 中断被使能。当位于 SPSR 寄存器中的 SPIF 位被置位 |
| /   | SPIE | 且全局中断使能时,产生 SPI 中断。                                |
|     |      | 当设置 SPIE 位为"0"时,SPI 中断被禁止。                         |
|     |      | SPI 使能位。                                           |
| 6   | SPE  | 当设置 SPE 位为"1"时,SPI 模块被使能。进行任何 SPI 操作之前必须置位 SPE。    |
|     |      | 当设置 SPE 位为"0"时,SPI 模块被禁止。                          |
| _   | DOR  | 数据次序控制位。                                           |
| 5   | D    | 当设置 DORD 位为"1"时,数据的 LSB 首先发送。                      |

|   |                          | 坐沿署 DODD 位为                                       | "0" 叶 粉捏的 MCD 芳生尖法               |                                     |  |  |  |  |
|---|--------------------------|---------------------------------------------------|----------------------------------|-------------------------------------|--|--|--|--|
|   |                          | 当设置 DORD 位为"0"时,数据的 MSB 首先发送。                     |                                  |                                     |  |  |  |  |
|   |                          | 主机从机选择控制位。                                        |                                  |                                     |  |  |  |  |
|   | 当设置 MSTR 位为"1"时,选择为主机模式。 |                                                   |                                  |                                     |  |  |  |  |
| 4 | MSTR                     | 当设置 MSTR 位为"0"时,选择为从机模式。                          |                                  |                                     |  |  |  |  |
|   |                          | 主机模式下,SPSS 引脚配置为输入且被拉低时,MSTR 位将被清零,位于 SPSR 寄存     |                                  |                                     |  |  |  |  |
|   |                          | 器的 SPIF 被置位,用户必须重新设置 MSTR 进入主机模式。                 |                                  |                                     |  |  |  |  |
|   |                          | 时钟极性控制位。                                          |                                  |                                     |  |  |  |  |
|   |                          | 当设置 CPOL 位为                                       | "1"时,空闲状态下 SPCK 为高电 <sup>3</sup> | 平。                                  |  |  |  |  |
|   |                          | 当设置 CPOL 位为                                       | "0"时,空闲状态下 SPCK 为低电 <sup>3</sup> | 平。                                  |  |  |  |  |
| 3 | CPOL                     |                                                   |                                  |                                     |  |  |  |  |
|   |                          | CPOL                                              | 起始沿                              | 结東沿                                 |  |  |  |  |
|   |                          | 0                                                 | 上升沿                              | 下降沿                                 |  |  |  |  |
|   |                          | 1                                                 | 下降沿                              | 上升沿                                 |  |  |  |  |
| 2 | СРНА                     | 时钟相位控制位。                                          |                                  |                                     |  |  |  |  |
|   |                          | 当设置 CPHA 位为"1"时,起始沿设置数据,结束沿采样数据。                  |                                  |                                     |  |  |  |  |
|   |                          | 当设置 CPHA 位为"0"时,起始沿采样数据,结束沿设置数据。                  |                                  |                                     |  |  |  |  |
|   |                          | СРНА                                              | 起始沿                              | 结束沿                                 |  |  |  |  |
|   |                          | 0                                                 | 采样                               | 设置                                  |  |  |  |  |
|   |                          | 1                                                 | 设置                               | 采样                                  |  |  |  |  |
| 1 | SPR1                     | 时钟速率选择位 1。                                        |                                  |                                     |  |  |  |  |
|   |                          | SPR1 和 SPR0 用来选择 SPI 传输的时钟速率。具体控制方式见 SPCK 和系统时钟的关 |                                  |                                     |  |  |  |  |
|   |                          | 系表格。                                              |                                  |                                     |  |  |  |  |
| 0 | SPR0                     | 时钟速率选择位 0                                         | 3                                |                                     |  |  |  |  |
|   |                          | SPR1 和 SPR0 用来                                    | 选择 SPI 传输的时钟速率。具体控制              | 前方式见 SPCK 和系统时钟的关                   |  |  |  |  |
|   |                          | 系表格。                                              |                                  | 272. 0.2. 2. 2. 1. 7470. 4.1. H42.4 |  |  |  |  |
|   |                          | ANNUA O                                           |                                  |                                     |  |  |  |  |

# SPSR - SPI 状态寄存器

| SPSR - SPI 状态寄存器 |                    |                 |                                                                                                                                                                                       |   |         |        |          |         |       |
|------------------|--------------------|-----------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---------|--------|----------|---------|-------|
| 地址:              | 地址: 0x4D 默认值: 0x00 |                 |                                                                                                                                                                                       |   |         |        |          |         |       |
|                  | '                  |                 |                                                                                                                                                                                       |   |         |        |          |         |       |
| Bit              |                    | 7               | 6                                                                                                                                                                                     | 5 | 4       | 3      | 2        | 1       | 0     |
| Nam              | e S                | SPIF            | WCOL                                                                                                                                                                                  | - | -       | -      | DUAL     | -       | SPI2X |
| R/W              | /                  | R               | R                                                                                                                                                                                     | R | R       | R      | R/W      | R       | R/W   |
| Initia           | al                 | 0               | 0                                                                                                                                                                                     | 0 | 0       | 0      | 0        | 0       | 0     |
|                  |                    |                 |                                                                                                                                                                                       |   |         |        |          |         |       |
| Bit              | Name               | 描述              | 述                                                                                                                                                                                     |   |         |        |          |         |       |
| 7                | SPIF               | 串7<br>SPI<br>中B | SPI 中断标志位。<br>串行传输结束后置位 SPIF 标志,主机模式下,配置 SPSS 引脚为输入且被拉低时,<br>SPIF 也将被置位。若此时 SPCR 寄存器的 SPIE 位和全局中断使能位都被置位,SPI<br>中断产生。进入中断服务程序后 SPIF 位自动清零,或者通过先读取 SPSR 寄存器再<br>访问 SPDR 寄存器来清零 SPIF 位。 |   |         |        |          |         |       |
| 6                | WCOL               | .               | 中突标志位。<br>数据传输的i                                                                                                                                                                      |   | PDR 寄存器 | 将置位 WC | OL 位。WCG | OL 位可以证 | 通过先读取 |

|   |       | SPSR 寄存器再访问 SPDR 寄存器来清零。                     |
|---|-------|----------------------------------------------|
| 5 | -     | 保留。                                          |
| 4 | -     | 保留。                                          |
| 3 | -     | 保留。                                          |
|   |       | 双线模式控制位。                                     |
|   |       | 当设置 DUAL 位为"1"时,使能 SPI 双线传输模式。               |
| 2 | DUAL  | 当设置 DUAL 位为"0"时,禁止 SPI 双线传输模式。               |
|   |       | 双线传输模式只在 SPI 主机模式下有效,MISO 和 MOSI 均用作主机数据输入,数 |
|   |       | 据的传输方式见主机双线接收和数据模式章节描述。                      |
| 1 | -     | 保留。                                          |
|   |       | SPI 倍速控制位。                                   |
| 0 | SPI2X | 当设置 SPI2X 位为"1"时,SPI 的传输速度加倍。                |
| U | SPIZX | 当设置 SPI2X 位为"0"时,SPI 的传输速度不加倍。               |
|   |       | 具体控制方式见 SPCK 和系统时钟的关系表格。                     |

## 下表为 SPCK 和系统时钟的关系。

## SPCK 和系统时钟的关系

| 11114 1114 1114 |      |      |                                              |  |  |  |  |  |
|-----------------|------|------|----------------------------------------------|--|--|--|--|--|
| SPI2X           | SPR1 | SPR0 | SPCK 的频率                                     |  |  |  |  |  |
| 0               | 0    | 0    | f <sub>sys</sub> /4                          |  |  |  |  |  |
| 0               | 0    | 1    | f <sub>sys</sub> /16                         |  |  |  |  |  |
| 0               | 1    | 0    | f <sub>sys</sub> /64                         |  |  |  |  |  |
| 0               | 1    | 1    | f <sub>sys</sub> /128                        |  |  |  |  |  |
| 1               | 0    | 0    | f <sub>sys</sub> /2                          |  |  |  |  |  |
| 1               | 0    | 1    | f <sub>sys</sub> /8                          |  |  |  |  |  |
| 1               | 1    | 0    | f <sub>sys</sub> /32                         |  |  |  |  |  |
| 1               | 1    | 1    | f <sub>sys</sub> /32<br>f <sub>sys</sub> /64 |  |  |  |  |  |

## SPDR - SPI 数据寄存器

| SPDR - SPI 数据寄存器   |       |       |       |       |       |       |       |       |
|--------------------|-------|-------|-------|-------|-------|-------|-------|-------|
| 地址: 0x4E 默认值: 0x00 |       |       |       |       |       |       |       |       |
|                    |       |       |       |       |       |       |       |       |
| Bit                | 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0     |
| Name               | SPDR7 | SPDR6 | SPDR5 | SPDR4 | SPDR3 | SPDR2 | SPDR1 | SPDR0 |
| R/W                | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   |
| Initial            | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
|                    |       |       |       |       |       |       |       |       |

| Bit | Name | 描述                                              |  |  |  |  |  |
|-----|------|-------------------------------------------------|--|--|--|--|--|
|     |      | SPI 发送和接收的数据。                                   |  |  |  |  |  |
| 7:0 | SPDR | SPI 发送数据和接收数据共享 SPI 数据寄存器 SPDR。将数据写入 SPDR 即写入发送 |  |  |  |  |  |
|     |      | 数据移位寄存器器,从 SPDR 读取数据即读取接收数据缓冲器。                 |  |  |  |  |  |

## USARTO - 通用同步/异步串行收发器

- 全双工操作 (独立的串行接收和发送寄存器)
- 异步或同步操作
- 主机或从机操作
- 高精度的波特率发生器
- 支持 5, 6, 7, 8, 或 9 个数据位和 1, 或 2 个停止位
- 硬件支持的奇偶产生和校验机制
- 数据过速检测
- 帧错误检测
- 噪声滤波,包括错误的起始位检测以及数字低通滤波器
- 三个独立的中断:发送结束中断,发送数据寄存器空中断以及接收结束中断
- 多处理器通信模式
- 倍速异步通信模式

## 综述



USART 结构图

USART 主要包括三个部分: 时钟发生器,发送器和接收器。控制和状态寄存器由这三个部分共享。时钟发生器由波特率发生器和同步从机操作模式下外部输入时钟的同步逻辑组成。

XCK 引脚只用于同步传输模式。发送器包括一个写数据缓冲器,串行移位寄存器,奇偶发生器以及处理不同帧格式所需的控制逻辑。写数据缓冲器允许连续发送数据而不会在数据帧之间引入延迟。接收器具有时钟和数据恢复单元,用于异步数据的接收。除了恢复单元,接收器还包括奇偶校验,控制逻辑,串行移位寄存器和一个两级接收缓冲器 UDR。接收器支持与发送器相同的帧格式,而且可以检测帧错误,数据过速和奇偶校验错误。

#### 时钟产生

时钟产生逻辑为发送器和接收器产生基础时钟。USART 支持 4 种模式的时钟:正常的异步模式,倍速的异步模式,主机同步模式,以及从机同步模式。USCRC 的 UMSEL 位用于选择同步或异步模式。USCRA 的 U2X 位控制异步模式下的倍速使能。仅在同步模式下有效的 XCK 引脚的数据方向寄存器(与 IO 复用)决定了时钟源是由内部产生(主机模式)还是外部产生(从机模式)。

### 波特率发生器

波特率寄存器 UBRR 和降序计数器连接在一起作为 USART 的可编程的预分频器或波特率发生器。降序计数器工作在系统时钟(fsys)下,当其计数到零或 UBRRL 寄存器被写时,会自动加载 UBRR 寄存器的值。当计数到零时产生一个时钟,该时钟作为波特率发生器的输出时钟,频率为 fsys/(UBRR+1)。

下表给出了各种工作模式下计算波特率(位/秒)以及 UBRR 值的公式。

| 工作模式   | 波特率计算公式(1)                     | UBRR 值计算公式                             |
|--------|--------------------------------|----------------------------------------|
| 异步正常模式 | $BAUD = f_{sys}/(16*(UBRR+1))$ | UBRR = f <sub>sys</sub> /(16*BAUD) - 1 |
| 异步倍速模式 | BAUD = $f_{sys}/(8*(UBRR+1))$  | UBRR = $f_{sys}/(8*BAUD) - 1$          |
| 同步主机模式 | $BAUD = f_{sys}/(2*(UBRR+1))$  | $UBRR = f_{sys}/(2*BAUD) - 1$          |

#### 说明:

- 1. 波特率定义为每秒的位传输速度(bps);
- 2. BUAD 为波特率,f<sub>svs</sub> 为系统时钟,UBRR 为波特率寄存器 UBRRH 和 UBRRL 的组合值。

## 倍速工作模式

通过设定 UCSRA 寄存器的 U2X 位可以是传输速率加倍,该位只在异步工作模式下有效,同步工作模式下置该位为"0"。

设置该位将会把波特率分频器的分频值减半,有效地加倍异步通信的传输速率。在这种情况下,接收器只使用一半的采样数来对数据进行采样及时钟恢复,因此需要更精准的波特率设置和系统时钟。发送器则没有变化。

#### 外部时钟

同步从机操作模式由外部时钟驱动。外部时钟经过同步寄存器和边沿检测器之后才被发送器和接收器使用,这一过程会引入两个系统时钟的延时,因此外部 XCK 的最大时钟频率由以下公式限制:

#### $f_{XCK} < f_{sys}/4$

要注意 fsys 有系统时钟的稳定性决定,为了防止因频率漂移而丢失数据,建议保留足够的裕量。

## 同步时钟操作

同步模式下,XCK 引脚被用于时钟输入(从机模式)或时钟输出(主机模式)。时钟的边沿与数据采样和数据变化关系的基本规律是:对数据输入端(RxD)采样所使用的时钟沿与数据输出端变化所使用的时钟沿是相反的。

#### UCPOL = 1



#### UCPOL = 0



同步模式下的 XCK 时序

如上图所示,当 UCPOL 值为"1"时,在 XCK 的下降沿改变数据输出,在 XCK 的上升沿进行数据采样;当 UCPOL 值为"0"时,在 XCK 的上升沿改变数据输出,在 XCK 的下降沿进行数据采样。

#### 帧格式

一个串行数据帧由数据字加上同步位(起始位和停止位)以及用于纠错的奇偶校验位构成。 USART 接受以下 30 种组合的数据帧格式:

- ↑ 1 个起始位
- 5、6、7、8或9个数据位
- 无校验位、奇校验位或偶校验位
- 1 或 2 个停止位

数据帧以起始位开始,紧接着是数据字的最低位,接着是其它数据位,以数据字的最高位结束,最多成功传输 9 位数据。如果使能了校验,校验位将紧接着数据字,最后是停止位。当一个完整的数据帧传输后,可以立即传输下一个新的数据帧,或者使传输线处于空闲(高电平)状态。下图为可能的数据帧结构,方括号中的位是可选的。



USART 帧结构图

说明:

- 1) IDLE 通信线(RxD 或 TxD)上没有数据传输,线路空闲时必须为高电平
- 2) St 起始位, 总是为低电平
- 3) 0-8 数据位
- 4) P 校验位, 奇校验或偶校验
- 5) Sp 停止位,总是为高电平

数据帧的结构由 UCSRB 和 UCSRC 寄存器中的 UCSZ[2:0]、UPM[1:0]和 USBS 设定。接收与发送使用相同的设置。设置的任何改变都可能破坏正在进行的数据传输。其中,UCSZ[2:0]确定了数据帧的数据位数,UPM[1:0]用于使能和确定校验的类型,USBS 设置帧有一位或两位结束位。接收器会忽略第二个停止位,因此帧错误只在第一个结束位为"0"时被检测到。

## 校验位计算

校验位的计算是对数据的各个位进行异或运算。如果选择了奇校验,则异或结果还需要取反。 校验位与数据位的关系如下:

 $P_{even} = d_{n-1} \oplus ... \oplus d_3 \oplus d_2 \oplus d_1 \oplus d_0 \oplus 0$  $P_{odd} = d_{n-1} \oplus ... \oplus d_3 \oplus d_2 \oplus d_1 \oplus d_0 \oplus 1$ 

说明:

- 1) Peven 偶校验结果
- 2) Podd 奇校验结果
- 3) d<sub>n</sub> 第 n 个数据位

## USART 初始化

进行通信之前首先要对 USART 进行初始化。初始化过程通常包括波特率的设定,帧结构的设定,以及根据需要使能接收器或发送器。对于中断驱动的 USART 操作,在初始化时要清零全局中断标志并禁止 USART 的所有中断。

在进行重新初始化比如改变波特率或帧结构时,必须确保没有数据传输。TXC 标志位可以用来检测发送器是否完成了所有传输,RXC 标志位可以用来检测接收缓冲器中是否还有数据未被读出。如果 TXC 标志位用作此用途,在每次发送数据之前(写 UDR 寄存器之前)必须清零 TXC 标志位。

#### 发送器

置位 UCSRB 寄存器的 TXEN 位将使能 USART 的数据发送。使能后 TxD 引脚的通用 IO 功能即被 USART 功能所取代,成为发送器的串行输出。发送数据之前要设置好波特率、工作模式与帧格式。如果使用同步发送模式,施加于 XCK 引脚上的时钟信号即为数据发送的时钟。

#### 发送5到8为数据的帧

将需要发送的数据加载到发送缓冲器中来启动数据发送。CPU 通过写 UDR 寄存器来加载数据。当发送移位寄存器可以发送新一帧数据的时候,缓冲器中的数据将转移到移位寄存器中。当移位寄存器处于空闲状态(没有正在进行的数据传输),或者前一帧数据的最后一个停止位发送完毕,它将加载新的数据。一旦移位寄存器加载了新的数据,它将按照既定的设置传输一个完整的帧。

## 发送9位数据的帧

如果发送 9 位数据的帧,应先将数据的第 9 位写入寄存器 UCSRB 的 TXB8 位,然后再将低 8 位数据写入发送数据寄存器 UDR。第 9 位数据在多机通信中用于表示地址帧,在同步通信中可以用于协议处理。

## 发送奇偶校验位

奇偶校验产生电路为串行数据帧生成相应的校验位。当校验位使能时(UPM1 = 1),发送控制逻辑电路会在数据字的最后一位与第一个停止位之间插入奇偶校验位。

## 发送标志位与中断处理

USART 发送器有两个标志位: USART 数据寄存器空标志 UDRE 和传输结束标志 TXC,两个标志位都可以产生中断。

数据寄存器空标志 UDRE 用来表示发送缓冲器是否可以写入一个新的数据。该位在发送缓冲器空时被置"1",满时被置"0"。当 UDRE 位为"1"时,CPU 可以往数据寄存器 UDR 写入新的数据,反之则不能。

当 UCSRB 寄存器中的数据寄存器空中断使能位 UDRIE 为"1"时,只要 UDRE 被置位(且全局中断使能),就将产生 USART 数据寄存器空中断请求。对寄存器 UDR 执行写操作将清零 UDRE。当采用中断方式传输数据时,在数据寄存器空中断服务程序中必须写入一个新的数据到 UDR 以清零 UDRE,或者是禁止数据寄存器空中断。否则一旦该中断服务程序结束,一个新的中断将再次产生。

当整个数据帧被移出发送移位寄存器,同时发送寄存器中又没有新的数据时,发送结束标志 TXC 将被置位。当 UCSRB 上的发送结束中断使能位 TXCIE(且全局中断使能)置"1"时,随着 TXC 标志位被置位,USART 发送结束中断将被执行。一旦进入中断服务程序,TXC 标志位即被自动清零,CPU 也可以对该位写"1"来清零。

#### 禁止发送器

当 TXEN 清零后,只有等所有的数据都发送完成以后发送器才能够真正禁止,即发送移位寄存器与发送缓冲寄存器中都没有要传送的数据。发送器禁止以后,TxD 引脚恢复其通用 IO 功能。

#### 接收器

置位 UCSRB 寄存器的接收允许位(RXEN)即可启动 USART 接收器。使能后 RxD 引脚的通用 IO 功能被 USART 功能所取代,成为接收器的串行输入口。进行数据接收之前首先要设置好 波特率、操作模式及帧格式。如果使用同步接收模式,XCK 引脚上的时钟被用为传输时钟。

#### 接收5到8位数据的帧

一旦接收器检测到一个有效的起始位,便开始接受数据。起始位后的每一位数据都将以所设定的波特率或 XCK 时钟来进行接收,直到收到一帧数据的第一个停止位,第二个停止位会被接收器忽略。接收到的每一位数据被送入接收移位寄存器,收到第一个停止位以后,接收器置位位于 UCSRA 寄存器的接收数据完成标志 RXC 位,并把移位寄存器中完整的数据帧转移

到接收缓冲器中,CPU 通过读取 UDR 寄存器就可以获得接收到的数据。

### 接收9位数据的帧

如果设定了 9 位数据的数据帧,在从 UDR 读取低 8 位数据之前必须首先读取寄存器 UCSRB 的 RXB8 位来获得第 9 位数据。这个规则同样适用于状态标志位 FE、DOR 以及 PE。读取 UDR 存储单元会改变接收缓冲器的状态,进而改变同样存储于缓冲器中的 TXB8、FE、DOR 及 PE 位。

# 接收结束标志及中断处理

USART 接收器有一个标志位:接收结束标志 RXC,用来表明接收缓冲器中是否有未被读出的数据。当接收缓冲器中有未被读出的数据时,此位为"1",反之为"0"。如果接收器被禁止,接收缓冲器会被刷新,RXC 也会被清零。

置位 UCSRB 的接收结束中断使能位 RXCIE 后,只要 RXC 标志被置位(且全局中断被使能),就会产生 USART 接收结束中断。使用中断方式进行数据接收时,数据接收结束中断服务程序必须从 UDR 读取数据来清零 RXC 标志,否则只要中断处理程序一结束,一个新的中断就会产生。

# 接收错误标志

USART 接收器有三个错误标志: 帧错误 FE、数据溢出 DOR 及奇偶校验错误 PE。它们都位于 UCSRA 寄存器。错误标志与数据帧一起保存在接收缓冲器当中。所有的错误标志都不能产生中断。

帧错误标志 FE 表明存储在接收缓冲器中的下一个可读帧的第一个停止位的状态。停止位正确(值为"1")则 FE 标志为"0",否则 FE 标志为"1"。这个标志可用来检测同步丢失、传输中断,也可用于协议处理。

数据溢出标志 DOR 表明由于接收缓冲器满造成了数据丢失。当接收缓冲器为满,接收移位寄存器中已有数据,若此时检测到一个新的起始位,数据溢出就产生了。DOR 标志被置位即表明在最近一次读取 UDR 和下一次读取 UDR 之间丢失了一个或多个数据帧。当数据帧成功地从移位寄存器转入接收缓冲器后,DOR 标志被清零。

奇偶校验错标志 PE 表明接收缓冲器中的下一帧数据在接收时有奇偶错误。如果不使能奇偶校验,PE 被清零。

### 奇偶校验器

置位奇偶校验模式位 UPM1 将启动奇偶校验器。校验的模式(偶校验或奇校验)由 UPM0 决定。奇偶校验使能后,校验器将计算输入数据的奇偶并把结果与数据帧的奇偶位进行比较。校验结果将与数据和停止位一起存储在接收缓冲器中。CPU 通过读取 PE 位来检查接收的帧当中是否有奇偶错误。如果下一个从接收缓冲器中读出的数据有奇偶错误,并且奇偶校验使能,则 UPE 被置位,一直有效到接收缓冲器 UDR 被读取。

## 禁止接收器

与发送器相比,禁止接收器即刻起作用。正在接收的数据将丢失。禁止接收器(RXEN 清零)

后,接收器将不再占用 RxD 引脚,接收缓冲器也会被刷新。

### 异步数据接收

USART 有一个时钟恢复单元和数据恢复单元来处理异步数据接收。时钟恢复逻辑用于同步从RxD 引脚输入的异步串行数据和内部的波特率时钟。数据恢复逻辑用于采集数据,并通过低通滤波器过滤所输入的每一位数据,从而提高接收器的抗干扰性能。异步接收的工作范围依赖于内部波特率时钟的精度、帧输入的速率及一帧所包含的数据位数。

# 异步工作范围

接收器的工作范围依赖于接收到的数据速率与内部波特率之间的不匹配程度。如果发送器以过快或过慢的比特率传输数据,或者接收器内部产生的波特率没有相同的频率,那么接收器就无法与起始位同步。为了确保接收器不会错过下一帧起始位的采样,数据输入速率和内部接收器波特率不能相差太大,用它们之间的比值来描述波特率的误差范围。下面两个表格分别给出了普通模式下和倍速模式下容许的最大波特率误差范围。

|            |           | 火工儿田      |
|------------|-----------|-----------|
| 数据位+奇偶位长度和 | 最大误差范围(%) | 推荐误差范围(%) |
| 5          | +6.7/-6.8 | ±3.0      |
| 6          | +5.8/-5.9 | ±2.5      |
| 7          | +5.1/-5.2 | ±2.0      |
| 8          | +4.6/-4.5 | ±3.0      |
| 9          | +4.1/-4.2 | ±1.5      |
| 10         | +3.8/-3.8 | ±1.5      |

普通模式下最大接收器波特率误差范围

### 倍速模式下最大接收器波特率误差范围

| 数据位+奇偶位长度和 | 最大误差范围(%) | 推荐误差范围(%) |
|------------|-----------|-----------|
| 5          | +5.7/-5.9 | ±2.5      |
| 6          | +4.9/-5.1 | ±2.0      |
| 7          | +4.4/-4.5 | ±1.5      |
| 8          | +3.9/-4.0 | ±1.5      |
| 9          | +3.5/-3.6 | ±1.0      |
| 10         | +3.2/-3.3 | ±1.0      |

从表中可以看出,普通模式下波特率允许有更大的变化范围。上述推荐的波特率误差范围是假定接收器和发送器对最大总误差具有同等贡献的前提下得出的。产生接收器波特率误差的可能原因有两个。首先,接收器系统时钟的稳定性与工作电压和温度有关。使用晶振来产生系统时钟时一般不会有此问题,但使用内部振荡器时,系统时钟可能会有偏差。第二个原因是波特率发生器不一定能通过对系统时钟的分频来得到恰好想要的波特率。此时可以调整UBRR的值,使得误差低至可以接受。

### 波特率设置及引入误差

对于标准晶振及谐振器频率来说,异步模式下的实际通信的波特率可通过波特率计算公式来获得,它与常用通信波特率之间的误差可用如下公式来计算:

### $Error[\%] = (Baud_{real}/Baud - 1)*100\%$

其中,Baud 为常用的通信波特率,Baud<sub>real</sub> 为通过计算公式算出来的波特率,带入波特率计算公式即可得到波特率误差与系统时钟 f<sub>sys</sub> 和波特率寄存器 UBRR 值之间的关系如下:普通模式:

 $Error[\%] = (f_{sys}/(16*(UBRR+1))/Baud - 1)*100\%$ 

倍速模式:

### $Error[\%] = (f_{sys}/(8*(UBRR+1))/Baud - 1)*100\%$

当不考虑通信两边的时钟误差,即系统时钟 f<sub>sys</sub> 为标准时钟时,即可得到波特率误差 UBRR 值之间的关系。下表即为 16MHz 系统时钟下不同 UBRR 值设置下的波特率误差。

| 1000亿分别,人 |                              |           |               |       |  |  |  |  |
|-----------|------------------------------|-----------|---------------|-------|--|--|--|--|
| 油牌家       | f <sub>sys</sub> = 16.000MHz |           |               |       |  |  |  |  |
| 波特率       | 普通模式                         | (U2X = 0) | 倍速模式(U2X = 1) |       |  |  |  |  |
| (bps)     | UBRR                         | 误差        | UBRR          | 误差    |  |  |  |  |
| 2400      | 416                          | -0.1%     | 832           | 0.0%  |  |  |  |  |
| 4800      | 207                          | 0.2%      | 416           | -0.1% |  |  |  |  |
| 9600      | 103                          | 0.2%      | 207           | 0.2%  |  |  |  |  |
| 14.4K     | 68                           | 0.6%      | 138           | -0.1% |  |  |  |  |
| 19.2K     | 51                           | 0.2%      | 103           | 0.2%  |  |  |  |  |
| 28.8K     | 34                           | -0.8%     | 68            | 0.6%  |  |  |  |  |
| 38.4K     | 25                           | 2.1%      | 34            | -0.8% |  |  |  |  |
| 57.6K     | 16                           | 0.2%      | 51            | 0.2%  |  |  |  |  |
| 76.8K     | 12                           | 0.2%      | 25            | 0.2%  |  |  |  |  |
| 115.2K    | 8                            | -3.5%     | 16            | 2.1%  |  |  |  |  |
| 230.4K    | 3                            | 8.5%      | 8             | -3.5% |  |  |  |  |
| 250K      | 3                            | 0%        | 7             | 0%    |  |  |  |  |
| 0.5M      | 1                            | 0%        | 3             | 0%    |  |  |  |  |
| 1M        | 0                            | 0%        | 1             | 0%    |  |  |  |  |

16MHz 系统时钟下设置 UBRR 值所产生的误差

### 多处理器通信模式

置位 UCSRA 的多处理器通信模式(MPCM)位可以对 USART 接收器接收到的数据帧进行过滤。那些没有地址信息的帧将被忽略,也不会存入接收缓冲器。在一个多处理器系统中,各处理器通过相同的串行总线进行通信,这种过滤有效的减少了需要 CPU 处理的数据帧的数量。MPCM 位的设置不影响发送器的工作,但在多处理器通信的系统中,它的使用方法会有所不同。

如果接收器所接收的数据帧长度为 5 到 8 位,那么第一个停止位会用来表示当前帧包含的是数据还是地址信息。如果接收器所接收的数据帧长度是 9 位,那么由第 9 位来确定是数据还是地址信息。如果帧类型标志位为"1",那么这是地址帧,否则为数据帧。

在多处理器通信模式下,允许多个从处理器从一个主处理器接收数据。首先要通过解码地址 帧来确定所寻址的是哪一个从处理器。被寻址的从处理器将正常接收后续的数据,而其他的 从处理器则会忽略这些数据帧直到接收到下一个地址帧。

对于一个作为主机的处理器来说,它可以使用 9 位数据帧格式,并用第 9 位数据来标识帧格式。在这种通信模式下,从处理器也必须工作于 9 位数据帧格式。

下面即为多处理器通信模式下进行数据交换的步骤:

- 1. 所有从处理器都工作在多处理器通信模式 (置位 MPCM);
- 2. 主处理器发送地址帧,所有从处理器都接收此帧。从处理器 UCSRA 寄存器的 RXC 位 正常置位;
- 3. 每个从处理器都读取 UDR 寄存器的内容,解码地址帧来确定是否被选中。如果选中,就清零 UCSRA 寄存器的 MPCM 位,未被选中,则保持 MPCM 为"1"并等待下一个地址帧的到来:
- 4. 被寻址的从处理器接收所有的数据帧,直到收到一个新的地址帧。未被寻址的从处理器忽略这些数据帧;
- 5. 被寻址的从处理器收到最后一个数据帧后,置位 MPCM 位,并等待下一个地址帧的 到来。然后从第二步骤重复进行。

使用 5 到 8 位数据的帧格式是可以的,但是不切实际,因为接收器必须在使用 n 和 n+1 帧格式之间进行切换。由于接收器和发送器使用相同的字符长度设置,这种设置使得全双工操作变得很困难。如果使用 5 到 8 位数据的帧格式,发送器应该设置两个停止位,其中第一个停止位被用于判断帧类型。

### 寄存器定义

### UCSRA - USART 控制和状态寄存器 A

|                    | UCSRA – USART 控制和状态寄存器 A |      |     |      |    |     |    |     |      |
|--------------------|--------------------------|------|-----|------|----|-----|----|-----|------|
| 地址: 0xC0 默认值: 0x20 |                          |      |     |      |    |     |    |     |      |
|                    |                          |      |     |      |    |     |    |     |      |
| Bit                | 7                        |      | 6   | 5    | 4  | 3   | 2  | 1   | 0    |
| Name               | e RX                     | C.   | TXC | UDRE | FE | DOR | PE | U2X | MPME |
| R/W                | R                        |      | R/W | R    | R  | R   | R  | R/W | R/W  |
| Initia             | I 0                      |      | 0   | 1    | 0  | 0   | 0  | 0   | 0    |
|                    |                          |      |     |      |    |     |    |     |      |
| Bit                | Name                     | e 描述 |     |      |    |     |    |     |      |
|                    |                          |      |     |      |    |     |    |     |      |

| Bit | Name | 描述                                            |
|-----|------|-----------------------------------------------|
|     |      | 接收结束标志位。                                      |
|     |      | 当 RXC 的值为"1"时,表明接收缓冲器中有未读出的数据。当 RXC 的值为"0"    |
| 7   | RXC  | 时,表明接收缓冲器中没有未读出的数据。接收器禁止时,接收缓冲器被刷新,导          |
|     |      | 致 RXC 被清零。当接收结束中断使能位 RXCIE 为"1"时,RXC 可用来产生接收结 |
|     |      | 束中断。                                          |
| 6   | TXC  | 发送结束标志位。                                      |

|   |       | 发送移位寄存器中的数据被送出,且发送缓冲器为空时 TXC 置位。执行发送结束中         |
|---|-------|-------------------------------------------------|
|   |       | 断时 TXC 自动清零,也可以通过对 TXC 写"1"来进行清零。当发送结束中断使能      |
|   |       | 位 TXCIE 为"1"时,TXC 可用来产生发送结束中断。                  |
|   |       | 数据寄存器空标志位。                                      |
| 5 | UDRF  | 当 UDRE 为"1"时,表明 USART 发送数据缓冲器为空,可以写入数据。当 UDRE 为 |
|   | ODILE | "0"时,表明 USART 发送数据缓冲器为满,不能写入数据。当数据寄存器空中断        |
|   |       | 使能位 UDRIE 为"1"时,UDRE 可用来产生数据寄存器空中断。             |
|   |       | 帧错误标志位。                                         |
|   |       | 当 FE 为 "1" 时,表明接收数据缓冲器接收到的数据有帧错误,即第一个停止位为       |
| 4 | FE    | "0"。当 FE 为"0"时,表明接收数据缓冲器接收到的数据没有帧错误,即第一个        |
|   |       | 停止位为"1"。FE 被置位后会一直有效到 UDR 被读取。对 UCSRA 进行写入时,FE  |
|   |       | 这一位要写"0"。                                       |
|   |       | 数据溢出标志位。                                        |
| 3 | DOR   | 当接收缓冲器为满(包含了两个数据),接收移位寄存器中有数据,若此时检测到            |
| J | DON   | 一个新的起始位,数据溢出产生,DOR被置位,一直有效到 UDR被读取。对 UCSRA      |
|   |       | 进行写入时,DOR 这一位要写"0"。                             |
| 2 | PE    | 奇偶校验错误标志位。                                      |
|   |       | 当奇偶校验使能(UPM1为"1")时,且接收缓冲器中所接收到的数据帧有奇偶校          |
|   |       | 验错误,PE 被置位,一直有效到 UDR 被读取。对 UCSRA 进行写入时,PE 这一位要  |
|   |       | 写 "0"。                                          |
| 1 | U2X   | 倍速发送使能位。                                        |
|   |       | 当 U2X 为 "1"时,异步通信模式的传输速率加倍。当 U2X 为 "0"时,异步通信    |
|   |       | 模式的传输速率为普通速率。                                   |
|   |       | 这一位仅在异步操作模式下有效,使用同步操作模式时将此位清零。                  |
| 0 | MPCM  | 多处理器通信模式使能位。                                    |
|   |       | 设置 MPCM 位将启动多处理器通信模式。MPCM 置位后,USART 接收器接收到的     |
|   |       | 那些不包含地址信息的输入帧都将被忽略。发送器不受 MPCM 设置的影响。            |

# UCSRB - USART 控制和状态寄存器 B

|                       | UCSRB - USART 控制和状态寄存器 B                                   |    |      |                                  |                |           |          |           |       |         |
|-----------------------|------------------------------------------------------------|----|------|----------------------------------|----------------|-----------|----------|-----------|-------|---------|
| 地址                    | 地址: 0xC1 默认值: 0x00                                         |    |      |                                  |                |           |          |           |       |         |
|                       |                                                            |    |      |                                  |                |           |          |           |       |         |
| В                     | it                                                         |    | 7    | 6                                | 5              | 4         | 3        | 2         | 1     | 0       |
| Nai                   | me                                                         | R  | XCIE | TXCIE                            | UDRIE          | RXEN      | TXEN     | UCSZ2     | RXB8  | TXB8    |
| R/                    | W                                                          | R  | k/W  | R/W                              | R/W            | R/W       | R/W      | R/W       | R     | R/W     |
| Initial 0 0 0 0 0 0 0 |                                                            |    |      |                                  | 0              |           |          |           |       |         |
|                       |                                                            |    |      |                                  |                |           |          |           |       |         |
| Bit                   | Nam                                                        | e  | 描述   |                                  |                |           |          |           |       |         |
|                       |                                                            |    | 接收组  | 吉東中断使自                           | <b></b> 能位。    |           |          |           |       |         |
| 7                     | 7 RXCIE 置位后使能 RXC 中断,清零后禁止 RXC 中断。当 RXCIE 为"1",全局中断使能, UCS |    |      |                                  |                |           | 能,UCSRA  |           |       |         |
|                       |                                                            |    | 寄存器  | 寄存器的 RXC 为"1"时可以产生 USART 接收结束中断。 |                |           |          |           |       |         |
| 6                     | C TVC                                                      |    | 发送结  | 吉東中断使自                           | <b></b><br>能位。 |           |          |           |       |         |
| В                     | TXC                                                        | IC | 置位后  | f使能 TXC 🛚                        | 中断,清零后         | 音禁止 TXC ロ | 中断。当 TXC | CIE 为"1", | 全局中断使 | 能,UCSRA |

|        | 寄存器的 TXC 为"1"时可以产生 USART 发送结束中断。                    |
|--------|-----------------------------------------------------|
|        | 数据寄存器空中断使能位。                                        |
| UDRIE  | 置位后使能 UDRE 中断,清零后禁止 UDRE 中断。当 UDRIE 为"1",全局中断使能,    |
|        | UCSRA 寄存器的 UDRE 为"1"时可以产生 USART 数据寄存器空中断。           |
|        | 接收使能位。                                              |
| RXEN   | 置位后启动 USART 接收器。RxD 引脚的通用 IO 功能被 USART 接收所取代。禁止接收   |
|        | 器将刷新接收缓冲器,并使 FE、DOR 及 PE 标志无效。                      |
|        | 发送使能位。                                              |
| TXEN   | 置位后启动 USART 发送器。TxD 引脚的通用 IO 功能被 USART 发送所取代。TXEN 清 |
|        | 零后,只有等到所有的数据发送完成后才能够真正禁止 USART 发送。                  |
| 110073 | 字符长度控制第2位。                                          |
| UCSZZ  | UCSZ2 与 UCSRC 寄存器的 UCSZ1:0 结合在一起设置数据帧所包含的数据位数。      |
|        | 接收数据第8位。                                            |
| RXB8   | 当数据帧长度为 9 位时,RXB8 是接收数据的最高位。读取 UDR 所包含的低 8 位数据      |
|        | 之前要先读取 RXB8。                                        |
|        | 发送数据第8位。                                            |
| TXB8   | 当数据帧长度为 9 位时,TXB8 是发送数据的最高位。写入 UDR 所包含的低 8 位数据      |
|        | 之前要先写入 TXB8。                                        |
|        | TXEN  UCSZ2  RXB8                                   |

# UCSRC- USART 控制和状态寄存器 C

|        | UCSRC- USART 控制和状态寄存器 C |                                      |              |              |              |       |       |       |  |  |
|--------|-------------------------|--------------------------------------|--------------|--------------|--------------|-------|-------|-------|--|--|
| 地址:    | 地址: 0xC2 默认值: 0x06      |                                      |              |              |              |       |       |       |  |  |
|        |                         |                                      |              |              |              |       |       |       |  |  |
| Bit    | 7                       | 6                                    | 5            | 4            | 3            | 2     | 1     | 0     |  |  |
| Name   | e UMSEL1                | UMSEL0                               | UPM1         | UPM0         | USBS         | UCSZ1 | UCSZ0 | UCPOL |  |  |
| R/W    | R/W                     | R/W                                  | R/W          | R/W          | R/W          | R/W   | R/W   | R/W   |  |  |
| Initia | I 0                     | 0                                    | 0            | 0            | 0            | 1     | 1     | 0     |  |  |
|        |                         | 1                                    |              |              |              |       |       |       |  |  |
| Bit    | Name                    | 描述                                   |              |              |              |       |       |       |  |  |
|        |                         | USART 模                              | USART 模式选择位。 |              |              |       |       |       |  |  |
|        |                         | UMSEL 选择同步或异步操作模式。                   |              |              |              |       |       |       |  |  |
|        |                         | UMSEL                                |              | 模式           |              |       |       |       |  |  |
| 7:6    | UMSEL1:0                | 0                                    |              |              | USART 异步操作模式 |       |       |       |  |  |
|        |                         | 1                                    |              | USART 同步操作模式 |              |       |       |       |  |  |
|        |                         | 2                                    |              | SPI 从机操作模式   |              |       |       |       |  |  |
|        |                         | 3                                    | 3            | SPI 主机操作模式   |              |       |       |       |  |  |
|        |                         | 奇偶校验                                 | 莫式选择位        | 0            |              |       |       |       |  |  |
|        |                         | 高位 UPM1 选择使能或禁止奇偶校验,低位 UPM0 选择奇校验或偶校 |              |              |              |       |       | 校验。   |  |  |
|        |                         | UPN                                  | <b>/1:0</b>  | 模式           |              |       |       |       |  |  |
| 5:4    | UPM1:0                  | (                                    | )            | 禁止奇偶校验       |              |       |       |       |  |  |
|        |                         | :                                    | 1            |              | 保留           |       |       |       |  |  |
|        |                         |                                      | 2            |              |              | 使能偶校验 |       |       |  |  |
|        |                         | 3                                    | 3            |              |              | 使能奇校验 |       |       |  |  |

|     |         | 停止位选择位。选择                                | 停止位的  | 位数。             |             |  |  |
|-----|---------|------------------------------------------|-------|-----------------|-------------|--|--|
| 3   | HCDC    | USBS                                     |       | 停止位位数           |             |  |  |
| 3   | USBS    | 0                                        |       | 1               |             |  |  |
|     |         | 1                                        |       | 2               |             |  |  |
|     |         | 数据帧字符长度选择                                | 位。    |                 |             |  |  |
|     |         | UCSZ1:0 与 UCSRB 寄                        | 存器的 U | CSZ2 结合起来设置数据帧包 | 1含的数据位数。    |  |  |
|     |         | UCSZ2:0                                  |       | 数据帧长度           |             |  |  |
|     |         | 0                                        |       | 5 位             |             |  |  |
|     |         | 1                                        |       | 6 位             |             |  |  |
| 2:1 | UCSZ1:0 | 2                                        | 7位    |                 |             |  |  |
|     |         | 3                                        |       | 8 位             |             |  |  |
|     |         | 4                                        |       | 保留              | 保留          |  |  |
|     |         | 5                                        |       | 保留              | <b>呆留</b>   |  |  |
|     |         | 6                                        |       | 保留              |             |  |  |
|     |         | 7                                        |       | 9 位             |             |  |  |
|     |         | 时钟极性选择位。                                 |       |                 |             |  |  |
|     |         | 在 USART 同步工作模式下,UCPOL 设置了输出数据的改变和输入数据的采样 |       |                 |             |  |  |
|     |         | 与同步时钟 XCK 之间                             | 的关系。  | 使用异步工作模式下与 UCF  | POL 无关,将这一位 |  |  |
| 0   | UCPOL   | 清零                                       |       |                 |             |  |  |
|     |         | UCPOL                                    |       | 发送数据改变          | 接收数据采样      |  |  |
|     |         | 0                                        |       | XCK 的上升沿        | XCK 的下降沿    |  |  |
|     |         | 1                                        |       | XCK 的下降沿        | XCK 的上升沿    |  |  |

# UBRRL - USART 波特率寄存器低字节

|       |                         |       | 2/13 T = 0 T        |        |          |          |        |        |       |  |
|-------|-------------------------|-------|---------------------|--------|----------|----------|--------|--------|-------|--|
|       | UBRRL - USART 波特率寄存器低字节 |       |                     |        |          |          |        |        |       |  |
| 地址    | :: 0xC                  | 24    |                     |        |          | 默认值:0    | 0x00   |        |       |  |
|       |                         |       |                     |        |          |          |        |        |       |  |
| Bit   | t                       | 7     | 6                   | 5      | 4        | 3        | 2      | 1      | 0     |  |
| Nan   | ne                      | UBRR. | 7 UBRR6             | UBRR5  | UBRR4    | UBRR3    | UBRR2  | UBRR1  | UBRR0 |  |
| R/\   | N                       | R/W   | R/W                 | R/W    | R/W      | R/W      | R/W    | R/W    | R/W   |  |
| Initi | ial                     | 0     | 0                   | 0      | 0        | 0        | 0      | 0      | 0     |  |
|       |                         |       |                     |        |          |          |        |        |       |  |
| Bit   | N                       | lame  | 描述                  | 描述     |          |          |        |        |       |  |
|       |                         |       | USART 波特率寄存器的低字节部分。 |        |          |          |        |        |       |  |
| 7:0   | 7:0 UBRR[7:0]           |       | USART 波特率           | 医寄存器包含 | YUBRRL 和 | UBRRH 两部 | 7分,结合在 | 三一起用来说 | 是置通信的 |  |
|       |                         |       | 波特率。                |        |          |          |        |        |       |  |

# UBRRH - USART 波特率寄存器高字节

| UBRRH – USART 波特率寄存器高字节 |           |  |  |  |  |
|-------------------------|-----------|--|--|--|--|
| 地址: 0xC5                | 默认值: 0x00 |  |  |  |  |
|                         |           |  |  |  |  |

| Bit     | 7          | 6                                      | 5                                    | 4       | 3                 | 2      | 1              | 0     |
|---------|------------|----------------------------------------|--------------------------------------|---------|-------------------|--------|----------------|-------|
| Name    | -          | -                                      | -                                    | -       | UBRR11            | UBRR10 | UBRR9          | UBRR8 |
| R/W     | -          | -                                      | -                                    | -       | R/W               | R/W    | R/W            | R/W   |
| Initial | 0          | 0                                      | 0                                    | 0       | 0                 | 0      | 0              | 0     |
|         |            |                                        |                                      |         |                   |        |                |       |
| Bit     | Name       | 描述                                     |                                      |         |                   |        |                |       |
| 7:4     | -          | 保留。                                    |                                      |         |                   |        |                |       |
|         |            | LICADE M                               |                                      |         |                   |        |                |       |
|         |            | USART 波信的波特                            | で特率寄存装<br>持率。                        |         | 部分。<br>RL 和 UBRRH | 两部分,结  | 百在一起用          | 月来设置通 |
| 3:0     | UBRR[11:8] | USART 波信的波集<br>UBRR = {                | 安特率寄存署                               | 器包含 UBR | RL 和 UBRRH        | 两部分,结  |                | 月来设置通 |
| 3:0     | UBRR[11:8] | USART 波<br>信的波特<br>UBRR = {            | 7特率寄存5<br>5率。<br>UBRR[11:8],         | 器包含 UBR | RL 和 UBRRH        |        | 公式             | 月来设置通 |
| 3:0     | UBRR[11:8] | USART 被<br>信的波特<br>UBRR = {<br>工<br>异步 | y特率寄存存<br>持率。<br>UBRR[11:8],<br>连传模式 | 器包含 UBR | RL 和 UBRRH<br>BAU | 波特率计算  | 公式<br>UBRR+1)) | 月来设置通 |

# UDR - USART 数据寄存器

|        | UDR - USART 数据寄存器 |                   |                                                          |                                                           |                                                      |                                                   |       |                                     |                               |  |  |
|--------|-------------------|-------------------|----------------------------------------------------------|-----------------------------------------------------------|------------------------------------------------------|---------------------------------------------------|-------|-------------------------------------|-------------------------------|--|--|
| 地址:    | 0xC6              |                   |                                                          |                                                           |                                                      | 默认值:0                                             | 0x00  |                                     |                               |  |  |
|        |                   |                   |                                                          |                                                           |                                                      |                                                   |       |                                     |                               |  |  |
| Bit    |                   | 7                 | 6 5 4 3 2 1 0                                            |                                                           |                                                      |                                                   |       |                                     |                               |  |  |
| Name   | e UD              | R7                | UDR6                                                     | UDR5                                                      | UDR4                                                 | UDR3                                              | UDR2  | UDR1                                | UDR0                          |  |  |
| R/W    | r R/              | W                 | R/W                                                      | R/W                                                       | R/W                                                  | R/W                                               | R/W   | R/W                                 | R/W                           |  |  |
| Initia | ıl (              | )                 | 0                                                        | 0                                                         | 0                                                    | 0                                                 | 0     | 0                                   | 0                             |  |  |
|        |                   |                   |                                                          |                                                           |                                                      |                                                   |       |                                     |                               |  |  |
| Bit    | Name              |                   |                                                          |                                                           |                                                      | 描述                                                |       |                                     |                               |  |  |
| 7:0    | UDR               | USA U 入 在 为 只 发 加 | DR 即写入<br>到 8 位数据<br>。<br>「当 UCSRA 等<br>法器的操作会<br>试到发送移位 | 居缓冲器和挂<br>发送数据缓迟<br>时帧模式下,<br>寄存器的 UE<br>会出错。当发<br>还寄存器中, | 中器,从 UI 未使用的第<br>本使用的第<br>DRE 标志为<br>这送移位寄存<br>然后数据目 | DR 读取数据<br>9 位被发送<br>"1"时才能<br>环器为空时,<br>串行地从 Txt | 即读取接收 | 存器 UDR。 (数据缓冲器 可接收器则将 中器进行写携 巴发送缓冲器 | 等。<br>字它们设置<br>操作,否则<br>器中的数据 |  |  |

# USARTO - SPI 工作模式

- 全双工操作,三线同步数据传输
- 主机或从机操作
- 支持全部四种工作模式(模式0、1、2和3)
- 低位或高位首先传输(可配置的数据传输顺序)
- 队列操作(双缓冲器)
- 高分辨率波特率产生器

## 综述

当设置 USCRC 的 UMSEL1 位为"1"时,使能 SPI 工作模式,用 USPI 来表示。此 SPI 模块为 三线 SPI 工作模式,与四线 SPI 模式相比,缺少从机选择线,其它三根线均一致。USPI 占用 USART 的资源,包括发送和接收移位寄存器和缓冲器,以及波特率发生器。奇偶校验产生和检查逻辑,数据和时钟恢复逻辑均无效。控制和状态寄存器的地址是一样的,不过寄存器位的功能会随着 SPI 工作模式的需要而发生改变。



USART in SPI 结构图

### 时钟产生

当 SPI 工作在主机模式时,需要提供通信用的时钟,复用 USART 的波特率发生器来产生这个时钟。该时钟从 XCK 引脚输出,因此 XCK 引脚的数据方向寄存器(DDR\_XCK)必须设置为"1"。

时钟频率有以下计算公式决定:

### $BAUD = f_{sys}/(2*(UBRR+1))$

当 SPI 工作在从机模式时,通信时钟由外部主机提供,从 XCK 引脚输入,因此 XCK 引脚的数据方向寄存器(DDR XCK)必须设置为"0"。

# SPI 数据模式和时序

SPI 有四种时钟相位和极性的组合方式,有控制位 UCPHA 和 UCPOL 来决定,具体的控制如下表和下图所示:

| SPI 模式 | UCPOL | UСРНА | 起始沿   | 结束沿   |
|--------|-------|-------|-------|-------|
| 0      | 0     | 0     | 上升沿采样 | 下降沿设置 |
| 1      | 0     | 1     | 上升沿设置 | 下降沿采样 |
| 2      | 1     | 0     | 下降沿采样 | 上升沿设置 |
| 3      | 1     | 1     | 下降沿设置 | 上升沿采样 |

SPI 工作模式



SPI 工作模式图示

### 帧格式

SPI 的一个串行帧可以由最低位或最高位开始,到最高位或最低位结束,总共 8 位数据。一帧结束以后,可以紧接着传输新的一帧,传输结束即可拉高数据线为空闲状态。

### 数据传输

SPI 置 UCSRB 寄存器的 TXEN 位为"1"来使能发送器,TxD 引脚被发送器占用来发送串行输出数据。此时接收器可以不使能。

SPI 置 UCSRB 寄存器的 RXEN 位为"1"来使能接收器,RxD 引脚被接收器占用来接收串行输入数据。此时发送器须使能。

SPI 发送和接收都使用 XCK 来当作传输时钟。

进行通信之前首先要对 SPI 进行初始化。初始化过程通常包括波特率的设定,帧数据位传输顺序的设定,以及根据需要使能接收器或发送器。对于中断驱动的 SPI 操作,在初始化时要清零全局中断标志并禁止 SPI 的所有中断。

在进行重新初始化比如改变波特率或帧结构时,必须确保没有数据传输。TXC 标志位可以用来检测发送器是否完成了所有传输,RXC 标志位可以用来检测接收缓冲器中是否还有数据未被读出。如果 TXC 标志位用作此用途,在每次发送数据之前(写 UDR 寄存器之前)必须清零 TXC 标志位。

初始化 SPI 以后,往 UDR 寄存器写入数据即可开始数据传输。由于发送器控制着传输时钟,发送和接收数据均是如此操作。当发送移位寄存器准备好发送新一帧数据的时候,发送器就会把写入到 UDR 寄存器的数据从发送缓冲器移到发送移位寄存器里并发送出去。为了保证输入缓冲器和发送数据同步,每发送一个字节的数据后都必须读取一次 UDR 寄存器。当发生数据溢出时,最近收到的数据将会丢失,而不是最早收到的数据。

# 发送标志位与中断

SPI 发送器有两个标志位: SPI 数据寄存器空标志 UDRE 和传输结束标志 TXC,两个标志位都可以产生中断。

数据寄存器空标志 UDRE 用来表示发送缓冲器是否可以写入一个新的数据。该位在发送缓冲器空时被置"1",满时被置"0"。当 UDRE 位为"1"时,CPU 可以往数据寄存器 UDR 写入新的数据,反之则不能。

当 UCSRB 寄存器中的数据寄存器空中断使能位 UDRIE 为"1"时,只要 UDRE 被置位(且全局中断使能),就将产生 SPI 数据寄存器空中断请求。对寄存器 UDR 执行写操作将清零 UDRE。当采用中断方式传输数据时,在数据寄存器空中断服务程序中必须写入一个新的数据到 UDR 以清零 UDRE,或者是禁止数据寄存器空中断。否则一旦该中断服务程序结束,一个新的中断将再次产生。

当整个数据帧被移出发送移位寄存器,同时发送寄存器中又没有新的数据时,发送结束标志 TXC 将被置位。当 UCSRB 上的发送结束中断使能位 TXCIE(且全局中断使能)置"1"时,随着 TXC 标志位被置位,SPI 发送结束中断将被执行。一旦进入中断服务程序,TXC 标志位即被自动清零,CPU 也可以对该位写"1"来清零。

## 禁止发送器

当 TXEN 清零后,只有等所有的数据都发送完成以后发送器才能够真正禁止,即发送移位寄存器与发送缓冲寄存器中都没有要传送的数据。发送器禁止以后,TxD 引脚恢复其通用 IO 功能。

### 接收结束标志及中断

SPI 接收器有一个标志位:接收结束标志 RXC,用来表明接收缓冲器中是否有未被读出的数

据。当接收缓冲器中有未被读出的数据时,此位为"1",反之为"0"。如果接收器被禁止,接收缓冲器会被刷新,RXC也会被清零。

置位 UCSRB 的接收结束中断使能位 RXCIE 后,只要 RXC 标志被置位(且全局中断被使能),就会产生 SPI 接收结束中断。使用中断方式进行数据接收时,数据接收结束中断服务程序必须从 UDR 读取数据来清零 RXC 标志,否则只要中断处理程序一结束,一个新的中断就会产生。

# 禁止接收器

与发送器相比,禁止接收器即刻起作用。正在接收的数据将丢失。禁止接收器(RXEN 清零)后,接收器将不再占用 RxD 引脚,接收缓冲器也会被刷新。

# 寄存器定义

USART 寄存器列表

| 寄存器   | 地址   | 默认值  | 描述              |
|-------|------|------|-----------------|
| UCSRA | 0xC0 | 0x20 | USPI 控制和状态寄存器 A |
| UCSRB | 0xC1 | 0x00 | USPI 控制和状态寄存器 B |
| UCSRC | 0xC2 | 0x06 | USPI 控制和状态寄存器 C |
| UBRRL | 0xC4 | 0x0  | USPI 波特率寄存器低字节  |
| UBRRH | 0xC5 | 0x0  | USPI 波特率寄存器高字节  |
| UDR   | 0xC6 | 0x0  | USPI 数据寄存器      |

### UCSRA - USPI 控制和状态寄存器 A

|         |         |     |                                              | LICSPA - LI | SPI 控制和状      | 大安方思             | Λ        |                 |            |  |  |  |
|---------|---------|-----|----------------------------------------------|-------------|---------------|------------------|----------|-----------------|------------|--|--|--|
| +th +th | :: 0xC0 |     |                                              | UCSKA – U.  | 3P1 1王即17417/ | 默认值:             |          |                 |            |  |  |  |
| 7671    | . OXCO  |     |                                              |             |               | 炒()(田.           | 0,20     |                 |            |  |  |  |
|         |         |     | _                                            |             |               |                  | I .      |                 |            |  |  |  |
| Bi      | t       | 7   | 6                                            | 5           | 4             | 3                | 2        | 1               | 0          |  |  |  |
| Nan     | ne      | RXC | TXC                                          | UDRE        | -             | -                | -        | -               | -          |  |  |  |
| R/\     | N       | R   | R/W                                          | R           | -             | -                | -        | -               | -          |  |  |  |
| Init    | ial     | 0   | 0                                            | 1           | 0             | 0                | 0        | 0               | 0          |  |  |  |
|         |         |     |                                              |             |               |                  |          |                 |            |  |  |  |
| Bit     | Name    | 描述  |                                              |             |               |                  |          |                 |            |  |  |  |
|         |         | 接收  | 接收结束标志位。                                     |             |               |                  |          |                 |            |  |  |  |
|         |         | 当RX | 当 RXC 的值为"1"时,表明接收缓冲器中有未读出的数据。当 RXC 的值为"0"时, |             |               |                  |          |                 |            |  |  |  |
| 7       | RXC     | 表明  | 表明接收缓冲器中没有未读出的数据。接收器禁止时,接收缓冲器被刷新,导致 RXC      |             |               |                  |          |                 |            |  |  |  |
|         |         | 被清  | 零。当接收                                        | 结束中断使       | 能位 RXCIE )    | 为"1"时,           | RXC 可用来  | <b>平产生接收</b> 结  | 吉東中断。      |  |  |  |
|         |         | 发送  | 结束标志位                                        | 0           |               |                  |          |                 |            |  |  |  |
|         |         | 发送  | 移位寄存器                                        | 中的数据被       | 送出,且发         | 送缓冲器为            | 空时 TXC 置 | <b>显位。执行发</b>   | 送结束中       |  |  |  |
| 6       | TXC     | 断时  | TXC 自动清                                      | 零,也可以:      | 通过对 TXC :     | 写"1"来进           | 生行清零。当   | 自发送结束中          | 四断使能位      |  |  |  |
|         |         |     |                                              |             | 来产生发送约        |                  |          |                 |            |  |  |  |
|         |         | -   | 寄存器空标                                        |             |               |                  |          |                 |            |  |  |  |
| 5       | UDRE    |     | *                                            | _ ,         | USPI 发送数      | 据缓冲器も            | 7空,可以写   | 5入数据。当          | 4 UDRF 为   |  |  |  |
|         |         |     |                                              |             |               | *H 7X 1 1 HI / . | 71, 195  | // •20.4/II · _ | , JDIII /J |  |  |  |

|     |   | "0"时,表明 USPI 发送数据缓冲器为满,不能写入数据。当数据寄存器空中断使 |
|-----|---|------------------------------------------|
|     |   | 能位 UDRIE 为"1"时,UDRE 可用来产生数据寄存器空中断。       |
| 4:0 | - | USPI 下保留。                                |

# UCSRB - USPI 控制和状态寄存器 B

|        | UCSRB - USPI 控制和状态寄存器 B |        |             |                      |                                         |                 |                                          |                                        |               |  |
|--------|-------------------------|--------|-------------|----------------------|-----------------------------------------|-----------------|------------------------------------------|----------------------------------------|---------------|--|
| 地址:    | 0xC1                    |        |             |                      |                                         | 默认值             | : 0x00                                   |                                        |               |  |
|        |                         |        |             |                      |                                         |                 |                                          |                                        |               |  |
| Bit    | 7                       |        | 6 5 4 3 2 1 |                      |                                         |                 |                                          |                                        |               |  |
| Name   | e RXC                   | IE     | TXCIE       | UDRIE                | RXEN                                    | TXEN            | -                                        | -                                      | -             |  |
| R/W    | ' R/\                   | N      | R/W         | R/W                  | R/W                                     | R/W             | -                                        | -                                      | -             |  |
| Initia | 0                       |        | 0           | 0                    | 0                                       | 0               | 0                                        | 0                                      | 0             |  |
|        |                         |        |             |                      |                                         |                 |                                          |                                        |               |  |
| Bit    | Name                    | 描边     | <u>k</u>    |                      |                                         |                 |                                          |                                        |               |  |
|        |                         |        | 女结束中断位      |                      |                                         |                 |                                          |                                        |               |  |
| 7      | RXCIE                   |        |             | C 中断,清               |                                         |                 |                                          |                                        | 7断使能,         |  |
|        |                         |        |             | 勺 RXC 为"1            | 」"时可以产                                  | 生 USPI 接収       | <b>欠结束中断</b> 。                           | )                                      |               |  |
|        |                         | / -    | 送结束中断位      |                      | <b>まごせ ! _</b>                          | Libber Ste      | · )/                                     | A E J                                  | - Nor 14- Ale |  |
| 6      | TXCIE                   |        |             | C 中断,清:              | * * * * * * * * * * * * * * * * * * * * |                 |                                          |                                        | 7断使能,         |  |
|        |                         |        |             | 内 TXC 为 "1<br>中断使能位。 |                                         | 生 USPI 及X       | 5. 5. 5. 5. 5. 5. 5. 5. 5. 5. 5. 5. 5. 5 | •                                      |               |  |
| 5      | UDRIE                   | ,,,,,, |             | RE 中断,清              |                                         | IDDE由紙          | 当 IIDDIE お                               | 1"1" 仝昌                                | 山紙庙能          |  |
|        | ODINIL                  |        |             | 的UDRE为"              |                                         |                 |                                          |                                        | 下 切 区 形,      |  |
|        |                         |        | 女使能位。       | , JDILE / 3          | - m1.45V                                | , 05,1 %        | ~ *H H 11 HB 그                           | L 1 E/10                               |               |  |
| 4      | RXEN                    |        |             | PI 接收器。F             | RxD 引脚的i                                | 角用 <b>IO</b> 功能 | 被 USPI 接收                                | 女所取代。誓                                 | 李止接收器         |  |
|        |                         |        | 训新接收缓/      |                      | VINI HV                                 | C) 14 1         |                                          | , c, , , , , , , , , , , , , , , , , , |               |  |
|        |                         |        | 送使能位。       |                      |                                         |                 |                                          |                                        |               |  |
| 3      | TXEN                    | 置位     | 立后启动 US     | PI 发送器。              | TxD 引脚的                                 | 通用 10 功能        | 比被 USPI 发                                | 送所取代。                                  | TXEN 清零       |  |
|        |                         | 后,     | 只有等到原       | 所有的数据发               | <b>と送完成</b> 后ス                          | 才能够真正数          | 禁止 USART                                 | 发送。                                    |               |  |
| 2:0    | -                       | USP    | T下保留。       |                      |                                         |                 |                                          |                                        |               |  |

# UCSRC- USART 控制和状态寄存器 C

|                    | UCSRC-USART 控制和状态寄存器 C |          |      |   |   |      |       |       |  |  |  |
|--------------------|------------------------|----------|------|---|---|------|-------|-------|--|--|--|
| 地址: 0xC2 默认值: 0x86 |                        |          |      |   |   |      |       |       |  |  |  |
|                    |                        |          |      |   |   |      |       |       |  |  |  |
| Bit                | 7                      | 6        | 5    | 4 | 3 | 2    | 1     | 0     |  |  |  |
| Name               | e UMSEL1               | UMSEL0   | -    | - | - | DORD | UCPHA | UCPOL |  |  |  |
| R/W                | R/W                    | R/W      | -    | - | - | R/W  | R/W   | R/W   |  |  |  |
| Initia             | 0                      | 0        | 0    | 0 | 0 | 1    | 1     | 0     |  |  |  |
|                    |                        |          |      |   |   |      |       |       |  |  |  |
| Bit                | Name                   | 描述       |      |   |   |      |       |       |  |  |  |
| 7:6                | UMSEL1:0               | USART 模式 | 选择位。 |   |   |      |       |       |  |  |  |

|     |       | UMSEL 选择同步或异步                      | 操作模式。                 |            |  |  |  |  |
|-----|-------|------------------------------------|-----------------------|------------|--|--|--|--|
|     |       | UMSEL                              | 模式                    |            |  |  |  |  |
|     |       | 0                                  | USART 异步擦             | 操作模式       |  |  |  |  |
|     |       | 1                                  | USART 同步搏             | 操作模式       |  |  |  |  |
|     |       | 2                                  | SPI 从机操作模式            |            |  |  |  |  |
|     |       | 3                                  | SPI 主机操作模式            |            |  |  |  |  |
| 5:3 | -     | USPI 下保留。                          |                       |            |  |  |  |  |
|     |       | 数据传输顺序选择位。                         | 数据传输顺序选择位。            |            |  |  |  |  |
| 2   | DORD  | DORD 数据顺序                          |                       |            |  |  |  |  |
|     |       | 0 高位先传输                            |                       |            |  |  |  |  |
|     |       | 1                                  | 低位先供                  | <b>章</b> 输 |  |  |  |  |
|     |       | 时钟相位选择。<br>UCPHA 选择数据采样发生在起始沿或结束沿。 |                       |            |  |  |  |  |
| 1   | UCPHA | UCPHA                              | 采样时                   | 刻          |  |  |  |  |
|     |       | 0                                  | 起始滔                   | L<br>I     |  |  |  |  |
|     |       | 1                                  | 结束浴                   | L<br>I     |  |  |  |  |
|     |       | 时钟极性选择。                            |                       |            |  |  |  |  |
|     |       | UCPOL 选择数据改变和                      | 采样发生在上升沿或下降沿。         |            |  |  |  |  |
| 0   | UCPOL | UCPOL                              | UCPOL 发送数据的改变 接收数据的采样 |            |  |  |  |  |
|     |       | 0                                  | XCK 的上升沿              | XCK 的下降沿   |  |  |  |  |
|     |       | 1                                  | XCK 的下降沿              | XCK 的上升沿   |  |  |  |  |

### UBRRL - USPI 波特率寄存器低字节

| OB                 | UBKKL-U3PI 液体学句代码化-U3PI 液体学句代码代码 |         |           |        |        |          |        |           |         |  |  |
|--------------------|----------------------------------|---------|-----------|--------|--------|----------|--------|-----------|---------|--|--|
|                    | UBRRL - USPI 波特率寄存器低字节           |         |           |        |        |          |        |           |         |  |  |
| 地址: 0xC4 默认值: 0x00 |                                  |         |           |        |        |          |        |           |         |  |  |
|                    |                                  |         |           |        |        |          |        |           |         |  |  |
| Bi                 | t                                | 7       | 6         | 5      | 4      | 3        | 2      | 1         | 0       |  |  |
| Nan                | ne                               | UBRR    | 7 UBRR6   | UBRR5  | UBRR4  | UBRR3    | UBRR2  | UBRR1     | UBRR0   |  |  |
| R/\                | N                                | R/W     | R/W       | R/W    | R/W    | R/W      | R/W    | R/W       | R/W     |  |  |
| Initi              | ial                              | 0       | 0         | 0      | 0      | 0        | 0      | 0         | 0       |  |  |
|                    |                                  |         |           |        |        |          |        |           |         |  |  |
| Bit                | N                                | lame    | 描述        |        |        |          |        |           |         |  |  |
|                    |                                  |         | USPI 波特率署 | 寄存器的低气 | 字节部分。  | USPI 波特率 | 医寄存器包含 | 含 UBRRL 和 | UBRRH 两 |  |  |
| 7:0                | UBI                              | RR[7:0] | 部分,结合在    | 三一起用来说 | 2置通信的源 | 技特率。     |        |           |         |  |  |

## UBRRH - USPI 波特率寄存器高字节

|        |            |                                              | <i>UBRRH</i> – U | SPI 波特率 | 寄存器高字 <sup>=</sup> | 节                    |          |       |  |  |
|--------|------------|----------------------------------------------|------------------|---------|--------------------|----------------------|----------|-------|--|--|
| 地址:    | 0xC5       |                                              |                  |         | 默认值:               |                      |          |       |  |  |
|        |            |                                              |                  |         | ·                  |                      |          |       |  |  |
| Bit    | 7          | 6                                            | 5                | 4       | 3                  | 2                    | 1        | 0     |  |  |
| Name   | -          | -                                            | -                | -       | UBRR11             | UBRR10               | UBRR9    | UBRR8 |  |  |
| R/W    | -          | -                                            | -                | -       | R/W                | R/W                  | R/W      | R/W   |  |  |
| Initia | 0          | 0                                            | 0                | 0       | 0                  | 0                    | 0        | 0     |  |  |
|        |            |                                              |                  |         |                    |                      |          | -     |  |  |
| Bit    | Name       | 描述                                           |                  |         |                    |                      |          |       |  |  |
| 7:4    | -          | USPI 下保                                      | 留。               |         |                    |                      |          |       |  |  |
|        |            | USPI 波特率寄存器的高字节部分。                           |                  |         |                    |                      |          |       |  |  |
|        |            | USPI 波特率寄存器包含 UBRRL 和 UBRRH 两部分,结合在一起用来设置通信的 |                  |         |                    |                      |          |       |  |  |
|        |            | 波特率。                                         |                  |         |                    |                      |          |       |  |  |
|        |            | UBRR = {U                                    | BRR[11:8], L     | JBRRL}  |                    |                      |          |       |  |  |
| 3:0    | UBRR[11:8] |                                              |                  |         |                    |                      |          |       |  |  |
|        |            | I                                            | 作模式              |         |                    | 波特率计算                | 公式       |       |  |  |
|        |            | 从                                            | 机模式              |         | 波牧                 | 寺率由外部主               | E机决定     |       |  |  |
|        |            | 主                                            | 机模式              |         | BAU                | $D = f_{sys}/(2*(l)$ | JBRR+1)) |       |  |  |

# UDR - USPI 数据寄存器

态。

|        |       |           | UDR    | – USPI 数据 | 寄存器     |          |          |              |
|--------|-------|-----------|--------|-----------|---------|----------|----------|--------------|
| 地址:    | 0xC6  |           |        |           | 默认值:    | 0x00     |          |              |
|        |       |           |        |           |         |          |          |              |
| Bit    | 7     | 6         | 5      | 4         | 3       | 2        | 1        | 0            |
| Name   | e UDR | 7 UDR6    | UDR5   | UDR4      | UDR3    | UDR2     | UDR1     | UDR0         |
| R/W    | R/W   | R/W       | R/W    | R/W       | R/W     | R/W      | R/W      | R/W          |
| Initia | I 0   | 0         | 0      | 0         | 0       | 0        | 0        | 0            |
|        |       | <u>'</u>  |        |           |         |          |          |              |
| Bit    | Name  |           |        |           | 描述      |          |          |              |
|        |       | USPI 发送和接 | 5收的数据。 |           |         |          |          |              |
|        |       | USPI 发送数据 | 居缓冲器和拉 | 妾收数据缓/    | 中器共享 US | iPI 数据寄有 | 字器 UDR。料 | <b>身数据写入</b> |
|        |       | UDR 即写入发  | 送数据缓冲  | 中器,从 UD   | R 读取数据  | 即读取接收    | 数据缓冲器    | 0            |
|        |       | 在5到8位数    | 据帧模式了  | 、 未使用的    | 角第9位被发  | 対送器忽略,   | 而接收器贝    | 则将它们设        |
| - 0    |       | 置为 0。     |        |           |         |          |          |              |
| 7:0    | UDR   | 只有当 UCSRA | A 寄存器的 | UDRE 标志   | 为"1"时才  | 能对发送领    | 爰冲器进行5   | <b>写操作,否</b> |
|        |       | 则发送器的操    | 作会出错。  | 当发送移位     | 高存器为空   | 2时,发送器   | 8会把发送线   | 爱冲器中的        |

数据加载到发送移位寄存器中,然后数据串行地从 TxD 引脚输出。

接收缓冲器包含一个两级 FIFO,一旦接收缓冲器被读取, FIFO 就会改变它的状

# TWI - 双线串行总线(I2C)

- 简单且强大而灵活的通讯接口,只需要2线
- 支持主机和从机操作
- 器件可以工作于发送器模式或接收器模式
- 7位地址空间允许有128个从机
- 支持多主机仲裁
- 高达 400Kbps 的数据传输率
- 完全可编程的从机地址以及公共地址
- 睡眠模式下地址匹配时可以唤醒

## TWI 总线介绍

两线串行接口 TWI 很适合于典型的处理器应用。TWI 协议允许系统设计者只用两根双向的传输线就可以将 128 个不同的设备互连到一起。这两根线是时钟 SCL 和数据 SDA。外部硬件只需要在每根线上接两个上拉电阻。所有连接到总线上的设备都有自己的地址。TWI 协议解决了总线仲裁的问题。

### TWI 术语

以下定义的术语将在本节频繁出现。

| 术语  | 描述                          |
|-----|-----------------------------|
| 主机  | 启动和停止传输的设备。主机还要负责产生 SCL 时钟。 |
| 从机  | 被主机寻址的设备                    |
| 发送器 | 将数据放到总线上的设备                 |
| 接收器 | 从总线上接收数据的设备                 |

## 电气连接

如下图所示,TWI 接口的两根线都通过上拉电阻与正电源连接。所有 TWI 兼容器件的总线驱动都是漏极开路或集电极开路的,这样就实现了对接口操作的线与功能。当 TWI 器件输出为 "0"时,TWI 总线会产生低电平。当所有的 TWI 器件输出为三态时,总线允许上拉电阻将电压拉高。为保证所有的总线操作,凡是与 TWI 总线连接的器件都必须上电。



TWI 总线互连图

# 数据传输和帧结构

TWI 总线上的每一位数据传输都是和时钟同步的。当时钟线为高时,数据线上的电平必须保持稳定,除非是为了产生开始或停止状态。



TWI 数据有效性图

# 开始和停止状态

TWI 的传输由主机来启动和停止。主机在总线上发出 START 状态以其送数据传输,发出 STOP 状态以停止数据传输。在 START 和 STOP 状态之间,总线被认为是忙碌的,不允许其它主机试图占用总线的控制权。有一种特殊情况只允许发生在 START 和 STOP 状态之间产生一个新的 START 状态,这被称为 REPEATED START 状态,适用于当前主机在不放弃总线控制的情况下启动新的传输。REPEATED START 之后直到下一个 STOP 之前,总线仍然被认为是忙碌的。这与 START 是一致的,因此在本文档中,如果没有特殊说明,均采用 START 来表述 START 和 REPEATED START。如下图所示,START 和 STOP 条件是在 SCL 线为高时,改变 SDA 线的电平状态。



START、REPEATED START 和 STOP 状态图

# 地址包格式

所有 TWI 总线上传输的地址包都是 9 位数据长度,由 7 位地址,1 位 READ/WRITE 控制位和 1 位应答位组成。当 READ/WRITE 位为"1",则执行读操作;当 READ/WRITE 位为"0"时,执行写操作。从机被寻址后,必须在第 9 个 SCL(ACK)周期通过拉低 SDA 线做出应答。若该从机忙或有其它原因无法响应主机,则应在 ACK 周期保持 SDA 线为高。然后主机可以发出 STOP 状态或 REPEATED START 状态重新开始发送。

地址包包括一个从机地址和一个读或写控制位,分别用 SLA+R 或 SLA+W 来表示。

地址字节的 MSB 位首先发生。除了保留地址"00000000"被留用作广播呼叫以及所有形如"1111xxxx"格式的地址需要保留作将来使用外,其它从机地址可由设计者自由分配。

当发生广播呼叫时,所有的从机应在 ACK 周期通过拉低 SDA 线来做出应答。当主机需要发送相同的信息给多个从机时可以使用广播功能。当广播呼叫地址加上 WRITE 位被发送到总线上以后,所有需要响应该广播呼叫的从机将在 ACK 周期拉低 SDA 线。所有这些响应了广播呼叫的从机将会接收紧跟的数据包。需要注意的是,发送广播呼叫地址加上 READ 位是没有意义的,因为如果几个从机同时发送不同的数据会带来总线冲突。

### 地址包格式如下图所示:



TWI 地址包格式图

# 数据包格式

所有 TWI 总线上传输的数据包都是 9 位数据长度,由 1 个数据字节和 1 位应答位组成。在数据传输期间,主机负责产生传输时钟 SCL 和 START 及 STOP 状态,发送器发送要传输的字节数据,接收器产生接收响应。确认信号 ACK 是接收器在第 9 个 SCL(ACK)周期通过拉低 SDA 线来产生的。如果接收器在 ACK 周期保持 SDA 线为高,则发出的是未确认信号 NACK。当接收器已经接收到了最后一个字节,或者由于某些原因不能再接收任何数据,则应该在收到最后字节后通过发送 NACK 来告知发送器。数据字节的 MSB 位先传输。

## 数据包格式如下图所示:



TWI 数据包格式图

#### 组合地址和数据包的传输

一次传输基本上由 1 个 START, 1 个 SLA+R/W, 1 个或多个数据包以及 1 个 STOP 组成。只有

START 和 STOP 的空信息是非法的。可以使用 SCL 线的线与功能来实现主机与从机的握手。从机可以通过拉低 SCL 线来延长 SCL 的地电平周期。当主机设定的时钟速度远远快于从机,或从机需要额外的时间来处理数据时,这个特性就非常有用。从机延长 SCL 的低电平周期并不会影响 SCL 的高电平周期,它仍然是由主机决定的。由此可知,从机可以通过改变 SCL 的占空比来降低 TWI 的数据传输速度。

下图所示的是一个典型的数据传输。注意 SLA+R/W 与 STOP 之间可以传送多个字节,取决于应用软件的实现协议。



典型的 TWI 传输

# 多主机系统及其仲裁和同步

TWI 协议允许总线上有多个主机,并采用了特殊的措施来保证即使两个或多个主机同时启动 传输也能够像普通传输一样处理。多主机系统会出现两个问题:

- 1. 实现的算法只允许多主机中的一个主机完成传输。当其它主机发现它们失去选择权后必须停止它们的传输。这个选择的过程就叫做仲裁。当竞争中的主机发现其仲裁失败后,应立即切换到从机模式来检测自己是否被获得总线控制权的主机寻址。事实上多主机同时开始传输时不应该被从机检测到,即不允许破坏正在总线上传送的数据。
- 2. 不同的主机可能使用不同的 SCL 频率。为保证传送的一致性,必须设计一种同步主机串 行时钟的方案。这会简化仲裁过程。

总线的线与功能就是用来解决上述问题的。所有主机的串行时钟都会线与到一起产生一个组合时钟,其高电平时间等于所有主机时钟中最短的一个,其低电平则等于所有主机时钟中最长的一个。所有主机都监听 SCL,当组合 SCL 时钟变高或变低时,它们可以有效地分别开始计算各自 SCL 高电平和低电平溢出周期。

多主机的 SCL 时钟同步机制如下图所示:



### 多主机 SCL 时钟同步时序图

输出数据之后所有的主机都持续监听 SDA 线来实现仲裁。如果从 SDA 读回的数值与主机输出的数值不匹配,该主机即失去仲裁。要注意的是,主机输出高电平的 SDA,而另一个主机输出低电平的 SDA 时才会失去仲裁。失去仲裁的主机应立即转换为从机模式,并检测是否被寻址。失去仲裁的主机必须将 SDA 线置高,但在当前的数据或地址包结束之前还可以产生时钟信号。仲裁将会持续到系统只剩下一个主机,这可能会占用多个比特。如果多个主机对相同的从机寻址,仲裁将会持续到数据包。



两个主机之间的仲裁

注意不允许在以下情形进行仲裁:

- ◆ 一个 REPEATED START 状态与一个数据位之间;
- ◆ 一个 STOP 状态与一个数据位之间;
- ◆ 一个 REPEATED START 状态与 STOP 状态之间;

应用软件必须考虑上述情况,保证不会出现这些非法仲裁情形。这意味着在多主机系统中, 所有的数据传输必须由相同的 SLA+R/W 与数据包组成。换句话说,所有的传送必须包含相 同数目的数据包,否则仲裁结果无法定义。

### TWI 模块综计

TWI模块的结构图如下图所示。



TWI Block 结构图

TWI 模块主要包括比特率发生器,总线接口单元,地址比较器和控制单元等。具体见下列详细描述。

## 比特率发生器单元

比特率发生器单元主要控制主机模式下的 SCL 时钟周期。SCL 时钟周期由 TWI 比特率寄存器 TWBR 和 TWI 状态寄存器 TWSR 中的预分频控制位共同决定。从机操作不受比特率或预分频设置的影响,但要保证从机的工作时钟至少是 SCL 频率的 16 倍。注意,从机可能会延长 SCL 的低电平周期,从而降低 TWI 总线的平均时钟频率。SCL 时钟频率有以下的计算公式产生:

 $f_{scl} = f_{sys}/(16 + 2*TWBR*4^{TWPS})$ 

其中,TWBR为TWI比特率寄存器的数值,TWPS为TWI状态寄存器中的预分频控制位。

### 总线接口单元

总线接口单元包括数据和地址移位寄存器 TWDR, START/STOP 控制器和仲裁判定硬件电路。

TWDR 包含要发送的地址或数据字节,或者已接收的地址或数据字节。除了包含 8 位的 TWDR,总线接口单元还包括发送或接收的 ACK/NACK 寄存器。这个 ACK/NACK 寄存器不能直接被应用软件访问。当接收数据时,它可以通过 TWI 控制寄存器 TWCR 来置位或清零。当发送数据时,接收到的 ACK/NACK 值由 TWI 状态寄存器 TWSR 中的 TWS 值来反映。

START/STOP 控制器负责产生和检测 START, REPEATED START 和 STOP 状态。当 MCU 处于某些休眠模式时,START/STOP 控制器仍可以检测 START 和 STOP 状态,当被 TWI 总线上的主机寻址时将 MCU 从休眠模式唤醒。

如果 TWI 以主机模式启动了数据传输,仲裁检测电路将持续监听总线,以确定是否仍拥有总线控制权。当 TWI 模块丢失总线控制权后,控制单元将会执行正确的动作并产生合适的

状态码来通知 MCU。

### 地址匹配单元

地址匹配单元用来检查接收到的地址字节是否与 TWI 地址寄存器中的 7 位地址相匹配。当 TWAR 寄存器中的 TWI 广播呼叫识别使能位(TWGCE)置位,从总线接收到的地址也会与广播地址比较。一旦地址匹配成功,控制单元将执行正确的动作。TWI 模块可以响应或不响应主机的寻址,这取决于 TWCR 寄存器的设置。即使在休眠模式下,地址匹配单元也可以比较地址,若被总线上的主机寻址,则将 MCU 从休眠模式唤醒。

### 控制单元

控制单元负责监听总线并根据 TWCR 的设置产生相应的响应。当 TWI 总线上发生需要应用软件参与的事件时,TWI 中断标志位 TWINT 将会被置位。在接下来的一个时钟周期,TWI 状态寄存器 TWSR 将会被更新为表明该事件的状态码。在 TWINT 被置位时,TWSR 包含确切的状态信息。在其它时间里,TWSR 为一个特殊的状态码,表示没有确切的状态信息。一旦 TWINT标志位被置位,SCL 线就一直保持低电平,暂停总线上的 TWI 传输,让应用软件处理事件。

下列情形下,TWINT 标志位将置位:

- ◆ TWI 传送完 START/REPEATED START 状态后
- ◆ TWI 传送完 SLA+R/W 后
- TWI 传送完一个地址字节后
- ◆ TWI 总线仲裁失败后
- TWI 被主机寻址后(从机地址匹配或广播方式)
- 被寻址作为从机工作时,收到 STOP 或 REPEATED START 后
- 由非法的 START 或 STOP 状态所引起的总线错误时

### TWI 的使用

TWI 接口是面向字节和基于中断的。所有的总线事件,如接收到一个字节或发送了一个 START 信号等,都会产生一个 TWI 中断。由于 TWI 是基于中断的,因此在 TWI 字节传送的过程中,应用软件可以自如的进行其它操作。 TWCR 寄存器中的 TWI 中断使能位 TWIE 和全局中断使能位一起来控制在 TWINT 标志位置位时是否产生 TWI 中断。如果 TWIE 位被清零,应用软件必须采用查询 TWINT 标志位的方式来检测 TWI 总线上的动作。

当 TWINT 标志位被置位时,表示 TWI 接口完成了当前的操作,等待应用软件的响应。在这种情况下,TWI 状态寄存器 TWSR 中包含了反映当前总线状态的状态码。应用软件可以通过设置 TWCR 和 TWDR 寄存器,来决定在接下来的 TWI 总线周期 TWI 接口该如何工作。

下图给出的是应用程序与 TWI 接口连接的例子。该例中,主机期望发送一个字节的数据给 从机。这里的描述很简单,接下来的章节会有更详细的展示。



TWI 典型的传输过程图

图中所示的 TWI 传输过程为:

- 1. TWI 传输的第一步是发送 START。通过往 TWCR 寄存器写入特定值,指示 TWI 硬件发送 START 信号。写入的值将在随后详细说明。在写入的值中要置位 TWINT,这非常重要,往 TWINT 位写"1"会清零该位。TWCR 寄存器的 TWINT 置位期间 TWI 不会启动任何操作。一旦软件清零 TWINT 位,TWI 模块立即启动 START 信号的传送。
- 2. 当 START 状态发送完毕, TWCR 的 TWINT 标志位会被置位, TWSR 更新为的新的状态码, 表示 START 信号成功发送。
- 3. 应用程序查看 TWSR 的值,确定 START 状态已经成功发送。如果 TWSR 显示为其它值,应用程序可以执行一些特殊操作,比如调用错误处理程序。当确定状态码与预期一致后,程序将 SLA+W 的值载入到 TWDR 寄存器中。TWDR 寄存器可同时在地址和数据中使用。随后软件往 TWCR 寄存器写入特定值,指示 TWI 硬件发送 TWDR 中的 SLA+W 的值。写入的值将在随后详细说明。在写入的值中要置位 TWINT,来清零 TWINT 标志位。TWCR 寄存器的 TWINT 置位期间 TWI 不会启动任何操作。一旦软件清零 TWINT 位,TWI 模块立即启动地址包的传送。
- 4. 当地址包发送完毕后,TWCR 的 TWINT 标志位会被置位,TWSR 更新为新的状态码,表示地址包成功发送。状态码同样会反映从机是否响应该地址包。
- 5. 应用程序查看 TWSR 的值,确定地址包已成功发送,收到的 ACK 为期望值。如果 TWSR 显示为其它值,应用程序可以执行一些特殊操作,比如调用错误处理程序。当确定状态码与预期一致后,程序将 Data 的值载入到 TWDR 寄存器中。随后软件往 TWCR 寄存器写入特定值,指示 TWI 硬件发送 TWDR 中的 Data 的值。写入的值将在随后详细说明。在写入的值中要置位 TWINT,来清零 TWINT 标志位。TWCR 寄存器的 TWINT 置位期间TWI 不会启动任何操作。一旦软件清零 TWINT 位,TWI 模块立即启动数据包的传送。
- 6. 当数据包发送完毕后,TWCR 的 TWINT 标志位会被置位,TWSR 更新为新的状态码,表示数据包成功发送。状态码同样会反映从机是否响应该数据包。
- 7. 应用程序查看 TWSR 的值,确定数据包已成功发送,收到的 ACK 为期望值。如果 TWSR 显示为其它值,应用程序可以执行一些特殊操作,比如调用错误处理程序。当确定状态码与预期一致后,软件往 TWCR 寄存器写入特定值,指示 TWI 硬件发送 STOP 信号。写入的值将在随后详细说明。在写入的值中要置位 TWINT,来清零 TWINT 标志位。TWCR 寄存器的 TWINT 置位期间 TWI 不会启动任何操作。一旦软件清零 TWINT 位,TWI 模块立即启动 STOP 信号的传送。需要注意的是,在 STOP 信号发送完毕之后 TWINT 不会被置位。

尽管示例比较简单,但它包含了TWI数据传输过程中的所有规则。总结如下:

当 TWI 完成一次操作并等待应用程序的反馈时,TWINT 标志置位。SCL 时钟线会被一直

拉低直到 TWINT 被清零;

- ◆ 当 TWINT 标志置位,用户必须更新所有 TWI 寄存器的值为与下一个 TWI 总线周期相关的值。例如,TWDR 寄存器必须载入下一个总线周期要发送的值。
- 当更新完所有的寄存器,同时完成其它必要的操作之后,应用程序写 TWCR 寄存器。在写 TWCR 时,TWINT 位必须被置位,用来清零 TWINT 标志。TWINT 被清零之后,TWI 开始执行由 TWCR 设定的操作。

### 传输模式

TWI 可以工作在下面 4 种主要的模式: 主机发送器 (MT), 主机接收器 (MR), 从机发送器 (ST) 和从机接收器 (SR)。同一应用下可以使用多种模式。例如, TWI 可以使用 MT 模式往 TWI EEPROM 写入数据, 用 MR 模式从 EEPROM 读取数据。如果该系统上还有其它主机,有些也可能往 TWI 发送数据,则会使用 SR 模式。这是由应用软件来决定采用何种模式。

下面会对这些模式进行详细说明。在每种模式下的数据传输中,会结合图片来描述可能的状态码。这些图片包含了如下的缩写:

S: Start 状态

Rs: REPEATED START 状态

R: 读操作标志位(SDA 为高电平)

W: 写操作标志位(SDA为低电平)

A: 应答位(SDA 为低电平)

NA: 无应答位(SDA 为高电平)

Data: 8 位数据字节 P: STOP 状态 SLA: 从机地址

图片中的圆圈用来表示 TWINT 标志置位,圆圈中的数字表示 TWSR 寄存器中的状态码,其中预分频控制位被屏蔽为"0"。在这些地方,应用程序必须执行相应的操作来继续或完成 TWI 传输。TWI 传输会被挂起,直到 TWINT 标志位被清零。

当 TWINT 标志被置位, TWSR 中的状态码用来决定适当的软件操作。各表格中给出了每个状态码下所需的软件操作和后续串行传输的细节。注意表格里 TWSR 中的预分频控制位被屏蔽为 "0"。

### 主机发送模式

在主机发送模式中,TWI 会发送一定数量的数据字节到从机接收器。为了进入主机模式,必须发送 START 信号。接下来的地址包格式决定 TWI 是进入主机发送器模式还是主机接收器模式。如果发送 SLA+W,则进入主机发送模式。如果发送 SLA+R,则进入主机接收模式。这一章节所提到的状态码均假设预分频控制位为"0"。

通过往 TWCR 寄存器写入下列数值来发出 START 信号:

| TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE |
|-------|------|-------|-------|------|------|---|------|
| 1     | х    | 1     | 0     | х    | 1    | 0 | х    |

TWEN 位必须置"1"来使能 TWI 接口, TWSTA 置"1"来发送 START 信号, TWINT 置"1"

来清零 TWINT 标志位。TWI 模块检测总线状态,在总线空闲时立即发送 START 信号。当发送 完 START 后,硬件置位 TWINT 标志位,同时更新 TWSR 的状态码为 0x08。

为了进入主机发送模式,必须发送 SLA+W。这可通过下面操作来完成。先往 TWDR 寄存器写入 SLA+W,然后往 TWINT 位写"1"清零 TWINT 标志位来继续传输,即往 TWCR 寄存器写入下列数值来发送 SLA+W:

| TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE |
|-------|------|-------|-------|------|------|---|------|
| 1     | Х    | 0     | 0     | Х    | 1    | 0 | х    |

当 SLA+W 发送完成且收到应答信号后,TWINT 又被置位,同时 TWSR 的状态码更新。可能的状态码为 0x18、0x20 或 0x38。各个状态码下合适的响应会在状态码表格中详细描述。

当 SLA+W 发送成功后,可以开始发送数据包。这可通过往 TWDR 寄存器写入数据来完成。 TWDR 只有在 TWINT 标志位为高时才可以写入。否则,访问被忽略,同时写冲突标志位 TWWC 会被置位。更新完 TWDR 后,往 TWINT 位写"1"清零 TWINT 标志位来继续传输。即往 TWCR 寄存器写入下列数值来发送数据:

| TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE |
|-------|------|-------|-------|------|------|---|------|
| 1     | х    | 0     | 0     | х    | 1    | 0 | х    |

当数据包发送完成且收到应答信号后,TWINT 又被置位,同时 TWSR 的状态码更新。可能的状态码为 0x28 或 0x30。各个状态码下合适的响应会在状态码表格中详细描述。

当数据发送成功后,可以继续发送数据包。这个过程一直重复,直到最后一个字节发送完毕。 主机产生 STOP 信号或 REPEATED START 信号整个传输才结束。

通过往 TWCR 寄存器写入下列数值来发出 STOP 信号:

| TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE |
|-------|------|-------|-------|------|------|---|------|
| 1     | х    | 0     | 1     | х    | 1    | 0 | x    |

通过往 TWCR 寄存器写入下列数值来发出 REPEATED START 信号:

| TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE |
|-------|------|-------|-------|------|------|---|------|
| 1     | x    | 1     | 0     | x    | 1    | 0 | х    |

在发送 REPEATED START(状态码为 0x10)之后,TWI 接口可以再次访问相同的从机,或访问新的从机而不用发送 STOP 信号。REPEATED START 使得主机可以在不丢失总线控制权的情况下在不同从机之间,主机发送器和主机接收器模式之间进行切换。

主机发送模式下的状态码及相应的操作如下表所示:

主机发送模式的状态码表

|      | A A TO TO A                           |       | 应用         | 软件的 | 响应    |      |                |
|------|---------------------------------------|-------|------------|-----|-------|------|----------------|
| 状态码  | │总线和硬件<br>│<br>│状态                    | 读/写   | 对 TWCR 的操作 |     |       |      | 硬件的下一步动作       |
|      | 4\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\ | TWDR  | STA STO    |     | TWINT | TWEA |                |
| 0x08 | START 己发送                             | 加 载   | 0          | 0   | 1     | х    | 将发送 SLA+W;     |
|      |                                       | SLA+W |            |     |       |      | 将接收 ACK 或 NACK |
| 0x10 | REPEATED                              | 加 载   | 0          | 0   | 1     | х    | 将发送 SLA+W;     |
|      | START 己发送                             | SLA+W |            |     |       |      | 将接收 ACK 或 NACK |

|      |          | 加载    | 0 | 0 | 1 | х | 将发送 SLA+R;         |
|------|----------|-------|---|---|---|---|--------------------|
|      |          | SLA+R |   |   |   |   | 将接收 ACK 或 NACK;    |
|      |          |       |   |   |   |   | 将切换到 MR 模式         |
| 0x18 | SLA+W 己发 | 加载数   | 0 | 0 | 1 | х | 将发送数据;             |
|      | 送;       | 据     |   |   |   |   | 将接收 ACK 或 NACK     |
|      | 接收到 ACK  | 无操作   | 1 | 0 | 1 | х | 将发送 REPEATED START |
|      |          | 无操作   | 0 | 1 | 1 | х | 将发送 STOP;          |
|      |          |       |   |   |   |   | 将复位 TWSTO 标志       |
|      |          | 无操作   | 1 | 1 | 1 | х | 将发送 STOP;          |
|      |          |       |   |   |   |   | 将复位 TWSTO 标志;      |
|      |          |       |   |   |   |   | 将发送 START          |
| 0x20 | SLA+W 己发 | 加载数   | 0 | 0 | 1 | x | 将发送数据;             |
|      | 送;       | 据     |   |   |   |   | 将接收 ACK 或 NACK     |
|      | 接收到 NACK | 无操作   | 1 | 0 | 1 | x | 将发送 REPEATED START |
|      |          | 无操作   | 0 | 1 | 1 | x | 将发送 STOP;          |
|      |          |       |   |   |   |   | 将复位 TWSTO 标志       |
|      |          | 无操作   | 1 | 1 | 1 | х | 将发送 STOP;          |
|      |          |       |   |   |   |   | 将复位 TWSTO 标志;      |
|      |          |       |   |   |   |   | 将发送 START          |
| 0x28 | 数据字节已    | 加载数   | 0 | 0 | 1 | х | 将发送数据;             |
|      | 发送;接收到   | 据     |   |   |   |   | 将接收 ACK 或 NACK     |
|      | ACK      | 无操作   | 1 | 0 | 1 | х | 将发送 REPEATED START |
|      |          | 无操作   | 0 | 1 | 1 | х | 将发送 STOP;          |
|      |          |       |   |   |   |   | 将复位 TWSTO 标志       |
|      |          | 无操作   | 1 | 1 | 1 | х | 将发送 STOP;          |
|      |          |       |   |   |   |   | 将复位 TWSTO 标志;      |
|      |          |       |   |   |   |   | 将发送 START          |
| 0x30 | 数据字节已    | 加载数   | 0 | 0 | 1 | x | 将发送数据;             |
|      | 发送;接收到   | 据     |   |   |   |   | 将接收 ACK 或 NACK     |
|      | NACK     | 无操作   | 1 | 0 | 1 | х | 将发送 REPEATED START |
|      |          | 无操作   | 0 | 1 | 1 | х | 将发送 STOP;          |
|      |          |       |   |   |   |   | 将复位 TWSTO 标志       |
|      |          | 无操作   | 1 | 1 | 1 | x | 将发送 STOP;          |
|      |          |       |   |   |   |   | 将复位 TWSTO 标志;      |
|      |          |       |   |   |   |   | 将发送 START          |
| 0x38 | SLA+W 或数 | 无操作   | 0 | 0 | 1 | x | 将释放总线;             |
|      | 据仲裁失败    |       |   |   |   |   | 将进入未寻址从机模式         |
|      |          | 无操作   | 1 | 0 | 1 | х | 将在空闲时发送 START      |

主机发送模式的格式和状态如下图所示:



主机发送模式的格式和状态图

# 主机接收模式

在主机接收模式中,TWI 会从从机发送器接收一定数量的数据字节。为了进入主机模式,必须发送 START 信号。接下来的地址包格式决定 TWI 是进入主机发送器模式还是主机接收器模式。如果发送 SLA+W,则进入主机发送模式。如果发送 SLA+R,则进入主机接收模式。这一章节所提到的状态码均假设预分频控制位为"0"。

通过往 TWCR 寄存器写入下列数值来发出 START 信号:

| TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE |
|-------|------|-------|-------|------|------|---|------|
| 1     | Х    | 1     | 0     | Х    | 1    | 0 | х    |

TWEN 位必须置"1"来使能 TWI 接口,TWSTA 置"1"来发送 START 信号,TWINT 置"1"来清零 TWINT 标志位。TWI 模块检测总线状态,在总线空闲时立即发送 START 信号。当发送

完 START 后,硬件置位 TWINT 标志位,同时更新 TWSR 的状态码为 0x08。

为了进入主机接收模式,必须发送 SLA+R。这可通过下面操作来完成。先往 TWDR 寄存器写入 SLA+R,然后往 TWINT 位写"1"清零 TWINT 标志位来继续传输,即往 TWCR 寄存器写入下列数值来发送 SLA+R:

| TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE |
|-------|------|-------|-------|------|------|---|------|
| 1     | Х    | 0     | 0     | x    | 1    | 0 | х    |

当 SLA+R 发送完成且收到应答信号后,TWINT 又被置位,同时 TWSR 的状态码更新。可能的状态码为 0x38、0x40 或 0x48。各个状态码下合适的响应会在状态码表格中详细描述。

当 SLA+R 发送成功后,可以开始接收数据包。通过往 TWINT 位写"1"清零 TWINT 标志位来继续接收。即往 TWCR 寄存器写入下列数值来启动接收:

| TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE |  |
|-------|------|-------|-------|------|------|---|------|--|
| 1     | х    | 0     | 0     | х    | 1    | 0 | х    |  |

当数据包接收完成且发送应答信号后,TWINT 又被置位,同时 TWSR 的状态码更新。可能的状态码为 0x50 或 0x58。各个状态码下合适的响应会在状态码表格中详细描述。

当数据接收成功后,可以继续接收数据包。这个过程一直重复,直到最后一个字节接收完毕。 主机接收到最后一个字节后,必须发送 NACK 应答信号给从机发送器。主机产生 STOP 信号 或 REPEATED START 信号整个接收才结束。

通过往 TWCR 寄存器写入下列数值来发出 STOP 信号:

| TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE |
|-------|------|-------|-------|------|------|---|------|
| 1     | х    | 0     | 1     | х    | 1    | 0 | х    |

通过往 TWCR 寄存器写入下列数值来发出 REPEATED START 信号:

| TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE |
|-------|------|-------|-------|------|------|---|------|
| 1     | х    | 1     | 0     | x    | 1    | 0 | x    |

在发送 REPEATED START(状态码为 0x10)之后,TWI 接口可以再次访问相同的主机,或访问新的主机而不用发送 STOP 信号。REPEATED START 使得主机可以在不丢失总线控制权的情况下在不同从机之间,主机发送器和主机接收器模式之间进行切换。

主机接收模式下的状态码及相应的操作如下表所示:

主机接收模式的状态码表

|      | A A 和 西      |       | 应   | 用软件的( | 向应    |      |                 |
|------|--------------|-------|-----|-------|-------|------|-----------------|
| 状态码  | 总线和硬件状态      | 读/写   |     | 对 TWC | R 的操作 |      | 硬件的下一步动作        |
|      | 1+4/\/\/\/\/ | TWDR  | STA | STO   | TWINT | TWEA |                 |
| 0x08 | START 己发     | 加 载   | 0   | 0     | 1     | х    | 将发送 SLA+R;      |
|      | 送            | SLA+R |     |       |       |      | 将接收 ACK 或 NACK  |
| 0x10 | REPEATED     | 加 载   | 0   | 0     | 1     | х    | 将发送 SLA+R;      |
|      | START 己发     | SLA+R |     |       |       |      | 将接收 ACK 或 NACK  |
|      | 送            | 加 载   | 0   | 0     | 1     | х    | 将发送 SLA+W;      |
|      |              | SLA+W |     |       |       |      | 将接收 ACK 或 NACK; |

|      |          |     |   |   |   |   | 将切换到 MT 模式         |
|------|----------|-----|---|---|---|---|--------------------|
| 0x38 | SLA+R 或数 | 无操作 | 0 | 0 | 1 | х | 将释放总线;             |
|      | 据仲裁失     |     |   |   |   |   | 将进入未寻址从机模式         |
|      | 败        | 无操作 | 1 | 0 | 1 | х | 将在空闲时发送 START      |
| 0x40 | SLA+R 已发 | 无操作 | 0 | 0 | 1 | 0 | 将接收数据;             |
|      | 送;       |     |   |   |   |   | 将发送 NACK           |
|      | 接收到 ACK  | 无操作 | 0 | 0 | 1 | 1 | 将接收数据;             |
|      |          |     |   |   |   |   | 将发送 ACK            |
| 0x48 | SLA+R 已发 | 无操作 | 1 | 0 | 1 | х | 将发送 REPEATED START |
|      | 送;       | 无操作 | 0 | 1 | 1 | х | 将发送 STOP;          |
|      | 接收到      |     |   |   |   |   | 将复位 TWSTO 标志       |
|      | NACK     | 无操作 | 1 | 1 | 1 | х | 将发送 STOP;          |
|      |          |     |   |   |   |   | 将复位 TWSTO 标志;      |
|      |          |     |   |   |   |   | 将发送 START          |
| 0x50 | 数据字节     | 读取数 | 0 | 0 | 1 | 0 | 将接收数据;             |
|      | 已接收;     | 据   |   |   |   |   | 将发送 NACK           |
|      | ACK 已发送  | 读取数 | 0 | 0 | 1 | 1 | 将接收数据;             |
|      |          | 据   |   |   |   |   | 将发送 ACK            |
| 0x58 | 数据字节     | 读取数 | 1 | 0 | 1 | х | 将发送 REPEATED START |
|      | 已接收;     | 据   |   |   |   |   |                    |
|      | NACK 己发  | 读取数 | 0 | 1 | 1 | х | 将发送 STOP;          |
|      | 送        | 据   |   |   |   |   | 将复位 TWSTO 标志       |
|      |          | 读取数 | 1 | 1 | 1 | х | 将发送 STOP;          |
|      |          | 据   |   |   |   |   | 将复位 TWSTO 标志;      |
|      |          |     |   |   |   |   | 将发送 START          |

主机接收模式的格式和状态如下图所示:



主机接收模式的格式和状态图

# 从机接收模式

在从机接收模式中,可以从主机发送器接收一定数量的数据字节。这一章节所提到的状态码均假设预分频控制位为"0"。

为启动从机接收模式,要设置 TWAR 和 TWCR 寄存器。

TWAR 需设置如下:

| TWA6 | TWA5 | TWA4 | TWA3   | TWA2 | TWA1 | TWA0 | TWGCE |
|------|------|------|--------|------|------|------|-------|
|      |      | Ę    | 器件从机地址 |      |      |      |       |

TWAR 的高 7 位是主机寻址时 TWI 接口会响应的从机地址。若 LSB 置位,TWI 会响应广播呼叫地址(0x00),否则忽略广播呼叫地址。

TWCR 需设置如下:

| TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE |
|-------|------|-------|-------|------|------|---|------|
| 0     | 1    | 0     | 0     | 0    | 1    | 0 | x    |

TWEN 必须置位以使能 TWI 接口,TWEA 必须置位以使主机寻址(从机地址或广播呼叫)到自己时返回确认信息 ACK。TWSTA 和 TWSTO 必须清零。

初始化 TWAR 和 TWCR 之后,TWI 接口开始等待,直到自己的从机地址(或广播地址)被寻址。当紧跟着从机地址的数据方向位为"0"(表示写操作)时,TWI 进入从机接收模式。当数据方向位为"1"(表示读操作)时,TWI 进入从机发送模式。接收到自己的从机地址和写操作标志位后,TWINT 标志位被置位,有效的状态码也更新到 TWSR 中。各个状态码下合适的响应会在状态码表格中详细描述。需要注意的是,当主机模式下的 TWI 仲裁失败后也可以进入从机接收模式(见状态码 0x68 和 0x78)。

如果在传输过程中 TWEA 位被复位,TWI 将在接收到一个字节后返回 NACK (高电平)到 SDA 线上。这可用来表示从机不能接收更多的数据。当 TWEA 位为"0"时,TWI 也不会响应自己的从机地址。不过 TWI 仍会监听总线,一旦 TWEA 被置位,就可以恢复地址识别并响应。也就是说,可以利用 TWEA 暂时将 TWI 接口从总线中隔离出来。

在除空闲模式外的其它休眠模式时,TWI接口的时钟可以被关闭。若是能了从机接收模式,接口将利用总线时钟继续响应从机地址或广播地址。地址匹配将唤醒MCU。在唤醒期间,TWI接口将保持SCL为低电平,直到TWINT标志被清零。当TWI接口时钟恢复正常后可以接收更多的数据。

从机接收模式的状态码如下表所示:

从机接收模式的状态码表

|      |               | <b>从</b> 机按 |     |      |         |      |          |
|------|---------------|-------------|-----|------|---------|------|----------|
|      |               |             |     | 目软件的 | 9响应     |      |          |
| 状态码  | 总线和硬件状态       | 读/写         |     | 对 tv | VCR 的操作 |      | 硬件的下一步动作 |
|      |               | TWDR        | STA | STO  | TWINT   | TWEA |          |
| 0x60 | SLA+W 已接收;    | 无操作         | х   | 0    | 1       | 0    | 将接收数据;   |
|      | ACK 已发送       |             |     |      |         |      | 将发送 NACK |
|      |               | 无操作         | х   | 0    | 1       | 1    | 将接收数据;   |
|      |               |             |     |      |         |      | 将发送 ACK  |
| 0x68 | 发送 SLA+R/W 时仲 | 无操作         | х   | 0    | 1       | 0    | 将接收数据;   |
|      | 裁失败;          |             |     |      |         |      | 将发送 NACK |
|      | SLA+W 已接收;    | 无操作         | x   | 0    | 1       | 1    | 将接收数据;   |
|      | ACK 已发送       |             |     |      |         |      | 将发送 ACK  |
| 0x70 | 广播地址已接收;      | 无操作         | х   | 0    | 1       | 0    | 将接收数据;   |
|      | ACK 已发送       |             |     |      |         |      | 将发送 NACK |
|      |               | 无操作         | x   | 0    | 1       | 1    | 将接收数据;   |
|      |               |             |     |      |         |      | 将发送 ACK  |
| 0x78 | 发送 SLA+R/W 时仲 | 无操作         | х   | 0    | 1       | 0    | 将接收数据;   |
|      | 裁失败;          |             |     |      |         |      | 将发送 NACK |
|      | SLA+W 已接收;    | 无操作         | х   | 0    | 1       | 1    | 将接收数据;   |
|      | ACK 已发送       |             |     |      |         |      | 将发送 ACK  |
| 0x80 | 自身数据已接收;      | 读取数         | х   | 0    | 1       | 0    | 将接收数据;   |
|      | ACK 已发送       | 据           |     |      |         |      | 将发送 NACK |
|      |               | 读取数         | х   | 0    | 1       | 1    | 将接收数据;   |
|      |               | 据           |     |      |         |      | 将发送 ACK  |
| 0x88 | 自身数据已接收;      | 读取数         | 0   | 0    | 1       | 0    | 将切换到未寻址从 |

|      | 114 CK = 47 /7 | 144 |   |   |   |   | 4- 4- 4- 114 |
|------|----------------|-----|---|---|---|---|--------------|
|      | NACK 已发送       | 据   |   |   |   |   | 机模式;         |
|      |                |     |   |   |   |   | 将不响应从机地址     |
|      |                |     |   |   |   |   | 和广播          |
|      |                | 读取数 | 0 | 0 | 1 | 1 | 将切换到未寻址从     |
|      |                | 据   |   |   |   |   | 机模式;         |
|      |                |     |   |   |   |   | 将响应从机地址;     |
|      |                |     |   |   |   |   | TWGCE=1 时将响应 |
|      |                |     |   |   |   |   | 广播           |
|      |                | 读取数 | 1 | 0 | 1 | 0 | 将切换到未寻址从     |
|      |                | 据   |   |   |   |   | 机模式;         |
|      |                |     |   |   |   |   | 将不响应从机地址     |
|      |                |     |   |   |   |   | 和广播;         |
|      |                |     |   |   |   |   | 总线空闲时将发送     |
|      |                |     |   |   |   |   | START        |
|      |                | 读取数 | 1 | 0 | 1 | 1 | 将切换到未寻址从     |
|      |                | 据   |   |   |   |   | 机模式;         |
|      |                |     |   |   |   |   | 将响应从机地址;     |
|      |                |     |   |   |   |   | TWGCE=1 时将响应 |
|      |                |     |   |   |   |   | 广播;          |
|      |                |     |   |   |   |   | 总线空闲时将发送     |
|      |                |     |   |   |   |   | START        |
| 0x90 | 广播数据已接收;       | 读取数 | x | 0 | 1 | 0 | 将接收数据;       |
|      | ACK 已发送        | 据   |   |   |   |   | 将发送 NACK     |
|      |                | 读取数 | x | 0 | 1 | 1 | 将接收数据;       |
|      |                | 据   |   |   |   |   | 将发送 ACK      |
| 0x98 | 广播数据已接收;       | 读取数 | 0 | 0 | 1 | 0 | 将切换到未寻址从     |
|      | NACK 已发送       | 据   |   |   |   |   | 机模式;         |
|      |                |     |   |   |   |   | 将不响应从机地址     |
|      |                |     |   |   |   |   | 和广播          |
|      |                | 读取数 | 0 | 0 | 1 | 1 | 将切换到未寻址从     |
|      |                | 据   |   |   |   |   | 机模式;         |
|      |                |     |   |   |   |   | 将响应从机地址;     |
|      |                |     |   |   |   |   | TWGCE=1 时将响应 |
|      |                |     |   |   |   |   | 广播           |
|      |                | 读取数 | 1 | 0 | 1 | 0 | 将切换到未寻址从     |
|      |                | 据   |   |   |   |   | 机模式;         |
|      |                |     |   |   |   |   | 将不响应从机地址     |
|      |                |     |   |   |   |   | 和广播;         |
|      |                |     |   |   |   |   | 总线空闲时将发送     |
|      |                |     |   |   |   |   | START        |
|      |                | 读取数 | 1 | 0 | 1 | 1 | 将切换到未寻址从     |
|      |                | 据   |   |   |   |   | 机模式;         |
|      |                |     |   |   |   |   | 将响应从机地址;     |
|      |                |     |   |   |   |   | TWGCE=1 时将响应 |

|      |                 |               |   |   |   |   | → 10£        |
|------|-----------------|---------------|---|---|---|---|--------------|
|      |                 |               |   |   |   |   | 广播;          |
|      |                 |               |   |   |   |   | 总线空闲时将发送     |
|      |                 |               |   |   |   |   | START        |
| 0xA0 | 从机工作时接收到        | 无操作           | 0 | 0 | 1 | 0 | 将切换到未寻址从     |
|      | STOP 或 REPEATED |               |   |   |   |   | 机模式;         |
|      | START           |               |   |   |   |   | 将不响应从机地址     |
|      |                 |               |   |   |   |   | 和广播          |
|      |                 | 无操作           | 0 | 0 | 1 | 1 | 将切换到未寻址从     |
|      |                 |               |   |   |   |   | 机模式;         |
|      |                 |               |   |   |   |   | 将响应从机地址;     |
|      |                 |               |   |   |   |   | TWGCE=1 时将响应 |
|      |                 |               |   |   |   |   | 广播           |
|      |                 |               | 1 | 0 | 1 | 0 | 将切换到未寻址从     |
|      |                 | , , , , , , , |   |   |   |   | 机模式;         |
|      |                 |               |   |   |   |   | 将不响应从机地址     |
|      |                 |               |   |   |   |   | 和广播;         |
|      |                 |               |   |   |   |   | 总线空闲时将发送     |
|      |                 |               |   |   |   |   | START        |
|      |                 | 工場化           | 1 |   | 1 | 1 | -            |
|      |                 | 无操作           | 1 | 0 | 1 | 1 | 将切换到未寻址从     |
|      |                 |               |   |   |   |   | 机模式;         |
|      |                 |               |   |   |   |   | 将响应从机地址;     |
|      |                 |               |   |   |   |   | TWGCE=1 时将响应 |
|      |                 |               |   |   |   |   | 广播;          |
|      |                 |               |   |   |   |   | 总线空闲时将发送     |
|      |                 |               |   |   |   |   | START        |

从机接收模式的格式和状态图如下所示:



从机接收模式的格式和状态图

## 从机发送模式

在从机发送模式中,可以往主机接收器发送一定数量的数据字节。这一章节所提到的状态码均假设预分频控制位为"0"。

为启动从机接收模式,要设置 TWAR 和 TWCR 寄存器。

TWAR 需设置如下:

| TWA6 | TWA5 | TWA4 | TWA3 | TWA2 | TWA1 | TWA0 | TWGCE |
|------|------|------|------|------|------|------|-------|
|      |      | 器    | 件从机地 | 址    |      |      |       |

TWAR 的高 7 位是主机寻址时 TWI 接口会响应的从机地址。若 LSB 置位,TWI 会响应广播呼叫地址(0x00),否则忽略广播呼叫地址。

TWCR 需设置如下:

| TWINT | TWEA | TWSTA | TWSTO | TWWC | TWEN | - | TWIE |
|-------|------|-------|-------|------|------|---|------|
| 0     | 1    | 0     | 0     | 0    | 1    | 0 | х    |

TWEN 必须置位以使能 TWI 接口,TWEA 必须置位以使主机寻址(从机地址或广播呼叫)到自己时返回确认信息 ACK。TWSTA 和 TWSTO 必须清零。

初始化 TWAR 和 TWCR 之后,TWI 接口开始等待,直到自己的从机地址(或广播地址)被寻址。当紧跟着从机地址的数据方向位为"0"(表示写操作)时,TWI 进入从机接收模式。当数据方向位为"1"(表示读操作)时,TWI 进入从机发送模式。接收到自己的从机地址和读操作标志位后,TWINT 标志位被置位,有效的状态码也更新到 TWSR 中。各个状态码下合适的响应会在状态码表格中详细描述。需要注意的是,当主机模式下的 TWI 仲裁失败后也可以进入从机发送模式(见状态码 0xB0)。

如果在传输过程中 TWEA 位被复位,TWI 将在发送最后一个字节后切换到未寻址从机模式。主机接收器为最后一个字节的传输给出 NACK 或 ACK 后,TWSR 寄存器中的状态码将会更新为 0xC0 或 0xC8。如果主机接收器继续传输操作,从机发送器不会响应,主机将会接收到全"1"的数据(即 0xFF)。当从机发送完最后一个字节的数据(TWEA 被清零)并期望得到 NACK响应,而主机想要接收更多的数据而发送 ACK 作为响应时,TWSR 会更新为 0xC8。

当 TWEA 位为"0"时, TWI 也不会响应自己的从机地址。不过 TWI 仍会监听总线, 一旦 TWEA 被置位, 就可以恢复地址识别并响应。也就是说, 可以利用 TWEA 暂时将 TWI 接口从总线中隔离出来。

在除空闲模式外的其它休眠模式时,TWI 接口的时钟可以被关闭。若是能了从机接收模式,接口将利用总线时钟继续响应从机地址或广播地址。地址匹配将唤醒 MCU。在唤醒期间,TWI 接口将保持 SCL 为低电平,直到 TWINT 标志被清零。当 TWI 接口时钟恢复正常后可以接收更多的数据。

从机发送模式的状态码如下表所示:

从机发送模式的状态码表

|      | 应用软件的响应   |      |     |      |         |      |            |  |  |  |  |
|------|-----------|------|-----|------|---------|------|------------|--|--|--|--|
|      | 总线和硬      |      | 应用3 | 软件的  | 向应      |      |            |  |  |  |  |
| 状态码  |           | 读/写  |     | Ŋ TV | VCR 的操作 |      | 硬件的下一步动作   |  |  |  |  |
|      | 1+4\7\bis | TWDR | STA | STO  | TWINT   | TWEA |            |  |  |  |  |
| 0xA8 | SLA+R 已接  | 加载数据 | х   | 0    | 1       | 0    | 将发送最后一个数据; |  |  |  |  |
|      | 收;        |      |     |      |         |      | 期望接收 NACK  |  |  |  |  |
|      | ACK 已发送   | 加载数据 | х   | 0    | 1       | 1    | 将发送数据;     |  |  |  |  |
|      |           |      |     |      |         |      | 将接收 ACK    |  |  |  |  |
| 0xB0 | 发 送       | 加载数据 | х   | 0    | 1       | 0    | 将发送最后一个数据; |  |  |  |  |
|      | SLA+R/W 时 |      |     |      |         |      | 期望接收 NACK  |  |  |  |  |
|      | 仲裁失败;     | 加载数据 | х   | 0    | 1       | 1    | 将发送数据;     |  |  |  |  |
|      | SLA+R 已接  |      |     |      |         |      | 将接收 ACK    |  |  |  |  |
|      | 收;        |      |     |      |         |      |            |  |  |  |  |
|      | ACK 已发送   |      |     |      |         |      |            |  |  |  |  |
| 0xB8 | 数据已发      | 加载数据 | х   | 0    | 1       | 0    | 将发送最后一个数据; |  |  |  |  |
|      | 送; ACK 已  |      |     |      |         |      | 期望接收 NACK  |  |  |  |  |
|      | 接收        | 加载数据 | х   | 0    | 1       | 1    | 将发送数据;     |  |  |  |  |

|      |                       |     |   |   |   |   | 将接收 ACK                                                      |
|------|-----------------------|-----|---|---|---|---|--------------------------------------------------------------|
| 0xC0 | 数据已发<br>送;<br>NACK 已接 | 无操作 | 0 | 0 | 1 | 0 | 将切换到未寻址从机模<br>式;<br>将不响应从机地址和广播                              |
|      | 收                     | 无操作 | 0 | 0 | 1 | 1 | 将切换到未寻址从机模式;<br>将响应从机地址;<br>TWGCE=1 时将响应广播                   |
|      |                       | 无操作 | 1 | 0 | 1 | 0 | 将切换到未寻址从机模式;<br>将不响应从机地址和广播;<br>总线空闲时将发送 START               |
|      |                       | 无操作 | 1 | 0 | 1 | 1 | 将切换到未寻址从机模式;<br>将响应从机地址;<br>TWGCE=1时将响应广播;<br>总线空闲时将发送 START |
| 0xC8 | 最后一个数据已发送;            | 无操作 | 0 | 0 | 1 | 0 | 将切换到未寻址从机模<br>式;<br>将不响应从机地址和广播                              |
|      | ACK 已接收               | 无操作 | 0 | 0 | 1 | 1 | 将切换到未寻址从机模式;<br>将响应从机地址;<br>TWGCE=1时将响应广播                    |
|      |                       | 无操作 | 1 | 0 | 1 | 0 | 将切换到未寻址从机模式;<br>将不响应从机地址和广播;<br>总线空闲时将发送 START               |
|      |                       | 无操作 | 1 | 0 | 1 | 1 | 将切换到未寻址从机模式;<br>将响应从机地址;<br>TWGCE=1时将响应广播;<br>总线空闲时将发送 START |

从机发送模式的格式和状态如下图所示:



从机发送模式的格式和状态图

#### 其他状态

有两个状态码没有相应的 TWI 状态定义,如下表所示:

其他状态码表

|      |                    |      | 应          |     |         |      |               |
|------|--------------------|------|------------|-----|---------|------|---------------|
| 状态码  | 总线和硬件<br> <br>  状态 | 读/写  | 对 TWCR 的操作 |     |         |      | 硬件的下一步动作      |
|      | 10\10A             | TWDR | STA        | STO | TWINT   | TWEA |               |
| 0xF8 | 无状态信息;             | 无操作  |            | 不   | 操作 TWCR |      | 等待或进行当前操作     |
|      | TWINT= 0           |      |            |     |         |      |               |
| 0x00 | 非法的 START          | 无操作  | 0          | 1   | 1       | х    | 只影响内部硬件;不会    |
|      | 或 STOP 引起          |      |            |     |         |      | 发送 STOP 到总线上; |
|      | 的总线错误              |      |            |     |         |      | 总线释放并清零       |
|      |                    |      |            |     |         |      | TWSTO 位       |

状态码 0xF8 表示当前没有相关信息,因为 TWINT 标志为 "0"。这种状态可能发生在 TWI 接口没有参与串行传输或当前传输还没有完成。

状态 0x00 表示串行传输过程中发生了总线错误。当非法的 START 或 STOP 出现时总线错误就会发生。比如说在地址和数据、地址和 ACK 之间出现了 START 或 STOP。总线错误将置位 TWINT。为了从错误中恢复,必须置位 TWSTO,并通过写"1"以清零 TWINT。这将使 TWI 接口进入未寻址从机模式而不会产生 STOP,以及释放 SCL 和 SDA,并清零 TWSTO 位。组合模式

在某些情况下,为了完成期望的工作,必须将几种 TWI 模式组合起来。例如,从串行 EEPROM

读取数据,典型的传输包括以下步骤:

- 1. 传输必须启动:
- 2. 必须告诉 EEPROM 应该读取数据的位置;
- 3. 必须完成读操作;
- 4. 传输必须结束。

注意数据可以从主机传送到从机,反之亦然。主机告诉从机要读取数据的位置,采用的是主机发送模式。接下来,从从机读取数据,采用的是主机接收模式。传输的方向会改变。主机必须保持各个阶段的总线控制权,所有的步骤是不间断的操作。如果在多主机系统中,在步骤 2 和 3 之间另有主机改变了读取数据的位置,则打破了这一原则,主机读取数据的位置会是错误的。改变数据传输的方向是通过在传送地址字节和接收数据之间发送 REPEATED START来实现的。发送 REPEATED START之后,主机仍拥有总线控制权。

下图描述了这个传输过程:



组合多种 TWI 模式来访问串行 EEPROM 图

#### 多主机系统及仲裁

如果有多个主机连接在同一 TWI 总线上,它们中的一个或多个也许会同时开始数据传输。 TWI 协议确保在这种情况下,通过一个仲裁过程,允许其中的一个主机进行传送也不会丢失 数据。下面以两个主机试图向从机发送数据为例来描述总线仲裁的过程。

有几种不同的情况会产生总线仲裁过程:

- 两个或更多的主机同时与一个从机进行通信。在这种情况下,无论主机还是从机都不知道总线上有竞争;
- 两个或更多的主机同时对同一个从机进行不同的数据或操作方向访问。这种情况下就会发生仲裁,在 READ/WRITE 位或数据位。当有其它主机往 SDA 线上发送 "0"时,往 SDA 线上发送 "1"的主机就会仲裁失败。失败的主机将会切换到未被寻址的从机模式,或者等待总线空闲时发送一个新的 START 信号,这都取决于应用软件的操作。
- 两个或更多的主机访问不同的从机。在这种情况下,总线仲裁发生在 SLA 阶段。当有其它主机往 SDA 线上发送 "0"时,往 SDA 线上发送 "1"的主机就会仲裁失败。在 SLA 总线仲裁时失败的主机将切换到从机模式,并检查自己是否被获得总线控制权的主机寻址。如果被寻址,它将进入 SR 或 ST 模式,这取决于 SLA 后面的 READ/WRITE 位。如果未被寻址,它将切换到未被寻址的从机模式,或者等待总线空闲时发送一个新的 START 信号,这取决于应用软件的操作。

下图描述了总线仲裁的过程:



### 寄存器定义

TWI 寄存器列表

| 寄存器   | 地址    | 默认值  | 描述          |
|-------|-------|------|-------------|
| TWBR  | 0x B8 | 0x00 | TWI 比特率寄存器  |
| TWSR  | 0xB9  | 0x00 | TWI 状态寄存器   |
| TWAR  | 0xBA  | 0x00 | TWI 地址寄存器   |
| TWDR  | 0xBB  | 0x00 | TWI 数据寄存器   |
| TWCR  | 0xBC  | 0x00 | TWI 控制寄存器   |
| TWAMR | 0xBD  | 0x00 | TWI 地址屏蔽寄存器 |

#### TWBR - TWI 比特率寄存器

| 1 44 5  |                    |                                     |               |                        |        |       |       |       |  |  |
|---------|--------------------|-------------------------------------|---------------|------------------------|--------|-------|-------|-------|--|--|
|         |                    |                                     | TWBR          | - TWI 比特               | 率寄存器   |       |       |       |  |  |
| 地址:     | 地址: 0xB8 默认值: 0x00 |                                     |               |                        |        |       |       |       |  |  |
|         |                    |                                     |               |                        |        |       |       |       |  |  |
| Bit     | 7                  | 6                                   | 5             | 4                      | 3      | 2     | 1     | 0     |  |  |
| Name    | TWBR7              | TWBR6                               | TWBR5         | TWBR4                  | TWBR3  | TWBR2 | TWBR1 | TWBR0 |  |  |
| R/W     | R/W                | R/W                                 | R/W           | R/W                    | R/W    | R/W   | R/W   | R/W   |  |  |
| Initial | 0                  | 0                                   | 0             | 0                      | 0      | 0     | 0     | 0     |  |  |
|         |                    |                                     |               |                        |        |       |       |       |  |  |
| Bit     | Name               | 描述                                  |               |                        |        |       |       |       |  |  |
|         |                    | TWI 比特                              | TWI 比特率选择控制位。 |                        |        |       |       |       |  |  |
| 7:0     | TWBR[7:0]          | TWBR 是比特率发生器分频因子。比特率发生器是一个分频器,用来在主机 |               |                        |        |       |       |       |  |  |
| 7.0     | I WBN[7.U]         | 模式下产                                | 生 SCL 时钟      | 。比特率的                  | 的计算公式如 | 口下所示: |       |       |  |  |
|         |                    | $f_{scl} = f_{sys}/($               | 16 + 2*TWB    | R*4 <sup>TWPS</sup> )。 |        |       |       |       |  |  |

#### TWSR - TWI 状态寄存器

|                                      |          |           | TWSR           | - TWI 状态智  | 存器     |         |         |         |  |
|--------------------------------------|----------|-----------|----------------|------------|--------|---------|---------|---------|--|
| 地址: 0                                | xB9      |           | 默认值: 0xF8      |            |        |         |         |         |  |
|                                      |          |           |                |            |        |         |         |         |  |
| Bit                                  | 7        | 6         | 5              | 4          | 3      | 2       | 1       | 0       |  |
| Name                                 | TWS7     | TWS6      | TWS5           | TWS4       | TWS3   | -       | TWPS1   | TWPS0   |  |
| R/W                                  | R/W      | R/W       | R/W            | R/W        | R/W    | R/W     | R/W     | R/W     |  |
| Initial                              | 1        | 1         | 1              | 1          | 1      | 0       | 0       | 0       |  |
|                                      |          |           |                |            |        |         |         |         |  |
| Bit                                  | Name     | 描述        |                |            |        |         |         |         |  |
|                                      |          | TWI 状态标   | 志位。            |            |        |         |         |         |  |
|                                      |          | 5 位的 TWS  | 反应 TWI i       | 罗辑和总线的     | 状态。不   | 同的状态值   | 直有不同的含  | 义,具体    |  |
| 7:3                                  | TWS[7:3] | 见 TWI 工作  | <b>F模式的描</b> 述 | 土。从 TWSR   | 读到的值位  | 包括 5 位的 | 的状态值和 2 | 位的预分    |  |
| <br>  频控制位,在检测状态时应屏蔽预分频位为"0"。这是状态检测独 |          |           |                |            | 立于预分   |         |         |         |  |
|                                      |          | 频器的设置     | Ī.o            |            |        |         |         |         |  |
| 2                                    | -        | 保留。       |                |            |        |         |         |         |  |
| 1                                    | TWPS1    | TWI 预分频   | 控制高位。          |            |        |         |         |         |  |
|                                      |          | TWPS1和1   | WPS0 一起        | 组成 TWPS[1: | 0],用来挖 | 控制比特率   | 预分频因子   | ,和 TWBR |  |
|                                      |          | 一起控制出     | <b>公特率</b> 。   |            |        |         |         |         |  |
| 0                                    | TWPS0    | TWI 预分频   | 控制低位。          |            |        |         |         |         |  |
|                                      |          | TWPS0 和 1 | WPS1 一起        | 组成 TWPS[1: | 0],用来挖 | 控制比特率   | 预分频因子   | ,和 TWBR |  |
|                                      |          | 一起控制出     | 2特率。           |            |        |         |         |         |  |
|                                      |          | TWPS[1:0] |                |            | 预约     | 分频因子    |         |         |  |
|                                      |          |           | 0              |            |        |         | 1       |         |  |
|                                      |          |           | 1              |            |        |         | 4       |         |  |
|                                      |          |           | 2              |            |        |         | 16      |         |  |
|                                      |          |           |                |            |        |         |         |         |  |

# TWAR - TWI 地址寄存器

| TWAR    | TWAR - TWI 地址寄存器   |                                             |       |       |       |       |       |       |  |
|---------|--------------------|---------------------------------------------|-------|-------|-------|-------|-------|-------|--|
| 地址:     | 地址: 0xBA 默认值: 0x00 |                                             |       |       |       |       |       |       |  |
|         |                    |                                             |       |       |       |       |       |       |  |
| Bit     | 7                  | 6                                           | 5     | 4     | 3     | 2     | 1     | 0     |  |
| Name    | TWAR6              | TWAR5                                       | TWAR4 | TWAR3 | TWAR2 | TWAR1 | TWAR0 | TWGCE |  |
| R/W     | R/W                | R/W                                         | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   |  |
| Initial | 0                  | 0                                           | 0     | 0     | 0     | 0     | 0     | 0     |  |
|         |                    |                                             |       |       |       |       |       |       |  |
| Bit     | Name               | 描述                                          |       |       |       |       |       |       |  |
|         |                    | TWI 从机地                                     | 址位。   |       |       |       |       |       |  |
| 7:1     | TWA[6:0]           | TWA 为 TWI 从机地址。当 TWI 工作在从机模式下时,TWI 将根据这个地址进 |       |       |       |       |       |       |  |
| 7.1     | TVVA[0.0]          | 行响应。主机模式不需要此地址。但在多主机系统中,也需要设置从机地址以          |       |       |       |       |       |       |  |
|         |                    | 便其它主机                                       | 访问。   |       |       |       |       |       |  |

|   |       | TWI广播识别使能控制位。                              |
|---|-------|--------------------------------------------|
|   | TMCCE | 当设置 TWGCE 位为"1"时,使能 TWI 总线广播识别。            |
| U | TWGCE | 当设置 TWGCE 位为"0"时,禁止 TWI 总线广播识别。            |
|   |       | 当 TWGCE 置位且接收到的地址帧为 0x00 时,TWI 模块会响应此总线广播。 |

# TWDR - TWI 数据寄存器

| TWDR -  | ·TWI 数据寄 | 存器     |                                    |      |      |         |      |      |  |  |
|---------|----------|--------|------------------------------------|------|------|---------|------|------|--|--|
| 地址: 0   | кВВ      |        |                                    |      | 默认作  | 值: 0xFF |      |      |  |  |
|         |          |        |                                    |      |      |         |      |      |  |  |
| Bit     | 7        | 6      | 5                                  | 4    | 3    | 2       | 1    | 0    |  |  |
| Name    | TWD7     | TWD6   | TWD5                               | TWD4 | TWD3 | TWD2    | TWD1 | TWD0 |  |  |
| R/W     | R/W      | R/W    | R/W                                | R/W  | R/W  | R/W     | R/W  | R/W  |  |  |
| Initial | 1        | 1      | 1                                  | 1    | 1    | 1       | 1    | 1    |  |  |
|         |          |        |                                    |      |      |         |      |      |  |  |
| Bit     | Name     | 描述     |                                    |      |      |         |      |      |  |  |
|         |          | TWI 数据 | 寄存器。                               |      |      |         |      |      |  |  |
| 7:0     | TWD[7:0] | TWD 是将 | TWD 是将要传送总线上的下一个字节,或者是刚从总线上接收到的上一个 |      |      |         |      |      |  |  |
|         |          | 字节。    |                                    |      |      |         |      |      |  |  |

# TWCR - TWI 控制寄存器

|         |         |                                                       | TWC                                                                                                                                                                                                                                                                  | R – TWI 控制  |      |         |      |       |
|---------|---------|-------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|------|---------|------|-------|
| 地址:     | 0xBC    |                                                       |                                                                                                                                                                                                                                                                      |             | 默认   | 值: 0x00 |      |       |
|         |         |                                                       |                                                                                                                                                                                                                                                                      |             |      |         |      |       |
| Bit     | 7       | 6                                                     | 5                                                                                                                                                                                                                                                                    | 4           | 3    | 2       | 1    | 0     |
| Name    | e TWINT | TWEA                                                  | TWSTA                                                                                                                                                                                                                                                                | TWSTO       | TWWC | TWEN    | -    | TWIE  |
| R/W     | R/W     | R/W                                                   | R/W                                                                                                                                                                                                                                                                  | R/W         | R    | R/W     | -    | R/W   |
| Initial | 0       | 0                                                     | 0                                                                                                                                                                                                                                                                    | 0           | 0    | 0       | 0    | 0     |
|         |         |                                                       |                                                                                                                                                                                                                                                                      |             |      |         |      |       |
| Bit     | Name    | 描述                                                    |                                                                                                                                                                                                                                                                      |             |      |         |      |       |
| 7       | TWINT   | 当 TWI 完成<br>断置位且 TV<br>当 TWINT 标<br>TWINT 标志<br>硬件也不会 | TWI 中断标志位。<br>当 TWI 完成当前工作,希望应用软件介入时,硬件将置位 TWINT 位。若全局中断置位且 TWIE 位置位时,将产生 TWI 中断,MCU 将执行 TWI 中断服务程序。<br>当 TWINT 标志被置位时,SCL 信号的低电平将被延长。<br>TWINT 标志位只能通过往该位写"1"的方式来清零。即使执行中断服务程序,硬件也不会自动清零该位。同时要注意,清零该位将立即开启 TWI 的操作。因此,在清零 TWINT 位之前,要首先完成对 TWAR,TWAMR,TWSR 和 TWDR 寄 |             |      |         |      |       |
| 6       | TWEA    |                                                       | 制应答脉冲的                                                                                                                                                                                                                                                               | 产生应答脉<br>址; |      | 位为"1",  | 且满足如 | 下条件之一 |

|   |                 | 3) 在主机接收或从机接收模式下收到一个字节的数据。                       |
|---|-----------------|--------------------------------------------------|
|   |                 | 当设置 TWEA 位为"0"时,器件暂时和 TWI 总线脱离连接。置位后器件重新恢        |
|   |                 | 复地址识别。                                           |
|   |                 | TWI 起始状态控制位。                                     |
|   |                 | 当 CPU 希望自己成为 TWI 总线上的主机时需要置位 TWSTA 位。硬件将检测总      |
| 5 | TWSTA           | 线是否可用,当总线是空闲时,就在总线上产生起始状态。当总线非空闲时,               |
|   |                 | TWI 将一直等到检测到停止状态出现,然后产生起始状态来声明自己希望成为             |
|   |                 | 主机。发送完起始状态之后软件必须清零 TWSTA 位。                      |
|   |                 | TWI 停止状态控制位。                                     |
|   |                 | 在主机模式下当 TWSTO 位为"1"时,TWI 将在总线上产生停止状态,然后自         |
| 4 | TWSTO           | 动清零 TWSTO 位。在从机模式下,置位 TWSTO 位可以使 TWI 从错误状态恢复     |
|   |                 | 过来。这时不会产生停止状态,只会让 TWI 返回到一个定义好的未被寻址的从            |
|   |                 | 机模式,同时释放 SCL 和 SDA 信号线至高阻状态。                     |
|   |                 | TWI 写冲突标志位。                                      |
| 3 | TWWC            | 当 TWINT 标志位为低时,写 TWDR 寄存器将会置位 TWWC 标志位。当 TWINT   |
|   |                 | 标志位为高时,写 TWDR 寄存器将会清零 TWWC 标志位。                  |
|   |                 | TWI 使能控制位。                                       |
|   | <b>-</b> 34/541 | TWEN 位使能 TWI 操作并激活 TWI 接口。当设置 TWEN 位为"1"时,TWI 控制 |
| 2 | TWEN            | IO 引脚连接到 SCL 和 SDA 引脚。当设置 TWEN 位为"0"时,TWI 接口模块被关 |
|   |                 | 闭,所有的传输被终止,包括正在进行的操作。                            |
| 1 | -               | 保留。                                              |
|   |                 | TWI 中断使能控制位。                                     |
| 0 | TWIE            | 当设置 TWIE 位为"1",且全局中断置位时,只要 TWINT 标志位为高,就会激       |
|   |                 | 活 TWI 中断请求。                                      |
|   |                 |                                                  |

| TWA     | TWAMR – TWI 地址屏蔽寄存器 |                                     |                                   |       |         |         |       |        |  |
|---------|---------------------|-------------------------------------|-----------------------------------|-------|---------|---------|-------|--------|--|
|         | TWAMR – TWI 地址屏蔽寄存器 |                                     |                                   |       |         |         |       |        |  |
| 地址:     | 地址: 0xBD 默认值: 0x00  |                                     |                                   |       |         |         |       |        |  |
|         |                     |                                     |                                   |       |         |         |       |        |  |
| Bit     | 7                   | 6                                   | 5                                 | 4     | 3       | 2       | 1     | 0      |  |
| Name    | TWAR6               | TWAR5                               | TWAR4                             | TWAR3 | TWAR2   | TWAR1   | TWAR0 | TWGCE  |  |
| R/W     | R/W                 | R/W                                 | R/W                               | R/W   | R/W     | R/W     | R/W   | R/W    |  |
| Initial | 0                   | 0                                   | 0                                 | 0     | 0       | 0       | 0     | 0      |  |
|         |                     |                                     |                                   |       |         |         |       |        |  |
| Bit     | Name                | 描述                                  |                                   |       |         |         |       |        |  |
|         |                     | TWI 地址原                             | 屏蔽控制位                             | 0     |         |         |       |        |  |
| 7:1     | TWAM[6:0]           | TWAM 为                              | 7 位 TWI 从                         | 机地址屏蔽 | 技控制。 TV | VAM 的每一 | 位用来屏蔽 | 妓 (禁止) |  |
| 7:1     | I WAIVI[6:0]        | TWAR 中相应地址位。当屏蔽位置位时,地址匹配逻辑将忽略接收到的地址 |                                   |       |         |         |       |        |  |
|         |                     | 位与 TWA                              | 位与 TWA 相应位的比较结果。下图给出了地址匹配逻辑的详细信息。 |       |         |         |       |        |  |
| 0       | -                   | 保留。                                 |                                   |       |         |         |       |        |  |

### TWI 地址匹配逻辑

### 下图为 TWI 地址匹配逻辑框图:



TWI 地址匹配逻辑结构图

### 运放/比较器0

- 12mV 的比较精度
- 支持 2 路片外模拟输入
- 支持来自 ADC 的多路复用输出
- 支持来自内部 OPAMP 运算放大器输出
- 支持内部 1.25/2.56V 参考电压输入
- 内部集成 8 位 DAC 模数转换器
- 配合前级运放电路实现过流/过压保护
- 可编程输出滤波控制

#### 综述

运放/比较器模块集成了一个输入模式可配置的前级运放和一个内置 8 位 DAC 的模拟比较器;前级运放支持可配置正向/反向输入模式,固定的正向 12 倍,反向 11 倍的放大增益,可以配合模拟比较器的 8 位 DAC,实现灵活的信号检测;运放 0 的输出同时也可以通过模数转换器(ADC)进行更加精确的处理;模拟比较器对正极的值与负极的值进行比较,当正极上的电压比负极上的电压高时,模拟比较器的输出 ACO 被置位。当 ACO 的电平发生变化时,信号的边沿可用来触发中断。输出信号 ACO 还可用来触发定时计数器 1 的输入捕捉以及对定时器产生的 PWM 输出进行控制。模拟比较器内部集成一个 8 位精度的数模转换器(DAC),可以把内部参考电压分解成 256 个不同的参考电压级别。

运放/模拟比较器 0 的结构图如下图所示。



运放/比较器 0 模块结构示意图

#### 前级运放的输入

OPAO 模拟前端负责模拟输入通道的复用输入,正向/反向输入模式切换以及对输入信号做放大处理。OPAO 放大后的信号分成两路,分别连接到 ADC 的输入通道以及模拟比较器(AC)的负端输入。也就是说,运放处理后的信号,可以直接使用比较器进行快速的处理,也可以通过 ADC 转换得到精确的结果,从而可以实现更为复杂的功能。

OPAO 模拟全都部分在 OPAO 控制器的控制下工作; OPAO 模拟部分在切换输入或者改变输入模式的过程中,其输出都有一个稳定过程, OPAO 控制器负责产生控制器时序,避免不稳定输出对后级电路产生影响。

前级运放支持两路模拟输入通道: OPAO/1。两路通道可以通过软件定时切换,也可以通过芯片内部的 OPA 控制器自动定时切换。通道切换的时间有一个 8 位的定时器单独控制,定时器的时钟源可以选择为系统时钟或者内部 RC32M 的 32 分频(1MHz),能够实现比较灵活的通道切换周期,满足不同应用的需求。

使能运放功能后,需要设置 DIDR1 寄存器与运放引脚输入相关的控制位,避免 I/O 数字功能部分对运放的模拟输入通道产生影响。细节请参考本章寄存器定义部分。

#### 运放通道切换机制

在自动定时通道切换模式下,为避免通道切换过程中产生的干扰,通道切换动作与模拟 比较器的输出滤波器联动,实现平滑的通道切换。用户也可以通过调整相关的寄存器,实现 对切换过程完全控制。

OPAO 通道切换状态机负责实时的切换输入通道,可以在只有一个运放的基础上实现两路输入的效果。OPAO 在管理通道切换的同时,也会切换通道对应的输入模式。因此我们可以实现两路正向输入,两路反向输入以及一路正向一路反向三种输入组合。

OPAO 在切换通道的过程中,运放的输出会有一个不稳定的变化,通道切换状态机会在 切换通道的同时产生一个控制信号,这个控制信号用于控制处理运放输出的下一级电路,比 如模拟比较器,模拟比较器可以使用这个控制信息对其输出做相应的滤波处理,从而避免通 道切换产生的不稳定和干扰。

#### 通道切换时序:



如上图所示,Tcsv 为 OPAO 通道切换的周期,OPAO 启动通道切换后,有一个固有的建立时间 (Tchv),在这个时间内,OPAO 的输出可能不稳定或不能立刻反应当前通道的状态,所以可以 通过配置 Tchv 周期,让下一级处理滤除切换通道引入的干扰。



OPAO 通道切换状态机内部包含了一个 8 位的计数器,用于设置通道切换的周期(T<sub>CSV</sub>),计数的时钟可以为默认的系统时钟,也可以选择芯片内部的 32MHz RC 振荡器的 32 分频 (1MHz)。这样用户就可以根据具体的应用需求,选择合适的切换周期。对于一些对触发反应要求快的应用,比如过流保护,可以选择更快的计数时钟,配置更小的计数周期。定时器除了用于产生 T<sub>CSV</sub>,还用于产生 T<sub>CHV</sub> 周期。用户可以通过寄存器,控制通道切换的时序。

通道切换定时器除了用于产生通道切换的时序外,也可以作为一个独立的 8 位定时器使用,定时器溢出后产生中断信号。用户可以通过中断服务,使用软件切换输入通道。为了让软件切换通道更为方便,OPAO 控制器实现了软件切换通道专用的控制寄存器(OPOCRA),用户只需要向寄存器中的 SCSW 位写 1,就可以实现一次通道切换。当使用软件定时器切换通道时,仍然可以通过配置 OPOCRB,实现 TCHV 时序控制。

用户也可以将通道切换定时器作为一个完全独立于 OPAO 控制器之外的定时器使用,完成其他系统需要的定时处理任务。软件仅仅需要通过设置 OPOCRB 寄存器的 OPTEN 位,即可使能定时器,定时器计数时钟的选择同样是有 TCKCSR 寄存器的 AFCKS 位控制,定时器的溢出预置通过 OPOTCNT 寄存器设置。

#### 模拟比较器的输入

模拟比较器的两个输入端都支持多种可选输入源。正端的输入支持片外引脚 ACINO 和以内部参考为基准的 8 位 DAC,输入源的选择由位于 AC 控制状态寄存器的 ACSR 中的 ACBG 位来控制,具体见寄存器描述。负端输入支持片外引脚 ACIN1,ADC 多路器的输出以及来自运放 OPAMP 的输出。比较器负端输入通道选择由来自 ADC 模块的 ADCCSRB 寄存器中的 ACME00/01 位来控制。当配置选择使用 ACIN1 时,必须同时设置 DIDR1 寄存器的 AIND1 位,否则 ACIN1 的输入将不会被选中到模拟比较器的负端输入。

下表为模拟比较器的输入控制表格。

ACO 负极输入端控制

| ACME01 | ACME00 | DIDR1[1] | MUX[2:0] | AC Negative Input |
|--------|--------|----------|----------|-------------------|
| 0      | 0      | 0        | xxx      | ADC[xxx]          |
| 0      | 0      | 1        | xxx      | AIN1              |
| 0      | 1      | 1        | xxx      | ADC[xxx]          |
| 0      | 1      | x        | 000      | ADC0              |
| 0      | 1      | x        | 001      | ADC1              |
| 0      | 1      | x        | 010      | ADC2              |
| 0      | 1      | х        | 011      | ADC3              |
| 0      | 1      | х        | 100      | ADC4              |
| 0      | 1      | х        | 101      | ADC5              |
| 0      | 1      | x        | 110      | ADC6              |
| 0      | 1      | х        | 111      | ADC7              |
| 1      | x      | x        | x        | OPA0              |

#### 比较器输出滤波

模拟比较器实时的反应输入信号的变化,当输入信号上有干扰时,同样在模拟比较器的输出端也会出现类似的干扰或瞬时跳变。这种干扰可能会导致错误的运行结果。因此在模拟比较器的输出端,串联了一个滤波电路;滤波电路分为两个部分,首先是与运放 OPAO 配合使用的输出保持电路,在 OPAO 的输出接模拟比较器的输入端的应用中,如果开启了 OPAO 的自动通道切换功能,在 OPAO 通道切换的间歇,模拟比较器的输出将在这里保持住,避免 OPAO 切换期间的不稳定输出产生的干扰。在这个保持电路的后面,是一个对比较器输出保持宽度的滤波电路,用户可以通过寄存器配置,过滤掉变化后稳定时间较小的干扰信号。滤波器使用的时钟信号可以是来自系统时钟,也可以选择为内部 32MHz RC 时钟频率的 32 分频(1MHz)。用户可以根据应用环境的干扰特性,选择合适的滤波参数。



比较器输出滤波时序

ACO 的输出滤波通过 OPOCRA 寄存器的 ACFEN 位使能,滤波器时钟通过 TCKCSR 寄存器的 AFCKS 位选择,滤波的宽度可以通过 AFTCNT 寄存器设置。具体设置方式请参考本章寄存器定义部分。

#### 比较器输出与PWM控制

LGT8FX8D 系列最多可输出六通道 PWM 信号,其中由 Timer0 以及 Timer1 产生的 PWM 信号可以与运放/比较器模块配合使用。运放/比较器的输出,可用于直接关断 PWM 信号,从而实现比较灵活的 PWM 保护方案。

运放的输入有两个通道,可以通过软件配置选择任何一个通道或者两个通道同时作为控制 PWM 输出的信号源。相关配置位请参考定时计数器 0/1 关于 DSX0/1 寄存器的定义。

如果应用中不需要使用运放功能, 也可以将比较器的输出作为关闭 PWM 输出的控制信号,这样可以利用比较器的其他通道实现对 PWM 输出的控制。此时需要通过 DSXO/1 寄存器使能比较器运放通道 0 的 PWM 输出控制功能。

### 内部参考与8位数模转换(DACO)

LGT8FX8D 系列内部集成一个可校准的参考电压源,输出电压为 1.25V 和 2.56V 可配置;这个内部参考电压为 ADC 以及模拟比较器提供了参考电压源。

在模拟比较器的内部,集成了一个 8 位精度的数模转换器(DAC),数模转换器同样是以内部参考电压为参考源,产生最多 256 级输出电压,DAC 的输出可作为模拟比较器的负端输入,也可以输出到芯片的管脚上作为外部参考电压。当使用 DAC 的输出驱动其他外设电路时,需要外接电压跟随器。DAC 输出由 IOCR 寄存器的 DACENO/1 位分别控制,DAC 的输出的电压由 DALRO 寄存器控制。详细定义请参考本章寄存器定义部分。

DALRO 寄存器定义与 DAC 输出电压关系:

| DALR0 | DACO 输出电压     |
|-------|---------------|
| 0x00  | IVREF/256     |
| 0x01  | 2*IVREF/256   |
| 0x02  | 3*IVREF/256   |
|       |               |
|       |               |
| 0xFC  | 253*IVREF/256 |
| 0xFD  | 254*IVREF/256 |
| 0xFE  | 255*IVREF/256 |
| 0xFF  | IVREF         |

# 寄存器定义

# OPA0 控制寄存器- OPOCRA

|            | OPAO 控制寄存器 A |                           |                        |                 |                                                   |  |  |
|------------|--------------|---------------------------|------------------------|-----------------|---------------------------------------------------|--|--|
| OPOCRA: 0x | x58          |                           |                        | 默认值: 0          | k00                                               |  |  |
| R/W        |              |                           |                        | R/W             | 1                                                 |  |  |
| Initial    |              | 0x00                      |                        |                 |                                                   |  |  |
| 位定义        |              |                           |                        |                 |                                                   |  |  |
| [0]        | CH0EN        | OPA0 通道                   | 0 使能控制                 | <b>, 1</b> : 使能 |                                                   |  |  |
| [1]        | CH1EN        | OPA0 通道                   | 1 使能控制                 | <b>, 1</b> : 使能 |                                                   |  |  |
| [2]        | CH0IM        | 通道0反向                     | ]输入模式位                 | 吏能, 1:反         | 向输入,0:正向输入                                        |  |  |
| [3]        | CH1IM        | 通道1反向输入模式使能,1:反向输入,0:正向输入 |                        |                 |                                                   |  |  |
| [4]        | -            | 保留                        |                        |                 |                                                   |  |  |
| [5]        | ACFEN        | 使能模拟比较器的输出滤波功能, 1: 使能     |                        |                 |                                                   |  |  |
| ری         | ACILIN       | 模拟比较器                     | 模拟比较器输出的滤波功能请参考模拟比较器章节 |                 |                                                   |  |  |
| [6]        | ACCH         | 读回当前选中的 OPA 通道            |                        |                 |                                                   |  |  |
| [O]        | Accii        | 写1执行-                     | 次通道切掛                  | <b></b>         |                                                   |  |  |
|            |              |                           |                        |                 | , OPAO 模拟前端进入工作状态,用户还<br>DPAO 正确的工作,下面是 OPAO 的工作模 |  |  |
|            |              | CH0EN                     | CH1EN                  | OPAEN           | Function Descriptions                             |  |  |
| [7]        | OPAEN        | 0                         | 0                      | 1               | 通道0独立工作                                           |  |  |
|            |              | 0                         | 1                      | 1               | 通道1独立工作                                           |  |  |
|            |              | 1                         | 0                      | 1               | 通道0独立工作                                           |  |  |
|            |              | 1                         | 1                      | 1               | 双通道工作模式                                           |  |  |
|            |              | х                         | x                      | 0               | OPAO 停止工作                                         |  |  |

# OPA0 内部定时器控制寄存器- OPOCRB

|              | OPAO 定时器控制寄存器 B                                                         |                                                                         |           |  |  |  |
|--------------|-------------------------------------------------------------------------|-------------------------------------------------------------------------|-----------|--|--|--|
| OPOCRB: 0x59 |                                                                         |                                                                         | 默认值: 0x07 |  |  |  |
| R/W          | R/W                                                                     |                                                                         |           |  |  |  |
| Initial      | 0x00                                                                    |                                                                         |           |  |  |  |
| 位定义          | ·义                                                                      |                                                                         |           |  |  |  |
| [6:0]        | TCSH                                                                    | TCSH 时序产生控制,用于设置 TCSH 的周期数,可以通过设置为 0,禁止产生 TCHV 时序,这样通道切换将完全由 TCSV 的时序控制 |           |  |  |  |
| [7]          | 定时器使能控制, 1: 使能定时器以及定时中断功能;  OPTEN 在 OPAO 双通道工作模式下,定时器也会自动使能,但不会使能定时中断功能 |                                                                         |           |  |  |  |

### OPAO 通道切换时序控制寄存器- OPOTCNT

| OPAO 通道切换时序控制寄存器     |                   |                                                                                                                                    |  |  |  |  |
|----------------------|-------------------|------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| OPOTCNT/GPIOR4: 0x5a |                   | 默认值: 0x00                                                                                                                          |  |  |  |  |
| R/W                  | R/W               |                                                                                                                                    |  |  |  |  |
| Initial              | 0x00              |                                                                                                                                    |  |  |  |  |
| 位定义                  |                   |                                                                                                                                    |  |  |  |  |
| [7:0]                | OPOTCNT<br>GPIOR4 | Tcsv 时序产生控制,用于设置 Tcsv 的周期数;当计数器计数达到 OPOTCNT 后,启动通道切换,同时计数器清零重新开始。 当没有使能 OPAO 模块时,这个寄存器可以作为一个通用 I/O 寄存器 使用,可用于暂存一个字节的用户数据,时序快速的读写访问 |  |  |  |  |

# ACOSR - ACO 控制和状态寄存器

|            | ACOSR - ACO 控制和状态寄存器 |      |     |     |      |      |       |       |
|------------|----------------------|------|-----|-----|------|------|-------|-------|
| 地址: 0x50 默 |                      |      |     |     |      | (80  |       |       |
| Bit        | 7                    | 6    | 5   | 4   | 3    | 2    | 1     | 0     |
| Name       | ACD                  | ACBG | ACO | ACI | ACIE | ACIC | ACIS1 | ACIS0 |
| R/W        | R/W                  | R/W  | R   | R/W | R/W  | R/W  | R/W   | R/W   |
| Initial    | 1                    | 0    | 0   | 0   | 0    | 0    | 0     | 0     |

| Bit | Name  | 描述                                         |
|-----|-------|--------------------------------------------|
|     |       | 模拟比较器禁止位。                                  |
| 7   | ACD   | 当设置 ACD 位为"1"时,模拟比较器被关闭。                   |
|     |       | 当设置 ACD 位为"0"时,模拟比较器被开启。                   |
|     |       | 模拟比较器基准电压选择控制位。                            |
| 6   | ACBG  | 当设置 ACBG 位为"1"时,正极选择内部基准电压源作为输入。           |
|     |       | 当设置 ACBG 位为"0"时,正极选择外部引脚 AINO 作为输入。        |
|     |       | 模拟比较器的输出状态位。                               |
| 5   | ACO   | 模拟比较器的输出经过同步之后直接连到 ACO 位。软件可读取 ACO 位的值来    |
|     |       | 获取模拟比较器的输出值。                               |
|     |       | 模拟比较器的中断标志位。                               |
| 4   | ACI   | 当模拟比较器的输出事件触发了由 ACIS 位定义的中断模式时,ACI 位被置位。   |
| 4   | ACI   | 当中断使能位 ACIE 为"1"且全局中断置位时,中断产生。执行模拟比较器中     |
|     |       | 断服务程序时,ACI 将自动清零,或对 ACI 位写"1"也可清零该位。       |
|     |       | 模拟比较器的中断使能位。                               |
| 3   | ACIE  | 当设置 ACIE 位为"1",且全局中断置位时,模拟比较器的中断被使能。       |
|     |       | 当设置 ACIE 位为"0"时,模拟比较器的中断被禁止。               |
| 2   | ACIC  | 模拟比较器输入捕捉使能位。                              |
|     |       | 当设置 ACIC 位为"1"时,定时计数器 1 的输入捕捉源来自模拟比较器的输出   |
|     |       | ACO <sub>°</sub>                           |
|     |       | 当设置 ACIC 位为"0"时,定时计数器 1 的输入捕捉源来自外部引脚 ICP1。 |
| 1   | ACIS1 | 模拟比较器中断模式控制高位。                             |

|   |       | ACIS1 和 ACIS0 一起组成 ACIS[1:0],用来控制模             | 拟比较器的中断触发方式。 |  |  |  |
|---|-------|------------------------------------------------|--------------|--|--|--|
| 0 | ACIS0 | 模拟比较器中断模式控制低位。                                 |              |  |  |  |
|   |       | ACISO 和 ACIS1 一起组成 ACIS[1:0],用来控制模拟比较器的中断触发方式。 |              |  |  |  |
|   |       |                                                |              |  |  |  |
|   |       | ACIS[1:0] 中断模式                                 |              |  |  |  |
|   |       | 0 ACO 的上升沿或下降沿触发                               |              |  |  |  |
|   |       | 1 保留。                                          |              |  |  |  |
|   |       | 2 ACO 的下降沿触发                                   |              |  |  |  |
|   |       | 3                                              | ACO 的上升沿触发   |  |  |  |

# ADCSRB - ADC 控制和状态寄存器 B

|        | ADCSRB - ADC 控制和状态寄存器 B |     |       |                          |                |        |      |       |       |       |
|--------|-------------------------|-----|-------|--------------------------|----------------|--------|------|-------|-------|-------|
| 地址: 0x | ⁄7В                     |     | 默认    | .值: 0x00                 |                |        |      |       |       |       |
|        |                         |     |       |                          |                |        |      |       |       |       |
| Bit    | Bit 7                   |     | 7     | 6                        | 5              | 4      | 3    | 2     | 1     | 0     |
| Nam    | e                       | ACN | /IE01 | ACME00                   | ACME11         | ACME10 | ACTS | ADTS2 | ADTS1 | ADTS0 |
| R/W    | /                       | R,  | /W    | R/W                      | R/W            | R/W    | R/W  | R/W   | R/W   | R/W   |
| Initia | al                      | -   | 0     | 0                        | 0              | 0      | 0    | 0     | 0     | 0     |
| Bit    | Nam                     | е   | 描述    |                          |                |        |      |       |       |       |
| 7      | ACM                     | E01 | 比较    | 器0负端箱                    | ì入选择           |        |      |       |       |       |
| 6      | ACM                     | E00 | 00:   | 负端选择外部输入 ACINO           |                |        |      |       |       |       |
|        |                         |     | 01:   | : 负端选择 ADC 多路复用输出        |                |        |      |       |       |       |
|        |                         |     | 1X:   | 负端选择                     | 运放0的输          | 出      |      |       |       |       |
| 5      | ACM                     | E11 | 比较    | 器1负端箱                    | ì入选择           |        |      |       |       |       |
| 4      | ACM                     | E10 | 00:   | 负端选择                     | 负端选择外部输入 ACIN2 |        |      |       |       |       |
|        |                         |     | 01:   | 负端选择                     | ADC 多路复        | [用输出   |      |       |       |       |
|        |                         |     | 1X:   | 负端选择运                    | 运放1的输          | 出      |      |       |       |       |
| 3      | AC                      | TS  | AC 魚  | AC 触发源通道选择               |                |        |      |       |       |       |
|        |                         |     | 0 – A | 0 – ACO 输出作为 ADC 自动转换触发源 |                |        |      |       |       |       |
|        |                         |     | 1 – A | <b>C1</b> 输出作            | 为 ADC 自动       | 转换触发源  |      |       |       |       |
| 2:0    | AD                      | TS  | 见 A   | DC 寄存器抗                  | 描述。            |        |      |       |       |       |

# AFTCNTO - 比较器 0 滤波宽度配置寄存器

|          | AFTCNTO- 滤波宽度配置寄存器 |              |           |  |  |  |  |
|----------|--------------------|--------------|-----------|--|--|--|--|
| 地址: 0x51 |                    |              | 默认值: 0xFF |  |  |  |  |
| Bit      |                    | AFTCNT0[7:0] |           |  |  |  |  |
| Name     | AFTCNT0            |              |           |  |  |  |  |
| R/W      | R/W                |              |           |  |  |  |  |
| Initial  | OxFF               |              |           |  |  |  |  |
|          |                    |              |           |  |  |  |  |
| Bit      | Name               | 描述           |           |  |  |  |  |

| 7:0 | AFCTR0 | 配置滤波采集周期设置,比较器输出必须保持设置的周期长度,才能被视为 |
|-----|--------|-----------------------------------|
|     |        | 有效的比较器变化,否则变化将会将会被滤除。             |
|     |        | 滤波采样的时钟来自系统时钟或者是内部的 12KHz RC 振荡器  |

# DALRO - DACO 输出电压控制寄存器

| DALRO- DACO 输出电压控制寄存器 |              |                                                                   |  |  |  |
|-----------------------|--------------|-------------------------------------------------------------------|--|--|--|
| 地址: 0x52              | 2 默认值: 0xFF  |                                                                   |  |  |  |
| Bit                   | AFTCNT[7:0]  |                                                                   |  |  |  |
| Name                  | AFTCNT       |                                                                   |  |  |  |
| R/W                   | R/W          |                                                                   |  |  |  |
| Initial               | 0xFF         |                                                                   |  |  |  |
| ,                     |              |                                                                   |  |  |  |
| 1                     |              |                                                                   |  |  |  |
| Bit                   | Name         | 描述                                                                |  |  |  |
| Bit 7:0               | Name<br>DAL0 | 描述 DACO 输出电压控制                                                    |  |  |  |
|                       |              |                                                                   |  |  |  |
|                       |              | DACO 输出电压控制                                                       |  |  |  |
|                       |              | DAC0 输出电压控制<br>0x00: DAO1 = IVREF/256                             |  |  |  |
|                       |              | DACO 输出电压控制<br>0x00: DAO1 = IVREF/256<br>0x01: DAO1 = 2*IVREF/256 |  |  |  |

#### DIDR1 - 数字输入禁止控制寄存器 1

| DIDKI- 数子相八宗正任向司行品 I |       |          |                |          |          |        |         |       |
|----------------------|-------|----------|----------------|----------|----------|--------|---------|-------|
|                      |       |          | DIDR1 - 数      | 字输入禁止    | 空制寄存器    | 1      |         |       |
| 地址: 0×               | 7F    |          |                |          | 默认值:0    | 0x00   |         |       |
|                      |       |          |                |          |          |        |         |       |
| Bit                  | 7     | 6        | 5              | 4        | 3        | 2      | 1       | 0     |
| Name                 | OPAD3 | OPAD2    | OPAD1          | OPAD0    | AIND3    | AIND2  | AIND1   | AIND0 |
| R/W                  | R/W   | R/W      | R/W            | R/W      | R/W      | R/W    | R/W     | R/W   |
| Initial              | 0     | 0        | 0              | 0        | 0        | 0      | 0       | 0     |
|                      |       |          |                |          |          |        |         |       |
| Bit                  | Name  | 描述       |                |          |          |        |         |       |
| 7                    | OPAD3 | OPA3 引脚  | 数字输入禁          | 止控制位     |          |        |         |       |
| 6                    | OPAD2 | OPA2 引脚  | 数字输入禁          | 止控制位     |          |        |         |       |
| 5                    | OPAD1 | OPA1 引脚  | 数字输入禁          | 止控制位     |          |        |         |       |
| 4                    | OPAD0 | OPA0 引脚  | 数字输入禁          | 止控制位     |          |        |         |       |
| 3                    | AIND3 | ACIN3 引朋 | 即数字输入禁         | 禁止控制位    |          |        |         |       |
| 2                    | AIND2 | ACIN2 引朋 | 即数字输入数         | 禁止控制位    |          |        |         |       |
| 1                    | AIND1 | ACIN1 引朋 | 即数字输入数         | 禁止控制位。   |          |        |         |       |
|                      |       | 当设置 All  | ND1 位为":       | 1"时,引脚   | AIN1 的数  | 字输入端被续 | 禁止,并一耳  | 直为零。当 |
|                      |       | 使能模拟比    | 比较器时, <b>A</b> | AIN1 的数字 | 输入端功能    | 不需要,因  | 此须置位 AI | ND1。  |
|                      |       | 当设置 All  | ND1 位为"(       | )"时,引脚   | AIN1 的数  | 字输入端被位 | 吏能,引脚_  | 上的信号可 |
|                      |       | 输入到内部    | 部数字逻辑,         | 此时须置位    | 立 ACD 位, | 即关闭模拟  | 比较器。    |       |

| 0 | AIND0 | ACINO 引脚数字输入禁止控制位。                          |
|---|-------|---------------------------------------------|
|   |       | 当设置 AINDO 位为"1"时,引脚 AINO 的数字输入端被禁止,并一直为零。当  |
|   |       | 使能模拟比较器时,AINO 的数字输入端功能不需要,因此须置位 AINDO。      |
|   |       | 当设置 AIND0 位为 "0"时,引脚 AIN0 的数字输入端被使能,引脚上的信号可 |
|   |       | 输入到内部数字逻辑,此时须置位 ACD 位,即关闭模拟比较器。             |

### 运放/比较器1

- 12mV 的比较精度
- 支持 2 路片外模拟输入
- 支持来自 ADC 的多路复用输出
- 支持来自内部 OPAMP 运算放大器输出
- 支持内部 1.25/2.56V 参考电压输入
- 内部集成 8 位 DAC 模数转换器
- 配合前级运放电路实现过流/过压保护
- 可编程输出滤波控制

#### 综述

运放/比较器模块集成了一个输入模式可配置的前级运放和一个内置 8 位 DAC 的模拟比较器;前级运放支持可配置正向/反向输入模式,固定的正向 12 倍,反向 11 倍的放大增益,可以配合模拟比较器的 8 位 DAC,实现灵活的信号检测;运放 0 的输出同时也可以通过模数转换器(ADC)进行更加精确的处理;模拟比较器对正极的值与负极的值进行比较,当正极上的电压比负极上的电压高时,模拟比较器的输出 ACO 被置位。当 ACO 的电平发生变化时,信号的边沿可用来触发中断。输出信号 ACO 还可用来触发定时计数器 1 的输入捕捉以及对定时器产生的 PWM 输出进行控制。模拟比较器内部集成一个 8 位精度的数模转换器(DAC),可以把内部参考电压分解成 256 个不同的参考电压级别。

运放/模拟比较器1的结构图如下图所示。



运放/比较器 1 模块结构示意图

#### 前级运放的输入

OPA1 模拟前端负责模拟输入通道的复用输入,正向/反向输入模式切换以及对输入信号做放大处理。OPA1 放大后的信号连接模拟比较器(AC)的负端输入。

OPA1 模拟全都部分在 OPA1 控制器的控制下工作; OPA1 模拟部分在切换输入或者改变输入模式的过程中,其输出都有一个稳定过程, OPA1 控制器负责产生控制器时序,避免不稳定输出对后级电路产生影响。

前级运放支持两路模拟输入通道: OPA2/3。两路通道可以通过软件定时切换,也可以通过芯片内部的 OPA 控制器自动定时切换。通道切换的时间有一个 8 位的定时器单独控制,定时器的时钟源可以选择为系统时钟或者内部 RC32M 的 32 分频(1MHz),能够实现比较灵活的通道切换周期,满足不同应用的需求。

使能运放功能后,需要设置 DIDR1 寄存器与运放引脚输入相关的控制位,避免 I/O 数字功能部分对运放的模拟输入通道产生影响。细节请参考本章寄存器定义部分。

#### 运放通道切换机制

在自动定时通道切换模式下,为避免通道切换过程中产生的干扰,通道切换动作与模拟比较器的输出滤波器联动,实现平滑的通道切换。用户也可以通过调整相关的寄存器,实现对切换过程完全控制。

OPA1 通道切换状态机负责实时的切换输入通道,可以在只有一个运放的基础上实现两路输入的效果。OPA1 在管理通道切换的同时,也会切换通道对应的输入模式。因此我们可以实现两路正向输入,两路反向输入以及一路正向一路反向三种输入组合。

OPA1 在切换通道的过程中,运放的输出会有一个不稳定的变化,通道切换状态机会在切换通道的同时产生一个控制信号,这个控制信号用于控制处理运放输出的下一级电路,比如模拟比较器,模拟比较器可以使用这个控制信息对其输出做相应的滤波处理,从而避免通道切换产生的不稳定和干扰。

#### 通道切换时序:



如上图所示,Tcsv为 OPA1 通道切换的周期,OPA1 启动通道切换后,有一个固有的建立时间 (Tchv),在这个时间内,OPA1 的输出可能不稳定或不能立刻反应当前通道的状态,所以可以 通过配置 Tchv 周期,让下一级处理滤除切换通道引入的干扰。



OPA1 通道切换状态机内部包含了一个 8 位的计数器,用于设置通道切换的周期(T<sub>CSV</sub>),计数的时钟可以为默认的系统时钟,也可以选择芯片内部的 32MHz RC 振荡器的 32 分频 (1MHz)。这样用户就可以根据具体的应用需求,选择合适的切换周期。对于一些对触发反应要求快的应用,比如过流保护,可以选择更快的计数时钟,配置更小的计数周期。定时器除了用于产生 T<sub>CSV</sub>,还用于产生 T<sub>CHV</sub> 周期。用户可以通过寄存器,控制通道切换的时序。

通道切换定时器除了用于产生通道切换的时序外,也可以作为一个独立的 8 位定时器使用,定时器溢出后产生中断信号。用户可以通过中断服务,使用软件切换输入通道。为了让软件切换通道更为方便,OPA1 控制器实现了软件切换通道专用的控制寄存器(OP1CRA),用户只需要向寄存器中的 SCSW 位写 1,就可以实现一次通道切换。当使用软件定时器切换通道时,仍然可以通过配置 OP1CRB,实现 Tchv 时序控制。

用户也可以将通道切换定时器作为一个完全独立于 OPA1 控制器之外的定时器使用,完成其他系统需要的定时处理任务。软件仅仅需要通过设置 OP1CRB 寄存器的 OPTEN 位,即可使能定时器,定时器计数时钟的选择同样是有 TCKCSR 寄存器的 AFCKS 位控制,定时器的溢出预置通过 OP1TCNT 寄存器设置。

### 模拟比较器的输入

模拟比较器的两个输入端都支持多种可选输入源。正端的输入支持片外引脚 ACIN2 和以内部参考为基准的 8 位 DAC,输入源的选择由位于 AC 控制状态寄存器的 ACSR 中的 ACBG 位来控制,具体见寄存器描述。负端输入支持片外引脚 ACIN3,ADC 多路器的输出以及来自运放 OPA1 的输出。比较器负端输入通道选择由来自 ADC 模块的 ADCSRB 寄存器中的 ACME10/11 位来控制。当配置选择使用 ACIN1 时,必须同时设置 DIDR1 寄存器的 AIND1 位,否则 ACIN1 的输入将不会被选中到模拟比较器的负端输入。

下表为模拟比较器的输入控制表格。

AC1 负极输入端控制

| ACME11 | ACME10 | DIDR1[3] | MUX[2:0] | AC Negative Input |
|--------|--------|----------|----------|-------------------|
| 0      | 0      | 0        | xxx      | ADC[xxx]          |
| 0      | 0      | 1        | xxx      | AIN3              |
| 0      | 1      | 1        | xxx      | ADC[xxx]          |
| 0      | 1      | x        | 000      | ADC0              |
| 0      | 1      | x        | 001      | ADC1              |
| 0      | 1      | x        | 010      | ADC2              |
| 0      | 1      | х        | 011      | ADC3              |
| 0      | 1      | х        | 100      | ADC4              |
| 0      | 1      | х        | 101      | ADC5              |
| 0      | 1      | x        | 110      | ADC6              |
| 0      | 1      | х        | 111      | ADC7              |
| 1      | х      | x        | x        | OPA1              |

#### 比较器输出滤波

模拟比较器实时的反应输入信号的变化,当输入信号上有干扰时,同样在模拟比较器的输出端也会出现类似的干扰或瞬时跳变。这种干扰可能会导致错误的运行结果。因此在模拟比较器的输出端,串联了一个滤波电路;滤波电路分为两个部分,首先是与运放 OPA1 配合使用的输出保持电路,在 OPA1 的输出接模拟比较器的输入端的应用中,如果开启了 OPA1 的自动通道切换功能,在 OPA1 通道切换的间歇,模拟比较器的输出将在这里保持住,避免 OPA1 切换期间的不稳定输出产生的干扰。在这个保持电路的后面,是一个对比较器输出保持宽度的滤波电路,用户可以通过寄存器配置,过滤掉变化后稳定时间较小的干扰信号。滤波器使用的时钟信号可以是来自系统时钟,也可以选择为内部 32MHz RC 时钟频率的 32 分频(1MHz)。用户可以根据应用环境的干扰特性,选择合适的滤波参数。



比较器输出滤波时序

AC1 的输出滤波通过 OP1CRA 寄存器的 ACFEN 位使能,滤波器时钟通过 TCKCSR 寄存器的 AFCKS 位选择,滤波的宽度可以通过 AFTCNT 寄存器设置。具体设置方式请参考本章寄存器定义部分。

#### 比较器输出与PWM控制

LGT8FX8D 系列最多可输出六通道 PWM 信号,其中由 Timer0 以及 Timer1 产生的 PWM 信号可以与运放/比较器模块配合使用。运放/比较器的输出,可用于直接关断 PWM 信号,从而实现比较灵活的 PWM 保护方案。

运放的输入有两个通道,可以通过软件配置选择任何一个通道或者两个通道同时作为控制 PWM 输出的信号源。相关配置位请参考定时计数器 0/1 关于 DSX0/1 寄存器的定义。

如果应用中不需要使用运放功能, 也可以将比较器的输出作为关闭 PWM 输出的控制信号,这样可以利用比较器的其他通道实现对 PWM 输出的控制。此时需要通过 DSXO/1 寄存器使能比较器运放通道 0 的 PWM 输出控制功能。

### 内部参考与8位数模转换(DAC)

LGT8FX8D 系列内部集成一个可校准的参考电压源,输出电压为 1.25V 和 2.56V 可配置;这个内部参考电压为 ADC 以及模拟比较器提供了参考电压源。

在模拟比较器的内部,集成了一个 8 位精度的数模转换器(DAC),数模转换器同样是以内部参考电压为参考源,产生最多 256 级输出电压,DAC 的输出可作为模拟比较器的负端输入,也可以输出到芯片的管脚上作为外部参考电压。当使用 DAC 的输出驱动其他外设电路时,需要外接电压跟随器。DAC 输出由 IOCR 寄存器的 DACENO/1 位分别控制,DAC 的输出的电压由 DALR1 寄存器控制。详细定义请参考本章寄存器定义部分。

DALR1 寄存器定义与 DAC 输出电压关系:

| DALR1 | DAC 输出电压      |
|-------|---------------|
| 0x00  | IVREF/256     |
| 0x01  | 2*IVREF/256   |
| 0x02  | 3*IVREF/256   |
|       |               |
|       |               |
| 0xFC  | 253*IVREF/256 |
| 0xFD  | 254*IVREF/256 |
| 0xFE  | 255*IVREF/256 |
| 0xFF  | IVREF         |

# 寄存器定义

# OPA1 控制寄存器- OP1CRA

|            | OPA1 控制寄存器 A |         |                        |                  |            |                               |
|------------|--------------|---------|------------------------|------------------|------------|-------------------------------|
| OP1CRA: 0x | x32          |         |                        | 默认值: 0x          | 00         |                               |
| R/W        |              |         |                        | R/W              |            |                               |
| Initial    |              |         |                        | 0x00             |            |                               |
| 位定义        |              |         |                        |                  |            |                               |
| [0]        | CH0EN        | OPA1 通道 | 0 使能控制                 | ,1: 使能           |            |                               |
| [1]        | CH1EN        | OPA1 通道 | 1 使能控制                 | ,1: 使能           |            |                               |
| [2]        | CH0IM        | 通道0反向   | ]输入模式位                 | 吏能 <b>,1</b> :反同 | 匀输入,0:     | 正向输入                          |
| [3]        | CH1IM        | 通道1反向   | ]输入模式位                 | 吏能, <b>1</b> :反同 | 向输入,0:     | 正向输入                          |
| [4]        | -            | 保留      |                        |                  |            |                               |
| [5]        | ACFEN        | 使能模拟比   | 2较器的输出                 | 出滤波功能,           | 1: 使能      |                               |
| [5]        | ACILIV       | 模拟比较器   | 模拟比较器输出的滤波功能请参考模拟比较器章节 |                  |            |                               |
| [6]        | ACCH         | 读回当前选   | 读回当前选中的 OPA 通道         |                  |            |                               |
| [0]        | Accii        | 写1执行-   | 一次通道切抄                 | <b>英</b>         |            |                               |
|            |              |         |                        |                  |            | 以前端进入工作状态,用户还工作,下面是 OPA1 的工作模 |
|            |              | 式定义:    |                        |                  |            |                               |
|            |              | CH0EN   | CH1EN                  | OPAEN            | Function [ | Descriptions                  |
| [7]        | OPAEN        | 0       | 0                      | 1                | 通道0独       | 立工作                           |
|            |              | 0       | 1                      | 1                | 通道1独       | 立工作                           |
|            |              | 1       | 0                      | 1                | 通道0独       | 立工作                           |
|            |              | 1       | 1                      | 1                | 双通道工       | 作模式                           |
|            |              | x       | x                      | 0                | OPA1 停山    | 二工作                           |

# OPA1 内部定时器控制寄存器- OP1CRB

|            |               | OPA1 定时 | 器控制寄存器 B                                   |  |
|------------|---------------|---------|--------------------------------------------|--|
| OP1CRB: 0x | x33 默认值: 0x07 |         |                                            |  |
| R/W        | R/W           |         |                                            |  |
| Initial    |               | 0x00    |                                            |  |
| 位定义        |               |         |                                            |  |
| [6:0]      | TCSH          |         | 于设置 Tcsh的周期数,可以通过设置为 0,禁止产生换将完全由 Tcsv的时序控制 |  |
| [7]        | OPTEN         | ,       | 使能定时器以及定时中断功能;<br>式下,定时器也会自动使能,但不会使能定时中断功  |  |

### OPA1 通道切换时序控制寄存器- OP1TCNT

|           |                   | 0PA1 通道切换时序控制寄存器                                                                                                                   |  |
|-----------|-------------------|------------------------------------------------------------------------------------------------------------------------------------|--|
| OP1TCNT/G | SPIOR1: 0x34      | 默认值: 0x00                                                                                                                          |  |
| R/W       |                   | R/W                                                                                                                                |  |
| Initial   |                   | 0x00                                                                                                                               |  |
| 位定义       |                   |                                                                                                                                    |  |
| [7:0]     | OP1TCNT<br>GPIOR1 | Tcsv 时序产生控制,用于设置 Tcsv 的周期数;当计数器计数达至 OP1TCNT 后,启动通道切换,同时计数器清零重新开始。 当没有使能 OPAO 模块时,这个寄存器可以作为一个通用 I/O 寄存器 使用,可用于暂存一个字节的用户数据,时序快速的读写访问 |  |

# AC1SR - AC1 控制和状态寄存器

|         |     |      | AC1SR - | AC1 控制和 | 状态寄存器   |      |       |       |
|---------|-----|------|---------|---------|---------|------|-------|-------|
| 地址: 0x  | 2F  |      |         |         | 默认值: 0> | ι80  |       |       |
| Bit     | 7   | 6    | 5       | 4       | 3       | 2    | 1     | 0     |
| Name    | ACD | ACBG | ACO     | ACI     | ACIE    | ACIC | ACIS1 | ACIS0 |
| R/W     | R/W | R/W  | R       | R/W     | R/W     | R/W  | R/W   | R/W   |
| Initial | 1   | 0    | 0       | 0       | 0       | 0    | 0     | 0     |

| Bit | Name  | 描述                                         |
|-----|-------|--------------------------------------------|
|     |       | 模拟比较器禁止位。                                  |
| 7   | ACD   | 当设置 ACD 位为"1"时,模拟比较器被关闭。                   |
|     |       | 当设置 ACD 位为"0"时,模拟比较器被开启。                   |
|     |       | 模拟比较器基准电压选择控制位。                            |
| 6   | ACBG  | 当设置 ACBG 位为"1"时,正极选择内部基准电压源作为输入。           |
|     |       | 当设置 ACBG 位为"0"时,正极选择外部引脚 AINO 作为输入。        |
|     |       | 模拟比较器的输出状态位。                               |
| 5   | ACO   | 模拟比较器的输出经过同步之后直接连到 ACO 位。软件可读取 ACO 位的值来    |
|     |       | 获取模拟比较器的输出值。                               |
|     |       | 模拟比较器的中断标志位。                               |
| 4   | ACI   | 当模拟比较器的输出事件触发了由 ACIS 位定义的中断模式时,ACI 位被置位。   |
| 4   | ACI   | 当中断使能位 ACIE 为"1"且全局中断置位时,中断产生。执行模拟比较器中     |
|     |       | 断服务程序时,ACI 将自动清零,或对 ACI 位写"1"也可清零该位。       |
|     |       | 模拟比较器的中断使能位。                               |
| 3   | ACIE  | 当设置 ACIE 位为"1",且全局中断置位时,模拟比较器的中断被使能。       |
|     |       | 当设置 ACIE 位为"0"时,模拟比较器的中断被禁止。               |
| 2   | ACIC  | 模拟比较器输入捕捉使能位。                              |
|     |       | 当设置 ACIC 位为"1"时,定时计数器 1 的输入捕捉源来自模拟比较器的输出   |
|     |       | ACO.                                       |
|     |       | 当设置 ACIC 位为"0"时,定时计数器 1 的输入捕捉源来自外部引脚 ICP1。 |
| 1   | ACIS1 | 模拟比较器中断模式控制高位。                             |

|   |       | ACIS1 和 ACIS0 一起组成 ACIS[1:0],用来控制模 | 拟比较器的中断触发方式。   |
|---|-------|------------------------------------|----------------|
| 0 | ACIS0 | 模拟比较器中断模式控制低位。                     |                |
|   |       | ACISO 和 ACIS1 一起组成 ACIS[1:0],用来控制模 | 拟比较器的中断触发方式。   |
|   |       |                                    |                |
|   |       | ACIS[1:0]                          | 中断模式           |
|   |       | 0                                  | ACO 的上升沿或下降沿触发 |
|   |       | 1                                  | 保留。            |
|   |       | 2                                  | ACO 的下降沿触发     |
|   |       | 3                                  | ACO 的上升沿触发     |

# ADCSRB - ADC 控制和状态寄存器 B

|        |     |     |       | AD                                          | CSRB – ADC | : 控制和状态 | 寄存器 B |     |     |       |
|--------|-----|-----|-------|---------------------------------------------|------------|---------|-------|-----|-----|-------|
| 地址: 0x | 7B  |     | 默认    | 值: 0x00                                     |            |         |       |     |     |       |
|        |     |     |       |                                             |            |         |       |     |     |       |
| Bit    |     | •   | 7     | 6 5 4 3 2 1 0                               |            |         |       |     |     | 0     |
| Nam    | e   | ACN | /IE01 | ACME00 ACME11 ACME10 ACTS ADTS2 ADTS1 ADTS0 |            |         |       |     |     | ADTS0 |
| R/W    | /   | R/  | /W    | R/W                                         | R/W        | R/W     | R/W   | R/W | R/W | R/W   |
| Initia | al  | (   | 0     | 0                                           | 0          | 0       | 0     | 0   | 0   | 0     |
| Bit    | Nam | e   | 描述    |                                             |            |         |       |     |     |       |
| 7      | ACM | E01 | 比较    | 器 0 负端辅                                     | ì入选择       |         |       |     |     |       |
| 6      | ACM | E00 | 00:   | 负端选择                                        | 外部输入 A     | CINO    |       |     |     |       |
|        |     |     | 01:   | 负端选择                                        | ADC 多路复    | [用输出    |       |     |     |       |
|        |     |     | 1X:   | 负端选择                                        | 运放0的输      | 出       |       |     |     |       |
| 5      | ACM | E11 | 比较    | 器 1 负端辅                                     | ì入选择       |         |       |     |     |       |
| 4      | ACM | E10 | 00:   | 负端选择                                        | 外部输入 A     | CIN2    |       |     |     |       |
|        |     |     | 01:   | 负端选择                                        | ADC 多路复    | [用输出    |       |     |     |       |
|        |     |     | 1X:   | 负端选择                                        | 运放1的输      | 出       |       |     |     |       |
| 3      | AC  | TS  | AC 触  | 由发源通道法                                      | 选择         |         |       |     |     |       |
|        |     |     | 0 – A | .co 输出作                                     | 为 ADC 自动   | 转换触发源   |       |     |     |       |
|        |     |     | 1 – A | <b>C1</b> 输出作                               | 为 ADC 自动   | 转换触发源   |       |     |     |       |
| 2:0    | AD  | TS  | 见 AI  | DC 寄存器抗                                     | 描述。        |         |       |     |     | _     |

# AFTCNT1 - 比较器 1 滤波宽度配置寄存器

|         |           | AFTCNT- 滤波宽度配置 | 置寄存器 |  |
|---------|-----------|----------------|------|--|
| 地址: 0x3 | 默认值: 0xFF |                |      |  |
| Bit     |           | AFTCNT1[7:0]   |      |  |
| Name    |           | AFTCNT1        |      |  |
| R/W     | R/W       |                |      |  |
| Initial |           | 0xFF           |      |  |
|         |           |                |      |  |
| Bit     | Name      | 描述             |      |  |

| 7:0 | AFCTR1 | 配置滤波采集周期设置,比较器输出必须保持设置的周期长度,才能被视为 |
|-----|--------|-----------------------------------|
|     |        | 有效的比较器变化,否则变化将会将会被滤除。             |
|     |        | 滤波采样的时钟来自系统时钟或者是内部的 12KHz RC 振荡器  |

# DALR1 - DAC1 输出电压控制寄存器

|          |            | DALR-1 DAC1 输出电压控                                                    | 控制寄存器 |  |  |  |
|----------|------------|----------------------------------------------------------------------|-------|--|--|--|
| 地址: 0x3: | 1          | 默认值: 0xFF                                                            |       |  |  |  |
| Bit      | DALR1[7:0] |                                                                      |       |  |  |  |
| Name     |            | DALF                                                                 | R1    |  |  |  |
| R/W      | R/W        |                                                                      |       |  |  |  |
| Initial  | 0xFF       |                                                                      |       |  |  |  |
|          |            |                                                                      |       |  |  |  |
| Bit      | Name       | 描述                                                                   |       |  |  |  |
|          |            | 加化                                                                   |       |  |  |  |
| 7:0      | DALR1      | 设置 DAC1 电压输出控制                                                       |       |  |  |  |
| 7:0      |            |                                                                      |       |  |  |  |
| 7:0      |            | 设置 DAC1 电压输出控制                                                       |       |  |  |  |
| 7:0      |            | 设置 DAC1 电压输出控制<br>0x00: DAO1 = IVREF/256                             |       |  |  |  |
| 7:0      |            | 设置 DAC1 电压输出控制<br>0x00: DAO1 = IVREF/256<br>0x01: DAO1 = 2*IVREF/256 |       |  |  |  |

### DIDR1 - 数字输入禁止控制寄存器 1

|         |       |          | No.          |          | to the ma    |        |         |       |  |  |  |  |
|---------|-------|----------|--------------|----------|--------------|--------|---------|-------|--|--|--|--|
|         |       |          | DIDR1 - 数    | 字输入禁止    | <b>空制寄存器</b> | 1      |         |       |  |  |  |  |
| 地址: 0x  | 7F    |          |              |          | 默认值:         | 0x00   |         |       |  |  |  |  |
|         |       |          |              |          |              |        |         |       |  |  |  |  |
| Bit     | 7     | 6        | 5            | 4        | 3            | 2      | 1       | 0     |  |  |  |  |
| Name    | OPAD3 | OPAD2    | OPAD1        | OPAD0    | AIND3        | AIND2  | AIND1   | AIND0 |  |  |  |  |
| R/W     | R/W   | R/W      | R/W          | R/W      | R/W          | R/W    | R/W     | R/W   |  |  |  |  |
| Initial | 0     | 0        | 0 0 0 0 0 0  |          |              |        |         |       |  |  |  |  |
|         |       |          |              |          |              |        |         |       |  |  |  |  |
| Bit     | Name  | 描述       | 苗述           |          |              |        |         |       |  |  |  |  |
| 7       | OPAD3 | OPA3 引脚  | 数字输入禁        | 止控制位     |              |        |         |       |  |  |  |  |
| 6       | OPAD2 | OPA2 引脚  | 数字输入禁        | 止控制位     |              |        |         |       |  |  |  |  |
| 5       | OPAD1 | OPA1 引脚  | 数字输入禁        | 止控制位     |              |        |         |       |  |  |  |  |
| 4       | OPAD0 | OPA0 引脚  | 数字输入禁        | 止控制位     |              |        |         |       |  |  |  |  |
| 3       | AIND3 | ACIN3 引朋 | #数字输入数       | 禁止控制位    |              |        |         |       |  |  |  |  |
| 2       | AIND2 | ACIN2 引朋 | #数字输入数       | 禁止控制位    |              |        |         |       |  |  |  |  |
| 1       | AIND1 | ACIN1 引朋 | 脚数字输入数       | 禁止控制位。   |              |        |         |       |  |  |  |  |
|         |       | 当设置 All  | ND1 位为":     | 1"时,引脚   | I AIN1 的数    | 字输入端被禁 | 禁止,并一直  | 直为零。当 |  |  |  |  |
|         |       | 使能模拟     | <b>北较器时,</b> | AIN1 的数字 | 输入端功能        | 不需要,因  | 此须置位 AI | ND1。  |  |  |  |  |
|         |       | 当设置 All  | ND1 位为 "(    | o"时,引脚   | I AIN1 的数学   | 字输入端被值 | 吏能,引脚_  | 上的信号可 |  |  |  |  |

|   |       | 输入到内部数字逻辑,此时须置位 ACD 位,即关闭模拟比较器。            |
|---|-------|--------------------------------------------|
| 0 | AIND0 | ACINO 引脚数字输入禁止控制位。                         |
|   |       | 当设置 AINDO 位为"1"时,引脚 AINO 的数字输入端被禁止,并一直为零。当 |
|   |       | 使能模拟比较器时,AINO 的数字输入端功能不需要,因此须置位 AINDO。     |
|   |       | 当设置 AINDO 位为"0"时,引脚 AINO 的数字输入端被使能,引脚上的信号可 |
|   |       | 输入到内部数字逻辑,此时须置位 ACD 位,即关闭模拟比较器。            |

### ADC 模数转换器

- 12 位分辨率, DNL 为±1LSB, INL 为±1.5LSB
- 最高分辨率时采样率高达 250KSPS
- 8路复用的单端输入通道
- ADC 输入电压范围为 0-VCC
- 连续转换或单次转换模式
- 可选内部 1.25V/2.56V 参考电压
- 支持 AVCC 以及外部参考电压输入
- 1/4VCC 电源电压检测通道
- 支持内部运放 0 的输入通道
- 基于中断源的自动开始转换触发模式
- 转换结果支持可选左对齐模式
- ADC 转换结束中断

#### 综述



ADC 结构图

模数转换器为一个 12 位的逐次逼近型 ADC。ADC 与一个 8 通道的模拟多路器连接,能对来自端口 A 的 8 路单端输入电压进行采样,单端输入电压以 0V(GND)为基准。

#### ADC 的操作

ADC 通过逐次逼近的方法将输入的模拟电压转换成一个 10 位的数字量。最小值代表 GND,最大值代表基准电压减去 1LSB。基准电压源可以为 ADC 的电源电压 AVCC,外部基准电压 AREF 或内部 1.25V/2.56V 的参考电压,通过写 ADMUX 寄存器的 REFS 位来选择。

模拟输入通道可以通过写 ADMUX 寄存器的 MUX 位来选择。任何 ADC 的输入引脚,外部基

准电压引脚,以及内部参考电压源均可作为 ADC 的单端输入。ADC 的输入引脚 0-5 可作为 ADC 的差分输入。差分增益可通过写 ADTMR 寄存器的 GAIN 位来选择。

通过设置 ADCSRA 寄存器的 ADEN 位即可启动 ADC, ADEN 清零时 ADC 并不耗电,因此建议在进入睡眠模式之前关闭 ADC。

ADC 转换结果为 12 位,存放与 ADC 数据寄存器 ADCH 及 ADCL 中。默认情况下转换结果为 右对齐,但可通过设置 ADMUX 寄存器的 ADLAR 位变为左对齐。

如果设置为转换结果左对齐,且最高只需要 8 位的转换精度,那么只要读取 ADCH 就足够了。否则要先读取 ADCL,再读取 ADCH,以保证数据寄存器中的内容是同一次转换的结果。一旦读取 ADCL 后,数据寄存器 ADCL 和 ADCH 被锁存,读取 ADCH 后转换结果即可再更新到数据寄存器 ADCL 和 ADCH。

ADC 转换结束可以触发中断。即使转换结束发生在读取 ADCL 与 ADCH 之间,中断仍将触发。

### 启动一次转换

向 ADC 启动转换位 ADSC 位写"1"可以启动单次转换。在转换过程中此位保持为高,直到转换结束后被硬件清零。如果在转换过程中改变了通道,那么 ADC 会在改变通道前完成这一次转换。

ADC 转换有不同的触发源。设置 ADCSRA 寄存器的 ADC 自动触发允许位 ADATE 可以使能自动触发。设置 ADCSRB 寄存器的 ADC 触发选择位 ADTS 可以选择触发源。当所选的触发信号产生上升沿时,ADC 预分频器复位并开始转换。这提供了一个在固定时间间隔下启动转换的方法。转换结束后即使触发信号仍然存在,也不会启动一次新的转换。如果在转换过程中触发信号又产生了一个上升沿,这个上升沿也将被忽略。即使特定的中断被禁止或全局中断使能位为"0",其中断标志仍将置位。这样可以在不产生中断的情况下触发一次转换。但是为了在下次中断事件发生时触发新的转换,必须将中断标志清零。

使用 ADC 中断标志作为触发源,可以在当前进行的转换结束后即开始下一次 ADC 转换。之后 ADC 便工作于连续转换模式,持续地进行采样并对 ADC 数据寄存器进行更新。第一次转换是通过往 ADCSRA 寄存器的 ADSC 位写"1"来启动。在此模式下,后续的 ADC 转换不依赖于 ADC 中断标志 ADIF 是否置位。

如果使能了自动触发,置位 ADCSRA 寄存器的 ADSC 将启动单次转换。ADSC 标志还可用来检测转换是否在进行之中。不论转换是如何启动,在转换过程中 ADSC 一直为"1"。

#### 预分频及 ADC 转换时序

在默认条件下,逐次逼近电路需要一个从 300KHz 到 3MHz 的输入时钟以获得最大精度。如果所需的转换精度低于 12 位,那么输入时钟的频率可以高于 3MHz,以达到更高的采样率。

ADC 模块包括一个预分频器,它可以由系统时钟来产生可接受的 ADC 输入时钟。预分频器 通过 ADCSRA 寄存器的 ADPS 位进行设置。置位 ADCSRA 寄存器的 ADEN 将使能 ADC, 预分

频器开始计数。只要 ADEN 位为"1", 预分频器就持续计数, 直到 ADEN 被清零。

ADCSRA 寄存器的 ADSC 被置位后,单端转换在下一个 ADC 时钟周期的上升沿开始启动。正常转换需要 15 个 ADC 时钟周期。ADC 使能(ADCSRA 寄存器的 ADEN 置位)后需要 50 个 ADC 输入时钟周期初始化模拟电路,之后才能有效进行第一次转换。

在 ADC 转换过程中,采样保持在转换启动之后的 1.5 个 ADC 输入时钟开始,而第一次 ADC 转换的结果输出则发生在启动之后的 14.5 个 ADC 输入时钟。转换结束后,ADC 结果被送入 ADC 数据寄存器,且 ADIF 标志位被置位。ADSC 同时被清零。之后软件可以再次置位 ADSC 标志或自动触发,从而启动一次新的转换。

#### 改变通道或基准源

ADMUX 寄存器中的 MUX 及 REFS 通过临时寄存器实现了单缓冲。CPU 可对临时寄存器进行随机访问。在转换启动之前,CPU 可随时对通道及基准源的选择进行配置。为了保证 ADC 有充足的采样时间,一旦转换开始后,就不允许通道及基准源选择的配置。在转换完成(ADCSRA 寄存器的 ADIF 置位)之后,通道及基准源的选择才会被更新。转换的开始时刻为 ADSC 置位后的下一个 ADC 输入时钟的上升沿。因此,建议用户在置位 ADSC 之后的一个 ADC 输入时钟周期内,不要操作 ADMUX 以选择新的通道及基准源。

使用自动触发时,触发事件发生的时间是不确定的。为了控制新设置对转换的影响,在更新 ADMUX 寄存器时要特别小心。若 ADATE 及 ADEN 都置位,则中断时间可以在任意时刻发生,从而自动触发,启动 ADC 的转换。如果在此期间改变 ADMUX 寄存器的内容,那么用户就无法辨别下一次转换是基于旧的配置还是新的配置。建议用户在以下安全时刻对 ADMUX 进行更新:

- 1) ADATE 或 ADEN 位为"0";
- 2) 在转换过程中,但是在触发事件发生后至少一个 ADC 输入时钟周期:
- 3)转换结束之后,但是在触发源的中断标志清零之前。 如果在上面所提到的任一种情况下更新 ADMUX,那么新配置将在下一次转换前生效。

选择 ADC 输入通道时须注意,在启动转换之前先选定通道,在 ADSC 置位后的一个 ADC 输入时钟周期之后就可以选择新的模拟输入通道,但最简单的办法是等到转换结束之后再改变通道。

ADC 的参考电压源  $V_{ref}$  反映了 ADC 的转换范围。若单端通道电平超过了  $V_{ref}$ ,其转换结果将接近最大值 0xFFF。 $V_{ref}$  可以是 AVCC,外接 AREF 引脚的电压,内部 1.25V 或 2.56V 基准电压源。**使用内部基准1.25V/2.56V**)注意事项:

芯片上电后,默认将内部基准校准为1.25V,用户如果使用1.25V的内部基准,可以直接使用,无需其他操作。但如果需要使用2.56V的内部参考电压,需要自行更新内部基准的校准值。2.56V的校准值在上电后被加载到寄存器VCAL2(0xCE),在程序初始化时,将VCAL2的值读入并写入到VCAL(0XC8)寄存器即完成2.56V的校准。

需要注意的是,当更新了VCAL 寄存器后,会导致VCAL1 即 1.25V 的校准值同时更新为VCAL2,因此如果需要在后续使用过程中重新选择 1.25V 基准,需要提前将 VCAL1 的值保存到变量中以供后续使用。

# 寄存器定义

#### ADC 寄存器列表

| 寄存器    | 地址   | 默认值  | 描述             |
|--------|------|------|----------------|
| ADCL   | 0x78 | 0x00 | ADC 数据低字节寄存器   |
| ADCH   | 0x79 | 0x00 | ADC 数据高字节寄存器   |
| ADCSRA | 0x7A | 0x00 | ADC 控制和状态寄存器 A |
| ADCSRB | 0x7B | 0x00 | ADC 控制和状态寄存器 B |
| ADMUX  | 0x7C | 0x00 | ADC 多路选择控制寄存器  |
| ADTMR  | 0x7D | 0x01 | ADC 模式控制寄存器    |
| DIDR0  | 0x7E | 0x00 | 数字输入禁止控制寄存器 0  |

#### ADCL - ADC 数据低字节寄存器

| ADCL - ADC 数据似子 りずける |           |        |             |                                             |        |          |        |         |       |  |  |
|----------------------|-----------|--------|-------------|---------------------------------------------|--------|----------|--------|---------|-------|--|--|
|                      |           |        |             | ADCL – AD                                   | c 数据低字 | 节寄存器     |        |         |       |  |  |
| 地址:                  | 0x78      |        |             |                                             |        | 默认值:     | 0x00   |         |       |  |  |
|                      |           |        |             |                                             |        |          |        |         |       |  |  |
| Bit 7 6 5 4 3 2 1 0  |           |        |             |                                             |        |          |        |         |       |  |  |
| Nam                  | Name0 ADC |        | ADC6        | ADC5                                        | ADC4   | ADC3     | ADC2   | ADC1    | ADC0  |  |  |
| Nam                  | e1        | ADC3   | ADC2        | ADC1                                        | ADC0   | -        | -      | -       | -     |  |  |
| R/V                  | ٧         | R/W    | R/W         | R/W                                         | R/W    | R/W      | R/W    | R/W     | R/W   |  |  |
| Initi                | al        | 0      | 0           | 0                                           | 0      | 0        | 0      | 0       | 0     |  |  |
|                      |           |        |             |                                             |        |          |        |         |       |  |  |
| Bit                  | Na        | ame    |             |                                             |        | 描述       |        |         |       |  |  |
| 7:0                  | ADC       | [7:0]/ | ADC 数据低与    | ADC 数据低字节寄存器。                               |        |          |        |         |       |  |  |
|                      | ADC       | [3:0]  | 当 ADLAR 位为  | 当 ADLAR 位为"0"时,ADC 输出数据在寄存器中的存放按低位对齐,即 ADCL |        |          |        |         |       |  |  |
|                      |           |        | 为 ADC[7:0], | 如 Name0                                     | 所示; 当  | ADLAR 位为 | 」"1"时, | ADC 输出数 | (据在寄存 |  |  |

器中的存放按高位对齐,即 ADCL的高 4 位为 ADC[3:0],低 4 位无意义,如

#### ADCH - ADC 数据高字节寄存器

Name1 所示。

| ADCH - ADC 数据高子卫奇仔器 |                             |       |            |           |         |       |        |       |         |  |  |  |
|---------------------|-----------------------------|-------|------------|-----------|---------|-------|--------|-------|---------|--|--|--|
| ADCH - ADC 数据高字节寄存器 |                             |       |            |           |         |       |        |       |         |  |  |  |
| 地址:                 | 0x79                        |       |            | 默认值: 0x00 |         |       |        |       |         |  |  |  |
|                     |                             |       |            |           |         |       |        |       |         |  |  |  |
| Bit                 | t                           | 7     | 6          | 5         | 4       | 3     | 2      | 1     | 0       |  |  |  |
| Name0 -             |                             | -     | -          | -         | -       | ADC11 | ADC10  | ADC9  | ADC8    |  |  |  |
| Nam                 | e1 A                        | ADC11 | ADC10      | ADC9      | ADC8    | ADC7  | ADC6   | ADC5  | ADC4    |  |  |  |
| R/V                 | N                           | R/W   | R/W        | R/W       | R/W     | R/W   | R/W    | R/W   | R/W     |  |  |  |
| Initi               | ial                         | 0     | 0          | 0         | 0       | 0     | 0      | 0     | 0       |  |  |  |
|                     |                             |       |            |           |         |       |        |       |         |  |  |  |
| Bit Name 描述         |                             |       |            |           |         |       |        |       |         |  |  |  |
| 7:0                 | :0 ADC[11:8]/ ADC 数据低字节寄存器。 |       |            |           |         |       |        |       |         |  |  |  |
|                     | ADC[11                      | L:4]  | 当 ADLAR 位为 | 为"0"时,    | ADC 输出数 | 据在寄存器 | 导中的存放技 | 安低位对齐 | ,即 ADCH |  |  |  |

的低 4 位为 ADC[11:8],高 4 位无意义,如 Name0 所示;当 ADLAR 位为"1"时,ADC 输出数据在寄存器中的存放按高位对齐,即 ADCH 为 ADC[11:4],如 Name1 所示。

### ADCSRA - ADC 控制和状态寄存器 A

|             |           |         | ADCSRA – A | ADC 控制和                       | 状态寄存器         | A                |                |             |  |  |  |
|-------------|-----------|---------|------------|-------------------------------|---------------|------------------|----------------|-------------|--|--|--|
| 地址: 0>      | 7A        |         |            |                               | 默认信           | i: 0x02          |                |             |  |  |  |
|             |           |         |            |                               | '             |                  |                |             |  |  |  |
| Bit         | 7         | 6       | 5          | 4                             | 3             | 2                | 1              | 0           |  |  |  |
| Name        | ADEN      | ADSC    | ADATE      | ADIF                          | ADIE          | ADPS2            | ADPS1          | ADPS0       |  |  |  |
| R/W         | R/W       | R/W     | R/W        | R/W                           | R/W           | R/W              | R/W            | R/W         |  |  |  |
| Initial     | 0         | 0       | 0          | 0                             | 0             | 0                | 1              | 0           |  |  |  |
|             |           |         |            |                               |               |                  |                |             |  |  |  |
| Bit Name 描述 |           |         |            |                               |               |                  |                |             |  |  |  |
|             |           | ADC 使能  | 控制位。       |                               |               |                  |                |             |  |  |  |
| 7           | ADEN      | 当设置 A   | DEN 位为"    | 1"时,AD                        | c 被使能。        |                  |                |             |  |  |  |
|             |           | 当设置 A   | DEN 位为"    | 0"时,AD                        | C 被禁止。        |                  |                |             |  |  |  |
|             |           | ADC 开始  | 转换。        |                               |               |                  |                |             |  |  |  |
| 6           | ADSC      | 在单次转    | 换模式下,      | ADSC 置位                       | 将启动一次         | 转换。在连            | 续转换模式          | 下,ADSC      |  |  |  |
|             |           | 置位将启    | 动首次转换      | £.                            |               |                  |                |             |  |  |  |
|             |           | ADC 自动  | 触发使能控      | 的创造。                          |               |                  |                |             |  |  |  |
| 5           | ADATE     | 当设置 A   | DATE 位为    | E 位为"1"时,自动触发功能被使能。所选中触发信号的上升 |               |                  |                |             |  |  |  |
|             | ADAIL     | 沿开启一    | 次转换。魚      | 性发源的选择                        | ≇曲 ADCSRB     | 寄存器的             | ADTS 来控制       | 0           |  |  |  |
|             |           | 当设置 A   | DATE 位为    | "0"时,自                        | 动触发功能         | 被禁止。             |                |             |  |  |  |
|             |           | ADC 中断  | 标志位。       |                               |               |                  |                |             |  |  |  |
| 4           | ADIF      | 当 ADC 🤋 | 完成一次转      | 换并更新数                         | 据寄存器后         | 置位 ADIF。         | 若 ADC 中        | 断使能位        |  |  |  |
|             |           |         |            |                               | ADC 中断产       | 生。执行             | ADC 中断会        | 清零 ADIF     |  |  |  |
|             |           | 位,也可    | 对该位写'      | '1"来清零                        | 0             |                  |                |             |  |  |  |
|             |           |         | 使能控制位      |                               |               |                  |                |             |  |  |  |
| 3           | ADIE      |         |            |                               | 中断置位时,        |                  | 波使能。           |             |  |  |  |
|             |           |         |            |                               | 中断被禁」         | L. 0             |                |             |  |  |  |
| 2:0         | ADPS[2:0] |         | 频器选择控      |                               | 61 11 27 1 47 | •== <del>→</del> |                |             |  |  |  |
|             |           | ADPS 选择 |            |                               | 钟的预分频         | !因子。<br>──       | 75 /\ \data=== | <del></del> |  |  |  |
|             |           |         | ADI        | PS[2:0]                       |               |                  | 预分频因う          |             |  |  |  |
|             |           |         |            | 0                             |               |                  | 2              |             |  |  |  |
|             |           |         |            | 1                             |               |                  | 2              |             |  |  |  |
|             |           |         |            | 2                             |               |                  | 4              |             |  |  |  |
|             |           |         | 3 8        |                               |               |                  |                |             |  |  |  |
|             |           |         |            | 4                             |               |                  | 16             |             |  |  |  |
|             |           |         |            | 5                             |               |                  | 32             |             |  |  |  |
|             |           |         |            | 6                             |               |                  | 64             |             |  |  |  |
|             |           |         |            | 7                             |               |                  | 128            |             |  |  |  |

#### ADCSRB - ADC 控制和状态寄存器 B

| ΑD      | CSKB .                                          | – ADC               | 控制机状态        |             | to delicate |          |                |                      |         |  |  |  |
|---------|-------------------------------------------------|---------------------|--------------|-------------|-------------|----------|----------------|----------------------|---------|--|--|--|
| 1,1 1 1 | _                                               |                     |              | ADCSRB – Al | DC 控制和状     |          |                |                      |         |  |  |  |
| 地址:     | 0x7B                                            |                     |              |             |             |          | 默认值: 0x00      |                      |         |  |  |  |
|         |                                                 |                     |              |             |             |          |                |                      |         |  |  |  |
| Bit     |                                                 | 7                   | 6            | 5           | 4           | 3        | 2              | 1                    | 0       |  |  |  |
| Nam     |                                                 | ACME01              |              | ACME11      | ACME10      | ACTS     | ADTS2          | ADTS1                | ADTS0   |  |  |  |
| R/W     |                                                 | R/W                 | R/W          | R/W         | R/W         | W/0      | R/W            | R/W                  | R/W     |  |  |  |
| Initia  | al                                              | 0                   | 0            | 0           | 0           | 0        | 0              | 0                    | 0       |  |  |  |
| D:+     | NI                                              |                     | 4.4.44       |             |             |          |                |                      |         |  |  |  |
| Bit     | Name       描述         ACME01       比较器 0 负端输入选择 |                     |              |             |             |          |                |                      |         |  |  |  |
| 7       | ACM                                             |                     |              |             | ACINIO      |          |                |                      |         |  |  |  |
| 6       | ACME00 00: 负端选择外部输入 ACINO                       |                     |              |             |             |          |                |                      |         |  |  |  |
|         | 01: 负端选择 ADC 多路复用输出 1X: 负端选择运放 0 的输出            |                     |              |             |             |          |                |                      |         |  |  |  |
| 5       | ACM                                             | IF11                | 比较器 1 负端输入选择 |             |             |          |                |                      |         |  |  |  |
| 4       |                                                 | ACME10              |              |             |             |          |                |                      |         |  |  |  |
| 4       | ACIV                                            | 01: 负端选择 ADC 多路复用输出 |              |             |             |          |                |                      |         |  |  |  |
|         |                                                 |                     |              |             |             |          |                |                      |         |  |  |  |
| 3       | AC                                              | TS                  | AC 触发源通过     |             | 113 114     |          |                |                      |         |  |  |  |
|         | ,                                               |                     | 0 – ACO 输出化  |             | 动转换触发       | 原        |                |                      |         |  |  |  |
|         |                                                 |                     | 1 – AC1 输出作  |             |             |          |                |                      |         |  |  |  |
| 2:0     | ADTS                                            | [2:0]               | ADC 自动触发     |             |             |          |                |                      |         |  |  |  |
|         |                                                 |                     | 当设置 ADATE    | €位为"1"□     | 寸,自动触发      | 动能被使制    | <b>能,触发源的</b>  | 边上<br>边上,<br>D选择由 AD | rs 来控制。 |  |  |  |
|         |                                                 |                     | 当设置 ADATE    | 位为"0"       | 时,ADTS 的    | J设置无效。   | 所选中触发          | 文信号中断标               | 示志的上升   |  |  |  |
|         |                                                 |                     | 沿开启一次转       | 换。当从-       | 一个中断标志      | 清零的触发    | <b></b> 支源切换到中 | 中断标志置位               | 立的触发源   |  |  |  |
|         |                                                 |                     | 会使触发信号       | 产生一个上       | 上升沿,如果      | 此时 ADEN  | I 置位,ADC       | 也会开启一                | 一次转换。   |  |  |  |
|         |                                                 |                     | 当切换到连续       | 转换模式(       | (ADTS=0) 肟  | 」,自动触知   | 发功能被禁止         | Ŀ.                   |         |  |  |  |
|         |                                                 |                     |              |             |             |          |                |                      |         |  |  |  |
|         |                                                 |                     | ADTS[2:0]    | 触发源         |             |          |                |                      |         |  |  |  |
|         |                                                 |                     | 0            | 连续转换        | <b></b> 模式  |          |                |                      |         |  |  |  |
|         |                                                 |                     | 1            | 比较器(        | )/1         |          |                |                      |         |  |  |  |
|         |                                                 |                     | 2            | 外部中断        | र्म 0       |          |                |                      |         |  |  |  |
|         |                                                 |                     | 3            | 定时计数        | 枚器 0 比较□    | 酒        |                |                      |         |  |  |  |
|         |                                                 |                     | 4            | 定时计数        | 女器 O 溢出     |          |                |                      |         |  |  |  |
|         |                                                 |                     | 5            | 定时计数        | 女器 1 比较四    | 語 B      |                |                      |         |  |  |  |
|         |                                                 |                     | 6            | 定时计数        | 女器 1 溢出     |          |                |                      |         |  |  |  |
|         |                                                 |                     | 7            | 定时计数        | 女器 1 输入掮    | ·<br>提事件 |                |                      |         |  |  |  |

#### ADMUX - ADC 多路选择控制寄存器

|      |        |          |           | ADMUX – A        | ADC 多路选择    | 释控制寄存物  | <u>u</u>       |         |        |  |
|------|--------|----------|-----------|------------------|-------------|---------|----------------|---------|--------|--|
| 地址   | : 0x7C | ;        |           |                  |             | 默认值: 0> | <b>&lt;</b> 00 |         |        |  |
|      |        |          |           |                  |             |         |                |         | ı      |  |
| Bi   | t      | 7        | 6         | 5                | 4           | 3       | 2              | 1       | 0      |  |
| Nar  | ne     | REFS1    | REFS0     | ADLAR            | CHMUX4      | CHMUX3  | CHMUX2         | CHMUX1  | CHMUX  |  |
| R/\  | W      | R/W      | R/W       | R/W              | R/W         | R/W     | R/W            | R/W     | R/W    |  |
| Init | ial    | 0        | 0         | 0                | 0           | 0       | 0              | 0       | 0      |  |
|      |        |          |           |                  |             |         |                |         |        |  |
| Bit  |        | Name     |           |                  |             | 描述      |                |         |        |  |
| 7:6  | REF    | S[1:0]   |           | 选择控制位<br>REFS 控制 | 立。<br>位来选择参 | 考电压,若   | 在转换过程          | 中改变 REF | S 的设置, |  |
|      |        |          | 只有等到      | 当前的转割            | 與结束之后 3     | 女变才会起作  | 乍用。            |         |        |  |
|      |        |          | REFS[1:0] |                  | 参考电压设       |         |                |         |        |  |
|      |        |          | 0         |                  | AREF        |         |                |         |        |  |
|      |        |          | 1         |                  | AVCC        |         |                |         |        |  |
|      |        |          | 2         |                  | 片内 2.56V    | 基准电压》   | <br>京          |         |        |  |
|      |        |          | 3         |                  | 片内 1.25V    | 基准电压测   |                |         |        |  |
| 5    | AD     | LAR      | 转换结果      | :左对齐使能           | ·           |         |                |         |        |  |
|      |        |          | 当设置 A     | DLAR 位为          | "1"时,转      | 换结果在A   | DC 数据寄存        | 字器中为左沟  | 付齐。    |  |
|      |        |          | 当设置 A     | DLAR 位为          | "0"时,转      | 换结果在A   | DC 数据寄存        | 字器中为右沟  | 付齐。    |  |
| 4:0  | CHI    | MUX[4:0] | ADC 输入    | 源选择控制            | 刊位。         |         |                |         |        |  |
|      |        |          | CHMUX[4   | l:0]             | 单端输入源       |         |                |         |        |  |
|      |        |          | 0         | -                | PC0         |         |                |         |        |  |
|      |        |          | 1         |                  | PC1         |         |                |         |        |  |
|      |        |          | 2         |                  | PC2         |         |                |         |        |  |
|      |        |          | 3         |                  | PC3         |         | / L            | _       |        |  |
|      |        |          | 4         |                  | PC4         |         | 外部输力           | 人源      |        |  |
|      |        |          | 5         |                  | PC5         |         |                |         |        |  |
|      |        |          | 6         |                  | PE1         |         |                |         |        |  |
|      |        |          | 7         |                  | PE3         |         |                |         |        |  |
|      |        |          | 8         |                  | 1/4VCC 电》   | 原电压检测   |                |         |        |  |
|      |        |          | 9~12      |                  | 保留          |         |                |         |        |  |
|      |        |          | 13        |                  | 内部运放 0      | 输出      | 内部输力           | 入源      |        |  |
|      |        |          | 14        |                  | 内部参考电       | 1压源     |                |         |        |  |
|      |        |          |           |                  |             |         |                |         |        |  |

GND

15

# ADTMR - ADC 模式控制寄存器

|         | ADTMR – ADC 模式控制寄存器 |     |         |         |       |            |   |      |  |  |  |  |
|---------|---------------------|-----|---------|---------|-------|------------|---|------|--|--|--|--|
| 地址: 0x7 | D'D                 |     |         | 默认值:    | 0x00  |            |   |      |  |  |  |  |
|         |                     |     |         |         |       |            |   |      |  |  |  |  |
| Bit     | 7                   | 6   | 5       | 4       | 3     | 2          | 1 | 0    |  |  |  |  |
| Name    | -                   | -   | -       | -       | -     |            |   | ADTM |  |  |  |  |
| R/W     | -                   | -   | -       | -       | -     |            |   | R/W  |  |  |  |  |
| Initial | 0                   | 0   | 0       | 0       | 0     | 0          | 0 | 0    |  |  |  |  |
|         |                     |     |         |         |       |            |   |      |  |  |  |  |
| Bit     | Name                | 描述  |         |         |       |            |   |      |  |  |  |  |
| 7:1     | -                   | 保留。 |         |         |       |            |   |      |  |  |  |  |
| 0       | ADTM                | 测试模 | 式,从 AVR | EF 端口上箱 | 出内部参考 | <b>手电压</b> |   |      |  |  |  |  |

# DIDR0 - 数字输入禁止控制寄存器 0

|                       | DIDRO - 数字输入禁止控制寄存器 0                       |                         |                                          |          |         |          |         |          |       |  |  |  |
|-----------------------|---------------------------------------------|-------------------------|------------------------------------------|----------|---------|----------|---------|----------|-------|--|--|--|
| 地址:                   | 0x7E                                        |                         |                                          |          |         | 默认       | 值: 0x00 |          |       |  |  |  |
|                       |                                             |                         |                                          |          |         |          |         |          |       |  |  |  |
| Bit                   | Bit 7 6 5 4 3 2 1 0                         |                         |                                          |          |         |          |         |          |       |  |  |  |
| Nam                   | e AD                                        | C7D                     | 7D ADC6D ADC5D ADC4D ADC3D ADC2D ADC1D A |          |         |          |         |          |       |  |  |  |
| R/W                   | / R,                                        | R/W R/W R/W R/W R/W R/W |                                          |          |         |          |         |          | R/W   |  |  |  |
| Initial 0 0 0 0 0 0 0 |                                             |                         |                                          |          |         | 0        | 0       |          |       |  |  |  |
|                       |                                             |                         |                                          |          |         |          |         |          |       |  |  |  |
| Bit                   | Name                                        |                         | 描述                                       |          |         |          |         |          |       |  |  |  |
| 7:0                   | ADCD[7                                      | :0]                     | 数字输入禁                                    | 止控制位。    |         |          |         |          |       |  |  |  |
|                       |                                             |                         | 当设置 ADCx                                 | αD 位为"1" | 时,引脚A   | DCx 的数字统 | 输入端被禁.  | 止,并一直为   | 为零。当使 |  |  |  |
|                       |                                             |                         | 能模拟比较                                    | 器时,ADCx  | 的数字输入   | 端功能不需    | 要,因此须   | 置位 ADCxD | ١.    |  |  |  |
|                       | 当设置 ADCxD 位为"0"时,引脚 ADCx 的数字输入端被使能,引脚上的信号可输 |                         |                                          |          |         |          |         |          |       |  |  |  |
|                       |                                             |                         | 入到内部数学                                   | 字逻辑,此时   | 付须清零 AD | EN 位,及乡  | 关闭模拟比\$ | 交器。      |       |  |  |  |

# 电气特性

# 绝对工作环境

| 工作温度         | -40 <b>–</b> 85C  | 重要说明:                  |
|--------------|-------------------|------------------------|
| 存储温度         | -60 <b>–</b> 150C | 当芯片工作时所施加的外部工作环境大于所列出  |
| 引脚电平         | 0V – VCC          | 的最大限制时,可能会导致芯片物理损坏。芯片所 |
| 最大工作电压       | 6.0V              | 保证的正常功能必须保证工作环境在所给出的最  |
| I/O 最大电流     | 30mA              | 大限制条件之内。当芯片长时间工作与最大限制  |
| VCC/GND 最大电流 | 200mA             | 参数时,会影响芯片的使用寿命以及器件的稳定  |
| ESD 特性       | ≥±4KV             | 性。                     |

### 直流特性

典型 DC 特性 TA = -40 - +85C, VCC = 1.8V - 5.5V

| Symbol            | Parameter    | Condition                       | Min. | Тур.  | Max. | Unit |
|-------------------|--------------|---------------------------------|------|-------|------|------|
| V <sub>IL</sub>   | 输入低电平阀值      |                                 |      | VCC/3 |      | ٧    |
| V <sub>IH</sub>   | 输入高电平阀值      |                                 |      | VCC/2 |      | ٧    |
| V <sub>OL</sub>   | 输出低电平阀值      | I <sub>OL</sub> =40mA, VCC=5V   |      |       | 0.8  | V    |
|                   |              | I <sub>OL</sub> =25mA, VCC=3.3V |      |       | 0.7  |      |
| V <sub>OH</sub>   | 输出高电平阀值      | I <sub>OH</sub> =20mA, VCC=5V   | 4.4V |       |      | V    |
|                   |              | I <sub>OH</sub> =12mA, VCC=3.3V | 2.6V |       |      |      |
| I <sub>IL</sub>   | I/O 输入低漏电    |                                 |      |       | 1    | uA   |
| I <sub>IH</sub>   | I/O 输入高漏电    |                                 |      |       | 1    | uA   |
| R <sub>WPU</sub>  | I/O 弱上拉阻值    |                                 |      | 80K   |      | Ω    |
| $\mathbf{R}_{PU}$ | I/O 强上拉阻值    |                                 |      | 15K   |      | Ω    |
|                   | Active       | 1MHz@3.3V                       |      | 0.56  |      | mA   |
|                   |              | 4MHz@3.3V                       |      | 1.25  |      | IIIA |
| I <sub>CC</sub>   | IDLE         | 4MHz@3.3V                       |      | 0.30  |      | mA   |
|                   | Power/Off S0 | w/o WDT@3.3V                    |      | 12.0  |      | uA   |
|                   | Power/Off S1 | VCC=3.3V                        |      | 7.4   |      | uA   |

#### 说明:

- 1. 以上功耗测试将电源驱动配置为低驱动模式,详细配置请参考功耗控制相关文档;
- 2. 测试代码驱动一个 I/O 输出固定频率的方波,并循环读取一个端口的状态;

### 内部时钟特性

|             | Frequency | VCC       | Temperature | Accuracy |
|-------------|-----------|-----------|-------------|----------|
| Factory     | 32MHz     | 2.5V – 5V | 25C         | ±2%      |
| Calibration | 32KHz     | 2.5V - 5V | 25C         | ±2%      |

### 内部参考电压特性

|             | Voltage | VCC       | Temperature | Accuracy |
|-------------|---------|-----------|-------------|----------|
| Factory     | 1.25V   | 2.0V – 5V | 25C         | ±1%      |
| Calibration | 2.56V   | 3.3V – 5V | 25C         | ±1%      |

### 低压检测电路特性

| VDTS | Min.VBOT | Typ. VBOT | Max. VBOT | Uint |  |  |  |  |
|------|----------|-----------|-----------|------|--|--|--|--|
| 111  |          | VDT D     | isabled   |      |  |  |  |  |
| 110  | 1.6      | 1.7       | 2.0       |      |  |  |  |  |
| 101  | 2.4      | 2.5       | 2.8       | V    |  |  |  |  |
| 100  | 3.8      | 4.0       | 4.5       |      |  |  |  |  |
| 011  |          |           |           |      |  |  |  |  |
|      |          | Reserved  |           |      |  |  |  |  |
| 000  |          |           |           |      |  |  |  |  |

### ADC 电路特性

| Symbol           | Parameter              | Condition    | Min. | Тур. | Max.             | Unit |
|------------------|------------------------|--------------|------|------|------------------|------|
|                  | Resoultion             |              |      | 12   |                  | Bits |
| V <sub>IN</sub>  | Input Voltage          |              | GND  |      | V <sub>REF</sub> | V    |
| $AV_{CC}$        | Power Supply           |              | 2.0  |      | VCC              | V    |
| $V_{REF}$        | Reference Voltage      |              | 1.0  |      | AV <sub>CC</sub> | V    |
| CLK              | Clock Frequency        |              | 50K  |      | 10M              | Hz   |
|                  | Conversion Time        | Free running |      | 19   |                  | CLK  |
| INL              | Integral Non-Linearity |              |      | 3    |                  | LSB  |
| DNL              | Differential           |              |      | 3    |                  | LSB  |
|                  | Non-Linearity          |              |      |      |                  |      |
| R <sub>AIN</sub> | Input Resistance       |              |      | 100  |                  | МΩ   |
|                  |                        |              |      |      |                  |      |

#### 比较器电路特性

| Symbol                  | Parameter        | Condition | Min. | Тур. | Max. | Unit |
|-------------------------|------------------|-----------|------|------|------|------|
|                         | Resoultion       |           |      | 5    |      | mV   |
| V <sub>IN</sub>         | Input Voltage    |           | GND  |      | VCC  | V    |
| <b>AV</b> <sub>CC</sub> | Power Supply     |           | 2.0  |      | VCC  | V    |
| R <sub>AIN</sub>        | Input Resistance |           |      | 100  |      | МΩ   |
|                         |                  |           |      |      |      |      |

### 运算放大器电路特性

| Symbol                  | Parameter        | Parameter Condition              |     | Тур. | Max.           | Unit |
|-------------------------|------------------|----------------------------------|-----|------|----------------|------|
| Gain                    | Amplify Gain     | V <sub>IN</sub> =<br>100mV~220mV |     | 12   |                |      |
| V <sub>IN</sub>         | Input Voltage    |                                  |     |      | (VCC-0.9)/Gain | V    |
| <b>AV</b> <sub>CC</sub> | Power Supply     |                                  | 2.0 |      | VCC            | V    |
| R <sub>AIN</sub>        | Input Resistance |                                  |     | 100  |                | ΜΩ   |

#### 运放输入与放大倍数响应特性:

| 1  |    |    |    |    |     |     |     |     |     |    |
|----|----|----|----|----|-----|-----|-----|-----|-----|----|
| 20 | 40 | 60 | 80 | 90 | 100 | 110 | 120 | 130 | 140 | mV |
|    |    |    |    |    |     |     |     |     |     |    |

| 11  | 12  | 13  | 14  | 15  | 16  | 17  | 18  | 19  | 20  | Uint |
|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|------|
| 150 | 160 | 170 | 180 | 190 | 200 | 210 | 220 | 230 | 240 | mV   |



# 寄存器速查表

| Address | Name   | Bit7   | Bit6        | Bit5       | Bit4          | Bit3           | Bit2           | Bit1            | Bit0    |  |  |  |  |
|---------|--------|--------|-------------|------------|---------------|----------------|----------------|-----------------|---------|--|--|--|--|
|         |        |        |             | Extende    | d IO Registe  | r              |                |                 |         |  |  |  |  |
|         |        |        |             |            |               |                |                |                 |         |  |  |  |  |
| \$F6    | GUID3  |        | GUID Byte 3 |            |               |                |                |                 |         |  |  |  |  |
| \$F5    | GUID2  |        | GUID Byte 2 |            |               |                |                |                 |         |  |  |  |  |
| \$F4    | GUID1  |        | GUID Byte 1 |            |               |                |                |                 |         |  |  |  |  |
| \$F3    | GUID0  |        |             |            | GU            | ID Byte 0      |                |                 |         |  |  |  |  |
|         |        |        |             |            |               |                |                |                 |         |  |  |  |  |
| \$F2    | PMCR   | PMCE   | CLKFS       | CLKSS      | WCLKS         | OSCKEN         | OSCMEN         | RCKEN           | RCMEN   |  |  |  |  |
| \$F1    |        |        |             |            |               |                |                |                 |         |  |  |  |  |
| \$F0    | IOCR   | IOCE   | STOSC1      | STOSC0     | DACEN1        | DACEN0         | XIEN           | REFIOEN         | RSTIOEN |  |  |  |  |
|         |        |        |             |            |               |                |                |                 |         |  |  |  |  |
| \$EE    | PMXCR  |        |             |            |               | OC0C0          | SSB1           | TDD6            | RDD5    |  |  |  |  |
| \$EC    | TKCSR  | -      | F2XEN       | TC2XF1     | TC2XF0        | -              | AFCKS          | TC2XS1          | TC2XS0  |  |  |  |  |
| \$E2    | PSSR   | PSS1   | -           | -          | -             | -              | -              | -               | PSR1    |  |  |  |  |
|         |        |        |             |            |               |                |                |                 |         |  |  |  |  |
|         |        |        |             |            |               |                |                |                 |         |  |  |  |  |
|         |        |        |             |            |               |                |                |                 |         |  |  |  |  |
| \$CF    | LDOCR  | WEN    |             |            |               | PDEN           | VSEL2          | VSEL1           | VSELO   |  |  |  |  |
| \$CE    | VCAL2  |        |             | Calibrat   | ion value fo  | r 2.56V intern | al reference   | ı               | '       |  |  |  |  |
| \$CD    | VCAL1  |        |             | Calibra    | tion value fo | r 1.2V intern  | al reference   |                 |         |  |  |  |  |
| \$C8    | VCAL   |        |             | Internal   | Voltage Refe  | erence calibra | ntion register |                 |         |  |  |  |  |
|         |        |        |             |            |               |                |                |                 |         |  |  |  |  |
| \$C6    | UDR0   |        |             |            | US            | ART Data       |                |                 |         |  |  |  |  |
| \$C5    | UBRROH | -      | -           | -          | -             | U              | SART Baud Ra   | ite Register Hi | gh      |  |  |  |  |
| \$C4    | UBRROL |        |             | l          | JSART Baud    | Rate Register  | Low            |                 |         |  |  |  |  |
|         |        |        |             |            |               |                |                |                 |         |  |  |  |  |
| ćca     | HCCDOC | 110.4  | CELO        | LID        | N 40          | LICDCO         | UCSZ01/        | UCSZ00/         | LICDOL  |  |  |  |  |
| \$C2    | UCSR0C | UIVI   | SEL0        | UP         | M0            | USBS0          | UDORD0         | UCPHA0          | UCPOLO  |  |  |  |  |
| \$C1    | UCSR0B | RXCIE0 | TXCIE0      | UDRIE0     | RXEN0         | TXEN0          | UCSZ02         | RXB80           | TXB80   |  |  |  |  |
| \$C0    | UCSR0A | RXC0   | TXC0        | UDRE0      | FE0           | DOR0           | UPE0           | U2X0            | МРСМО   |  |  |  |  |
|         |        |        |             |            |               |                |                |                 |         |  |  |  |  |
| \$BD    | TWAMR  |        |             | Т          | WI Address    | Mask           |                |                 | -       |  |  |  |  |
| \$BC    | TWCR   | TWINT  | TWEA        | TWSTA      | TWSTO         | TWWC           | TWEN           | -               | TWIE    |  |  |  |  |
| \$BB    | TWDR   |        |             |            |               | NI Data        |                |                 |         |  |  |  |  |
| \$BA    | TWAR   |        |             |            | TWI Addre     | ess            |                |                 | TWGCE   |  |  |  |  |
| \$B9    | TWSR   |        |             | TWI Status | ;             |                | -              | TW              | /PS     |  |  |  |  |
| \$B8    | TWBR   |        |             |            | TW            | I Bit Rate     | 1              | 1               |         |  |  |  |  |
|         | 1      | 1      |             |            |               |                |                |                 |         |  |  |  |  |
| \$B6    | ASSR   | -      | EXCLK       | AS2        | TCN2UB        | OCR2AUB        | OCR2BUB        | TCR2AUB         | TCR2BUI |  |  |  |  |

| Address      | Name             | Bit7   | Bit6                                                                                 | Bit5    | Bit4         | Bit3          | Bit2         | Bit1    | Bit0   |  |  |  |
|--------------|------------------|--------|--------------------------------------------------------------------------------------|---------|--------------|---------------|--------------|---------|--------|--|--|--|
| \$B4         | OCR2B            |        |                                                                                      | Timor/  | Countar 2 Ou | itnut Compar  | o Bogistor B |         |        |  |  |  |
| \$B3         | OCR2A            |        | Timer/Counter 2 Output Compare Register B  Timer/Counter 2 Output Compare Register A |         |              |               |              |         |        |  |  |  |
| \$B2         | TCNT2            |        | Timer/Counter 2 Counter Register                                                     |         |              |               |              |         |        |  |  |  |
| \$B1         | TCCR2B           | FOC2A  | FOC2B                                                                                |         |              | WGM22         | egistei      | CS2     |        |  |  |  |
| \$B0         | TCCR2A           |        | COM2A COM2B WGM21 WGM                                                                |         |              |               |              |         |        |  |  |  |
| 900          | TCCNZA           |        | CONIZA CONIZB WOIWIZI WC                                                             |         |              |               |              |         |        |  |  |  |
| \$A9         | PORTE            |        |                                                                                      |         | Port         | Output E      |              |         |        |  |  |  |
| \$A8         | DDRE             |        | Data Direction E                                                                     |         |              |               |              |         |        |  |  |  |
| \$A7         | PINE             |        | Port Input E                                                                         |         |              |               |              |         |        |  |  |  |
|              |                  |        |                                                                                      |         |              |               |              |         |        |  |  |  |
|              |                  |        |                                                                                      |         |              |               |              |         |        |  |  |  |
| \$8B         | OCR1BH           |        |                                                                                      | Timer   | /Counter 1 ( | Output Comp   | are B High   |         |        |  |  |  |
| \$8A         | OCR1BL           |        |                                                                                      | Timer   | /Counter 1   | Output Comp   | are B Low    |         |        |  |  |  |
| \$89         | OCR1AH           |        |                                                                                      | Timer   | /Counter 1 ( | Output Comp   | are A High   |         |        |  |  |  |
| \$88         | OCR1AL           |        |                                                                                      | Timer   | /Counter 1   | Output Comp   | are A Low    |         |        |  |  |  |
| \$87         | ICR1H            |        |                                                                                      | Tim     | ner/Counter  | 1 Input Captu | ıre High     |         |        |  |  |  |
| \$86         | ICR1L            |        |                                                                                      | Tim     | ner/Counter  | 1 Input Captu | ire Low      |         |        |  |  |  |
| \$85         | TCNT1H           |        |                                                                                      | -       | Timer/Count  | ter 1 Counter | High         |         |        |  |  |  |
| \$84         | TCNT1L           |        |                                                                                      | -       | Timer/Coun   | ter 1 Counter | Low          |         |        |  |  |  |
|              |                  |        |                                                                                      |         |              |               |              |         |        |  |  |  |
| \$82         | TCCR1C           | FOC1A  | FOC1B                                                                                | -       | -            | -             | -            | -       | -      |  |  |  |
| \$81         | TCCR1B           | ICNC1  | ICES1                                                                                | -       | WGM13        | WGM12         |              | CS1     |        |  |  |  |
| \$80         | TCCR1A           | СО     | M1A                                                                                  | CON     | M1B          | -             | -            | WGM11   | WGM1   |  |  |  |
| \$7F         | DIDR1            | OPA3D  | OPA2D                                                                                | OPA1D   | OPA0D        | AIN3D         | AIN2D        | AIN1D   | AIN0D  |  |  |  |
| \$7E         | DIDR0            | ADC7D  | ADC6D                                                                                | ADC5D   | ADC4D        | ADC3D         | ADC2D        | ADC1D   | ADC0D  |  |  |  |
| \$7D         | ADTMR            | -      | -                                                                                    | -       | -            | -             | -            | -       | ADTM   |  |  |  |
| \$7C         | ADMUX            | R      | EFS                                                                                  | ADLAR   | -            |               | M            | IUX     |        |  |  |  |
| \$7B         | ADCSRB           | ACME01 | ACME00                                                                               | ACME11  | ACME10       | -             |              | ADTS    |        |  |  |  |
| \$7A         | ADCSRA           | ADEN   | ADSC                                                                                 | ADATE   | ADIF         | ADIE          |              | ADPS    |        |  |  |  |
| \$79         | ADCH             |        |                                                                                      |         | ADC          | Data High     |              |         |        |  |  |  |
| \$78         | ADCL             |        |                                                                                      |         | ADC          | Data Low      |              |         |        |  |  |  |
| \$75         | IVBASE           |        | Interrupt Vector Base Address                                                        |         |              |               |              |         |        |  |  |  |
| \$73         | PCMSK3           |        | PCINT30                                                                              | PCINT29 | PCINT28      | PCINT27       | PCINT26      | PCINT25 | PCINT2 |  |  |  |
| \$70         | TIMSK2           | _      | _                                                                                    | _       | _            | _             | OCIE2B       | OCIE2A  | TOIE2  |  |  |  |
| 710          |                  | _      | _                                                                                    | ICIE1   | _            | <u>-</u>      | OCIE1B       | OCIE1A  | TOIE1  |  |  |  |
| \$6F         |                  | _      | _                                                                                    | ICILI   | _            | _             | OCILIB       | OCILIA  | IOILI  |  |  |  |
| \$6F<br>\$6E | TIMSK1<br>TIMSK0 | -      | _                                                                                    | _       | _            | _             | OCIE0B       | OCIE0A  | TOIE0  |  |  |  |

| Address    | Name    | Bit7   | Bit6    | Bit5    | Bit4        | Bit3            | Bit2          | Bit1     | Bit0  |  |  |
|------------|---------|--------|---------|---------|-------------|-----------------|---------------|----------|-------|--|--|
| \$6C       | PCMSK1  |        |         |         | PCI         | NT[15:8]        |               |          |       |  |  |
| \$6B       | PCMSK0  |        |         |         | PC          | INT[7:0]        |               |          |       |  |  |
|            |         |        |         |         |             |                 |               |          |       |  |  |
| \$69       | EICRA   | -      | -       | -       | -           | IS              | C1            | ISC      | 0     |  |  |
| \$68       | PCICR   | -      | -       | -       | -           | PCIE3           | PCIE2         | PCIE1    | PCIE0 |  |  |
|            |         |        |         |         |             |                 |               |          |       |  |  |
| \$66       | OSCCAL  | -      | -       |         |             | OSC C           | alibration    |          |       |  |  |
| \$65       | PRR1    | -      | -       | PRWDT   | -           | -               | PREFL         | PRPCI    | -     |  |  |
| \$64       | PRR     | PRTWI  | PRTIM2  | PRTIM0  | -           | PRTIM1          | PRSPI         | PRUSARTO | PRADC |  |  |
|            |         |        |         |         |             |                 |               |          |       |  |  |
| \$62       | VDTCR   | VDTCE  | SWRSTN  | -       | -           | VD <sup>-</sup> | ΓSEL          | LVREN    | VDTEN |  |  |
| \$61       | CLKPR   | CLKPCE | CLKOEN1 | CLKOEN0 | -           |                 | Cl            | _KPS     |       |  |  |
| \$60       | WDTCSR  | WDIF   | WDIE    | WDP3    | WDCE        | WDE             | WDP2          | WDP1     | WDP0  |  |  |
|            |         |        |         |         |             |                 |               |          |       |  |  |
|            |         |        |         | IO F    | legister    |                 |               |          |       |  |  |
| \$5F(\$3F) | SREG    | I      | Т       | Н       | S           | V               | N             | Z        | С     |  |  |
| \$5E(\$3E) | SPH     |        |         |         | Stack       | Point High      |               |          |       |  |  |
| \$5D(\$3D) | SPL     |        |         |         | Stack       | Point Low       |               |          |       |  |  |
|            |         |        |         |         |             |                 |               |          |       |  |  |
| \$5A(\$3A) | OP0TCNT |        |         | OPA     | 0 Channel S | witch Periold   | Regiser       |          |       |  |  |
| \$59(\$39) | OP0CRB  | OPTEN  |         | C       | PA1 Channe  | el Switch Hold  | d Timing Regi | ister    |       |  |  |
| \$58(\$38) | OP0CRA  | OP1EN  | ACCH    | ACFEN   | -           | CH1IM           | CH0IM         | CH1EN    | CH0EN |  |  |
|            |         |        |         |         |             |                 |               |          |       |  |  |
| \$56(\$36) | ECCR    | WEN    | EEN     | -       | -           | -               | -             | EC1      | EC0   |  |  |
| \$55(\$35) | MCUCR   | FWKEN  | FPDEN   | -       | PUD         | -               | -             | IVSEL    | IVCE  |  |  |
| \$54(\$34) | MCUSR   | SWDD   | -       | -       | OCDRF       | WDRF            | BORF          | EXTRF    | PORF  |  |  |
| \$53(\$33) | SMCR    | -      | -       | -       | -           |                 | SM            |          | SE    |  |  |
| \$52(\$32) | DAL0    |        |         |         | DAC0 Outp   | ut data Regis   | ter           |          |       |  |  |
| \$51(\$31) | AFTCNT0 |        |         |         | AC0 Filter  | Timing Regist   | ter           |          |       |  |  |
| \$50(\$30) | ACOSR   | ACD    | ACBG    | ACO     | ACI         | ACIE            | ACIC          | AC       | IS    |  |  |
|            |         |        |         |         |             |                 |               |          |       |  |  |
| \$4E(\$2E) | SPDR    |        |         |         | S           | PI Data         |               |          |       |  |  |
| \$4D(\$2D) | SPSR    | SPIF   | WCOL    | -       | -           | -               | DUAL          | -        | SPI2X |  |  |
| \$4C(\$2C) | SPCR    | SPIE   | SPE     | DORD    | MSTR        | CPOL            | СРНА          | SP       | R     |  |  |
| \$4B(\$2B) | GPIOR2  |        |         | (       | General Pur | oose IO Regis   | ter 2         |          |       |  |  |
| \$4A(\$2A) | GPIOR1  |        |         | (       | General Pur | oose IO Regis   | ter 1         |          |       |  |  |
|            |         |        |         |         |             |                 |               |          |       |  |  |
| \$48(\$28) | OCR0B   |        |         | Timer/C | ounter 0 Ou | ıtput Compar    | e Register B  |          |       |  |  |
| \$47(\$27) | OCR0A   |        |         | Timer/C | ounter 0 Ou | ıtput Compar    | e Register A  |          |       |  |  |
| \$46(\$26) | TCNT0   |        |         |         | Timer/Cou   | unter 0 Count   | er            |          |       |  |  |
| \$45(\$25) | TCCR0B  | FOC0A  | FOC0B   | OC0AS   | -           | WGM02           |               | CS0      |       |  |  |
| \$44(\$24) | TCCR0A  | СО     | M0A     | CON     | 10B         | -               | -             | WGM01    | WGM00 |  |  |

| Address    | Name    | Bit7  | Bit6                | Bit5  | Bit4         | Bit3           | Bit2         | Bit1   | Bit0    |  |  |  |  |
|------------|---------|-------|---------------------|-------|--------------|----------------|--------------|--------|---------|--|--|--|--|
| \$43(\$23) | GTCCR   | TSM   | -                   | -     | -            | -              | -            | PSRASY | PSRSYNC |  |  |  |  |
| \$42(\$22) | EEARH   |       | EEPROM Address High |       |              |                |              |        |         |  |  |  |  |
| \$41(\$21) | EEARL   |       | EEPROM Address Low  |       |              |                |              |        |         |  |  |  |  |
| \$40(\$20) | EEDR    |       | EEPROM Data Low     |       |              |                |              |        |         |  |  |  |  |
| \$3F(\$1F) | EECR    | EEPM2 | -                   | EEPM1 | EEPM0        | EERIE          | EEMWE        | EEWE   | EERE    |  |  |  |  |
| \$3E(\$1E) | GPIOR0  |       |                     |       | General Purp | ose IO Regis   | ter 0        |        |         |  |  |  |  |
| \$3D(\$1D) | EIMSK   | -     | -                   | -     | -            | -              | -            | INT1   | INT0    |  |  |  |  |
| \$3C(\$1C) | EIFR    | -     | -                   | -     | -            | -              | -            | INTF1  | INTF0   |  |  |  |  |
| \$3B(\$1B) | PCIFR   | -     | -                   | -     | -            | PCIF3          | PCIF2        | PCIF1  | PCIF0   |  |  |  |  |
|            |         |       |                     |       |              |                |              |        |         |  |  |  |  |
|            |         |       |                     |       |              |                |              |        |         |  |  |  |  |
| \$37(\$17) | TIFR2   | -     | -                   | -     | -            | -              | OCF2B        | OCF2A  | TOV2    |  |  |  |  |
| \$36(\$16) | TIFR1   | -     | -                   | ICF1  | -            | -              | OCF1B        | OCF1A  | TOV1    |  |  |  |  |
| \$35(\$15) | TIFR0   | -     | -                   | -     | -            | -              | OCF0B        | OCF0A  | TOV0    |  |  |  |  |
| \$34(\$14) | OP1TCNT |       |                     | OP1 C | hannel Switc | h Period Tmi   | ng Register  |        |         |  |  |  |  |
| \$33(\$13) | OP1CRB  | OPTEN |                     |       | OP1 Channe   | Switch Hold    | Timing Regis | ter    |         |  |  |  |  |
| \$32(\$12) | OP1CRA  | OP1EN | ACCH                | ACFEN | -            | CH1IM          | CH0IM        | CH1EN  | CH0EN   |  |  |  |  |
| \$31(\$11) | DAL1    |       |                     |       | DAC1 Out     | put level sele | ect          |        |         |  |  |  |  |
| \$30(\$10) | AFTCNT1 |       |                     |       | AC1 Filter   | Timing Regis   | ter          |        |         |  |  |  |  |
| \$2F(\$0F) | AC1CSR  | ACD   | ACBG                | ACO   | ACI          | ACIE           | ACIC         | A      | CIS     |  |  |  |  |
|            |         |       |                     |       |              |                |              |        |         |  |  |  |  |
| \$2B(\$0B) | PORTD   |       |                     |       | Port         | Output D       |              |        |         |  |  |  |  |
| \$2A(\$0A) | DDRD    |       |                     |       | Data [       | Direction D    |              |        |         |  |  |  |  |
| \$29(\$09) | PIND    |       |                     |       | Port         | t Input D      |              |        |         |  |  |  |  |
| \$28(\$08) | PORTC   |       |                     |       | Port         | Output C       |              |        |         |  |  |  |  |
| \$27(\$07) | DDRC    |       | Data Direction C    |       |              |                |              |        |         |  |  |  |  |
| \$26(\$06) | PINC    |       | Port Input C        |       |              |                |              |        |         |  |  |  |  |
| \$25(\$05) | PORTB   |       | Port Output B       |       |              |                |              |        |         |  |  |  |  |
| \$24(\$04) | DDRB    |       | Data Direction B    |       |              |                |              |        |         |  |  |  |  |
| \$23(\$03) | PINB    |       |                     |       | Por          | t Input B      |              |        |         |  |  |  |  |

# 指令集速查表

| 指令     | 操作数                             | 描述              |                                              | 标记位       | 周期 |
|--------|---------------------------------|-----------------|----------------------------------------------|-----------|----|
| 算术逻辑运  | <b>全算指令</b>                     |                 |                                              |           |    |
| ADD    | R <sub>d</sub> , R <sub>r</sub> | 寄存器相加           | $R_d \leftarrow R_d + R_r$                   | Z,C,N,V,H | 1  |
| ADC    | R <sub>d</sub> , R <sub>r</sub> | 带进位的寄存器相加       | $R_d \leftarrow R_d + R_r + C$               | Z,C,N,V,H | 1  |
| ADIW   | R <sub>dl</sub> , K             | 立即数与字相加         | $R_{dh}:R_{dl} \leftarrow R_{dh}:R_{dl} + K$ | Z,C,N,V,S | 1  |
| SUB    | R <sub>d</sub> , R <sub>r</sub> | 寄存器相加减          | $R_d \leftarrow R_d - R_r$                   | Z,C,N,V,H | 1  |
| SUBI   | R <sub>d</sub> , K              | 寄存器减常数          | $R_d \leftarrow R_d - K$                     | Z,C,N,V,H | 1  |
| SBC    | R <sub>d</sub> , R <sub>r</sub> | 带借位的寄存器相加减      | $R_d \leftarrow R_d - R_r - C$               | Z,C,N,V,H | 1  |
| SBCI   | R <sub>d</sub> , K              | 带借位的寄存器减常数      | $R_d \leftarrow R_d - K - C$                 | Z,C,N,V,H | 1  |
| SBIW   | R <sub>dl</sub> , K             | 立即数与字相减         | $R_{dh}:R_{dl} \leftarrow R_{dh}:R_{dl} - K$ | Z,C,N,V,S | 1  |
| AND    | R <sub>d</sub> , R <sub>r</sub> | 逻辑与             | $R_d \leftarrow R_d \& R_r$                  | Z,N,V     | 1  |
| ANDI   | R <sub>d</sub> , K              | 寄存器逻辑与常数        | $R_d \leftarrow R_d \& K$                    | Z,N,V     | 1  |
| OR     | R <sub>d</sub> , R <sub>r</sub> | 逻辑或             | $R_d \leftarrow R_d \mid R_r$                | Z,N,V     | 1  |
| ORI    | R <sub>d</sub> , K              | 寄存器逻辑或常数        | $R_d \leftarrow R_d \mid K$                  | Z,N,V     | 1  |
| EOR    | R <sub>d</sub> , R <sub>r</sub> | 寄存器异或           | $R_d \leftarrow R_d \oplus R_r$              | Z,N,V     | 1  |
| СОМ    | R <sub>d</sub>                  | 反码              | $R_d \leftarrow \$FF - R_d$                  | Z,C,N,V   | 1  |
| NEG    | R <sub>d</sub>                  | 2 禁制补码          | $R_d \leftarrow \$00 - R_d$                  | Z,C,N,V,H | 1  |
| SBR    | R <sub>d</sub> , K              | 设置寄存器中的位        | $R_d \leftarrow R_d \vee K$                  | Z,N,V     | 1  |
| CBR    | R <sub>d</sub> , K              | 清寄存器中的位         | $R_d \leftarrow R_d v (\$FF - K)$            | Z,N,V     | 1  |
| INC    | R <sub>d</sub>                  | 递增              | $R_d \leftarrow R_d + 1$                     | Z,N,V     | 1  |
| DEC    | R <sub>d</sub>                  | 递减              | $R_d \leftarrow R_d - 1$                     | Z,N,V     | 1  |
| TST    | R <sub>d</sub>                  | 测试为0或负数         | $R_d \leftarrow R_d \& R_d$                  | Z,N,V     | 1  |
| CLR    | R <sub>d</sub>                  | 清寄存器            | $R_d \leftarrow R_d \oplus R_d$              | Z,N,V     | 1  |
| SER    | R <sub>d</sub>                  | 寄存器全设置为1        | $R_d \leftarrow \$FF$                        | None      | 1  |
| MUL    | R <sub>d</sub> , R <sub>r</sub> | 无符号乘法           | $R_1: R_0 \leftarrow R_d \times R_r$         | Z,C       | 1  |
| MULS   | R <sub>d</sub> , R <sub>r</sub> | 有符号乘法           | $R_1: R_0 \leftarrow R_d \times R_r$         | Z,C       | 1  |
| MULSU  | R <sub>d</sub> , R <sub>r</sub> | 有符号数乘无符号数       | $R_1: R_0 \leftarrow R_d \times R_r$         | Z,C       | 1  |
| FMUL   | R <sub>d</sub> , R <sub>r</sub> | 无符号乘法,移位        | $R_1: R_0 \leftarrow (R_d \times R_r) \ll 1$ | Z,C       | 1  |
| FMULS  | R <sub>d</sub> , R <sub>r</sub> | 有符号乘法,移位        | $R_1: R_0 \leftarrow (R_d \times R_r) \ll 1$ | Z,C       | 1  |
| FMULSU | R <sub>d</sub> , R <sub>r</sub> | 有符号数乘无符号数,移位    | $R_1: R_0 \leftarrow (R_d \times R_r) \ll 1$ | Z,C       | 1  |
| 跳转指令   |                                 |                 |                                              |           |    |
| RJMP   | К                               | 相对跳转            | PC ← PC + K + 1                              | None      | 1  |
| IJMP   |                                 | 间接跳转(到 Z 指向地址)  | PC ← Z                                       | None      | 2  |
| JMP    | K                               | 直接跳转            | PC ← K                                       | None      | 2  |
| RCALL  | K                               | 相对地址子程序调用       | PC ← PC + K + 1                              | None      | 1  |
| ICALL  |                                 | 间接子程序调用(Z 指向地址) | PC ← Z                                       | None      | 2  |
| CALL   | K                               | 直接子程序调用         | PC ← K                                       | None      | 2  |
| RET    |                                 | 子程序返回           | PC ← Stack                                   | None      | 2  |
| RETI   |                                 | 中断返回            | PC ← Stack                                   | I         | 2  |

| 指令   | ————<br>操作数                     |                   |                                                      | 标记位       | 周期  |
|------|---------------------------------|-------------------|------------------------------------------------------|-----------|-----|
| 跳转指令 | (续)                             |                   |                                                      |           |     |
| CPSE | R <sub>d</sub> , R <sub>r</sub> | 相等即跳转             | If( $R_d=R_r$ ) PC $\leftarrow$ PC + 2 or 3          | None      | 1/2 |
| СР   | R <sub>d</sub> , R <sub>r</sub> | 比较                | R <sub>d</sub> - R <sub>r</sub>                      | Z,N,V,C,H | 1   |
| CPC  | R <sub>d</sub> , R <sub>r</sub> | 带进位比较             | $R_d - R_r - C$                                      | Z,N,V,C,H | 1   |
| СРІ  | R <sub>d</sub> , K              | 与立即数比较            | R <sub>d</sub> - K                                   | Z,N,V,C,H | 1   |
| SBRC | R <sub>r</sub> , b              | 位为0即跳过下一条指令       | If(R <sub>r</sub> (b)=0) PC $\leftarrow$ PC + 2 or 3 | None      | 1/2 |
| SBRS | R <sub>r</sub> , b              | 位为1即跳过下一条指令       | If(R <sub>r</sub> (b)=1) PC $\leftarrow$ PC + 2 or 3 | None      | 1/2 |
| SBIC | P, b                            | I/O 位为 0 即跳过下一条指令 | If(P(b)=0) PC $\leftarrow$ PC + 2 or 3               | None      | 1/2 |
| SBIS | P, b                            | I/O 位为 1 即跳过下一条指令 | If(P(b)=1) PC $\leftarrow$ PC + 2 or 3               | None      | 1/2 |
| BRBS | s, k                            | 状态标记为1即跳转         | If(SREG(S)=1) $PC \leftarrow PC + K + 1$             | None      | 1/2 |
| BRBC | s, k                            | 状态标记为0即跳转         | If(SREG(S)=0) $PC \leftarrow PC + K + 1$             | None      | 1/2 |
| BREQ | k                               | 相等即跳转             | if (Z = 1) then PC $\leftarrow$ PC + k + 1           | None      | 1/2 |
| BRNE | k                               | 不等即跳转             | if (Z = 0) then PC ← PC + k + 1                      | None      | 1/2 |
| BRCS | k                               | 进位则跳转             | if (C = 1) then PC ← PC + k + 1                      | None      | 1/2 |
| BRCC | k                               | 无进位则跳转            | if (C = 0) then PC ← PC + k + 1                      | None      | 1/2 |
| BRSH | k                               | 不小于则跳转            | if (C = 0) then PC $\leftarrow$ PC + k + 1           | None      | 1/2 |
| BRLO | k                               | 小于则跳转             | if (C = 1) then PC ← PC + k + 1                      | None      | 1/2 |
| BRMI | k                               | 为负则跳转             | if (N = 1) then PC ← PC + k + 1                      | None      | 1/2 |
| BRPL | k                               | 为正则跳转             | if (N = 0) then PC ← PC + k + 1                      | None      | 1/2 |
| BRGE | k                               | 有符号的不小于即跳转        | if (N $\oplus$ V= 0) then PC $\leftarrow$ PC + k + 1 | None      | 1/2 |
| BRLT | k                               | 有符号的小于 0 即跳转      | if (N $\oplus$ V= 1) then PC $\leftarrow$ PC + k + 1 | None      | 1/2 |
| BRHS | k                               | 半进位为1则跳转          | if (H = 1) then PC ← PC + k + 1                      | None      | 1/2 |
| BRHC | k                               | 半进位为0则跳转          | if (H = 0) then PC ← PC + k + 1                      | None      | 1/2 |
| BRTS | k                               | T置位则跳转            | if (T = 1) then PC ← PC + k + 1                      | None      | 1/2 |
| BRTC | k                               | T清零则跳转            | if (T = 0) then PC $\leftarrow$ PC + k + 1           | None      | 1/2 |
| BRVS | k                               | 溢出则跳转             | $f(V = 1)$ then PC $\leftarrow$ PC + k + 1           | None      | 1/2 |
| BRVC | k                               | 不溢出则跳转            | $f(V = 0)$ then PC $\leftarrow$ PC + k + 1           | None      | 1/2 |
| BRIE | k                               | 全局中断使能则跳转         | f ( I = 1) then PC ← PC + k + 1                      | None      | 1/2 |
| BRID | k                               | 全局中断禁止则跳转         | f ( I = 0) then PC ← PC + k + 1                      | None      | 1/2 |
| 数据传输 | 指令                              |                   |                                                      |           |     |
| MOV  | Rd, Rr                          | 寄存器之间移动数据         | Rd ← Rr                                              | None      | 1   |
| MOVW | Rd, Rr                          | 移动一个字的数据          | Rd+1:Rd ← Rr+1:Rr                                    | None      | 1   |
| LDI  | Rd, K                           | 加载立即数             | Rd ← K                                               | None      | 1   |
| LD   | Rd, X                           | 间接加载              | Rd ← (X)                                             | None      | 1/2 |
| LD   | Rd, X+                          | 间接加载, 地址递增        | Rd $\leftarrow$ (X), X $\leftarrow$ X + 1 None       |           | 1/2 |
| LD   | Rd, -X                          | 地址递减,间接加载         | X ← X - 1, Rd ← (X)                                  | None      | 1/2 |
| LD   | Rd, Y                           | 间接加载              | Rd ← (Y)                                             | None      | 1/2 |
| LD   | Rd, Y+                          | 间接加载,地址递增         | Rd ← (Y), Y ← Y+1                                    | None      | 1/2 |
| LD   | Rd, -Y                          | 地址递减,间接加载         | Y ← Y - 1, Rd ← (Y)                                  | None      | 1/2 |
| LDD  | Rd, Y+q                         | 带偏移量的间接加载         | Rd ← (Y + q)                                         | None      | 1/2 |

| LD   | Rd, Z   | 间接加载         | Rd ← (Z)                                       | None    | 1/2 |
|------|---------|--------------|------------------------------------------------|---------|-----|
| LD   | Rd, Z+  | 间接加载,地址递增    | $Rd \leftarrow (Z), Z \leftarrow Z+1$          | None    | 1/2 |
| LD   | Rd, -Z  | 地址递减,间接加载    | $Z \leftarrow Z - 1, Rd \leftarrow (Z)$        | None    | 1/2 |
| LDD  | Rd, Z+q | 带偏移量的间接加载    | $Rd \leftarrow (Z + q)$                        | None    | 1/2 |
| LDS  | Rd, k   | 直接从 SRAM 中加载 | $Rd \leftarrow (k)$                            | None    | 2   |
| ST   | X, Rr   | 间接存储         | $(X) \leftarrow Rr$                            | None    | 1   |
| ST   | X+, Rr  | 间接存储,地址递增    | $(X) \leftarrow Rr, X \leftarrow X + 1$        | None    | 1   |
| ST   | -X, Rr  | 地址递减,间接存储    | $X \leftarrow X - 1, (X) \leftarrow Rr$        | None    | 1   |
| ST   | Y, Rr   | 间接存储         | (Y) ← Rr                                       | None    | 1   |
| ST   | Y+, Rr  | 间接存储,地址递增    | $(Y) \leftarrow Rr, Y \leftarrow Y + 1$        | None    | 1   |
| ST   | -Y, Rr  | 地址递减,间接存储    | $Y \leftarrow Y - 1, (Y) \leftarrow Rr$        | None    | 1   |
| STD  | Y+q, Rr | 带偏移量的间接存储    | $(Y + q) \leftarrow Rr$                        | None    | 1   |
| ST   | Z, Rr   | 间接存储         | (Z) ← Rr                                       | None    | 1   |
| ST   | Z+, Rr  | 间接存储,地址递增    | $(Z) \leftarrow Rr, Z \leftarrow Z + 1$        | None    | 1   |
| ST   | -Z, Rr  | 地址递减,间接存储    | $Z \leftarrow Z - 1, (Z) \leftarrow Rr$        | None    | 1   |
| STD  | Z+q, Rr | 带偏移量的间接存储    | $(Z+q) \leftarrow Rr$                          | None    | 1   |
| STS  | k, Rr   | 直接存储到 SRAM 中 | (k) ← Rr                                       | None    | 2   |
| LPM  | .,      | 加载程序空间数据     | R0 ← (Z)                                       | None    | 2   |
| LPM  | Rd, Z   | 加载程序空间数据     | Rd ← (Z)                                       | None    | 2   |
| LPM  | Rd, Z+  | 加载程序数据,地址递增  | $Rd \leftarrow (Z), Z \leftarrow Z+1$          | None    | 2   |
| LD   | Rd, Z+  | 间接加载,地址递增    | $Rd \leftarrow (Z), Z \leftarrow Z+1$          | None    | 1   |
| LD   | Rd, -Z  | 地址递减,间接加载    | $Z \leftarrow Z - 1$ , Rd $\leftarrow$ (Z)     | None    | 1   |
| LDD  | Rd, Z+q | 带偏移量的间接加载    | $Rd \leftarrow (Z + q)$                        | None    | 1   |
| LDS  | Rd, k   | 直接从 SRAM 中加载 | Rd ← (k)                                       | None    | 2   |
|      |         |              |                                                |         | l   |
| IN   | Rd, P   | 读端口          | $Rd \leftarrow P$                              | None    | 1   |
| OUT  | P, Rr   | 写端口          | P ← Rr                                         | None    | 1   |
| PUSH | Rr      | 压栈           | STACK ← Rr                                     | None    | 1   |
| POP  | Rd      | 出栈           | Rd ← STACK                                     | None    | 1/2 |
|      |         |              |                                                |         |     |
| SBI  | P, b    | 设置 IO 寄存器    | I/O(P, b) ← 1                                  | None    | 1   |
| СВІ  | P, b    | 清零 10 寄存器    | I/O(P, b) ← 0                                  | None    | 1   |
| LSL  | Rd      | 逻辑左移         | $Rd(n+1) \leftarrow Rd(n), Rd(0) \leftarrow 0$ | Z,C,N,V | 1   |
| LSR  | Rd      | 逻辑右移         | Rd(n) ← Rd(n+1), Rd(7) ← 0                     | Z       | 1   |
| ROL  | Rd      | 包含进位的循环左移    | Rd(0)←C, Rd(n+1) ← Rd(n), C←Rd(7)              | Z       | 1   |
| ROR  | Rd      | 包含进位的循环右移    | Rd(7)←C, Rd(n) ← Rd(n+1), C←Rd(0)              | Z       | 1   |
| ASR  | Rd      | 算术右移         | Rd(n) ← Rd(n+1), n=0:6                         | Z       | 1   |
| SWAP | Rd      | 位交换          | Rd(3:0) ← Rd(7:4), Rd(7:4) ← Rd(3:0)           | None    | 1   |
| BSET | S       | 设置状态位        | SREG(s) ← 1                                    | SREG(s) | 1   |
| BCLR | S       | 清零状态位        | SREG(s) ← 0                                    | SREG(s) | 1   |
| BST  | Rr, b   | 存储到T位        | T ← Rr(b)                                      | Т       | 1   |
| BLD  | Rd, b   | 读出T位到寄存器     | Rd(b) ← T                                      | None    | 1   |
| SEC  |         | 设置进位标志       | C ← 1                                          | С       | 1   |

| CLC    |    | 清楚进位标志       | C ← 0   | С    | 1   |
|--------|----|--------------|---------|------|-----|
| SEN    |    | 设置负数标志       | N ← 1   | N    | 1   |
| CLN    |    | 清除负数标志       | N ← 0   | N    | 1   |
| SEZ    |    | 设置零标志        | Z ← 1   | Z    | 1   |
| CLZ    |    | 清除零标志        | Z ← 0   | Z    | 1   |
| SEI    |    | 使能全局中断       | l ← 1   | I    | 1   |
| CLI    |    | 禁制全局中断       | 1 ← 0   | T    | 1   |
| SES    |    | 设置符号测试标志     | S ← 1   | S    | 1   |
| CLS    |    | 清除符号测试标志     | S ← 0   | S    | 1   |
| SEV    |    | 设置二进制补码溢出标志  | V ← 1   | V    | 1   |
| CLV    |    | 清除二进制补码溢出标志  | V ← 0   | V    | 1   |
| SET    |    | 设置 T 位(SREG) | T ← 1   | Т    | 1   |
| CLT    |    | 清除 T 位(SREG) | T ← 0   | Т    | 1   |
| MCU 控制 | 指令 |              |         |      |     |
| NOP    |    | 空指令          |         | None | 1   |
| SLEEP  |    | 进入休眠模式       |         | None | 1   |
| WDR    |    | 看门狗复位        |         | None | 1   |
| BREAK  |    | 软断点          | 仅用于调试目的 | None | N/A |
| NOP    |    | 空指令          |         | None | 1   |
| SLEEP  |    | 进入休眠模式       |         | None | 1   |

# 封装参数



LQFP32L 通用尺寸定义

| 字符代号 | 最小值  | 典型值  | 最大值  | 単位 |
|------|------|------|------|----|
| D    | 8.90 | 9.00 | 9.10 | mm |
| D1   | 6.90 | 7.00 | 7.10 | mm |
| b    | 0.15 | 0.20 | 0.25 | mm |
| е    | 0.75 | 0.80 | 0.85 | mm |
| E    | 8.90 | 9.00 | 9.10 | mm |
| E1   | 6.90 | 7.00 | 7.10 | mm |
| С    | -    | 0.10 | -    | mm |
| L    | 0.55 | 0.60 | 0.65 | mm |
| A1   | -    | 1.40 | -    | mm |



# SSOP20L 通用尺寸定义

| 字符代号 | 最小值  | 典型值  | 最大值  | 単位 |
|------|------|------|------|----|
| D    | 6.90 | 7.20 | 7.50 | mm |
| A2   | 0.03 | 0.05 | 0.07 | mm |
| b    | 0.22 | 0.30 | 0.38 | mm |
| е    | -    | 0.65 | -    | mm |
| E    | 7.40 | 7.80 | 8.20 | mm |
| E1   | 5.00 | 5.30 | 5.60 | mm |
| L1   | 0.55 | -    | 0.95 | mm |
| L    | -    | -    | -    | mm |
| A1   | -    | 2.0  | -    | mm |

# 版本历史

| V1.0.5     | 增加了封装引脚复用关系的列表说明                  |
|------------|-----------------------------------|
| V1.0.4     | 更新了 SSOP24/20L 封装引脚功能定义,更新了部分电气参数 |
| V1.0.3     | 增加了 SSOP20L 封装尺寸定义                |
| V1.0.2     | 增加了 I/O 默认上拉电阻的描述(输入/输出子系统章节 p47) |
|            | 增加内部参考电压的使用说明(ADC 章节 p204)        |
| V1.0.1     | 修正了部分章节描述错误                       |
|            |                                   |
| V1.0.0     | 初始版本                              |
| 2015-02-03 |                                   |
|            |                                   |