

# POLITECNICO MILANO 1863

# Prova Finale di Reti Logiche Anno Accademico 2022/2023

Benelle Francesco

Codice Persona: 10727489 - Matricola: 959528

Cavallotti Alberto

Codice Persona: 10721275 - Matricola: 956304

# Indice

| 1 | Intr         | roduzione                        | 2  |  |  |  |  |  |  |  |  |  |  |
|---|--------------|----------------------------------|----|--|--|--|--|--|--|--|--|--|--|
|   | 1.1          | Scopo del Progetto e Specifiche  | 2  |  |  |  |  |  |  |  |  |  |  |
|   | 1.2          | Interfaccia del Componente       | 3  |  |  |  |  |  |  |  |  |  |  |
| 2 | Architettura |                                  |    |  |  |  |  |  |  |  |  |  |  |
|   | 2.1          | Scelte Progettuali               | 5  |  |  |  |  |  |  |  |  |  |  |
|   | 2.2          | Segnali Principali               |    |  |  |  |  |  |  |  |  |  |  |
|   | 2.3          | Macchina a Stati Finiti          |    |  |  |  |  |  |  |  |  |  |  |
|   | 2.4          | Gestione dei Processi Principali | 8  |  |  |  |  |  |  |  |  |  |  |
|   | 2.5          | Gestione dei Reset               |    |  |  |  |  |  |  |  |  |  |  |
|   | 2.6          | Risultato finale Architettura    | 9  |  |  |  |  |  |  |  |  |  |  |
| 3 | Rist         | ultati Sperimentali              | 10 |  |  |  |  |  |  |  |  |  |  |
|   | 3.1          | Report Utilization               | 10 |  |  |  |  |  |  |  |  |  |  |
|   | 3.2          | Timing Report                    |    |  |  |  |  |  |  |  |  |  |  |
|   | 3.3          | Testing                          |    |  |  |  |  |  |  |  |  |  |  |
| 4 | Cor          | nclusioni                        | 15 |  |  |  |  |  |  |  |  |  |  |

# 1 Introduzione

# 1.1 Scopo del Progetto e Specifiche

Lo scopo del progetto consiste nel, fornito un input seriale, rappresentare su uno dei quattro canali di uscita il dato contenuto all'indirizzo di memoria fornito in input.

Per lo svolgimento del progetto è fornito un input seriale di dimensione compresa tra i 2 e i 18 bit. I primi due bit, sempre forniti, rappresentano su quale delle quattro uscite (Z0, Z1, Z2, Z3) deve essere rappresentato il dato in questione. Gli altri bit, forniti in una quantità compresa tra 0 e 16 bit, rappresentano l'indirizzo RAM dal quale prendere il dato da mostrare sul canale di output specificato.

La specifica fornitaci per questo progetto riguarda il segnale  $i\_start$ , infatti quest'ultimo rimane alto per almeno 2 cicli di clock e non può rimanere alto per più di 18 cicli di clock e permettere di leggere l'input fornito da  $i\_w$ . Inoltre il segnale di reset  $(i\_rst)$  è un segnale che può diventare 1 in qualsiasi momento a prescindere dal valore di  $i\_start$  o dal segnale di clock.



Figure 1: Esempio lettura input



Figure 2: Esempio lettura input

#### 1.2 Interfaccia del Componente

L'interfaccia data per eseguire il progetto è:

```
entity project_reti_logiche is
    port (
               : in std_logic;
        i_clk
       i_rst : in std_logic;
        i_start : in std_logic;
               : in std_logic;
               : out std_logic_vector(7 downto 0);
       o_z0
               : out std_logic_vector(7 downto 0);
       o_z1
               : out std_logic_vector(7 downto 0);
        o_z2
               : out std_logic_vector(7 downto 0);
       o_z3
       o_done : out std_logic;
        o_mem_addr : out std_logic_vector(15 downto 0);
        i_mem_data : in std_logic_vector(7 downto 0);
       o_mem_we : out std_logic;
       o_mem_en : out std_logic
    );
end project_reti_logiche;
```

Figure 3: Entity del progetto

In particolare:

#### • Segnali di **INPUT**:

- $-i_{-}clk$  è il segnale di CLOCK fornito dal TestBench.
- $-i_rst$  è il segnale di RESET fornito dal TestBench.
- -i-start è il segnale di START fornito dal TestBench che regola la lettura dell'input.
- $-i_{-}w$  è il segnale che rappresenta l'input seriale da leggere.
- *i\_mem\_data* è il segnale (vettore) che contiene il dato che rappresenta nella memoria il segnale passato in input.

#### • Segnali di **OUTPUT**:

- $o\_z0$  è il segnale (vettore) dell'uscita Z0 in cui verrà mostrato il dato in output.
- $o\_z1$  è il segnale (vettore) dell'uscita Z1 in cui verrà mostrato il dato in output.
- $o\_z2$  è il segnale (vettore) dell'uscita Z2 in cui verrà mostrato il dato in output.
- $o\_z3$  è il segnale (vettore) dell'uscita Z3 in cui verrà mostrato il dato in output.
- $-o_{-}done$  è il segnale che notifica la fine dell'elaborazione dell'input.
- $-\ o\_mem\_we$ è il segnale di  $WRITE\_ENABLE$  da mandare alla memoria per poter scrivere.
- $o\_mem\_en$  è il segnale di ENABLE da mandare alla memoria per poter comunicare.

# 2 Architettura

#### 2.1 Scelte Progettuali

Dato che l'input è composto da un numero variabile di bit, abbiamo deciso di scomporlo in più segnali. I primi due bit sono sempre forniti e quindi saranno salvati in due appositi registri, fino a quando non torneranno utili per decidere su quale dei registri di uscita salvare il contenuto della memoria.

Gli altri 16 bit, che indicano la cella di memoria dalla quale prelevare il dato, se presenti sono salvati in un segnale vettoriale da 16 bit, che viene inizializzato in modo da contenere solo zeri prima di iniziare la lettura dell'input.

L'input è seriale e viene fornito partendo dal bit più significativo, fino al meno significativo, perciò si è reso necessario salvare ogni bit singolarmente, dopo aver eseguito un'operazione di *shift left* dell'intero vettore. In partenza il vettore è occupato da 16 bit inizializzati a zero, in modo che, se sono forniti in input bit in numero minore di 16, le cifre più significative del registro vengano occupate da zeri, in modo da non modificare il valore dell'indirizzo fornito.

|                          | Indirizzo di memoria:       |  |  |  |  |  |  |
|--------------------------|-----------------------------|--|--|--|--|--|--|
| Input fornito: 011001101 | 0000 0000 0000 0000         |  |  |  |  |  |  |
|                          | 0000 0000 0000 000 <b>0</b> |  |  |  |  |  |  |
|                          | 0000 0000 0000 00 <b>01</b> |  |  |  |  |  |  |
|                          | 0000 0000 0000 0 <b>011</b> |  |  |  |  |  |  |
|                          | 0000 0000 0000 <b>0110</b>  |  |  |  |  |  |  |
|                          | 0000 0000 000 <b>0 1100</b> |  |  |  |  |  |  |
|                          | 0000 0000 00 <b>01 1001</b> |  |  |  |  |  |  |
|                          | 0000 0000 0 <b>011 0011</b> |  |  |  |  |  |  |
|                          | 0000 0000 <b>0110 0110</b>  |  |  |  |  |  |  |
|                          | 0000 000 <b>0 0100 1101</b> |  |  |  |  |  |  |

Figure 4: Esempio esecuzione dell'operazione di shift

Successivamente, una volta ottenuto il valore della memoria, questo verrà salvato in uno dei quattro registri appositi, ognuno corrispondente a ciascuna uscita. Questa operazione è necessaria in quanto il valore di uscita va mostrato per un solo ciclo di clock e per i restanti cicli le uscite devono essere fisse a zero, quindi si rende necessario salvare in dei registri i valori da mostrare in seguito.

#### 2.2 Segnali Principali

Alcuni dei principali segnali utilizzati per lo svolgimento del progetto sono i seguenti:

- bit\_first: contiene il primo bit ricevuto in input, necessario per stabilire quale delle 4 uscite Z scegliere.
- bit\_second: contiene il secondo bit ricevuto in input, necessario per stabilire quale delle 4 uscite Z scegliere.
- address: segnale vettoriale da 16 bit, contiene i bit che rappresentano l'indirizzo di memoria da cui leggere.
- reg\_z0, reg\_z1, reg\_z2, reg\_z3: registri vettoriali da 8 bit, contenenti i bit da mostrare in output sulle rispettive uscite quando o\_done è 1.
- il restante dei segnali sono utilizzati per attivare i sottoprocessi ai differenti stati della FSM.

#### 2.3 Macchina a Stati Finiti

Per la realizzazione del progetto abbiamo scelto di utilizzare una macchina a stati finiti di Moore la cui caratteristica principale è il fatto che le uscite sono in funzione solo degli stati correnti e non anche degli stati d'ingresso.



Figure 5: Rappresentazione della macchina a stati finiti

#### Sono specificati di seguito gli stati utilizzati:

| Tabella degli Stati |                                                                    |  |  |  |  |  |  |
|---------------------|--------------------------------------------------------------------|--|--|--|--|--|--|
| Stato               | Funzionamento                                                      |  |  |  |  |  |  |
| READ_FIRST_BIT      | Stato iniziale, quando il segnale di start è alto legge il primo   |  |  |  |  |  |  |
|                     | bit del segnale sequenziale $i_{-}w$ in input relativo all'uscita. |  |  |  |  |  |  |
|                     | Inoltre è lo stato a cui torna la FSM quando si incontra un        |  |  |  |  |  |  |
|                     | segnale di reset.                                                  |  |  |  |  |  |  |
| READ_SECOND_BIT     | Secondo stato, legge il secondo bit del segnale sequenziale        |  |  |  |  |  |  |
|                     | $i_{-}w$ in input relativo all'uscita.                             |  |  |  |  |  |  |
| READ_RAM_ADDRESS    | Stato che si occupa della lettura dell'input rappresentante        |  |  |  |  |  |  |
|                     | l'indirizzo da inviare alla memoria.                               |  |  |  |  |  |  |
| ASK_RAM             | Stato che aggiorna il segnale di output $o\_mem\_addr$ e           |  |  |  |  |  |  |
|                     | aziona il senale o_mem_en, in modo da permettere la co-            |  |  |  |  |  |  |
|                     | municazione tra la entity e la memoria.                            |  |  |  |  |  |  |
| READ_RAM_DATA       | Stato per la lettura del dato in ingresso sul canale               |  |  |  |  |  |  |
|                     | $i\_mem\_data$ , mentre la FSM si trova in questo stato viene      |  |  |  |  |  |  |
|                     | anche copiato il dato ricevuto sul registro di uscita cor-         |  |  |  |  |  |  |
|                     | retto in base ai dati letti durante i primi due stati della        |  |  |  |  |  |  |
|                     | macchina.                                                          |  |  |  |  |  |  |
| SETUP_O             | Stato usato per porre o_done a 1, in modo da notificare la         |  |  |  |  |  |  |
|                     | fine dell'elaborazione, mentre i canali di output Z0, Z1, Z2       |  |  |  |  |  |  |
|                     | e Z3 passano da 00000000 a rappresentare i valori contenuti        |  |  |  |  |  |  |
|                     | negli appositi registri di uscita.                                 |  |  |  |  |  |  |

Il funzionamento della macchina a stati finiti è garantito dalla presenza dei due segnali *curr\_state* e *next\_state*: il primo rappresenta lo stato presente al ciclo di clock in cui ci si trova, e a seconda di questo e dei segnali in input come *i\_start* vengono decisi gli stati futuri (*next\_state*), in modo che al ciclo di clock successivo *curr\_state* si aggiorni al valore di *next\_state*.

All'interno del progetto ci sono due diversi processi per la gestione e il funzionamento della macchina a stati: una funzione per gestire i segnali che attivano i processi di supporto, l'altra serve ad aggiornare il valore di next\_state.

#### 2.4 Gestione dei Processi Principali

Per semplificare la comprensione del progetto, abbiamo deciso di effettuare una divisione in sotto-processi:

- Processo per aggiornare il primo bit: quando il segnale corrispondente viene attivato nella FSM, il bit corrente nell'ingresso *i\_w* viene salvato nel primo registro.
- Processo per aggiornare il secondo bit: quando il segnale corrispondente viene attivato nella FSM, il bit corrente nell'ingresso *i\_w* viene salvato nel secondo registro.
- Processo per aggiornare l'indirizzo: processo che rimane attivo per tutti i restanti cicli di clock in cui *i\_start* è a 1. Si occupa di eseguire l'operazione di *shift left* del registro da 16 bit, dopodichè salva il valore del bit corrente nell'ingresso *i\_w* nella sedicesima posizione del vettore. Il registro non viene resettato solamente quando *i\_rst* va a 1, ma anche quando il valore della cella di memoria è stato letto, in quanto avere ancora dei bit del vettore ad 1 potrebbe compromettere il corretto salvataggio dell'indirizzo la volta successiva che la macchina a stati attiva il processo.
- Processo per l'invio dell'indirizzo di memoria: si occupa di copiare il valore del registro di indirizzo al segnale vettoriale di output o\_mem\_addr.
- Processo per salvare il valore che arriva dalla memoria in un apposito registro.
- Processo per copiare il valore arrivato dalla memoria: salva il valore nel registro di uscita specifico in base ai due bit salvati all'inizio dell'esecuzione del programma.

#### 2.5 Gestione dei Reset

Ognuno dei processi gestisce l'arrivo di un segnale di reset al suo interno: quando *i\_rst* va a 1, in qualunque stato della FSM ci si trovi vengono resettati e portati a zero tutti i registri. Inoltre, indipendentemente da quale sia il *curr\_state*, si porta *next\_state* allo stato READ\_FIRST\_BIT. Quest'ultima operazione è eseguita nel processo denominato *aggiorna\_stato\_fsm*.

# 2.6 Risultato finale Architettura



Figure 6: Struttura finale del progetto generata da Vivado, che tiene in conto dei registri e dei segnali principali del componente

# 3 Risultati Sperimentali

Sono riportati in seguito il Report di Sintesi e il Timing Report generati da Vivado al momento dell'esecuzione della sintesi.

#### 3.1 Report Utilization

| +- | Site Type             |   | Used | + · | Fixed | • | Prohibited |    | · ·    | +-<br> <br>+- | <br>Util% | ·+<br> <br> - |
|----|-----------------------|---|------|-----|-------|---|------------|----|--------|---------------|-----------|---------------|
| i  | Slice LUTs*           | i | 28   | i   | 0     | i | 0          | Ċ  | 134600 | I             | 0.02      | i             |
| 1  | LUT as Logic          | Ī | 28   |     | 0     | Ī | 0          | I  | 134600 |               | 0.02      | I             |
| 1  | LUT as Memory         | Ī | 0    |     | 0     | Ī | 0          | I  | 46200  |               | 0.00      | Ī             |
| 1  | Slice Registers       | Ī | 74   |     | 0     | I | 0          | I  | 269200 |               | 0.03      | I             |
| 1  | Register as Flip Flop | I | 74   |     | 0     | I | 0          | I  | 269200 |               | 0.03      | T             |
| 1  | Register as Latch     | Ī | 0    |     | 0     | I | 0          |    | 269200 |               | 0.00      | I             |
| 1  | F7 Muxes              | I | 0    |     | 0     | I | 0          |    | 67300  |               | 0.00      |               |
| -  | F8 Muxes              | Ī | 0    |     | 0     | I | 0          | I  | 33650  |               | 0.00      | I             |
| +- |                       | + |      | +-  |       | + |            | +- |        | +-            |           | +             |

Il primo report rappresenta un riassunto riguardante i Flip-Flop utilizzati nella sintesi (74 in questo caso); si può notere che non è presente alcun latch nel nostro progetto.

# 3.2 Timing Report

```
Timing Report
Slack (MET) :
                          97.501ns (required time - arrival time)
                          FSM_onehot_curr_state_reg[4]/C
                            (rising edge-triggered cell FDCE clocked by clock {rise@0.000ns fall@5.000ns period=100.000ns})
  Destination:
                          address_reg[0]/CLR
                            (recovery check against rising-edge clock clock {rise@0.000ns fall@5.000ns period=100.000ns})
                          **async_default**
  Path Group:
  Path Type:
                          Recovery (Max at Slow Process Corner)
  Requirement:
                          100.000ns (clock rise@100.000ns - clock rise@0.000ns)
1.910ns (logic 0.751ns (39.319%) route 1.159ns (60.681%))
  Data Path Delay:
                          1 (LUT2=1)
  Logic Levels:
  Clock Path Skew:
                          -0.145ns (DCD - SCD + CPR)
    Destination Clock Delay (DCD): 2.100ns = ( 102.100 - 100.000 )
    Source Clock Delay
                            (SCD):
                                      2.424ns
    Clock Pessimism Removal (CPR):
                                      0.178ns
  Clock Uncertainty: 0.035ns ((TSJ^2 + TIJ^2)^1/2 + DJ) / 2 + PE
    Total System Jitter
                             (TSJ):
                                      0.071ns
    Total Input Jitter
                             (TIJ):
                                      0.000ns
    Discrete Jitter
                             (DJ):
                                       0.000ns
    Phase Error
                              (PE):
```

Dal Timing Report si evince che la differenza tra il tempo di clock (100 ns) e il tempo effettivamente utilizzato per produrre un output è di 97.501ns,

questo significa che il segnale che impiega più tempo a commutare lo fa in 2.499ns ben al di sotto del tempo massimo definito nelle specifiche.

# 3.3 Testing

Dopo aver superato sia in *Behavioural* sia in *Post-Synthesis* il TestBench fornitoci di prova, abbiamo testato il nostro progetto per vedere se superasse i casi limite:

1. Caso base (TestBench fornito tramite WeBeep): si verifica un reset iniziale (prima di qualsiasi altra operazione) e due richieste di raccolta di dati che non appartengono ai casi limite riportati sotto.



2. Caso in cui *i\_start* rimanga alto solo per 2 cicli di clock (il minimo tempo definito dalle specifiche).



3. Caso in cui *i\_start* rimanga alzato per 18 cicli di clock (il massimo tempo definito dalle specifiche).



4. Caso in cui  $i\_rst$  si alzi quando  $i\_start$  è a 1 e quindi mentre si sta leggendo l'input.



5. Caso in cui succedono tutti i casi precedenti all'interno dello stesso TestBench.



Tutti i casi elencati prima sono stati superati sia in *Behavioural* sia in *Post-Synthesis* nei tempi prestabiliti dalle specifiche.

# 4 Conclusioni

Questo progetto è stata una novità dal momento che in nessun corso ci è stato chiesto di implementare da zero a livello fisico come funzionano i componenti che utilizziamo o comunque non con una struttura simile.

Utilizzare Vivado ci ha posto nuove sfide da affrontare e ci ha insegnato a pensare in modo differente e a cambiare i nostri schemi mentali, dovendo per la prima volta programmare un componente hardware anzichè uno software, partendo solamente da una specifica.