# EHM2141 LOJİK DEVRELER

2024-2025 BAHAR DÖNEMİ

15 Nisan 2025

Dr. Sibel ÇİMEN

# KOMBİNEZONSAL ORTA ÖLÇEKLİ TÜMLEŞİK LOJİK DEVRELER

### Aritmetik Lojik Birim (ALU)



# **Aritmetik Lojik Birim (ALU)**

| İşlem Kodu<br>k <sub>1</sub> k <sub>0</sub> İşlem |   | İşlem                              | Açıklama                                               |
|---------------------------------------------------|---|------------------------------------|--------------------------------------------------------|
| 0                                                 | 0 | F= A+B                             | A ve B'nin içerikleri toplanır.                        |
| 0                                                 | 1 | F = A - B                          | A'dan B çıkarılır.                                     |
| 1                                                 | 0 | $F = \overline{B}$                 | B'nin tüm bitleri tümlenir; 1'ler 0, 0'lar 1 yapılır.  |
| 1                                                 | 1 | F= A <sub>I bit saĝa ötelene</sub> | A'nın içeriği 1 bit sağa ötelenir; 0110 ise 0011 olur. |

Örnek ALU işlem listesi ve kodları



- Sadece Okunabilir Bellek (Read Only Memory-ROM)
- Programlanabilir Lojik Diziler (Programmable Logic Array-PLA ve PAL)

Sadece Okunabilir Bellek (Read Only Memory-ROM)



k adet adres girişi (bacağı, pini, ucu) olan, n adet çıkış ucu bulunan ROM elemanı. Chipselect ucu da CS ile gösterilmiştir.

Eğer n=8 ise her bir adreste 8 bit veri saklanmaktadır. Adres bacağı sayısı ile de ulaşılabilecek adres miktarı belirlenebilir. Örneğin k=10 ise 2<sup>10</sup>= 1024= 1 K dır. N=8 ise 1K byte'lık veri saklayabilen bir ROM elemanıdır demektir.

#### Sadece Okunabilir Bellek (Read Only Memory-ROM)



10 adet adres bacağı ile  $2^{10}$ =1024 = 1K

20 adet adres bacağı ile  $2^{20}$ =1024x1024 = 1M

30 adet adres bacağı ile  $2^{30}$ =1024x1M = 1G

32 adet adres bacağı ile  $2^{32}=2^2x1G=4G$ 

2<sup>20</sup> x 8 bitlik ROM. Yani 1 Mbyte'lık bir ROM için 20 adet adres bacağı gereklidir.



### Sadece Okunabilir Bellek (Read Only Memory-ROM)



### **Sadece Okunabilir Bellek (Read Only Memory-ROM)**





### Sadece Okunabilir Bellek (Read Only Memory-ROM)



| Address     | Data        |  |
|-------------|-------------|--|
| $A_2A_1A_0$ | $V_2V_1V_0$ |  |
| 000         | 000         |  |
| 001         | 100         |  |
| 010         | 110         |  |
| 011         | 100         |  |
| 100         | 101         |  |
| 101         | 000         |  |
| 110         | 011         |  |
| 111         | 011         |  |

#### **ROM Çeşitleri**

- Programmable ROM (PROM), OTP (One-Time Programmable)
- ➤ Erasable Programmable ROM (EPROM)
- ➤ Electrically Erasable Programmable ROM (EEPROM)
- > Flash Memory EPROM
- ➤ Mask ROM

#### **Programmable ROM (PROM), OTP (One-Time Programmable)**



PROM'un her biti için bir sigorta vardır. PROM, sigortalar yakılarak programlanır. PROM'a yazılan bilgi yanlışsa, bu PROM'un dahili sigortaları kalıcı olarak yakıldığı için atılması gerekir. Bu nedenle, PROM aynı zamanda OTP (Bir Kez Programlanabilir) olarak da adlandırılır.

#### **ROM Çeşitleri**

**Erasable Programmable ROM (EPROM)** 



EPROM'da bellek yongası programlanabilir ve binlerce kez silinebilir.

Tüm EPROM çiplerinde, programcının çipin içeriğini silmek için ultraviyole (UV) radyasyon uygulayabilecği bir pencere vardır. Bu nedenle EPROM, UV-EPROM olarak da adlandırılır. EPROM'un içeriğinin silinmesi için UV ışınları altında 20 dakika kadar bir süre gereklidir.

#### **Electrically Erasable Programmable ROM (EEPROM)**



EEPROM'larda istenilen adres seçilerek elektriksel olarak silme işlemi yapılabilir. Bu işlem EEPROM devre kartı üzerinde takılı iken yapılabilir.

ATMEL EEPROM

### ROM Çeşitleri Flash Memory EPROM



1990'ların başından beri, Flash EPROM'lar yaygın olarak kullanılmaya başlanmıştır. Flash EPROM'lar da tüm içeriğin silinmesi elektriksel olarak gerçekleştirilir ve bir saniyeden daha az sürmektedir. Bu nedenle Flash EEPROM veya Flash bellek olarak adlandırılmıştır.

Flash bellekte, içerikler bloklara bölünmüş ve silme işlemi, EEPROM'un aksine, blok blok yapılabilmektedir.

#### **Mask ROM**



Mask ROM, içeriğin IC üreticisi tarafından programlandığı bir ROM tipidir. Kullanıcı tarafından programlanabilen bir ROM değildir.

#### **Programlanabilir Lojik Diziler**

3 x 4 x 3 PLA

Inputs



Outputs Lojik Devreler Ders Notu - Doç. Dr. U

Programmable logic arrays  $(16 \times 48 \times 8)$ 

PLS100/PLS101

Product specification



### **Programlanabilir Lojik Diziler**

Örnek:











|   |   |   | У | _ |
|---|---|---|---|---|
|   | 0 | 0 | 0 | 0 |
| X | 1 | 0 | 1 | 1 |
| ' | • | Z |   |   |



| V <sub>2</sub> = | $\Sigma$ m(1,2,3,4) |
|------------------|---------------------|
| $V_1 =$          | $\Sigma$ m(2,6,7)   |
| $V_0 =$          | $\Sigma$ m(4,6,7)   |

| $V_2 = \Sigma m(1,2,3,4) = xy'z' + x'z + x'yz'$ |
|-------------------------------------------------|
| $V_1 = \Sigma m(2,6,7) = x'yz' + xy$            |
| $V_0 = \Sigma m(4,6,7) = xy'z' + xy$            |



#### **Programlanabilir Lojik Diziler**

BA 171



Programmable AND array

Inputs, feedback, and I/O



figure 1.9
Inputs, feedback, and I/O



figure 1.10

**Programlanabilir Lojik Diziler** 









#### **Programlanabilir Lojik Diziler**

#### **PAL'ler**

#### **BLOCK DIAGRAM**



### **Programlanabilir Lojik Diziler**

#### **PAL'ler**



18956C-004

Figure 1. Output Logic Macrocell Diagram

#### **Programlanabilir Lojik Diziler**



#### **Programlanabilir Lojik Diziler**

```
- - X
C:\WINCUPL\EXAMPLES\ATMEL\GATES.PLD
Name
               Gates:
Partno
               CA0001:
Revision
               04;
Date
               9/12/89;
Designer
               G. Woolhiser;
               Logical Devices, Inc.;
Location
               None;
Assembly
               None;
               g16v8a;
 * Inputs: define inputs to build simple gates from
Pin 1 = a;
Pin 2 = b;
 * Outputs: define outputs as active HI levels
```

### **Programlanabilir Lojik Diziler**

```
Name toplayici;
PartNo 00;
Date 29.11.2020 ;
Revision 01;
Designer Engineer;
Company Y.T.U.;
Assembly None ;
Location ;
Device g22v10;
/* ********** INPUT PINS ************/
PIN 2 = Cin
                                                               * /
PIN 3 = x
PIN 	 4 = V
/* ******** OUTPUT PINS ************/
                               ; /*
PTN
   22 = s
PIN 21 = Cout
                                  ; /*
s=Cin$x$y;
Cout=(x&y) # ((x$y) &Cin);
```

#### **Programlanabilir Lojik Diziler**



#### REFERANSLAR:

- 1. 'Lojik Devreler', Tuncay UZUN Ders Notları, <a href="http://tuncayuzun.com/Dersnot\_LDT.htm">http://tuncayuzun.com/Dersnot\_LDT.htm</a>, 2020.
- 2. 'Lojik Devre Tasarımı', Taner ASLAN ve Rifat ÇÖLKESEN, Papatya Yayıncılık, 2013.
- 3. M. Morris Mano, Sayısal Tasarım (Çeviri), Literatür Yayıncılık: İstanbul, 2003.