部分总结

大致理解了 gemmini 的构成, 大致如下:



## 1. Controller Module 部分:



该部分主要负责 Rocc 指令的展开, Controller 接收 cmd 后存入缓存队列, 之后 cmd 通过 LoopConv 和 LoopMatmul 函数展开(暂时不知道展开的具体过程和结果, 猜想是将一个矩阵乘法指令拆解为一系列 load, store 和 execute 的 rocc 指令),展开后的结果依旧是 rocc 指令,进入重排序缓存端元(ROB)Rocc 的定义信息可以在"rocket-chip/src/main/scala/tile/LazyRoCC.scala"中找到,成分如下:

```
class RoccInstruction extends Bundle {
  val funct = Bits(7.W)
  val rs2 = Bits(5.W)
  val rs1 = Bits(5.W)
  val xd = Bool()
  val xs1 = Bool()
  val xs2 = Bool()
  val rd = Bits(5.W)
  val opcode = Bits(7.W)
}

class RoccCcommand(implicit p: Parameters) extends CoreBundle()(p) {
  val inst = new RoccInstruction
  val rs1 = Bits(xLen.W)
  val rs2 = Bits(xLen.W)
  val status = new MStatus
}
```

xLen为常量 64

ROB 会将指令发送至 load\_controller 单元,store\_controller 单元以及 execute\_controller 单元。Load\_controller 和 store\_controller 内部完成解读 rocc 指令的过程。其中 load controller 和 store controller 分别和 Spad 的 dma 控制单元交互。Spad 的 dma 单元则通过内部 writer 与 reader 单元处理 dma 读写请求,wrtier 与 reader 单元通过 TLB 页表缓存来将输入的虚地址(vaddr)与 DRAM 物理地址对应,从而完成片上与片外的交互。Execute\_controller 单元的流程还未分析,已知包含 mesh 阵列,完成脉动阵列计算,其接收来自 Spad 的数据。

#### 2. Spad 部分:



Spad 的 IO 由 3 个控制单元: dma, srams 和 acc, TLB 页表缓存和 flush 信号构成。Dma, srams 和 acc 单元都有类似的 req 和 resp 两部分构造, req 接收来自外部的请求, 在 spad 内部完成后由 resp 输出信号。

Spad 内部包含 Spad\_banks, acc\_banks 两种 bank,与片外存储交互的 reader 和 writer 单元,vect\_mul 单元和 zero\_writer 单元。Spad\_banks 有 4 个,分别用于存储 A,B,C,D 四个矩阵。Acc\_banks 有 2 个

Spad\_banks 处理来自 srams unit 的读写请求, acc\_banks 处理来自 acc unit 的请求。其输出会通过延迟队列分别连接到 srams 的 resp 和 acc 的 resp。另外, banks 的输出都会通过 WriteData 单元输出给 writer单元。

Dma unit 的读写指令会先通过缓冲队列,缓冲队列会判断输入指令是否为 garbage 指令来判断是否需要 0 延迟传递 garbage 指令。之后如上文所述,dma 读写指令会进入对应的 writer 和 reader 单元完成数据的读写。其中,reader 会后接 vec\_mul 单元(应该是在一定条件下会进行向量乘法运算),vec\_mul 单元

会将结果输给 sp\_bank 和 acc\_bank 单元的写输入。dma 读请求也会发送给 zero\_writer 单元, zero\_writer 单元接 acc banks 和 spad banks 的写单元进行对应地址的清零操作, 其输出会发送给 vec mul 单元。

#### 3. Controller 中的 load controller 部分:



内部通过有限状态机控制单元的运作流程, controller 的 IO 接口主要为指令输入和 dma IO 单元。Dma IO 单元在 controller 的代码文件中完成和 spad.dma.read IO 单元的连接。

Controller 内部主要为 cmd\_tracker 单元负责缓存 cmd 指令。有限状态机有三个状态等待指令 (waiting\_for\_cmd)、等待 dma 请求处理 (waiting\_for\_dma\_req) 和发送行 (sending\_rows)。

在 waiting\_for\_cmd 阶段,load controller 会根据指令的 funct 参数判断是配置自己还是执行加载任务,在通过 spad.dma unit 执行加载任务之前,会将指令包含的总数据量(单位为字节)写入 cmd\_tracker,进行登记。若内部有空间存储,则 cmd\_tracker 会在空闲的队列中存储该指令的总数据量并返回位置信息,cmd\_tracker 的输出作为 spad.dma.read.req 的一个特征之一存储(用于标记)。若 cmd\_tracker 无内部空闲,则状态机保持直至 cmd\_tracker 有空闲。完成登记后机器根据上一个 dma.read.req 是否处理完毕进入waiting\_for\_dma\_req 和 sending\_row 阶段

在 waiting\_for\_dma\_req 阶段, load Controller 会等待 SRAM 处理上一个 dma.read.req, 完成后进入 sending\_row 阶段。

在 sending\_row 阶段, controller 会根据是否最后一行来判断是否进入 waiting\_for\_cmd 阶段。Controller 内部有 row\_counter 变量用来帮助 controller 判断是否为最后一行。row\_counter 通过 wrap add 的机制将存入数据的位置控制在相对于 vaddr 下一定范围的栈内(但初始位置不确定)。每完成指令内部一行数据的 load 任务,dma.resp 会从 cmd\_tracker 中减去对应数量的字节数。

## 4. Exec\_controller

IO: input: resp from im2col and spad, cmd. Output: req to im2col and spad, complete signal.

FSM 实现过程划分,waiting\_for\_cmd 阶段:根据指令的类型判断是否进行 config 或指定 compute 状态的工作。或处于等待阶段 (flush) 直到脉动矩阵 mesh 完成计算。在 compute 阶段,会根据 waiting\_for\_cmd 阶段的控制信号执行 overlap\_compute, single\_mul compute 或 Do\_preloads,从 multi-head-cmdQue 中提取所需的指令数量。

Multi-head-cmdQue, cmd 缓冲区, cmd 经过 TransposePreloadUnroller 单元展开后会存入 multi-head que 中, que 根据 config 被设置为 3 head, 其 deq 中存储 raddr 及其一下的两条地址的共三条指令(为一组),每次 FSM 中的 compute 阶段会执行其中的 1-2 条指令(为什么是直接访问而不是参数访问就很神奇)。提取出的指令为根据 ISA 的形式提取数据(a,b,d 矩阵的地址)发送给 req,进行与 spad.srams 或 spad.acc 的交互,spad 的结果经由 resp 传输给输入,经过超出部分归零处理后进入脉动阵列计算。脉动阵

列同时接收一个控制信号来标明存储的位置。



Exec\_contoller



Multi-head

# 5. MushWithDelay:

脉动阵列的最终形式,其中的 shift 函数实现的是将一个矩阵输入变成 1 周期延迟的形式。

## 计划阅读的部分

- 1. Controller 中的两个 loop 函数
- 2. Exec\_controller 中的 unroll 单元工作流程