# 西安邮电大学课程考试试题(B卷)

## (2024——2025 学年第1学期)

课程名称: 数字电路与逻辑设计 D

考试专业、年级: 电子信息工程 2022 级

考核方式:(填写开卷或闭卷) 闭卷 可使用计算器(填写是或否)否

| 题号  | _ | 1 | 三 | 四 | 五. | 六 | 七 | 八 | 九 | 总分 |
|-----|---|---|---|---|----|---|---|---|---|----|
| 得分  |   |   |   |   |    |   |   |   |   |    |
| 评卷人 |   |   |   |   |    |   |   |   |   |    |

**得分:** 一、填空题(每题 2 分, 共 20 分)

- 1. 在数字电路中,信号的延迟时间通常用\_\_\_\_\_来表示。
- 2. 十进制数(13)10转换为二进制数是\_\_\_\_。
- 3. 一个 4 位 A/D 转换器的最小输入电压 △ =0.1V, 当输出代码为 1010 时,输入电压为 \_\_\_\_\_\_\_V。
- 4. 半导体存储器可分为 和 两大类。
- 5. 在数字电路中,消除竞争冒险现象的手段有修改逻辑设计、\_\_\_\_\_和\_\_\_。
- 6. 单元型 FPGA 主要由三部分组成: 可编程逻辑模块 CLB、\_\_\_\_\_和互联资源 IR。
- 7. 主从 JK 触发器存在\_\_\_\_\_\_现象。
- 8. 逻辑门不能随便采用线与接法,只有 才能线与。
- 10.555 定时器构成单稳态触发器有\_\_\_\_\_\_个暂稳态。

### 得分: \_\_\_\_ 二、选择题(每题2分,共20分)

- 1. 用 JK 触发器构成的扭环计数器, 其有效的计数状态共\_\_\_\_个?
- A.  $2^n$
- B.  $2^n 1$
- C.  $2^{n-1}$
- D.  $2^{n+1}$
- 2. 对于一个具有 N 个输入的完全乘法器, 其所需的最少逻辑门数为:
- A.  $N^2$
- B.  $2N^2$
- C.  $N^2 + N$
- $\square$  D.  $2N^2 + N$ 
  - 3. 下面关于触发器的说法中,正确的是:
  - A.D 触发器的输出只取决于输入 D
  - B. T 触发器有两个控制输入
  - C. SR 触发器具有不确定状态
  - D. JK 触发器无记忆能力
  - 4. 下列哪个是组合逻辑电路的例子?
  - A. 寄存器
  - B. 计数器
  - C. 时钟发生器
  - D. 编码器
  - 5. 以下代码实现了何种功能?

module binary\_counter (

input clk,

input rst,

output reg [1:0] count

);

```
always @(posedge clk or posedge rst) begin
      if (rst)
         count <= 2'b00;
      else
         count \le count + 1;
   end
endmodule
A. 乘法器
B. 数值比较器
C. 二进制加法计数器
D. 移位寄存器
6. 在一个异步时序电路中,状态转移图的节点代表的是:
A. 输入
B. 输出
C. 触发器的状态
D. 时钟周期
7. 在 8 比特的二进制减法器中,输入 A=10101100, B=01010101, 借位输入 C=0,则输出的结
果为:
A. 01100001
B. 01100101
C. 01101000
D. 01101100
8. 下列哪个是常见的减法器电路?
A. 半减器
B. 全减器
C. 乘法器
D. 级联减法器
9. 多路选择器的主要功能是:
A. 根据控制输入选择不同的输入信号输出
B. 进行减法运算
C. 进行逻辑运算
D. 存储数据
```

```
10. 下面哪一种门电路的输出与输入相同?
```

- A. 与门
- B. 或门
- C. 非门
- D. 异或门

#### 得分: 三、判断题(每题1分,共10分)

- 1. 在 CMOS 电路中, NMOS 管和 PMOS 管必须同时导通才能实现逻辑功能。()
- 2. TTL 与非门多余输入端应接低电平。()
- 3. 用三个触发器组成的计数器最多应有 8 个有效状态。()
- 4. 触发器的特性方程是 J=Q' 和 K=Q。()
- 5. 动态 RAM 内部含有刷新电路,而静态 RAM 则不需要。()
- 6. 译码器电路和数据选择器属于组合逻辑电路。()
- 7. 可以用来代表 A/D 转换器分辨率的是转换器的位数。()
- 8. 任意时刻的输出仅仅取决于该时刻的输入,而与原来的状态无关的电路,称为组合逻辑电路。
- 9. 格雷码是一种二进制码,它在相邻的两个数值之间只有一位的变化。()
- 10. 在异或门(XOR)的输出为低电平时,输入的两个信号必须相同。()

得分: 四、化简题(每题5分,共10分)

得分: 1. 用公式法化简以下表达式:

 $Y = \overline{A}\overline{B}\overline{C} + \overline{A}B\overline{C} + \overline{A}C$ 

得分: 2. 用卡诺图化简以下逻辑表达式:

 $Y(A, B, C) = \sum m(1, 3, 4, 5, 7)$ 

## 得分: \_\_\_\_ 五、设计题(10分)

分析如图 3 线-8 线译码器 74LS138 构成的电路,说明电路的逻辑功能,74LS138 真值表和逻辑图见试卷后。



### 得分: \_\_\_\_ 六、分析题(10分)

由四位二进制计数器 74LS161 组成的时序电路如图所示。根据已经给出的表头,列出电路的状态表,假设 CP 信号频率为 10kHz,求出输出端 Y 的频率。



| 序号   | 原状态                             | 次态                                              | 输出 |
|------|---------------------------------|-------------------------------------------------|----|
| /1 3 | $Q_3^n$ $Q_2^n$ $Q_1^n$ $Q_0^n$ | $Q_3^{n+1} \ Q_2^{n+1} \ Q_1^{n+1} \ Q_0^{n+1}$ | Y  |



## 附录: 相关器件功能表和逻辑框图

1.8 线-3 线优先编码器 74LS148 真值表和逻辑符号:

|                 |                   |                   | 箱                 | 输出                |                   |                   |                   |                   |                  |                  |                  |                     |         |
|-----------------|-------------------|-------------------|-------------------|-------------------|-------------------|-------------------|-------------------|-------------------|------------------|------------------|------------------|---------------------|---------|
| $\overline{ST}$ | $\overline{IN_0}$ | $\overline{IN_1}$ | $\overline{IN_2}$ | $\overline{IN_3}$ | $\overline{IN_4}$ | $\overline{IN_5}$ | $\overline{IN_6}$ | $\overline{IN_7}$ | $\overline{Y_2}$ | $\overline{Y_1}$ | $\overline{Y_0}$ | $\overline{Y_{EX}}$ | $Y_{S}$ |
| 1               | ×                 | ×                 | ×                 | ×                 | ×                 | ×                 | ×                 | ×                 | 1                | 1                | 1                | 1                   | 1       |
| 0               | 1                 | 1                 | 1                 | 1                 | 1                 | 1                 | 1                 | 1                 | 1                | 1                | 1                | 1                   | 0       |
| 0               | ×                 | ×                 | ×                 | ×                 | ×                 | ×                 | ×                 | 0                 | 0                | 0                | 0                | 0                   | 1       |
| 0               | ×                 | ×                 | ×                 | ×                 | ×                 | ×                 | 0                 | 1                 | 0                | 0                | 1                | 0                   | 1       |
| 0               | ×                 | ×                 | ×                 | ×                 | ×                 | 0                 | 1                 | 1                 | 0                | 1                | 0                | 0                   | 1       |
| 0               | ×                 | ×                 | ×                 | ×                 | 0                 | 1                 | 1                 | 1                 | 0                | 1                | 1                | 0                   | 1       |
| 0               | ×                 | ×                 | ×                 | 0                 | 1                 | 1                 | 1                 | 1                 | 1                | 0                | 0                | 0                   | 1       |
| 0               | ×                 | ×                 | 0                 | 1                 | 1                 | 1                 | 1                 | 1                 | 1                | 0                | 1                | 0                   | 1       |
| 0               | ×                 | 0                 | 1                 | 1                 | 1                 | 1                 | 1                 | 1                 | 1                | 1                | 0                | 0                   | 1       |
| 0               | 0                 | 1                 | 1                 | 1                 | 1                 | 1                 | 1                 | 1                 | 1                | 1                | 1                | 0                   | 1       |



2.3 线-8 线译码器 74LS138 真值表和逻辑符号:

| $ST_A$ | $\overline{ST_B} + \overline{ST_C}$ | $A_2$ | $A_1$ | $A_0$ | $\overline{Y_0}$ | $\overline{Y_1}$ | $\overline{Y_2}$ | $\overline{Y_3}$ | $\overline{Y_4}$ | $\overline{Y_5}$ | $\overline{Y_6}$ | $\overline{Y_7}$ |
|--------|-------------------------------------|-------|-------|-------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|
| ×      | 1                                   | ×     | ×     | ×     | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                |
| 0      | ×                                   | ×     | ×     | ×     | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                |
| 1      | 0                                   | 0     | 0     | 0     | 0                | 1                | 1                | 1                | 1                | 1                | 1                | 1                |
| 1      | 0                                   | 0     | 0     | 1     | 1                | 0                | 1                | 1                | 1                | 1                | 1                | 1                |
| 1      | 0                                   | 0     | 1     | 0     | 1                | 1                | 0                | 1                | 1                | 1                | 1                | 1                |
| 1      | 0                                   | 0     | 1     | 1     | 1                | 1                | 1                | 0                | 1                | 1                | 1                | 1                |
| 1      | 0                                   | 1     | 0     | 0     | 1                | 1                | 1                | 1                | 0                | 1                | 1                | 1                |
| 1      | 0                                   | 1     | 0     | 1     | 1                | 1                | 1                | 1                | 1                | 0                | 1                | 1                |
| 1      | 0                                   | 1     | 1     | 0     | 1                | 1                | 1                | 1                | 1                | 1                | 0                | 1                |
| 1      | 0                                   | 1     | 1     | 1     | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 0                |



3. 移位寄存器 74LS195 真值表和逻辑符号:

益

|                 |                    | 输出         |   |                |       |       |       |       |         |         |         |                          |
|-----------------|--------------------|------------|---|----------------|-------|-------|-------|-------|---------|---------|---------|--------------------------|
| $\overline{CR}$ | $SH/\overline{LD}$ | СР         | J | $\overline{K}$ | $D_0$ | $D_1$ | $D_2$ | $D_3$ | $Q_0$   | $Q_1$   | $Q_2$   | $Q_3$ $\overline{Q_3}$   |
| 0               | ×                  | ×          | × | ×              | ×     | ×     | ×     | ×     | 0       | 0       | 0       | 0 1                      |
| 1               | 0                  | $\uparrow$ | × | ×              | $d_0$ | $d_1$ | $d_2$ | $d_3$ | $d_0$   | $d_1$   | $d_2$   | $d_3 d_3$                |
| 1               | 1                  | $\uparrow$ | 0 | 1              | ×     | ×     | ×     | ×     | $Q_0^n$ | $Q_0^n$ | $Q_1^n$ | $Q_2^n \overline{Q_2^n}$ |
| 1               | 1                  | $\uparrow$ | 0 | 0              | ×     | ×     | ×     | ×     | 0       | $Q_0^n$ | $Q_1^n$ | $Q_2^n Q_2^n$            |
| 1               | 1                  | $\uparrow$ | 1 | 0              | ×     | ×     | ×     | ×     | $Q_0^n$ | $Q_0^n$ | $Q_1^n$ | $Q_2^n Q_2^n$            |
| 1               | 1                  | <b>↑</b>   | 1 | 1              | ×     | ×     | ×     | ×     | 1       | $Q_0^n$ | $Q_1^n$ | $Q_2^n Q_2^n$            |
| 1               | 1                  | 0          | × | ×              | ×     | ×     | ×     | ×     | $Q_0^n$ | $Q_1^n$ | $Q_2^n$ | $Q_3^n Q_3^n$            |



4. 四位二进制同步计数器 74LS161 真值表和逻辑符号:

|                 |                 |          | 输入           | 输出       |       |       |       |       |                         |
|-----------------|-----------------|----------|--------------|----------|-------|-------|-------|-------|-------------------------|
| $\overline{CR}$ | $\overline{LD}$ | $CT_{1}$ | $_{T}CT_{P}$ | . CP     | $D_0$ | $D_1$ | $D_2$ | $D_3$ | $Q_0$ $Q_1$ $Q_2$ $Q_3$ |
| 0               | ×               | ×        | ×            | ×        | ×     | ×     | ×     | ×     | 0 0 0 0                 |
| 1               | 0               | ×        | ×            | <b>↑</b> | $d_0$ | $d_1$ | $d_2$ | $d_3$ | $d_0$ $d_1$ $d_2$ $d_3$ |
| 1               | 1               | 1        | 1            | <b>↑</b> |       |       | ×     | ×     | 计数                      |
| 1               | 1               | 0        | ×            | ×        | ×     | ×     | ×     | ×     | 触发器保持,CO=0              |
| 1               | 1               | 1        | 0            | ×        | ×     | ×     | ×     | ×     | 保持                      |



5.