

# GW5A 系列 FPGA 产品 **数据手册**

DS1103-1.0, 2023-12-08

# 版权所有 © 2023 广东高云半导体科技股份有限公司

GO₩IN高云、Gowin、晨熙、高云均为广东高云半导体科技股份有限公司注册商标,本手册中提到的其他任何商标,其所有权利属其拥有者所有。未经本公司书面许可,任何单位和个人都不得擅自摘抄、复制、翻译本文档内容的部分或全部,并不得以任何形式传播。

# 免责声明

本文档并未授予任何知识产权的许可,并未以明示或暗示,或以禁止发言或其它方式授予任何知识产权许可。除高云半导体在其产品的销售条款和条件中声明的责任之外,高云半导体概不承担任何法律或非法律责任。高云半导体对高云半导体产品的销售和/或使用不作任何明示或暗示的担保,包括对产品的特定用途适用性、适销性或对任何专利权、版权或其它知识产权的侵权责任等,均不作担保。高云半导体对文档中包含的文字、图片及其它内容的准确性和完整性不承担任何法律或非法律责任,高云半导体保留修改文档中任何内容的权利,恕不另行通知。高云半导体不承诺对这些文档进行适时的更新。

# 版本信息

| 日期         | 版本  | 说明              |
|------------|-----|-----------------|
| 2023/12/08 | 1.0 | Preliminary 版本。 |

# 目录

| 目 | 录                             | i        |
|---|-------------------------------|----------|
| 图 | 目目录                           | <b>v</b> |
| 表 | き目录                           | . vi     |
| 1 | 产品概述                          | 1        |
|   | 1.1 特性概述                      |          |
|   | 1.2 产品信息列表                    | 1        |
| 2 | 结构介绍                          | 3        |
|   | 2.1 结构框图                      | 3        |
|   | 2.2 可配置功能单元                   | 4        |
|   | 2.3 输入输出模块                    | 5        |
|   | 2.3.1 I/O 电平标准                | 6        |
|   | 2.3.2 I/O 逻辑                  | . 15     |
|   | 2.3.3 I/O 逻辑工作模式              | . 17     |
|   | 2.4 块状静态随机存储器模块               | . 17     |
|   | 2.4.1 简介                      | . 17     |
|   | 2.4.2 存储器配置模式                 | . 18     |
|   | 2.4.3 存储器数据宽度配置               | . 20     |
|   | 2.4.4 ECC (GW5A-138)          | . 21     |
|   | 2.4.5 字节使能功能配置                | . 21     |
|   | 2.4.6 同步操作                    | . 21     |
|   | 2.4.7 BSRAM 操作模式              | . 21     |
|   | 2.4.8 时钟模式                    | . 23     |
|   | 2.5 数字信号处理模块                  |          |
|   | 2.5.1 预加器                     | . 25     |
|   | 2.5.2 乘法器                     |          |
|   | 2.5.3 算术逻辑单元                  | . 25     |
|   | 2.5.4 操作模式                    |          |
|   | 2.6 MIPI D-PHY                |          |
|   | 2.6.1 MIPI D-PHY RX(GW5A-138) | . 26     |

|   | 2.6.2 MIPI D-PHY (GW5A-25) | 26 |
|---|----------------------------|----|
|   | 2.7 ADC                    | 26 |
|   | 2.8 时钟                     | 27 |
|   | 2.8.1 全局时钟                 | 28 |
|   | 2.8.2 高速时钟                 | 28 |
|   | 2.8.3 锁相环                  | 30 |
|   | 2.8.4 DDR 存储器接口时钟管理 DQS    | 30 |
|   | 2.8.5 长线                   | 30 |
|   | 2.9 全局复置位                  | 31 |
|   | 2.10 编程配置                  | 31 |
|   | 2.11 片内时钟振荡器               | 32 |
| 3 | 电气特性                       | 33 |
|   | 3.1 工作条件                   | 33 |
|   | 3.1.1 绝对最大范围               | 33 |
|   | 3.1.2 推荐工作范围               | 34 |
|   | 3.1.3 电源上升斜率               | 35 |
|   | 3.1.4 热插拔特性                | 35 |
|   | 3.1.5 POR 特性               | 35 |
|   | 3.2 ESD 性能                 | 35 |
|   | 3.3 DC 电气特性                | 36 |
|   | 3.3.1 推荐工作范围的 DC 电气特性      | 36 |
|   | 3.3.2 静态电流                 | 37 |
|   | 3.3.3 I/O 推荐工作条件           | 37 |
|   | 3.3.4 单端 I/O DC 电气特性       | 38 |
|   | 3.3.5 差分 I/O DC 电气特性       | 40 |
|   | 3.4 AC 开关特性                | 41 |
|   | 3.4.1 CFU 开关特性             | 41 |
|   | 3.4.2 BSRAM 开关特性           | 41 |
|   | 3.4.3 DSP 开关特性             | 41 |
|   | 3.4.4 时钟和 I/O 开关特性         | 41 |
|   | 3.4.5 片内时钟振荡器开关特性          | 42 |
|   | 3.4.6 PLL 开关特性             | 42 |
|   | 3.5 编程接口时序标准               | 42 |
| 4 | 器件订货信息                     | 43 |
|   | 4.1 器件命名                   | 43 |
|   | 4.2 器件封装标识示例               | 45 |

| 5 | 关于本手册       | . 46 |
|---|-------------|------|
|   | 5.1 手册内容    | 46   |
|   | 5.2 相关文档    | 46   |
|   | 5.3 术语、缩略语  | 46   |
|   | 5.4 技术支持与反馈 | 48   |

iii DS1103-1.0

# 图目录

| 图 2-1 结构概念示意图(GW5A-138)          | 3  |
|----------------------------------|----|
| 图 2-2 CFU 结构示意图                  | 5  |
| 图 2-3 IOB 结构示意图                  | 6  |
| 图 2-4 GW5A-138 的 GPIO Bank 分布示意图 | 7  |
| 图 2-5 GW5A-25 的 GPIO Bank 分布示意图  | 7  |
| 图 2-6 I/O 逻辑输出示意图                | 15 |
| 图 2-7 I/O 逻辑输入示意图                | 15 |
| 图 2-8 IODELAY 示意图                | 16 |
| 图 2-9 GW5A 的 I/O 寄存器示意图          | 16 |
| 图 2-10 单端口、伪双端口及双端口模式下的流水线模式     | 22 |
| 图 2-11 独立时钟模式                    | 23 |
| 图 2-12 读写时钟模式                    | 24 |
| 图 2-13 单端口时钟模式                   | 24 |
| 图 2-14 GW5A-138 系列时钟资源           | 27 |
| 图 2-15 GW5A-25 系列时钟资源            | 28 |
| 图 2-16 GW5A-138 HCLK 示意图         | 29 |
| 图 2-17 GW5A-25 HCLK 示意图          | 29 |
| 图 4-1 器件命名方法示例-ES                | 43 |
| 图 4-2 器件命名方法示例Production         | 44 |
| 图 4-3 器件封装标识示例                   | 45 |

DS1103-1.0

# 表目录

| 表 1-1 产品信息列表                            | . 1  |
|-----------------------------------------|------|
| 表 1-2 GW5A 系列 FPGA 产品封装信息               | . 2  |
| 表 2-1 GW5A-138 支持的输出 I/O 类型及部分可选配置      | . 8  |
| 表 2-2 GW5A-138 支持的输入 I/O 类型及部分可选配置      | . 9  |
| 表 2-3 GW5A-25 支持的输出 I/O 类型及部分可选配置       | . 11 |
| 表 2-4 GW5A-25 支持的输入 I/O 类型及部分可选配置       | . 12 |
| 表 2-5 GW5A 系列 FPGA 产品支持的串行/解串比率模式       | . 17 |
| 表 2-6 存储器配置列表                           | . 18 |
| 表 2-7 双端口模式读写数据宽度配置列表                   | . 20 |
| 表 2-8 伪双端口模式读写数据宽度配置列表                  | . 20 |
| 表 2-9 带 ECC 功能的伪双端口模式数据宽度配置列表(GW5A-138) | . 20 |
| 表 2-10 时钟模式配置列表                         | . 23 |
| 表 3-1 绝对最大范围(GW5A-25)                   | . 33 |
| 表 3-2 绝对最大范围(GW5A-138)                  | . 33 |
| 表 3-3 推荐工作范围 <sup>[2]</sup> (GW5A-25)   | . 34 |
| 表 3-4 推荐工作范围[1] (GW5A-138)              | . 34 |
| 表 3-5 电源上升斜率                            | . 35 |
| 表 3-6 热插拔特性                             | . 35 |
| 表 3-7 POR 电压参数                          | . 35 |
| 表 3-8 GW5A ESD - HBM                    | . 35 |
| 表 3-9 GW5A ESD – CDM                    | . 36 |
| 表 3-10 推荐工作范围内的 DC 电气特性                 | . 36 |
| 表 3-11 静态电流                             | . 37 |
| 表 3-12 I/O 推荐工作条件                       | . 37 |
| 表 3-13 单端 I/O DC 电气特性                   | . 38 |
| 表 3-14 差分 I/O DC 电气特性                   | . 40 |
| 表 3-15 CFU 时序参数                         | . 41 |
| 表 3-16 BSRAM 时序参数                       | . 41 |
| 表 3-17 DSP 时序参数                         | . 41 |

| 表 3-18 外部开关特性      | . 41 |
|--------------------|------|
| 表 3-19 片内时钟振荡器开关特性 | . 42 |
| 表 3-20 PLL 开关特性    | . 42 |
| 表 5-1 术语、缩略语       | . 46 |

DS1103-1.0 vii

# 1 产品概述

高云半导体 GW5A 系列 FPGA 产品是高云半导体晨熙®家族第五代产品,内部资源丰富,具有全新构架且支持 AI 运算的高性能 DSP,高速 LVDS 接口以及丰富的 BSRAM 存储器资源,同时集成自主研发的 DDR3,提供多种管脚封装形式,适用于低功耗、高性能及兼容性设计等应用场合。

高云半导体同时提供面向市场自主研发的新一代 FPGA 硬件开发环境,支持 GW5A 系列 FPGA 产品,能够完成 FPGA 综合、布局、布线、产生数据流文件及下载等一站式工作。

# 1.1 特性概述

- 低功耗
  - 22nm SRAM 工艺
  - LV 版本核电压: 0.9V/1.0V
  - EV 版本核电压: 1.2V<sup>[1]</sup>
     注!

[1] GW5A-25 支持 EV 版本, EV 版本内置 LDO, VCC 可支 持 1.2V。

- 支持时钟动态打开/关闭
- 丰富的基本逻辑单元
  - GW5A-25 具有 23K 4 输入 LUT(LUT4)
  - GW5A-138 具有多达 138K
     4 输入 LUT(LUT4)
  - 支持分布式存储器
- 支持多种模式的静态随机存储器
  - 支持双端口、单端口、伪双端口及只读模式

- 支持字节写使能
- 支持 ECC 检测及纠错
- 支持 MIPI D-PHY RX 硬核 (GW5A-138)
  - 支持 MIPI DSI 和 MIPI CSI-2 RX 器件接口
  - MIPI 传输速率单通道可达2.5Gbps
  - 支持最多八个数据通道和两个时钟通道,传输带宽最高可达 20Gbps
- 支持 MIPI D-PHY RX/TX 硬核 (GW5A-25)
  - 支持 MIPI DSI 和 MIPI CSI-2 RX/TX 器件接口
  - MIPI 传输速率单通道可达2.5Gbps(RX/TX)
  - 支持最多 4 个数据通道和 1 个时钟通道

DS1103-1.0 1(48)

- GPIO 支持 MIPI D-PHY RX(GW5A-138)
  - GPIO 可配置为 MIPI DSI 和 MIPI CSI-2 RX 器件接口
  - MIPI 传输速率单通道可达1.5Gbps
- GPIO 支持 D-PHY RX/TX(GW5A-25)
  - GPIO 可配置为 MIPI DSI 和 MIPI CSI-2 RX/TX 器件接口
  - MIPI 传输速率单通道可达1.2Gbps
- 全新架构高性能 DSP 模块
  - 高性能数字信号处理能力
  - 支持 27 x 18、12 x 12 及 27 x 36 位的乘法运算和 48 位 累加器
  - 支持多个乘法器级联
  - 支持寄存器流水线和旁路功 能
  - 前加运算实现滤波器功能
  - 支持桶形移位寄存器
- 集成全新灵活的多通道过采样 ADC,精度高、不需要外部提供 电压源
  - 60dB SNR
  - 1kHz Signal Bandwidth
- 支持多种 SDRAM 接口,最高支持 DDR3 1333 Mbps(GW5A-138) 或 1066 Mbps(GW5A-25)
- 支持多种 I/O 电平标准
  - 提供输入信号去迟滞选项

- 支持 2mA<sup>[1]</sup>、4mA、
   6mA<sup>[1]</sup>、8mA、12mA、
   16mA、24mA<sup>[2]</sup>等驱动能力
   注!
  - [1] 仅 GW5A-25 支持 2mA 和 6mA。
  - [2] 仅 GW5A-138 支持 24mA。
- 对每个 I/O 提供独立的 Bus Keeper、上拉/下拉电阻及 Open Drain 输出选项
- 支持热插拔
- 16 个全局时钟、6/12 个高性能 PLL、16/24 个高速时钟
- 编程配置特性
  - 支持 JTAG 配置模式
  - 支持 4 种 GowinConfig 配置模式: SSPI、MSPI、
     CPU、SERIAL
  - 支持 JTAG、SSPI 模式直接 编程 SPI Flash,其他模式 可以通过 IP 的方式编程 SPI Flash
  - 支持背景升级
  - 支持比特流文件加密和安全 位设置
  - 支持配置内存软错误恢复 (CMSER) ,包含 Basic 模 式和 Advanced 模式
  - 支持 mDRP
  - 支持 OTP,每个器件有唯一 的 64 位 DNA 标识

DS1103-1.0 2(48)

# 1.2 产品信息列表

表 1-1 产品信息列表

| 器件                          | GW5A-25                              | GW5A-45                              | GW5A-138                          |
|-----------------------------|--------------------------------------|--------------------------------------|-----------------------------------|
| 逻辑单元(LUT4)                  | 23040                                | 44928                                | 138240                            |
| 寄存器(REG)                    | 23040                                | 44928                                | 138240                            |
| 分布式静态随机存储器<br>SSRAM(Kb)     | 180                                  | 351                                  | 1080                              |
| 块状静态随机存储器<br>BSRAM(Kb)      | 1008                                 | 2106                                 | 6120                              |
| 块状静态随机存储器数目<br>BSRAM(个)     | 56                                   | 117                                  | 340                               |
| DSP (27-bit x 18-bit)       | 28                                   | 81                                   | 298                               |
| 最多锁相环 <sup>[1]</sup> (PLLs) | 6                                    | 4                                    | 12                                |
| 全局时钟                        | 16                                   | 16                                   | 16                                |
| 高速时钟                        | 16                                   | 12                                   | 24                                |
| LVDS Gbps                   | 1.25                                 | 1.25                                 | 1.25                              |
| DDR3 Mbps                   | 1066                                 | 1333                                 | 1333                              |
| MIPI DPHY 硬核                | 2.5Gbps (RX/TX),<br>4 数据通道<br>1 时钟通道 | 2.5Gbps (RX/TX),<br>4 数据通道<br>1 时钟通道 | 2.5Gbps (RX)<br>8 数据通道,<br>2 时钟通道 |
| ADC                         | 1                                    | 2                                    | 2                                 |
| GPIO Bank 数                 | 8 <sup>[2]</sup>                     | 6                                    | 6                                 |
| 最大 GPIO 数                   | 239                                  | 330                                  | 312                               |
| 核电压                         | 0.9V/1.0V/1.2V <sup>[3]</sup>        | 0.9V/1.0V                            | 0.9V/1.0V                         |

### 注!

- [1]不同封装支持的锁相环数量不同,此处为最大值。
- [2]除 GPIO Bank 外,还包含一个 JTAG Bank,含 4 个 I/O,一个 Config Bank,含 1 个 I/O。
- [3] EV 版本内置 LDO, VCC 可支持 1.2V。

DS1103-1.0 1(48)

# 表 1-2 GW5A 系列 FPGA 产品封装信息

|        | 间距   | 尺寸      | GW5A-25                 |                               | GW5A-138                |                  |
|--------|------|---------|-------------------------|-------------------------------|-------------------------|------------------|
| 封装     | (mm) | (mm)    | I/O (True LVDS<br>Pair) | MIPI<br>D-PHY 硬核              | I/O (True LVDS<br>Pair) | MIPI<br>D-PHY 硬核 |
| MG121N | 0.5  | 6 x 6   | 82 (38)                 | RX/TX,可配置<br>4 数据通道<br>1 时钟通道 | -                       | -                |
| UG324S | 8.0  | 15 x 15 | 239 (116)               | _                             | _                       | _                |
| UG256C | 0.8  | 14 x 14 | 191 (90)                | _                             | _                       | _                |
| PG256C | 1.0  | 17 x 17 | 191 (90)                | _                             | -                       | _                |
| PG256  | 1.0  | 17 x 17 | 184 (88)                | RX/TX,可配置<br>4 数据通道<br>1 时钟通道 | -                       | -                |
| PG256S | 1.0  | 17 x 17 | 194 (93)                | _                             |                         |                  |
| UG324  | 0.8  | 15 x 15 | 222 (104)               | RX/TX,可配置<br>4 数据通道<br>1 时钟通道 | -                       | -                |
| UG324A | 0.8  | 15 x 15 | _                       | _                             | 222 (106)               |                  |
| MG196S | 0.5  | 8 x 8   | 114 (53)                | _                             | -                       | -                |
| UG225S | 0.8  | 13 x 13 | 168 (80)                | _                             | -                       | -                |
| LQ100  | 0.5  | 14 x 14 | 80 (36)                 | =                             | -                       | -                |
| LQ144  | 0.5  | 20 x 20 | 109 (50)                | _                             | -                       | -                |

注!

文档中 GW5A 系列 FPGA 产品封装命名采用缩写的方式,请参考 4.1 器件命名。

DS1103-1.0 2(48)

# 2结构介绍

# 2.1 结构框图

图 2-1 结构概念示意图 (GW5A-138)



以 GW5A-138 为例,图 2-1 为 GW5A 系列 FPGA 产品 GW5A-138 结构示意图,GW5A-138 器件内部资源数量详细资料请参考表 1-1。器件内部是一个逻辑单元阵列,外围是输入输出模块(IOB),器件内嵌了块状静态随机存储器(BSRAM)模块、数字信号处理模块 DSP、MIPI D-PHY、ADC、PLL 资源和片内时钟振荡器。

GW5A 系列 FPGA 产品基本的组成部分为可配置功能单元(CFU, Configurable Logic Unit)。在器件内部按照行、列式矩阵排列,不同容量的器件行数和列数不同。可配置功能单元(CFU)可以配置成查找表

DS1103-1.0 3(48)

(LUT4)模式、算术逻辑模式和存储器模式。详细资料请参考 <u>2.2 可配置</u>功能单元。

GW5A 系列 FPGA 产品的 I/O 资源分布在器件外围,以 Bank 为单位划分。I/O 资源支持多种电平标准,支持普通工作模式、SDR 工作模式、通用 DDR 模式和 DDR\_MEM 模式。详细资料请参考 2.3 输入输出模块。

GW5A 系列 FPGA 产品的块状静态随机存储器(BSRAM)在器件内部按照行排列。一个 BSRAM 的容量最大为 36Kbits,由两个 18Kbits BSRAM 构成。支持多种配置模式和操作模式。详细资料请参考 <u>2.4 块状静</u>态随机存储器模块。

GW5A 系列 FPGA 产品中内嵌了全新的数字信号处理模块 DSP,可满足用户的高性能数字信号处理需求,详细资料请参考 2.5 数字信号处理模块。

GW5A 系列 FPGA 产品包含硬核 MIPI D-PHY,支持标准《MIPI Alliance Standard for D-PHY Specification》,版本 1.2,详细资料请参考 2.6 MIPI D-PHY。

GW5A 系列 FPGA 产品集成了一个全新灵活的过采样 ADC, 详细资料请参考 2.7 ADC。

GW5A 系列 FPGA 产品内嵌了锁相环 PLL 资源。高云半导体 PLL 模块能够提供可以综合的时钟频率,通过配置不同的参数可以进行时钟的频率调整(倍频和分频)、相位调整、占空比调整等功能。同时产品内嵌可编程片内时钟振荡器,支持 1.67MHz 到 105MHz 的时钟频率范围,为 MSPI 编程配置模式提供时钟。片内时钟振荡器提供可编程的用户时钟,详细资料请参考 2.11 片内时钟振荡器。

此外,FPGA 器件内置了丰富的可编程布线单元(CRU,Configurable Routing Unit),为 FPGA 内部的所有资源提供连接关系。可配置功能单元(CFU)和 IOB 内部都分布着布线资源,连通了 CFU 内部资源和 IOB 内部的逻辑资源。布线资源可通过高云半导体 FPGA 软件自动生成。此外,GW5A 系列 FPGA 产品还提供了丰富的专用时钟网络资源,长线资源,全局置复位,以及编程选项等。详细资料行参考、2.9 全局复置位、2.10 编程配置。

# 2.2 可配置功能单元

可配置功能单元(CFU)是构成高云半导体 FPGA 产品内核的基本单元,每个基本单元可由四个可配置逻辑块(CLS)以及相应的可配置布线单元(CRU)组成,其中每个可配置逻辑块各包含两个四输入查找表(LUT)和两个寄存器(REG),如图 2-2 所示。

CFU 中的可配置逻辑块可根据应用场景配置成基本查找表、算术逻辑单元、静态随机存储器和只读存储器四种工作模式。

关于 CFU 的更多详细信息,请参考  $\underline{UG303}$ ,  $\underline{Arora}$   $\underline{V}$  可配置功能单元  $\underline{(CFU)}$  用户指南。

DS1103-1.0 4(48)

#### 图 2-2 CFU 结构示意图



# 2.3 输入输出模块

GW5A 系列 FPGA 产品的 IOB 主要包括 I/O Buffer、I/O 逻辑以及相应的布线资源单元三个部分。如图 2-3 所示,每个 IOB 单元包括了两个 I/O 管脚(标记为 A 和 B),它们可以配置成一组差分信号对,也可以作为单端信号分别配置。

DS1103-1.0 5(48)

#### 图 2-3 IOB 结构示意图



GW5A 系列 FPGA 产品中 IOB 的功能特点:

- 基于 Bank 的 Vccio 机制;
- 所有 Bank 均支持真差分输入;
- 支持 LVCMOS、PCI、LVTTL、SSTL、HSTL、LVDS、Mini\_LVDS、RSDS、PPDS、BLVDS 等多种电平标准;
- 提供输入信号去迟滞选项:
- 提供输出信号驱动电流选项;
- 对每个 I/O 提供独立的 Bus Keeper、上拉/下拉电阻及 Open Drain 输出 选项;
- 支持热插拔;
- I/O 逻辑支持 SDR 模式以及 DDR 等多种模式。

# 2.3.1 I/O 电平标准

GW5A 系列中,GW5A-138 的 I/O 包括 6 个 GPIO Bank(Bank2~7)及一个配置用 Bank (Bank 10),Bank 10 也可以复用为 I/O Bank,如图 2-4 所示。

DS1103-1.0 6(48)

### 图 2-4 GW5A-138 的 GPIO Bank 分布示意图



GW5A-25 的 I/O 包括 8 个 GPIO Bank,此外 Bank10 为 JTAG Bank,有 4 个 IO,Bank11 为 Config Bank,有 1 个 IO,如图 2-5 所示。

### 图 2-5 GW5A-25 的 GPIO Bank 分布示意图



每个 Bank 有独立的 I/O 电源 Vccio。

GW5A-25 Vccio 可以设置为 3.3V、2.5V、1.8V、1.5V、1.35V 或 1.2V。

GW5A-138 Vccio 可以设置为 3.3V、2.5V、1.8V、1.5V、1.35V、1.2V 或 1V。

### 注!

● GW5A-138: 为支持 SSTL, HSTL 等 I/O 输入标准,每个 Bank 还提供一个独立的参考电压(VREF),用户可以选择使用 IOB 内置的 VREF 源(0.6V、0.675V、0.75V、0.9V,以及基于 Vccio 的比例电压(33%,42%,50%,58%),也可选择外部的 VREF 输入(使用 Bank 中任意一个 I/O 管脚作为外部 VREF 输入)。

DS1103-1.0 7(48)

● GW5A-25: 为支持 SSTL, HSTL 等 I/O 输入标准, 每个 Bank 还提供一个独立的参考电压(VREF), 用户可以选择使用 IOB 内置的 VREF 源(0.6V、0.75V、0.9V、1.25V、1.5V 以及基于 Vccio 的比例电压(36%,50%,64%)), 也可选择外部的 VREF 输入(使用 Bank 中任意一个 I/O 管脚作为外部 VREF 输入)。

GW5A-25 器件辅助电压 Vccx 供电电压支持 2.5V~ 3.3V。

GW5A-138 器件辅助电压 Vccx 供电电压为 1.8V。

GW5A 系列 FPGA 产品不同的 Bank 支持不同的片上电阻设置,包括单端电阻和差分电阻两种。单端电阻设置用于 SSTL/HSTL 输入输出。差分电阻设置用于 LVDS/PPDS/ RSDS 输入。详细资料请参考 <u>UG304,Arora V可编程通用管脚(GPIO)用户指南</u>。

#### 注!

配置前及配置过程中,器件所有 GPIO 默认弱上拉。配置完成后 I/O 状态默认为 None,可通过软件配置。Config 相关 I/O 的状态根据配置模式的不同有所区别。

GW5A-138 支持的 I/O 类型及部分可选配置如表 2-1、表 2-2 所示, GW5A-25 支持的 I/O 类型及部分可选配置如表 2-3、表 2-4 所示。

表 2-1 GW5A-138 支持的输出 I/O 类型及部分可选配置

| I/O 输出标准                  | 单端/差分        | Bank V <sub>CCIO</sub> (V) | 输出驱动能力(mA)    | 应用                    |
|---------------------------|--------------|----------------------------|---------------|-----------------------|
| LVDS25                    |              | 2.5/3.3                    | 3.5/2.5/4.5/6 | 点对点高速数据传输             |
| BLVDS25                   |              | 2.5/3.3                    | 3.5/2.5/4.5/6 | 多点高速数据传输              |
| RSDS                      | 差分(TLVDS)    | 2.5/3.3                    | 3.5/2.5/4.5/6 | 点对点高速数据传输             |
| MINILVDS                  | 2277 (12123) | 2.5/3.3                    | 3.5/2.5/4.5/6 | LCD 时序驱动与列<br>驱动器接口   |
| PPLVDS                    |              | 2.5/3.3                    | 3.5/2.5/4.5/6 | LCD 行/列驱动             |
| LVDS25E                   |              | 2.5                        | 8/4/12/16/24  | 点对点高速数据传输             |
| BLVDS25E                  |              | 2.5                        | 8/4/12/16/24  | 多点高速数据传输              |
| MLVDS25E                  |              | 2.5                        | 8/4/12/16/24  | LCD 时序驱动与列<br>驱动器接口   |
| RSDS25E                   |              | 2.5                        | 8/4/12/16/24  | 点对点高速数据传输             |
| LVPECL33E                 |              | 3.3                        | 8/4/12/16/24  | 通用接口                  |
| HSUL12D                   |              | 1.2                        | 8/4/12        | LPDDR2                |
| HSUL12D_I                 |              | 1.2                        | 8/4/12        | LPDDR2                |
| HSTL15D_I                 | 差分           | 1.5                        | 8/4/12/16     | 存储接口                  |
| HSTL15D_II <sup>[4]</sup> | <b>一</b> 左刀  | 1.5                        | 8/4/12/16     | 存储接口                  |
| HSTL18D_I                 |              | 1.8                        | 8/4/12/16     | 存储接口                  |
| HSTL18D_II                |              | 1.8                        | 8/4/12/16     | 存储接口                  |
| SSTL135D                  |              | 1.35                       | 8/4/12        | 存储接口                  |
| SSTL15D                   |              | 1.5                        | 8/4/12/16     | 存储接口                  |
| SSTL18D_I                 |              | 1.8                        | 8/4/12/16/24  | 存储接口                  |
| SSTL18D_II                |              | 1.8                        | 8/4/12/16/24  | 存储接口                  |
| LPDDRD                    |              | 1.8                        | 8/4/12/16/24  | LPDDR 及 Mobile<br>DDR |

DS1103-1.0 8(48)

| I/O 输出标准             | 单端/差分 | Bank V <sub>CCIO</sub> (V) | 输出驱动能力(mA)                | 应用                    |
|----------------------|-------|----------------------------|---------------------------|-----------------------|
| LVCMOS10D            |       | 1.0                        | 4                         | 通用接口                  |
| LVCMOS12D            |       | 1.2                        | 4/8                       | 通用接口                  |
| LVCMOS15D            |       | 1.5                        | 4/8/12                    | 通用接口                  |
| LVCMOS18D            |       | 1.8                        | 4/8/12/16/24              | 通用接口                  |
| LVCMOS25D            |       | 2.5                        | 4/8/12/16/24              | 通用接口                  |
| LVCMOS33D            |       | 3.3                        | 8/4/12/16/24              | 通用接口                  |
| HSUL12               |       | 1.2                        | 8/4/12                    | 存储接口                  |
| HSTL12_I             |       | 1.2                        | 8/4/12                    | 存储接口                  |
| HSTL15_I             |       | 1.5                        | 8/4/1216                  | 存储接口                  |
| HSTL15_ II           |       | 1.5                        | 8/4/12/16                 | 存储接口                  |
| HSTL18_I             |       | 1.8                        | 8/4/12/16/24              | 存储接口                  |
| HSTL18_II            |       | 1.8                        | 8/4/12/16/24              | 存储接口                  |
| SSTL135              |       | 1.35                       | 8/4/12                    | 存储接口                  |
| SSTL15               |       | 1.5                        | 8/4/12/16                 | 存储接口                  |
| SSTL18_I             |       | 1.8                        | 8/4/12/16/24              | 存储接口                  |
| SSTL18_II            | 单端    | 1.8                        | 8/4/12/16/24              | 存储接口                  |
| LVCMOS10             |       | 1.0                        | 4                         | 通用接口                  |
| LVCMOS12             |       | 1.2                        | 4/8/12                    | 通用接口                  |
| LVCMOS15             |       | 1.5                        | 4/8/12/16                 | 通用接口                  |
| LVCMOS18             |       | 1.8                        | 4/8/12/16/24              | 通用接口                  |
| LVCMOS25             |       | 2.5                        | 4/8/12/16/24              | 通用接口                  |
| LVCMOS33/L<br>VTTL33 |       | 3.3                        | 8/4/12/16/24 <sup>[</sup> | 通用接口                  |
| LPDDR                |       | 1.8                        | 8/4/12/16/24 <sup>[</sup> | LPDDR 及 Mobile<br>DDR |
| PCl33                |       | 3.3                        | 8/4/12/16/24[             | PC 和嵌入式系统             |

# 表 2-2 GW5A-138 支持的输入 I/O 类型及部分可选配置

| I/O 输入标准  | 单端/差分 | Bank V <sub>CCIO</sub> (V) | 支持去迟滞选项 | 是否需要 V <sub>REF</sub> |
|-----------|-------|----------------------------|---------|-----------------------|
| MIPI      |       | 1.2                        | 否       | 否                     |
| ADC_IN    |       | 2.5/1.0/1.2/1.5/1.8/3.3    | 否       | 否                     |
| LVDS25    |       | 2.5/1.0/1.2/1.5/1.8/3.3    | 否       | 否                     |
| BLVDS25   | 差分    | 2.5/1.0/1.2/1.5/1.8/3.3    | 否       | 否                     |
| RSDS      |       | 2.5/1.0/1.2/1.5/1.8/3.3    | 否       | 否                     |
| MINILVDS  |       | 2.5/1.0/1.2/1.5/1.8/3.3    | 否       | 否                     |
| PPLVDS    |       | 2.5/1.0/1.2/1.5/1.8/3.3    | 否       | 否                     |
| HSUL12D   |       | 1.2/1.0/1.5/1.8/2.5/3.3    | 否       | 否                     |
| HSTL12D_I |       | 1.2/1.0/1.5/1.8/2.5/3.3    | 否       | 否                     |
| HSTL15D_I |       | 1.5/1.0/1.2/1.8/2.5/3.3    | 否       | 否                     |

DS1103-1.0 9(48)

| I/O 输入标准     | 单端/差分 | Bank V <sub>CCIO</sub> (V)       | 支持去迟滞选项 | 是否需要 V <sub>REF</sub> |
|--------------|-------|----------------------------------|---------|-----------------------|
| HSTL15D_II   |       | 1.5/1.0/1.2/1.8/2.5/3.3          | 否       | 否                     |
| HSTL18D_I    |       | 1.8/1.0/1.2/1.5/2.5/3.3          | 否       | 否                     |
| HSTL18D_II   |       | 1.8/1.0/1.2/1.5/2.5/3.3          | 否       | 否                     |
| SSTL135D     |       | 1.35/1.0/1.2/1.5/1.8/2.5/3.<br>3 | 否       | 否                     |
| SSTL15D      |       | 1.5/1.0/1.2/1.8/2.5/3.3          | 否       | 否                     |
| SSTL18D_I    |       | 1.8/1.0/1.2/1.5/2.5/3.3          | 否       | 否                     |
| SSTL18D_II   |       | 1.8/1.0/1.2/1.5/2.5/3.3          | 否       | 否                     |
| LPDDRD       |       | 1.8/1.0/1.2/1.5/2.5/3.3          | 否       | 否                     |
| LVCMOS10D    |       | 1.0/1.2/1.5/1.8/2.5/3.3          | 否       | 否                     |
| LVCMOS12D    |       | 1.2/1.0/1.5/1.8/2.5/3.3          | 否       | 否                     |
| LVCMOS15D    |       | 1.5/1.0/1.2/1.8/2.5/3.3          | 否       | 否                     |
| LVCMOS18D    |       | 1.8/1.0/1.2/1.5/2.5/3.3          | 否       | 否                     |
| HSUL12       |       | 1.2                              | 否       | 是                     |
| HSTL12_I     |       | 1.2                              | 否       | 是                     |
| HSTL15_I     |       | 1.5                              | 否       | 是                     |
| HSTL15_II    |       | 1.5                              | 否       | 是                     |
| HSTL18_I     |       | 1.8                              | 否       | 是                     |
| HSTL18_II    |       | 1.8                              | 否       | 是                     |
| SSTL135      |       | 1.35                             | 否       | 是                     |
| SSTL15       |       | 1.5                              | 否       | 是                     |
| SSTL18_I     |       | 1.8                              | 否       | 是                     |
| SSTL18_II    |       | 1.8                              | 否       | 是                     |
| LVCMOS10     |       | 1.0                              | 否       | 否                     |
| LVCMOS10UD12 |       | 1.2                              | 否       | 否                     |
| LVCMOS10UD15 |       | 1.5                              | 否       | 否                     |
| LVCMOS10UD18 | 单端    | 1.8                              | 否       | 否                     |
| LVCMOS10UD25 |       | 2.5                              | 否       | 否                     |
| LVCMOS10UD33 |       | 3.3                              | 否       | 否                     |
| LVCMOS12     |       | 1.2                              | 是       | 否                     |
| LVCMOS15     |       | 1.5                              | 是       | 否                     |
| LVCMOS150D10 |       | 1.0                              | 是       | 否                     |
| LVCMOS150D12 |       | 1.2                              | 是       | 否                     |
| LVCMOS15UD18 |       | 1.8                              | 是       | 否                     |
| LVCMOS15UD25 |       | 2.5                              | 是       | 否                     |
| LVCMOS15UD33 |       | 3.3                              | 是       | 否                     |
| LVCMOS18     |       | 1.8                              | 是       | 否                     |
| LVCMOS18OD10 |       | 1.0                              | 是       | 否                     |
| LVCMOS18OD12 |       | 1.2                              | 是       | 否                     |
| LVCMOS18OD15 |       | 1.5                              | 是       | 否                     |

DS1103-1.0 10(48)

| I/O 输入标准             | 单端/差分 | Bank V <sub>CCIO</sub> (V) | 支持去迟滞选项 | 是否需要 V <sub>REF</sub> |
|----------------------|-------|----------------------------|---------|-----------------------|
| LVCMOS18UD25         |       | 2.5                        | 是       | 否                     |
| LVCMOS18UD33         |       | 3.3                        | 是       | 否                     |
| LVCMOS25             |       | 2.5                        | 是       | 否                     |
| LVCMOS25UD33         |       | 3.3                        | 是       | 否                     |
| LVCMOS33/<br>LVTTL33 |       | 3.3                        | 是       | 否                     |
| LVCMOS33OD25         |       | 2.5                        | 是       | 否                     |
| LPDDR                |       | 1.8                        | 是       | 否                     |
| PCI33                |       | 3.3                        | 是       | 否                     |
| VREF1_DRIVER         |       | 1.8/1.2/1.35/1.5           | 否       | 是                     |

# 表 2-3 GW5A-25 支持的输出 I/O 类型及部分可选配置

| I/O 输出标准    | 单端/差分     | Bank V <sub>CCIO</sub> (V) | 输出驱动能力(mA)    | 应用                  |
|-------------|-----------|----------------------------|---------------|---------------------|
| MIPI        | 差分(MIPI)  | 1.8/2.5/3.3                | 2/4           | 移动产业处理器接口           |
| MIPI_4MA    | 差分(ELVDS) | 1.8                        | 4             | 移动产业处理器接口           |
| LVDS25      |           | 2.5/3.3                    | 3.5/2.5/4.5/6 | 点对点高速数据传输           |
| BLVDS25     |           | 2.5/3.3                    | 3.5/2.5/4.5/6 | 多点高速数据传输            |
| RSDS        | 差分(TLVDS) | 2.5/3.3                    | 3.5/2.5/4.5/6 | 点对点高速数据传输           |
| MINILVDS    |           | 2.5/3.3                    | 3.5/2.5/4.5/6 | LCD 时序驱动与列驱动器接口     |
| PPLVDS      |           | 2.5/3.3                    | 3.5/2.5/4.5/6 | LCD 行/列驱动           |
| LVDS25E     |           | 2.5                        | 8/2/4/6/12/16 | 点对点高速数据传输           |
| BLVDS25E    |           | 2.5                        | 8/2/4/6/12/16 | 多点高速数据传输            |
| MLVDS25E    |           | 2.5                        | 8/2/4/6/12/16 | LCD 时序驱动与列<br>驱动器接口 |
| RSDS25E     |           | 2.5                        | 8/2/4/6/12/16 | 点对点高速数据传输           |
| LVPECL33E   |           | 3.3                        | 8/2/4/6/12/16 | 通用接口                |
| HSUL12D     |           | 1.2                        | 8/2/4/6       | LPDDR2              |
| HSUL12D_I   |           | 1.2                        | 8/2/4/6       | LPDDR2              |
| HSTL15D_I   |           | 1.5                        | 8/4/12        | 存储接口                |
| HSTL18D_I   | 差分        | 1.8                        | 8/2/4/6/12/16 | 存储接口                |
| HSTL18D_II  |           | 1.8                        | 8/2/4/6/12/16 | 存储接口                |
| SSTL12D_I   |           | 1.2                        | 8/2/4/6       | 存储接口                |
| SSTL135D_I  |           | 1.35                       | 8/2/4/6       | 存储接口                |
| SSTL15D_I   |           | 1.5                        | 8/2/4/6/12    | 存储接口                |
| SSTL18D_I   |           | 1.8                        | 8/2/4/6/12/16 | 存储接口                |
| SSTL18D_II  |           | 1.8                        | 8/2/4/6/12/16 | 存储接口                |
| SSTL25D_I   |           | 2.5                        | 8/2/4/6/12/16 | 存储接口                |
| SSTL25D_ II |           | 2.5                        | 8/2/4/6/12/16 | 存储接口                |
| SSTL33D_I   |           | 3.3                        | 8/2/4/6/12/16 | 存储接口                |

DS1103-1.0 11(48)

| I/O 输出标准             | 单端/差分 | Bank V <sub>CCIO</sub> (V) | 输出驱动能力(mA)    | 应用                    |
|----------------------|-------|----------------------------|---------------|-----------------------|
| SSTL33D_II           |       | 3.3                        | 8/2/4/6/12/16 | 存储接口                  |
| LPDDRD               |       | 1.8                        | 8/2/4/6/12/16 | LPDDR 及 Mobile<br>DDR |
| LVCMOS10D            |       | 1.0                        | 2/4           | 通用接口                  |
| LVCMOS12D            |       | 1.2                        | 8/2/4/6       | 通用接口                  |
| LVCMOS15D            |       | 1.5                        | 8/2/4/6/12    | 通用接口                  |
| LVCMOS18D            |       | 1.8                        | 8/2/4/6/12/16 | 通用接口                  |
| LVCMOS25D            |       | 2.5                        | 8/2/4/6/12/16 | 通用接口                  |
| LVCMOS33D            |       | 3.3                        | 8/2/4/6/12/16 | 通用接口                  |
| HSUL12               |       | 1.2                        | 8/2/4/6       | 存储接口                  |
| HSTL12_I             |       | 1.2                        | 8/2/4/6       | 存储接口                  |
| HSTL15_I             |       | 1.5                        | 8/2/4/6/12    | 存储接口                  |
| HSTL18_I             |       | 1.8                        | 8/2/4/6/12/16 | 存储接口                  |
| HSTL18_II            |       | 1.8                        | 8/2/4/6/12/16 | 存储接口                  |
| SSTL12_I             |       | 1.2                        | 8/2/4/6       | 存储接口                  |
| SSTL135_I            |       | 1.35                       | 8/2/4/6       | 存储接口                  |
| SSTL15_I             |       | 1.5                        | 8/2/4/6/12    | 存储接口                  |
| SSTL18_I             |       | 1.8                        | 8/2/4/6/12/16 | 存储接口                  |
| SSTL18_II            |       | 1.8                        | 8/2/4/6/12/16 | 存储接口                  |
| SSTL25_I             |       | 2.5                        | 8/2/4/6/12/16 | 存储接口                  |
| SSTL25_II            | 单端    | 2.5                        | 8/2/4/6/12/16 | 存储接口                  |
| SSTL33_I             |       | 3.3                        | 8/2/4/6/12/16 | 存储接口                  |
| SSTL33_II            |       | 3.3                        | 8/2/4/6/12/16 | 存储接口                  |
| LVCMOS10             |       | 1.0                        | 2/4           | 通用接口                  |
| LVCMOS12             |       | 1.2                        | 8/2/4/6       | 通用接口                  |
| LVCMOS15             |       | 1.5                        | 8/2/4/6/12    | 通用接口                  |
| LVCMOS18             |       | 1.8                        | 8/2/4/6/12/16 | 通用接口                  |
| LVCMOS25             |       | 2.5                        | 8/2/4/6/12/16 | 通用接口                  |
| LVCMOS33/L<br>VTTL33 |       | 3.3                        | 8/2/4/6/12/16 | 通用接口                  |
| LPDDR                |       | 1.8                        | 8/2/4/6/12/16 | LPDDR 及 Mobile<br>DDR |
| PCI33                |       | 3.3                        | 8/2/4/6/12/16 | PC 和嵌入式系统             |

# 表 2-4 GW5A-25 支持的输入 I/O 类型及部分可选配置

| I/O 输入标准 | 单端/差分 | Bank V <sub>CCIO</sub> (V) | 支持去迟滞选项 | 是否需要 V <sub>REF</sub> |
|----------|-------|----------------------------|---------|-----------------------|
| MIPI     |       | 2.5/1.0/1.2/1.5/1.8/3.3    | 否       | 否                     |
| ADC_IN   |       | 2.5/1.0/1.2/1.5/1.8/3.3    | 否       | 否                     |
| LVDS25   | 差分    | 2.5/1.0/1.2/1.5/1.8/3.3    | 否       | 否                     |
| BLVDS25  |       | 2.5/1.0/1.2/1.5/1.8/3.3    | 否       | 否                     |
| RSDS     |       | 2.5/1.0/1.2/1.5/1.8/3.3    | 否       | 否                     |

DS1103-1.0 12(48)

| I/O 输入标准   | 单端/差分 | Bank V <sub>CCIO</sub> (V)       | 支持去迟滞选项 | 是否需要 V <sub>REF</sub> |
|------------|-------|----------------------------------|---------|-----------------------|
| MINILVDS   |       | 2.5/1.0/1.2/1.5/1.8/3.3          | 否       | 否                     |
| PPLVDS     |       | 2.5/1.0/1.2/1.5/1.8/3.3          | 否       | 否                     |
| HSUL12D    |       | 1.2/1.0/1.5/1.8/2.5/3.3          | 否       | 否                     |
| HSTL12D_I  |       | 1.2/1.0/1.5/1.8/2.5/3.3          | 否       | 否                     |
| HSTL15D_I  |       | 1.5/1.0/1.2/1.8/2.5/3.3          | 否       | 否                     |
| HSTL18D_I  |       | 1.8/1.0/1.2/1.5/2.5/3.3          | 否       | 否                     |
| HSTL18D_II |       | 1.8/1.0/1.2/1.5/2.5/3.3          | 否       | 否                     |
| SSTL135D_I |       | 1.35/1.0/1.2/1.5/1.8/2.5/3.<br>3 | 否       | 否                     |
| SSTL15D_I  |       | 1.5/1.0/1.2/1.8/2.5/3.3          | 否       | 否                     |
| SSTL18D_I  |       | 1.8/1.0/1.2/1.5/2.5/3.3          | 否       | 否                     |
| SSTL18D_II |       | 1.8/1.0/1.2/1.5/2.5/3.3          | 否       | 否                     |
| SSTL2D_I   |       | 2.5/1.0/1.2/1.5/1.8/3.3          | 否       | 否                     |
| SSTL2D_II  |       | 2.5/1.0/1.2/1.5/1.8/3.3          | 否       | 否                     |
| SSTL3D_I   |       | 3.3/1.0/1.2/1.5/1.8/2.5          | 否       | 否                     |
| SSTL3D_II  |       | 3.3/1.0/1.2/1.5/1.8/2.5          | 否       | 否                     |
| LPDDRD     |       | 1.8/1.0/1.2/1.5/2.5/3.3          | 否       | 否                     |
| LVCMOS10D  |       | 1.0/1.2/1.5/1.8/2.5/3.3          | 否       | 否                     |
| LVCMOS12D  |       | 1.2/1.0/1.5/1.8/2.5/3.3          | 否       | 否                     |
| LVCMOS15D  |       | 1.5/1.0/1.2/1.8/2.5/3.3          | 否       | 否                     |
| LVCMOS18D  |       | 1.8/1.0/1.2/1.5/2.5/3.3          | 否       | 否                     |
| LVCMOS25D  |       | 2.5/1.0/1.2/1.5/1.8/3.3          | 否       | 否                     |
| LVCMOS33D  |       | 3.3/1.0/1.2/1.5/2.5/1.8          | 否       | 否                     |
| HSUL12     |       | 1.2                              | 否       | 是                     |
| HSTL12_I   |       | 1.2                              | 否       | 是                     |
| HSTL15_I   |       | 1.5                              | 否       | 是                     |
| HSTL15_II  |       | 1.5                              | 否       | 是                     |
| HSTL18_I   |       | 1.8                              | 否       | 是                     |
| HSTL18_II  |       | 1.8                              | 否       | 是                     |
| SSTL135_I  |       | 1.35                             | 否       | 是                     |
| SSTL15_I   |       | 1.5                              | 否       | 是                     |
| SSTL18_I   | 单端    | 1.8                              | 否       | 是                     |
| SSTL18_II  |       | 1.8                              | 否       | 是                     |
| SSTL2_I    |       | 2.5                              | 否       | 是                     |
| SSTL2_II   |       | 2.5                              | 否       | 是                     |
| SSTL3_I    |       | 3.3                              | 否       | 是                     |
| SSTL3_II   |       | 3.3                              | 否       | 是                     |
| LVCMOS10   |       | 1.0                              | 是       | 否                     |
| LVCMOS12   |       | 1.2                              | 是       | 否                     |
| LVCMOS15   |       | 1.5                              | 是       | 否                     |

DS1103-1.0 13(48)

# Preliminary 2.3 输入输出模块

| I/O 输入标准             | 单端/差分 | Bank V <sub>CCIO</sub> (V) | 支持去迟滞选项 | 是否需要 V <sub>REF</sub> |
|----------------------|-------|----------------------------|---------|-----------------------|
| LVCMOS18             |       | 1.8                        | 是       | 否                     |
| LVCMOS25             |       | 2.5                        | 是       | 否                     |
| LVCMOS33/LVTT<br>L33 |       | 3.3                        | 是       | 否                     |
| LPDDR                |       | 1.8                        | 是       | 否                     |
| PCI33                |       | 3.3                        | 是       | 否                     |
| LVCMOS10UD12         |       | 1.2                        | 否       | 否                     |
| LVCMOS10UD15         |       | 1.5                        | 否       | 否                     |
| LVCMOS10UD18         |       | 1.8                        | 否       | 否                     |
| LVCMOS10UD25         |       | 2.5                        | 否       | 否                     |
| LVCMOS10UD33         |       | 3.3                        | 否       | 否                     |
| LVCMOS12OD10         |       | 1.0                        | 否       | 否                     |
| LVCMOS12UD15         |       | 1.5                        | 否       | 否                     |
| LVCMOS12UD18         |       | 1.8                        | 否       | 否                     |
| LVCMOS12UD25         |       | 2.5                        | 否       | 否                     |
| LVCMOS12UD33         |       | 3.3                        | 否       | 否                     |
| LVCMOS15OD10         |       | 1.0                        | 否       | 否                     |
| LVCMOS15OD12         |       | 1.2                        | 否       | 否                     |
| LVCMOS15UD18         |       | 1.8                        | 否       | 否                     |
| LVCMOS15UD25         |       | 2.5                        | 否       | 否                     |
| LVCMOS15UD33         |       | 3.3                        | 否       | 否                     |
| LVCMOS18OD10         |       | 1.0                        | 否       | 否                     |
| LVCMOS18OD12         |       | 1.2                        | 否       | 否                     |
| LVCMOS18OD15         |       | 1.5                        | 否       | 否                     |
| LVCMOS18UD25         |       | 2.5                        | 否       | 否                     |
| LVCMOS18UD33         |       | 3.3                        | 否       | 否                     |
| LVCMOS25OD10         |       | 2.5                        | 否       | 否                     |
| LVCMOS25OD12         |       | 3.3                        | 否       | 否                     |
| LVCMOS25OD15         |       | 1.5                        | 否       | 否                     |
| LVCMOS25OD18         |       | 1.8                        | 否       | 否                     |
| LVCMOS25UD33         |       | 3.3                        | 否       | 否                     |
| LVCMOS33OD10         |       | 1.0                        | 否       | 否                     |
| LVCMOS33OD12         |       | 1.2                        | 否       | 否                     |
| LVCMOS33OD15         |       | 3.3                        | 否       | 否                     |
| LVCMOS33OD18         |       | 1.8                        | 否       | 否                     |
| LVCMOS33OD25         |       | 2.5                        | 否       | 否                     |
| VREF1_DRIVER         |       | 1.8/1.0/1.2/1.5/2.5/3.3    | 否       | 是                     |

DS1103-1.0 14(48)

# 2.3.2 I/O 逻辑

图 2-6 为 GW5A 系列 FPGA 产品的 I/O 逻辑的输出部分。

#### 图 2-6 I/O 逻辑输出示意图



图 2-7 为 GW5A 系列 FPGA 产品的 I/O 逻辑的输入部分。

### 图 2-7 I/O 逻辑输入示意图



#### 注!

CI为 GCLK 输入信号,不能连接到 Fabric; DI 直接输入到 Fabric。

GW5A 系列 FPGA 产品的 I/O 逻辑的组成模块说明如下:

# 延迟模块

图 2-8 为延迟模块 IODELAY。GW5A 系列 FPGA 产品的每个 I/O 都包含 IODELAY 模块,总共提供 256(0~255)步的延迟,一步的延迟时间约为 15.5ps。IODELAY 总延迟时间为 DLYOFFSET+DLY UNIT\*SDTAP。

DS1103-1.0 15(48)

#### 图 2-8 IODELAY 示意图



有三种控制延迟的方式:

- 静态控制。
- 动态控制,可配合综合逻辑功能电路来实现动态调节数据延时。
- 自适应控制。

# I/O 寄存器

图 2-9 为 GW5A 系列 FPGA 产品的 I/O 寄存器模块。GW5A 系列 FPGA 产品的每个 I/O 都提供可编程输入寄存器 IREG、输出寄存器 OREG 和高阻控制寄存器 TREG。

## 图 2-9 GW5A 的 I/O 寄存器示意图



#### 注!

- CE 可以编程为低电平有效(0: enable)或高电平有效(1: enable)。
- CLK 可以编程为上升沿触发或下降沿触发。
- SR 可以编程为同步/异步的 SET/RESET 或无效(disable)。
- 寄存器可以编程为寄存器(DFF)或锁存器(Latch)。

DS1103-1.0 16(48)

# 解串器 DES 及串化器 SER 模块

GW5A 系列 FPGA 产品支持多种比率模式的串行化和解串功能,如表 2-3 所示。

# 表 2-5 GW5A 系列 FPGA 产品支持的串行/解串比率模式

|      | 支持的比率                                                    |
|------|----------------------------------------------------------|
| 输入逻辑 | 1:2 / 1:4 / 1:7 / 1:8 / 1:10 / 1:14 / 1:16 / 1:32        |
| 输出逻辑 | 2:1 / 4:1/ 7:1 / 8:1 / 10:1 / 16:1 / 14:1 <sup>[1]</sup> |

#### 注!

仅 GW5A-25 支持 14:1 OSER。

# 2.3.3 I/O 逻辑工作模式

GW5A 系列 FPGA 产品的 I/O 逻辑支持多种工作模式。每一种工作模式下,I/O(或 I/O 差分信号对)又可以配置成输出信号、输入信号、INOUT 信号及三态输出信号(带三态控制的输出信号)。

关于 I/O 逻辑工作模式的详细信息,请参考 <u>UG304,Arora V 可编程通</u>用管脚(GPIO)用户指南。

# 2.4 块状静态随机存储器模块

# 2.4.1 简介

GW5A 系列 FPGA 产品提供了丰富的块状静态随机存储器资源。这些存储器资源按照模块排列,以行的形式,分布在整个 FPGA 阵列中。因此称为块状静态随机存储器(BSRAM)。每个 BSRAM 可配置最高 36Kbits。提供 5 种操作模式:单端口模式(Single Port),双端口模式(Dual Port),伪双端口模式(Semi Dual Port),带 ECC 功能的伪双端口模式(Semi Dual Port with ECC function)及只读模式(ROM)。

丰富的块状静态随机存储器资源为用户的高性能设计提供了保障。以下是 BSRAM 提供的各种功能:

- 1 个模块最大容量为 18Kbits(GW5A-25) / 36Kbits(GW5A-138)
- 时钟频率达到 380MHz(在 Read-before-Write 模式下 230MHz)
- 支持单端口模式
- 支持双端口模式
- 支持伪双端口模式
- 提供 ECC 检测及纠错功能
- 支持只读存储器模式
- 数据宽度最大支持 36 bits (GW5A-25) / 72 bits(GW5A-138)
- 双端口模式和伪双端口模式支持读写时钟独立、数据位宽独立
- 读模式支持寄存器输出或旁路输出

DS1103-1.0 17(48)

● 写模式支持 Normal 模式、Read-before-Write 模式<sup>[1]</sup>和 Write-Through 模式

#### 注!

[1]仅 GW5A-25 支持 Read-before-Write 模式。

# 2.4.2 存储器配置模式

GW5A 系列 FPGA 产品的块状静态随机存储器可支持多种的数据宽度,如表 2-6 所示。

### 表 2-6 存储器配置列表

| 存储容量           | 单端口模式    | 双端口模式   | 伪双端口模式   | 带 ECC 功能的<br>伪双端口模式 | 只读模式     |
|----------------|----------|---------|----------|---------------------|----------|
|                | 16K x 1  | 16K x 1 | 16K x 1  | _                   | 16K x 1  |
|                | 8K x 2   | 8K x 2  | 8K x 2   | _                   | 8K x 2   |
| 16Khita        | 4K x 4   | 4K x 4  | 4K x 4   | _                   | 4K x 4   |
| 16Kbits 2K x 8 | 2K x 8   | 2K x 8  | _        | 2K x 8              |          |
|                | 1K x 16  | 1K x 16 | 1K x 16  | _                   | 1K x 16  |
|                | 512 x 32 | _       | 512 x 32 | _                   | 512 x 32 |
|                | 2K x 9   | 2K x 9  | 2K x 9   | _                   | 2K x 9   |
| 18Kbits        | 1K x 18  | 1K x 18 | 1K x 18  | _                   | 1K x 18  |
|                | 512 x 36 | _       | 512 x 36 | _                   | 512 x 36 |
| 36Kbits        | -        | =       | -        | 512 x 72            | -        |

#### 单端口模式

在单端口模式,BSRAM 可以在一个时钟沿对 BSRAM 进行读或写操作。支持 2 种读模式(Bypass 模式和 Pipeline 模式)和 3 种写模式(Normal 模式、Write-Through 模式和 Read-before-Write 模式[1])。正常读写模式时,写入数据将会存储在内部记忆阵列中。通写模式时,数据不但会储存在内部记忆阵列中,而且会被写到 BSRAM 的输出。当输出寄存器旁路(Bypass)时,新数据出现在同一个时钟的上升沿。

## 注!

[1]仅 GW5A-25 支持 Read-before-Write 模式。

关于单端口模式的端口框图及相关描述请参考 <u>UG300,Arora V 存储器</u> (BSRAM & SSRAM)用户指南。

#### 双端口模式

BSRAM 支持双端口模式,支持 2 种读模式(Bypass 模式和 Pipeline 模式)和 3 种写模式(Normal 模式、Write-Through 模式和 Read-before-Write 模式 )。可对两个端口做如下操作:

- 两个端口同时读操作,读取任意指定地址上的数据。
- 两个端口同时写操作,将数据写入不同的任意地址。

DS1103-1.0 18(48)

● 任何一个端口的读和写。

#### 注!

- [1]仅 GW5A-25 支持 Read-before-Write 模式。
- 双端口可以同时对同一地址进行读操作,读空或者重复读不会对存储模块造成损坏。
- 当双端口同时对同一地址空间进行写操作时,双端口写操作同时失败。
- 当一端口为读操作,一端口为写操作,且访问同一地址空间时,写端口可以正常写入数据,读端口操作失败,输出数据未知。BSRAM 内容为写端口写入值。

双端口模式写时钟和读时钟独立,支持读/写操作数据位宽独立。相关详细信息及双端口模式的端口示意图等描述请参考 <u>UG300,Arora V 存储器</u>(BSRAM & SSRAM)用户指南。

#### 伪双端口模式

伪双端口支持 A 端口只写,B 端口只读,两个端口可以进行独立的读/写操作,并且只支持"正常写模式"。当双端口同时访问同一地址空间时,写端口可以正常写入数据,读端口操作失败,输出数据未知。BSRAM 内容为写端口写入值。

伪双端口模式写时钟和读时钟独立,支持读/写操作数据位宽独立。相关详细信息及伪双端口模式的端口示意图等描述请参考 <u>UG300,Arora V 存</u>储器(BSRAM & SSRAM)用户指南。

# 带 ECC 功能的伪双端口模式

带 ECC 功能的伪双端口模式支持 A 端口只写,B 端口只读,两个端口可以进行独立的读/写操作,支持读/写操作数据位宽独立,同时支持 ECC 功能,相关详细信息及端口示意图等描述请参考 <u>UG300,Arora V 存储器</u> (BSRAM & SSRAM)用户指南。

### 只读模式

BSRAM 可配置成只读存储器模式。用户可通过存储器初始化文件,通过编程端口来初始化只读存储器。用户需要提供 ROM 中的内容,编入初始化文件中。在器件上电编程时来完成初始化操作。

每个 BSRAM 可配置成一个 16Kbits ROM。关于只读模式的端口示意 图及详细描述请参考 <u>UG300,Arora V 存储器(BSRAM & SSRAM) 用户指</u> **南**。

DS1103-1.0 19(48)

# 2.4.3 存储器数据宽度配置

GW5A 系列 FPGA 产品的块状静态随机存储器模块支持读/写操作数据 位宽独立。在双端口模式模式、伪双端口模式以及带 ECC 功能的伪双端口 模式(GW5A-138)下, A端口和B端口数据宽度可以不同, A端口和B端口 支持的数据位宽如表 2-7、表 2-8 以及表 2-9 所示。

# 表 2-7 双端口模式读写数据宽度配置列表

| 存储容量    | B端口     | A 端口    |        |        |        |         |        |         |  |
|---------|---------|---------|--------|--------|--------|---------|--------|---------|--|
| 付 旧 台 里 | D圳山     | 16K x 1 | 8K x 2 | 4K x 4 | 2K x 8 | 1K x 16 | 2K x 9 | 1K x 18 |  |
|         | 16K x 1 | Yes     | Yes    | Yes    | Yes    | Yes     | N/A    | N/A     |  |
|         | 8K x 2  | Yes     | Yes    | Yes    | Yes    | Yes     | N/A    | N/A     |  |
| 16Kbits | 4K x 4  | Yes     | Yes    | Yes    | Yes    | Yes     | N/A    | N/A     |  |
|         | 2K x 8  | Yes     | Yes    | Yes    | Yes    | Yes     | N/A    | N/A     |  |
|         | 1K x 16 | Yes     | Yes    | Yes    | Yes    | Yes     | N/A    | N/A     |  |
| 18Kbits | 2K x 9  | N/A     | N/A    | N/A    | N/A    | N/A     | Yes    | Yes     |  |
|         | 1K x 18 | N/A     | N/A    | N/A    | N/A    | N/A     | Yes    | Yes     |  |

### 表 2-8 伪双端口模式读写数据宽度配置列表

|          |          | A端口        |      |      |      |            |            |      |           |             |            |             |
|----------|----------|------------|------|------|------|------------|------------|------|-----------|-------------|------------|-------------|
| 存储容量     | B端口      | 16K<br>x 1 | 8K x | 4K x | 2K x | 1K x<br>16 | 512x<br>32 | 2K x | 1K<br>x18 | 512<br>x 36 | 1K x<br>36 | 512<br>x 72 |
|          | 16K x 1  | Yes        | Yes  | Yes  | Yes  | Yes        | Yes        | N/A  | N/A       | N/A         | N/A        | N/A         |
|          | 8K x 2   | Yes        | Yes  | Yes  | Yes  | Yes        | Yes        | N/A  | N/A       | N/A         | N/A        | N/A         |
| 16Kbits  | 4K x 4   | Yes        | Yes  | Yes  | Yes  | Yes        | Yes        | N/A  | N/A       | N/A         | N/A        | N/A         |
| TONDIES  | 2K x 8   | Yes        | Yes  | Yes  | Yes  | Yes        | Yes        | N/A  | N/A       | N/A         | N/A        | N/A         |
|          | 1K x 16  | Yes        | Yes  | Yes  | Yes  | Yes        | Yes        | N/A  | N/A       | N/A         | N/A        | N/A         |
|          | 512 x 32 | Yes        | Yes  | Yes  | Yes  | Yes        | Yes        | N/A  | N/A       | N/A         | N/A        | N/A         |
| 18Kbits  | 2K x 9   | N/A        | N/A  | N/A  | N/A  | N/A        | N/A        | Yes  | Yes       | Yes         | N/A        | N/A         |
| TOINDIES | 1K x 18  | N/A        | N/A  | N/A  | N/A  | N/A        | N/A        | Yes  | Yes       | Yes         | N/A        | N/A         |

### 表 2-9 带 ECC 功能的伪双端口模式数据宽度配置列表 (GW5A-138)

| 存储容量    | D牌口      | A端口     |          |  |
|---------|----------|---------|----------|--|
|         | B端口      | 1K x 36 | 512 x 72 |  |
| 36Kbits | 512 x 72 | N/A     | Yes      |  |

DS1103-1.0 20(48)

# 2.4.4 ECC (GW5A-138)

GW5A-138 器件的块状静态随机存储器模块 BSRAM 内置 ECC 硬核模块,主要用于数据传输及存储过程中进行数据检测及纠正。具有如下特性:

- 仅在 SDP 512 x 64 模式下支持 ECC 错误检测及纠正
- 支持 64-bit SRAM 数据中 1 bit 错误纠正, 2 bits 错误报警
- 72-bit ECC 模块中包含 64-bit 数据位和 8-bit parity bits(校验位)
- 第 31 位和第 63 位支持 1 bit 及 2 bits 错误注入

# 2.4.5 字节使能功能配置

BSRAM 支持字节使能(byte-enable)功能——被选中的字节可被写入。字节使能功能只用于写入,在位宽为 16/18、32/36 时可用。而被遮蔽的数据能继续保留。读/写使能信号(WREA, WREB),及 byte-enable 参数选项用于控制 BSRAM 的写操作。

# 2.4.6 同步操作

- 所有的块状静态随机存储器模块的输入寄存器支持同步写入。
- 输出寄存器可用作流水线寄存器提高用户的设计性能。
- 输出寄存器可旁路。

# 2.4.7 BSRAM 操作模式

BSRAM 支持 5 种操作模式,包括 2 种读操作模式(旁路模式 Bypass,流水线读模式 Pipeline)和 3 种写操作模式(正常写模式: Normal,通写模式: Write-Through,先读后写模式: Read-before-Write)。

### 读操作模式

通过输出寄存器或不通过输出寄存器从 BSRAM 读出数据。

#### 流水线模式

读出数据时,数据通过输出寄存器根据时钟节拍同步读出。此模式可支持数据宽度最大72位。

### 旁路模式

不使用输出寄存器,读出数据时,直接送到输出端口。

DS1103-1.0 21(48)

### 图 2-10 单端口、伪双端口及双端口模式下的流水线模式



# 写操作模式

### 正常写模式

对一个端口进行正常写操作,此端口的输出数据不变。写入数据不会出现在读端口。

#### 通写模式

在此模式下,对一个端口进行写操作时,写入数据会出现在此端口的输出。

### 先读后写模式[1]

在此模式下,对一个端口进行写操作时,原来的数据会出现在此端口的输出,写入数据会存入相应单元。

#### 注!

[1]仅 GW5A-25 支持 Read-before-Write 模式。

DS1103-1.0 22(48)

# 2.4.8 时钟模式

表 2-10 中列出了不同 BSRAM 模式下可使用的时钟模式:

#### 表 2-10 时钟模式配置列表

| 时钟模式    | BSRAM 模式 |        |       |
|---------|----------|--------|-------|
|         | 双端口模式    | 伪双端口模式 | 单端口模式 |
| 独立时钟模式  | Yes      | No     | No    |
| 读/写时钟模式 | Yes      | Yes    | No    |
| 单端口时钟模式 | No       | No     | Yes   |

# 独立时钟模式

图 2-11 显示了在双端口模式下的独立时钟使用模式,每个端口各有一个独立时钟。CLKA 信号控制了端口 A 的所有寄存器,CLKB 信号控制了端口 B 的所有寄存器。

### 图 2-11 独立时钟模式



# 读写时钟模式

图 2-12 显示了在伪双端口模式下的读写时钟使用模式。每个端口各有一个时钟。写时钟(CLKA)信号控制了端口 A 的写入数据、写地址和读/写使能信号。读时钟(CLKB)信号控制了端口 B 的读出数据、读地址和读使能信号。

DS1103-1.0 23(48)

#### 图 2-12 读写时钟模式



# 单端口时钟模式

图 2-13 显示了单端口时钟模式。

### 图 2-13 单端口时钟模式



# 2.5 数字信号处理模块

GW5A 系列 FPGA 产品中集成全新的 DSP 模块资源,该 DSP 解决方案可满足用户的高性能数字信号处理需求,如 FIR,FFT 设计等。DSP 具有时序性能稳定、资源利用率高、功耗低等优点。

DSP 特性如下:

- 可以配置为 12 x 12、27 x 18 及 27 x 36 带符号乘法器
- 48-bit 的算术/逻辑运算单元
- 多个乘法器可级联以增加数据宽度
- 桶形移位器(Barrel shifter)
- 通过反馈信号做自适应滤波(Adaptive filtering through signal feedback)
- 支持寄存器输出和旁路输出
- 数据是有符号操作

每个 DSP 主要由三部分组成:

DS1103-1.0 24(48)

- 预加器
- 乘法器
- 算术逻辑单元

### 2.5.1 预加器

每个 DSP 包含一个预加器,实现预加、预减和移位功能。 预加器位于 DSP 的最前端,有两个输入端:

- 26-bit 输入 C:
- 并行 26-bit 输入 A 或 SIA。每个输入端都支持寄存器模式和旁路模式。

### 2.5.2 乘法器

每个 DSP 包含一个 27 x 18 的乘法器 M0(multipliers)和一个 12 x 12 的乘法器 M1(multipliers),乘法器(multipliers)位于预加器之后,用来实现乘法运算,输入端和输出端都支持寄存器模式和旁路模式。

乘法器 M0 支持的配置模式包括:

- 一个 27 x 18 乘法器
- 一个 12 x 12 乘法器
- 两个 DSP 可以配置成一个 27 x 36 乘法器 乘法器 M1 仅支持配置为一个 12 x 12 乘法器。

当乘法器 M0 和乘法器 M1 同时配置为  $12 \times 12$  乘法器,且 ALU 使能时,可以实现  $12 \times 12$  SUM 模式。

### 2.5.3 算术逻辑单元

每个 DSP 包含一个四输入的 48 位 ALU,是对乘法器功能的进一步加强,输入端和输出端均支持寄存器模式和旁路模式,支持乘法器 M0 输出、乘法器 M1 输出(或 48bit 操作数 D)、ALU 级联输入及 ALU 输出反馈或静态 PRE LOAD 值的加法/减法运算。

### 2.5.4 操作模式

通过控制信号可实现 DSP 多种操作模式。操作模式如下:

- 乘法器(multiplier)模式
- 乘法累加器(accumulator)模式
- 乘法求和累加器模式

关于数字信号处理模块更多详细信息,请参考 <u>UG305, Arora V 数字信</u> <u>号处理器(DSP)用户指南</u>。

DS1103-1.0 25(48)

### 2.6 MIPI D-PHY

### 2.6.1 MIPI D-PHY RX(GW5A-138)

GW5A-138 器件内嵌硬核 MIPI D-PHY RX,支持标准《MIPI Alliance Standard for D-PHY Specification》,版本 1.2。该 D-PHY 适用于串行显示接口(Display Serial Interface,DSI)和串行摄像头接口(Camera Serial Interface,CSI-2)。主要特性如下:

- 支持单向高速(HS, High-speed)模式, 传输带宽最高可达 20 Gbps (八个数据通道)。
- 一个 MIPI Quad 支持最多四个数据通道和一个时钟通道。
- 支持双向低功耗(LP, Low-power)操作模式,数据传输速率为 10Mbps。
- 支持高速同步、位和通道对齐
- 支持 MIPI D-PHY RX 1:8 模式与 1:16 模式。
- 支持 MIPI DSI 和 MIPI CSI-2 链路层。

关于 Gowin MIPI D-PHY RX/TX 更多详细信息,请参考 <u>UG296</u>, <u>Arora V Hardened MIPI D-PHY 用户指南</u>。

### 2.6.2 MIPI D-PHY (GW5A-25)

GW5A-25 器件内嵌硬核 MIPI D-PHY,支持 MIPI D-PHY RX 及 MIPI D-PHY TX,支持标准《MIPI Alliance Standard for D-PHY Specification》,版本 1.2。该 D-PHY 适用于串行显示接口(Display Serial Interface,DSI)和串行摄像头接口(Camera Serial Interface,CSI-2)。主要特性如下:

- 支持单向高速(HS, High-speed)模式, RX/TX 传输带宽最高可达 10 Gbps (4 个数据通道)。
- 一个 MIPI Quad 支持最多四个数据通道和一个时钟通道。
- 支持双向低功耗(LP, Low-power)操作模式,数据传输速率为 10Mbps。
- 支持高速同步、位和通道对齐。
- 支持 MIPI D-PHY RX/TX 1:8 模式与 1:16 模式。
- 支持 MIPI DSI 和 MIPI CSI-2 链路层。

关于 Gowin MIPI D-PHY 更多详细信息,请参考 <u>UG296</u>, <u>Arora V</u> <u>Hardened MIPI D-PHY 用户指南</u>。

### 2.7 ADC

GW5A 系列 FPGA 产品集成了一个全新的、灵活的模拟接口作为温度和电源传感器。结合 FPGA 的可编程逻辑能力,该传感器可以满足温度和电源监测的数据采集要求和监测要求。

DS1103-1.0 26(48)

传感器架构的显著优点在于:

- 片上参考,不需要片外基准电压源
- 60dB SNR
- 10-bit oversampling @ 2MHz
- 1kHz Signal Bandwidth
- GW5A-138: 2 路专用模拟通道,同时可以检测来自 GPIO 的输入信号
- GW5A-25: 1 路专用模拟通道,同时可以检测来自 GPIO 的输入信号
- 片上温度(最大误差±4℃)和电压(最大误差±1%)传感器
- 连续访问 ADC 测试

该传感器可选择性地使用片上参考电路(±1%),不需要任何外部有源元件来进行温度和电源环境的基本片上监测。

关于 ADC 更多详细信息请参考 <u>UG299,Arora V 模拟数字转换器</u> (ADC) 用户指南。

### 2.8 时钟

时钟资源及布线对 FPGA 高性能的应用至关重要。GW5A 系列 FPGA 产品提供了专用全局时钟网络(GCLK),直接连接到器件的所有资源。除了GCLK资源,还提供了锁相环(PLL)、高速时钟 HCLK 和 DDR 存储器接口数据脉冲时钟 DQS 等时钟资源。

#### 图 2-14 GW5A-138 系列时钟资源



DS1103-1.0 27(48)

#### 图 2-15 GW5A-25 系列时钟资源



2.8.1 ~ 2.8.4 给出简要描述,关于全局时钟、高速时钟、锁相环及 DDR 存储器接口数据脉冲时钟 DQS 等更多详细信息请参考 <u>UG306,Arora</u> *V 时钟资源(Clock)用户指南*。

### 2.8.1 全局时钟

GW5A 系列 FPGA 产品提供 16 个全局时钟。GCLK 的时钟源来自专用时钟管脚、PLL 的输出、SERDES 时钟、HCLK 的输出以及普通绕线资源,使用专用的时钟输入管脚具有更好的时钟性能,可实现对全局的驱动。

### 2.8.2 高速时钟

GW5A 系列 FPGA 产品的高速时钟 HCLK,具有低抖动和低偏差性能,可以支持 I/O 完成高性能数据传输,是专门针对源时钟同步的数据传输接口而设计的。一个 Bank 支持四路 HCLK,如图 2-16 所示。

DS1103-1.0 28(48)

#### 图 2-16 GW5A-138 HCLK 示意图



#### 图 2-17 GW5A-25 HCLK 示意图



HCLK 可以提供给用户使用的功能模块如下所示:

- 动态的高速时钟使能模块,可动态地打开/关闭高速时钟信号。
- 高速时钟分频模块,生成和输入时钟相位一致的分频时钟,用于 IO 逻辑工作模式中。

DS1103-1.0 29(48)

- 动态的高速时钟选择器。
- 动态延迟调整模块,用于专用时钟管脚输入的时钟信号。
- 全局高速时钟 HCLK bridge 模块,可将 HCLK 时钟信号送到任何一个 Bank 中。此外,HCLK 时钟信号从 IO Bank 进入后还可跨到相邻 IO Bank 的时钟树。

对于同源的高速信号,建议放在同一个 IO Bank,此时信号之间的 skew 最小。

### 2.8.3 锁相环

2 结构介绍

锁相环路是一种反馈控制电路,简称锁相环(PLL, Phase-Locked Loop)。利用外部输入的参考时钟信号控制环路内部振荡信号的频率和相位。

GW5A 系列 FPGA 产品的 PLL 模块能够提供可以综合的时钟频率,通过配置不同的参数可以进行时钟的频率调整(倍频和分频)、相位调整、占空比调整等功能。

GW5A 系列 FPGA 产品的 PLL 模块特性如下:

- 支持7路时钟输出
- 整数 PLL, 第 1 路和反馈时钟输出同时支持 1/8 小数分频
- 支持相移和占空比调整
- 频率锁定检测
- 支持扩频时钟产生(需要使用 IP)
- VCO 工作频率范围: 800 MHz ~ 2000 MHz
- CLKIN 频率范围 (GW5A-138): 10 MHz ~ 400 MHz
- CLKIN 频率范围 (GW5A-25): 19 MHz ~ 800 MHz

### 2.8.4 DDR 存储器接口时钟管理 DQS

GW5A 系列 FPGA 产品的 DQS 模块提供了如下的功能来支持 DDR 存储器接口的时钟需求:

- 接收 DQS 输入,整理波形并移动 1/4 相位
- 为输入缓存提供读/写指针
- 为内部逻辑提供数据有效信号
- 提供 DDR 输出时钟信号
- 支持 DDR3 写电压控制

DQS 模块支持多种工作模式,用来满足不同的 IO 接口的需求。

### 2.8.5 长线

作为对 CRU 的有效补充, GW5A 系列 FPGA 产品提供了灵活丰富的

DS1103-1.0 30(48)

长线(LW)资源。LW 一方面可以用作控制线,给 DFF 提供时钟使能 (CE)、置复位(SET/RESET)信号;另一方面,还可以用作逻辑绕线,作为普通数据信号使用。

### 2.9 全局复置位

GW5A 系列 FPGA 产品中包含一个专用的全局复置位网络,直接连接到器件的内部逻辑,可用作异步复位或异步置位,CFU 和 I/O 中的寄存器均可以独立配置。

### 2.10 编程配置

GW5A 系列 FPGA 产品支持 SRAM 编程,因此,每次上电后需要重新下载配置数据文件到器件中。当然,用户可以根据自身需求将配置数据文件保存在外部 Flash 中。上电后,GW5A 器件从外部 Flash 中读取配置数据到 SRAM 中。

GW5A 系列 FPGA 产品除了支持业界通用的 JTAG 配置模式外,还支持高云半导体特有的 GowinCONFIG 配置模式: SSPI、MSPI、CPU、SERIAL。同时支持背景升级、支持数据流文件加密和安全位设置、支持SEU 检测及纠错、支持 OTP,详细资料请参考 <u>UG704</u>, Arora V <u>FPGA 产品编程配置手册</u>。

### 背景升级

GW5A 系列 FPGA 支持通过 JTAG/SSPI/QSSPI 或者 UserLogic 的方式进行背景升级,即器件支持在不影响现有工作状态的情况下编程外部 Flash 的操作,编程过程中器件可以按照原有的配置正常工作,编程完成后,低电平触发 RECONFIG\_N 即可完成在线升级。此特性适合应用于在线时间长但又需要不定期升级的场所。

#### 比特流文件加密和安全位设置

GW5A 系列 FPGA 产品支持比特流数据加密,采用 128 bits 的 AES 加密算法。同时,高云半导体为保障配置数据的安全准确传输,在 FPGA 产品的比特流文件中默认加入了 CRC 校验算法并设置了安全位。数据配置过程中实时校验输入数据是否出错,错误的数据无法唤醒器件。设置了安全位的比特流数据完成配置后,任何用户无法进行回读操作。

#### **CMSER (GW5A-138)**

GW5A 系列 FPGA 产品支持配置内存软错误恢复(CMSER),主要通过在用户设计后台逐帧读取配置内存,并进行 ECC 解码和 CRC 校验比对来实现,默认关闭。具有如下特性:

- 支持 ECC 及 CRC 错误检测及纠正,芯片 wakeup 后根据用户配置开启 自动开启模式或者通过用户设计逻辑控制开启/关闭错误检测及纠正
- ECC 支持每 64-bit SRAM 数据中 1 bit 错误位置报告以及错误纠正<sup>[1]</sup>, 2 bits 错误报警

DS1103-1.0 31(48)

[1] Advanced CMSER 支持更快的错误修正速度。

- CRC 支持任意 bit 错误报警
- 支持 1-bit 任意位置错误注入,每 64-bit 内一个错误
- 用户打开 SSRAM 存储功能时自动关闭该存储区域 SRAM 的检测及纠错功能

### CMSER (GW5A-25)

GW5A 系列 FPGA 产品支持配置内存软错误恢复(CMSER), 主要通过在用户设计后台逐帧读取配置内存,并进行 ECC 解码和 CRC 校验比对来实现,默认关闭。具有如下特性:

- 支持 ECC 及 CRC 错误检测及纠正,芯片 wakeup 后根据用户配置开启 自动开启模式或者通过用户设计逻辑控制开启/关闭错误检测及纠正
- ECC 支持每个 SRAM Frame 中 2 bit 错误位置报告以及错误纠正<sup>[1]</sup>, 4 bits 错误报警

#### 注!

Advanced CMSER 支持更快的错误修正速度。

- CRC 支持任意 bit 错误报警
- 支持 1-bit 任意位置错误注入,每个 SRAM Frame 中两个错误
- 用户打开 SSRAM 存储功能时自动关闭该存储区域 SRAM 的检测及纠错功能

#### **mDRP**

GW5A 系列 FPGA 产品片上资源支持独立的 mDRP 端口,支持点到点结构的访问。

#### **OTP**

GW5A 系列 FPGA 产品提供 128 Bit 的 OTP 空间,支持一次性编程。 其中 Bit0~Bit31 为用户区,系统制造商可以使用此空间存储安全性和其他 重要信息。Bit32~Bit95 为 DNA 区,存储器件 64 位唯一标识信息。

### 2.11 片内时钟振荡器

Araro V 系列 FPGA 产品内嵌了一个片内时钟振荡器,编程过程中为 MSPI 编程模式提供时钟源。片内时钟振荡器还可以为用户设计提供时钟源,通过配置工作参数,可以获得多达 64 种时钟频率。输出时钟频率可以通过如下公式计算得到:

fout=210MHz/Param.

#### 注!

其中除数 Param 为配置参数, 范围为 3 和 2~126 之间的偶数。

DS1103-1.0 32(48)

## **3**电气特性

#### 注!

建议在推荐的工作条件及工作范围内使用高云器件,超出工作条件及工作范围的数据仅供参考,高云半导体不保证所有器件都能在超出工作条件及工作范围的情况下正常工作。

### 3.1 工作条件

### 3.1.1 绝对最大范围

表 3-1 绝对最大范围(GW5A-25)

| 名称                   | 描述             | 最小值   | 最大值    |  |
|----------------------|----------------|-------|--------|--|
| FPGA Logic           |                |       |        |  |
| Vcc                  | 核电压, LV        | -0.5V | 1.05V  |  |
| • 66                 | 核电压, EV        | -0.5V | 3.75V  |  |
| Vccio                | I/O Bank 电压    | -0.5V | 3.75V  |  |
| Vccx 辅助电压            |                | -0.5V | 3.75V  |  |
| V <sub>CC_REG</sub>  | Regulator 电压   | -0.5V | 3.75V  |  |
| V <sub>IN</sub>      | 单端输入           | -0.4V | 3.75V  |  |
| VIN                  | 差分输入           | -0.4V | 2.625V |  |
| MIPI                 |                |       |        |  |
| M0_VDD_12            | MIPI LP 电压供电管脚 | -0.5V | 1.32V  |  |
| 温度                   |                |       |        |  |
| Storage Temperature  | 储存温度           | -65℃  | +150℃  |  |
| Junction Temperature | 结温             | -40℃  | +125℃  |  |

### 表 3-2 绝对最大范围(GW5A-138)

| 名称                | 描述          | 最小值   | 最大值   |
|-------------------|-------------|-------|-------|
| FPGA Logic        |             |       |       |
| Vcc               | 核电压         | -0.5V | 1.05V |
| V <sub>CCIO</sub> | I/O Bank 电压 | -0.5V | 3.75V |

DS1103-1.0 33(48)

| 名称                   | 描述                                        | 最小值   | 最大值    |  |  |
|----------------------|-------------------------------------------|-------|--------|--|--|
| V <sub>CCX</sub>     | 辅助电压                                      | -0.5V | 1.98V  |  |  |
| $V_{CC\_REG}$        | Regulator 电压                              | -0.5V | 1.98V  |  |  |
| V <sub>IN</sub>      | 单端输入                                      | -0.4V | 3.75V  |  |  |
| VIN                  | 差分输入                                      | -0.4V | 2.625V |  |  |
| MIPI                 | MIPI                                      |       |        |  |  |
| V <sub>dda</sub>     | 模拟核电压 Analog core power supply            | -0.5V | 1.05V  |  |  |
| $V_{ddx\_dphy}$      | 模拟高电压 Analog high<br>voltage power supply | -0.5V | 1.98V  |  |  |
| 温度                   |                                           |       |        |  |  |
| Storage Temperature  | 储存温度                                      | -65℃  | +150℃  |  |  |
| Junction Temperature | 结温                                        | -40℃  | +125℃  |  |  |

### 3.1.2 推荐工作范围

#### 表 3-3 推荐工作范围[2] (GW5A-25)

| 名称                  | 描述                     | 最小值          | 最大值    |  |  |
|---------------------|------------------------|--------------|--------|--|--|
| Vcc                 | 核电压, LV                | 0.855V       | 1.0V   |  |  |
| VCC                 | 核电压, EV <sup>[1]</sup> | 1.14V        | 1.8V   |  |  |
| Vccio               | I/O Bank 电压            | 1V           | 3.465V |  |  |
| V <sub>CCX</sub>    | 辅助电压                   | 2.375V       | 3.465V |  |  |
| V <sub>CC_REG</sub> | Regulator 电压           | 1.14V        | 3.3V   |  |  |
| MIPI                |                        |              |        |  |  |
| M0_VDD_12           | MIPI LP 电压供电管脚         | 1.14V        | 1.32V  |  |  |
| 温度                  | 温度                     |              |        |  |  |
| T <sub>JCOM</sub>   | 结温(商业级)                | 0℃           | +85℃   |  |  |
| T <sub>JIND</sub>   | 结温(工业级)                | <b>-40</b> ℃ | +100℃  |  |  |

#### 注!

- [1] EV 版本器件由内置 LDO 产生 1.2V 核电压, VCC 电压越高, 系统功耗越高。
- [2]不同封装的器件供电电压信息请参考 <u>UG985, GW5A-25 器件 Pinout 手册</u>。

### 表 3-4 推荐工作范围[1] (GW5A-138)

| 名称                                 | 描述                             | 最小值   | 最大值    |
|------------------------------------|--------------------------------|-------|--------|
| V <sub>CC</sub>                    | 核电压                            | 0.87V | 1.0V   |
| V <sub>CCIO</sub>                  | I/O Bank 电压                    | 1V    | 3.465V |
| V <sub>CCX</sub>                   | 辅助电压                           | 1.71V | 1.89V  |
| V <sub>CC_REG</sub> <sup>[2]</sup> | Regulator 电压                   | 1.14V | 1.89V  |
| MIPI                               |                                |       |        |
| $V_{dda}$                          | 模拟核电压 Analog core power supply | 0.87V | 1.0V   |

DS1103-1.0 34(48)

| 名称                | 描述                                     | 最小值   | 最大值   |
|-------------------|----------------------------------------|-------|-------|
| $V_{ddx\_dphy}$   | 模拟高电压 Analog high voltage power supply | 1.71V | 1.89V |
| 温度                |                                        |       |       |
| T <sub>JCOM</sub> | 结温(商业级)                                | 0℃    | +85℃  |
| $T_{JIND}$        | 结温(工业级)                                | -40℃  | +100℃ |

- [1]不同封装的器件供电电压信息请参考 <u>UG982, GW5A-138 器件 Pinout 手册</u>。
- [2] Vcc\_REG 电压越大,功耗越高。

### 3.1.3 电源上升斜率

#### 表 3-5 电源上升斜率

| 名称                      | 描述       | 最小值       | 典型值 | 最大值     |
|-------------------------|----------|-----------|-----|---------|
| V <sub>CC</sub><br>Ramp | 电源电压上升斜率 | 0.02mV/μs | TBD | 50mV/μs |

### 3.1.4 热插拔特性

#### 表 3-6 热插拔特性

| 名称              | 描述                                      | 条件                                        | I/O 类型              | 最大值   |
|-----------------|-----------------------------------------|-------------------------------------------|---------------------|-------|
| I <sub>HS</sub> | 输入漏电流<br>(Input or I/O leakage current) | 0 <v<sub>IN<v<sub>IH(MAX)</v<sub></v<sub> | I/O                 | 150uA |
| I <sub>HS</sub> | 输入漏电流<br>(Input or I/O leakage current) | 0 <v<sub>IN<v<sub>IH(MAX)</v<sub></v<sub> | TDI,TDO,<br>TMS,TCK | 120uA |

### 3.1.5 POR 特性

#### 表 3-7 POR 电压参数

| 名称           | 描述                                 | 器件       | 名称                         | 典型值   |
|--------------|------------------------------------|----------|----------------------------|-------|
| POR 电压       | 1. 由有足体化中亚                         |          | V <sub>CC</sub>            | 0.72V |
| POR 电压<br>值  | 上电复位触发电平<br>Power on reset veltage | GW5A-138 | V <sub>CCX</sub>           | 1.5V  |
| 1 <u>H</u> . | 值 Power on reset voltage           |          | V <sub>CCIO</sub> (Bank10) | 1.04V |

### 3.2 ESD 性能

#### 表 3-8 GW5A ESD - HBM

| 器件       | НВМ                   |
|----------|-----------------------|
| GW5A-25  | $HBM \ge 1000V^{[1]}$ |
| GW5A-138 | HBM ≥ 1000V           |

#### 注!

[1] 1000V 为预期 ESD 性能。

DS1103-1.0 35(48)

#### 表 3-9 GW5A ESD - CDM

| 器件       | GW5A-25    |
|----------|------------|
| GW5A-25  | CDM ≥ 500V |
| GW5A-138 | CDM ≥ 250V |

### 3.3 DC 电气特性

### 3.3.1 推荐工作范围的 DC 电气特性

### 表 3-10 推荐工作范围内的 DC 电气特性

| 名称                               | 描述                                             | 条件                                                                                                | 最小值 | 典型值   | 最大值    |
|----------------------------------|------------------------------------------------|---------------------------------------------------------------------------------------------------|-----|-------|--------|
| I <sub>IL</sub> ,I <sub>IH</sub> | <br>  I/O 输入漏电流(Input or                       | V <sub>CCO</sub> <v<sub>IN<v<sub>IH(MAX)</v<sub></v<sub>                                          | -   |       | 210uA  |
| IIL,IIH                          | I/O leakage)                                   | 0V <v<sub>IN<v<sub>CCO</v<sub></v<sub>                                                            | -   |       | 10uA   |
|                                  |                                                | 0 <v<sub>IN&lt;0.7V<sub>CCO</sub>. Pull Strength=Strong</v<sub>                                   | -   |       | -400uA |
| I <sub>PU</sub>                  | I/O 上拉电流<br>(I/O Active Pull-up<br>Current)    | 0 <vin<0.7vcco, pull="" strength="Medium&lt;/td"><td></td><td></td><td>-150uA</td></vin<0.7vcco,> |     |       | -150uA |
|                                  | Curronty                                       | 0 <vin<0.7vcco, pull="" strength="Weak&lt;/td"><td></td><td></td><td>-50uA</td></vin<0.7vcco,>    |     |       | -50uA  |
|                                  | I/O 下拉电流<br>(I/O Active Pull-down<br>Current)  | V <sub>IL</sub> (MAX) <v<sub>IN<v<sub>CCO, Pull Strength=Strong</v<sub></v<sub>                   | -   |       | 400uA  |
| I <sub>PD</sub>                  |                                                | V <sub>IL</sub> (MAX) <v<sub>IN<v<sub>CCO, Pull Strength=Medium</v<sub></v<sub>                   |     |       | 150uA  |
|                                  |                                                | V <sub>IL</sub> (MAX) <v<sub>IN<v<sub>CCO, Pull Strength=Weak</v<sub></v<sub>                     |     |       | 50uA   |
| C1                               | I/O 电容<br>(I/O Capacitance)                    |                                                                                                   |     | 5pF   | 8pF    |
|                                  |                                                | V <sub>CCO</sub> =3.3V, Hysteresis=ON                                                             | -   | 400mV |        |
|                                  |                                                | V <sub>CCO</sub> =2.5V, Hysteresis=ON                                                             | -   | 250mV |        |
| V <sub>HYST</sub>                | 输入迟滞(Hysteresis for<br>Schmitt Trigger inputs) | V <sub>CCO</sub> =1.8V, Hysteresis=ON                                                             | -   | 150mV |        |
|                                  | o samue angger mpaney                          | V <sub>CCO</sub> =1.5V, Hysteresis=ON                                                             | -   | 130mV |        |
|                                  |                                                | V <sub>CCO</sub> =1.2V, Hysteresis=ON                                                             |     | 40mV  |        |

DS1103-1.0 36(48)

### 3.3.2 静态电流

### 表 3-11 静态电流

| 名称                  | 描述                            | 器件类型  | 器件       | 典型值[1] |
|---------------------|-------------------------------|-------|----------|--------|
| Icc                 | Core 电源电流                     | LV 版本 | GW5A-138 | 100 mA |
| Iccx                | V <sub>ccx</sub> 电源电流         | LV 版本 | GW5A-138 | 9 mA   |
| I <sub>CCIO</sub>   | I/O Bank 电源电流<br>(Vccio=3.3V) | LV 版本 | GW5A-138 | 5 mA   |
| I <sub>CC_REG</sub> | 内置 Regulator 静态电流             | LV 版本 | GW5A-138 | 6 mA   |

#### 注!

[1]典型值测试条件为 25℃。

### 3.3.3 I/O 推荐工作条件

### 表 3-12 I/O 推荐工作条件

|                      | •     | -11                     |       |       |                        |       |
|----------------------|-------|-------------------------|-------|-------|------------------------|-------|
| 名称                   | 输出对应的 | り V <sub>CCIO</sub> (V) |       | 输入对应的 | 勺 V <sub>REF</sub> (V) |       |
| <b>石</b> 柳           | 最小值   | 典型值                     | 最大值   | 最小值   | 典型值                    | 最大值   |
| LVTTL33              | 3.135 | 3.3                     | 3.465 | -     | -                      | -     |
| LVCMOS33             | 3.135 | 3.3                     | 3.465 | -     | -                      | -     |
| LVCMOS25             | 2.375 | 2.5                     | 2.625 | -     | -                      | -     |
| LVCMOS18             | 1.71  | 1.8                     | 1.89  | -     | -                      | -     |
| LVCMOS15             | 1.425 | 1.5                     | 1.575 | -     | -                      | -     |
| LVCMOS12             | 1.14  | 1.2                     | 1.26  | -     | -                      | -     |
| SSTL15               | 1.425 | 1.5                     | 1.575 | 0.68  | 0.75                   | 0.9   |
| SSTL18_I             | 1.71  | 1.8                     | 1.89  | 0.833 | 0.9                    | 0.969 |
| SSTL18_II            | 1.71  | 1.8                     | 1.89  | 0.833 | 0.9                    | 0.969 |
| SSTL25_I             | 2.375 | 2.5                     | 2.645 | 1.15  | 1.25                   | 1.35  |
| SSTL25_II            | 2.375 | 2.5                     | 2.645 | 1.15  | 1.25                   | 1.35  |
| SSTL33_I             | 3.135 | 3.3                     | 3.465 | 1.3   | 1.5                    | 1.7   |
| SSTL33_II            | 3.135 | 3.3                     | 3.465 | 1.3   | 1.5                    | 1.7   |
| HSTL18_I             | 1.71  | 1.8                     | 1.89  | 0.816 | 0.9                    | 1.08  |
| HSTL18_II            | 1.71  | 1.8                     | 1.89  | 0.816 | 0.9                    | 1.08  |
| HSTL15               | 1.425 | 1.5                     | 1.575 | 0.68  | 0.75                   | 0.9   |
| PCI33                | 3.135 | 3.3                     | 3.465 | -     | -                      | -     |
| LVPECL33E            | 3.135 | 3.3                     | 3.465 | -     | -                      | -     |
| MLVDS25E             | 2.375 | 2.5                     | 2.625 | -     | -                      | -     |
| BLVDS25E             | 2.375 | 2.5                     | 2.625 | -     | -                      | -     |
| RSDS25E              | 2.375 | 2.5                     | 2.625 | -     | -                      | -     |
| LVDS25E <sup>1</sup> | 2.375 | 2.5                     | 2.625 | -     | -                      | -     |
| SSTL15D              | 1.425 | 1.5                     | 1.575 | -     | -                      | -     |
| SSTL18D_I            | 1.71  | 1.8                     | 1.89  | -     | -                      | -     |

DS1103-1.0 37(48)

| 名称         | 输出对应的\ | V <sub>CCIO</sub> (V) |       | 输入对应的\ | V <sub>REF</sub> (V) |     |
|------------|--------|-----------------------|-------|--------|----------------------|-----|
| <b>石</b> 柳 | 最小值    | 典型值                   | 最大值   | 最小值    | 典型值                  | 最大值 |
| SSTL18D_II | 1.71   | 1.8                   | 1.89  | -      | -                    | -   |
| SSTL25D_I  | 2.375  | 2.5                   | 2.625 | -      | -                    | -   |
| SSTL25D_II | 2.375  | 2.5                   | 2.625 | -      | -                    | -   |
| SSTL33D_I  | 3.135  | 3.3                   | 3.465 | -      | -                    | -   |
| SSTL33D_II | 3.135  | 3.3                   | 3.465 | -      | -                    | -   |
| HSTL15D    | 1.425  | 1.575                 | 1.89  | -      | -                    | -   |
| HSTL18D_I  | 1.71   | 1.8                   | 1.89  | -      | -                    | -   |
| HSTL18D_II | 1.71   | 1.8                   | 1.89  | -      | -                    | -   |

使用 True LVDS 的 Bank Vccio 建议设置为 2.5V。

### 3.3.4 单端 I/O DC 电气特性

### 表 3-13 单端 I/O DC 电气特性

| 名称                  | VIL                                         |                             | V <sub>IH</sub>         |                     | V <sub>OL</sub> | V <sub>OH</sub>        | I <sub>OL</sub> [1]    | I <sub>OH</sub> <sup>[1]</sup> |     |
|---------------------|---------------------------------------------|-----------------------------|-------------------------|---------------------|-----------------|------------------------|------------------------|--------------------------------|-----|
| <b>石</b> 柳          | Min                                         | Max                         | Min                     | Max                 | (Max)           | (Min)                  | (mA)                   | (mA)                           |     |
|                     |                                             |                             |                         |                     |                 |                        | 4                      | -4                             |     |
| 11/01/0000          |                                             |                             |                         |                     | 0.4V            | V <sub>CCO</sub> -0.4V | 8                      | -8                             |     |
| LVCMOS33<br>LVTTL33 | -0.3V                                       | 0.8V                        | 2.0V                    | 3.45V               | 0.47            | V CCO-U.4 V            | 12                     | -12                            |     |
| LVIILOO             |                                             |                             |                         | 16                  | -16             |                        |                        |                                |     |
|                     |                                             |                             |                         |                     | 0.2V            | V <sub>CCO</sub> -0.2V | 0.1                    | -0.1                           |     |
|                     |                                             |                             |                         |                     |                 |                        | 4                      | -4                             |     |
|                     |                                             |                             |                         | .,                  | 0.4\/           | \/ 0.4\/               | 8                      | -8                             |     |
| LVCMOS25            | VCMOS25 -0.3V 0.7V 1.7V V <sub>CCO</sub> +0 | 0.4V V <sub>CCO</sub> -0.4V | V CCO-U.4 V             | 12                  | -12             |                        |                        |                                |     |
|                     |                                             |                             |                         | 16                  | -16             |                        |                        |                                |     |
|                     |                                             |                             |                         |                     | 0.2V            | V <sub>CCO</sub> -0.2V | 0.1                    | -0.1                           |     |
|                     |                                             |                             |                         |                     |                 |                        | 4                      | -4                             |     |
|                     |                                             |                             |                         | V <sub>CCO</sub> +0 |                 | 0.4\/                  | V <sub>CCO-</sub> 0.4V | 8                              | -8  |
| LVCMOS18            | -0.3V                                       | 0.35 x V <sub>cco</sub>     | 0.65 x V <sub>CCO</sub> |                     |                 | 0.47                   | V CCO-0.4 V            | 12                             | -12 |
| EV ONICO 10         | 0.01                                        | 0.00 X V CCO                | 0.00 X 1000             | .3                  |                 |                        | 16                     | -16                            |     |
|                     |                                             |                             |                         |                     | 0.2V            | V <sub>CCO</sub> -0.2V | 0.1                    | -0.1                           |     |
|                     |                                             |                             |                         |                     |                 |                        | 4                      | -4                             |     |
| LVCMOS15            | -0.3V                                       | 0.35 x V <sub>CCO</sub>     | 0.65 x V <sub>CCO</sub> | V <sub>CCO</sub> +0 | 0.4V            | V <sub>CCO</sub> -0.4V | 8                      | -8                             |     |
| LVCIVIOS 13         | -0.3 V                                      | 0.33 X VCCO                 | 0.03 X VCCO             | .3                  |                 |                        | 12                     | -12                            |     |
|                     |                                             |                             |                         |                     | 0.2V            | V <sub>CCO</sub> -0.2V | 0.1                    | -0.1                           |     |
| LVCMOS12            | -0.3V                                       | 0.35 x V <sub>CCO</sub>     | 0.65 x V <sub>CCO</sub> | V <sub>CCO</sub> +0 | 0.4V            | \/ 0.4\/               | 4                      | -4                             |     |
| LV CIVIOS 12        | -0.37                                       | 0.33 X VCCO                 | 0.00 X VCC0             | .3                  | U.4V            | V <sub>CCO</sub> -0.4V | 8                      | -8                             |     |

DS1103-1.0 38(48)

| 名称         | VIL   |                          | V <sub>IH</sub>          |                           | V <sub>OL</sub>               | V <sub>OH</sub>               | I <sub>OL</sub> [1] | I <sub>OH</sub> [1] |
|------------|-------|--------------------------|--------------------------|---------------------------|-------------------------------|-------------------------------|---------------------|---------------------|
| <b>石</b> 你 | Min   | Max                      | Min                      | Max                       | (Max)                         | (Min)                         | (mA)                | (mA)                |
|            |       |                          |                          |                           | 0.2V                          | V <sub>CCO</sub> -0.2V        | 0.1                 | -0.1                |
| LVCMOS10   | -0.3  | 0.35 x V <sub>CCO</sub>  | 0.65 x V <sub>CCO</sub>  | 1.1V                      | 0.4V                          | V <sub>CCO</sub> -0.4V        | 2                   | -2                  |
| PCI33      | -0.3V | 0.3 x V <sub>CCO</sub>   | 0.5 x V <sub>CCO</sub>   | V <sub>CCO</sub> +0<br>.3 | 0.1x<br>V <sub>CCO</sub>      | 0.9 x V <sub>CCO</sub>        | 1.5                 | -0.5                |
| SSTL33_I   | -0.3V | V <sub>REF</sub> -0.2V   | V <sub>REF</sub> +0.2V   | V <sub>cco</sub> +0<br>.3 | V <sub>CCO</sub> /2-<br>0.6   | V <sub>CCO</sub> /2+0.6       | 8                   | -8                  |
| SSTL33_II  | -0.3V | V <sub>REF</sub> -0.2V   | V <sub>REF</sub> +0.2V   | V <sub>cco</sub> +0<br>.3 | V <sub>CCO</sub> /2-<br>0.8   | V <sub>CCO</sub> /2+0.8       | 13.4                | -13.4               |
| SSTL25_I   | -0.3V | V <sub>REF</sub> -0.15V  | V <sub>REF</sub> +0.15V  | V <sub>cco</sub> +0<br>.3 | V <sub>CCO</sub> /2-<br>0.61  | V <sub>CCO</sub> /2+0.61      | 8                   | -8                  |
| SSTL25_II  | -0.3V | V <sub>REF</sub> -0.15V  | V <sub>REF</sub> +0.15V  | V <sub>cco</sub> +0<br>.3 | V <sub>CCO</sub> /2-<br>0.81  | V <sub>CCO</sub> /2+0.81      | 13.4                | -13.4               |
| SSTL18_I   | -0.3V | V <sub>REF</sub> -0.125V | V <sub>REF</sub> +0.125V | V <sub>CCO</sub> +0<br>.3 | V <sub>CCO</sub> /2-<br>0.47  | V <sub>CCO</sub> /2+0.47      | 8                   | -8                  |
| SSTL18_II  | -0.3V | V <sub>REF</sub> -0.125V | V <sub>REF</sub> +0.125V | V <sub>CCO</sub> +0<br>.3 | V <sub>CCO</sub> /2-<br>0.6   | V <sub>CCO</sub> /2+0.6       | 13.4                | -13.4               |
| SSTL15     | -0.3V | V <sub>REF</sub> -0.1V   | V <sub>REF</sub> + 0.1V  | V <sub>CCO</sub> +0<br>.3 | V <sub>CCO</sub> /2-<br>0.175 | V <sub>CCO</sub> /2+0.17<br>5 | 8                   | -8                  |
| SSTL135    | -0.3  | V <sub>REF</sub> -0.09V  | V <sub>REF</sub> +0.09V  | V <sub>CCO</sub> +0<br>.3 | V <sub>CCO</sub> /2-<br>0.15  | V <sub>CCO</sub> /2+0.15      | 8                   | -8                  |
| SSTL12     | -0.3  | V <sub>REF</sub> -0.1V   | V <sub>REF</sub> +0.1V   | V <sub>CCO</sub> +0<br>.3 | 0.2 x<br>V <sub>CCO</sub>     | 0.8 x V <sub>CCO</sub>        | 0.1                 | -0.1                |
| HSTL18_I   | -0.3V | V <sub>REF</sub> -0.1V   | V <sub>REF</sub> + 0.1V  | V <sub>CCO</sub> +0<br>.3 | 0.40V                         | V <sub>CCO</sub> -0.40V       | 8                   | -8                  |
| HSTL18_II  | -0.3V | V <sub>REF</sub> -0.1V   | V <sub>REF</sub> + 0.1V  | V <sub>CCO</sub> +0<br>.3 | 0.40V                         | V <sub>CCO</sub> -0.40V       | 16                  | -16                 |
| HSTL15_I   | -0.3V | V <sub>REF</sub> -0.1V   | V <sub>REF</sub> + 0.1V  | V <sub>CCO</sub> +0<br>.3 | 0.40V                         | V <sub>CCO</sub> -0.40V       | 8                   | -8                  |
| HSTL12_I   | -0.3V | V <sub>REF</sub> -0.1V   | V <sub>REF</sub> + 0.1V  | V <sub>CCO</sub> +0<br>.3 | 0.2 x<br>V <sub>CCO</sub>     | 0.8 x V <sub>CCO</sub>        | 8                   | -8                  |
| HSUL12     | -0.3  | V <sub>REF</sub> -0.13V  | V <sub>REF</sub> + 0.13V | V <sub>CCO</sub> +0<br>.3 | 0.2 x<br>V <sub>CCO</sub>     | 0.8 x V <sub>CCO</sub>        | 0.1                 | -0.1                |

[1]同一个 Bank 所有 IO 的总的 DC 电流限制(包括 source 和 sink): 同一个 Bank 所有 IO 的总电流不能大于 n\*8mA, n 表示该 Bank 被引出的 IO 数量。

DS1103-1.0 39(48)

### 3.3.5 差分 I/O DC 电气特性

### 表 3-14 差分 I/O DC 电气特性

| 名称                     | 描述                                              | 测试条件                                         | 最小    | 典型    | 最大    | 单位 |
|------------------------|-------------------------------------------------|----------------------------------------------|-------|-------|-------|----|
| $V_{INA}, V_{INB}$     | 输入电压<br>(Input Voltage)                         |                                              | 0     |       | 2.4   | V  |
| V <sub>CM</sub>        | 共模输入电压<br>(Input Common Mode Voltage)           | Half the Sum of the Two Inputs               | 0.3   |       | 2.35  | V  |
| V <sub>THD</sub>       | 差分输入门限(Differential Input<br>Threshold)         | Difference<br>Between the Two<br>Inputs      | ±100  | ±350  | ±600  | mV |
| I <sub>IN</sub>        | 输入电流(Input Current)                             | Power On or<br>Power Off                     |       |       | 20    | μΑ |
| V <sub>OH</sub>        | 输出高电平(Output High Voltage<br>for VOP or VOM)    | R <sub>T</sub> = 100Ω                        |       |       | 1.675 | V  |
| V <sub>OL</sub>        | 输出低电平(Output Low Voltage<br>for VOP or VOM)     | R <sub>T</sub> = 100Ω                        | 0.7   |       |       | V  |
| V <sub>OD</sub>        | 差模输出电压(Output Voltage<br>Differential)          | $(V_{OP} - V_{OM}), R_T = 100Ω$              | 180   | 350   | 440   | mV |
| $\Delta V_{\text{OD}}$ | 差模输出电压的变化范围(Change in VOD Between High and Low) |                                              |       |       | 50    | mV |
| Vos                    | 输出零漂(Output Voltage Offset)                     | $(V_{OP} + V_{OM})/2$ ,<br>$R_T = 100\Omega$ | 1.000 | 1.250 | 1.425 | V  |
| ΔV <sub>OS</sub>       | 输出零漂变化(Change in VOS<br>Between High and Low)   |                                              |       |       | 50    | mV |
| Is                     | 短路电流                                            | V <sub>OD</sub> = 0V 两路输<br>出短接              |       |       | 12    | mA |

DS1103-1.0 40(48)

### 3.4 AC 开关特性

### 3.4.1 CFU 开关特性

### 表 3-15 CFU 时序参数

| たて チレマ                | 1#.7 <del>4</del>                           | 速度等级 | 单位  |    |
|-----------------------|---------------------------------------------|------|-----|----|
| 名称 描述                 |                                             | Min  | Max | 半世 |
| t <sub>LUT4_CFU</sub> | LUT4 延迟(LUT4 delay)                         | -    | -   | ns |
| tsr_cfu               | 置位/复位到寄存器输出时间(Set/Reset to Register output) | -    | -   | ns |
| t <sub>CO_CFU</sub>   | 时钟到寄存器输出时间(Clock to Register output)        | -    | -   | ns |

### 3.4.2 BSRAM 开关特性

### 表 3-16 BSRAM 时序参数

| 名称                      | 描述                                                    | 速度等级 | 单位  |            |  |
|-------------------------|-------------------------------------------------------|------|-----|------------|--|
|                         | 加火                                                    |      | Max | <b>半</b> 世 |  |
| t <sub>COAD_BSRAM</sub> | 时钟到读地址/数据输出时间(Clock to output from read address/data) | -    | -   | ns         |  |
| t <sub>COOR_BSRAM</sub> | 时钟到寄存器输出时间(Clock to output from output register)      | -    | -   | ns         |  |

### 3.4.3 DSP 开关特性

#### 表 3-17 DSP 时序参数

| 名称                    | 描述                                                  | 速度等级 | 单位  |     |
|-----------------------|-----------------------------------------------------|------|-----|-----|
|                       | 加处                                                  | Min  | Max | 平位. |
| t <sub>COIR_DSP</sub> | 时钟到输入寄存器的时间(Clock to output from input register)    | -    | -   | ns  |
| t <sub>COPR_DSP</sub> | 时钟到流水寄存器的时间(Clock to output from pipeline register) | -    | -   | ns  |
| t <sub>COOR_DSP</sub> | 时钟到输出寄存器的时间(Clock to output from output register)   | -    | -   | ns  |

### 3.4.4 时钟和 I/O 开关特性

#### 表 3-18 外部开关特性

| 名称                                  | 说明                                 | 器件       | -8  |     | -7  |     | 单位 |
|-------------------------------------|------------------------------------|----------|-----|-----|-----|-----|----|
| <b>石</b> 你                          | 近明<br>                             | 命件       | Min | Max | Min | Max | 半世 |
| Pin-LUT-Pin<br>Delay <sup>(1)</sup> | Pin(IOxA) to<br>Pin(IOxB)<br>delay | GW5A-138 | -   | -   | -   | -   | ns |
| THCLKdly                            | HCLK tree<br>delay                 | GW5A-138 | -   | -   | •   | -   | ns |
| T <sub>GCLKdly</sub>                | GCLK tree<br>delay                 | GW5A-138 | -   | -   | -   | -   | ns |

DS1103-1.0 41(48)

### 3.4.5 片内时钟振荡器开关特性

#### 表 3-19 片内时钟振荡器开关特性

| 器件                   | 名称               | 说明                         | 最小值       | 典型值    | 最大值      |
|----------------------|------------------|----------------------------|-----------|--------|----------|
| GW5A-                | f                | 时钟振荡器输出频率(0 to+<br>85℃)    | 199.5 MHz | 210MHz | 220.5MHz |
| 25 /<br>GW5A-<br>138 | T <sub>MAX</sub> | 时钟振荡器输出频率(-40 to<br>+100℃) | 189 MHz   | 210MHz | 231MHz   |
| 130                  | t <sub>DT</sub>  | 输出时钟 Duty Cycle            | -         | 50%    | -        |

### 3.4.6 PLL 开关特性

#### 表 3-20 PLL 开关特性

| 器件        | 名称     | 最小值                    | 最大值     |
|-----------|--------|------------------------|---------|
|           | CLKIN  | 19MHz                  | 800MHz  |
| GW5A-25   | PFD    | 19MHz                  | 400MHz  |
| GVV5A-25  | VCO    | 800MHz                 | 1600MHz |
|           | CLKOUT | 6.25MHz <sup>[1]</sup> | 1600MHz |
|           | CLKIN  | 10MHz                  | 400MHz  |
| GW5A-138  | PFD    | 10MHz                  | 400MHz  |
| GVV3A-130 | VCO    | 800MHz                 | 2GHz    |
|           | CLKOUT | 6.25MHz <sup>[1]</sup> | 1GHz    |

注!

6.25MHz 为非级联模式下 CLKOUT 的最低频率。

### 3.5 编程接口时序标准

GW5A 系列 FPGA 产品支持多种 GowinCONFIG 配置模式: SSPI、MSPI、CPU、SERIAL,详细资料请参考 <u>Arora V FPGA 产品编程配置手</u> 册。

DS1103-1.0 42(48)

### **4** 器件订货信息

### 4.1 器件命名

#### 图 4-1 器件命名方法示例-ES



注!

[1]目前 GW5A 系列器件中 GW5A-25 支持 EV 版本。

DS1103-1.0 43(48)

#### 图 4-2 器件命名方法示例-Production



#### 注!

- [1]目前 GW5A 系列器件中 GW5A-25 支持 EV 版本。
- 关于详细的封装类型及管脚数量请参考 1.2 产品信息列表。
- 相同速度等级的小蜜蜂®(LittleBee®)家族器件和晨熙®家族器件速度不同。
- 高云器件速度等级采用双标标识,如 C2/I1, C1/I0 等。芯片筛选采用的是工业级标准,所以同一芯片可以同时满足工业应用(I)和商业应用(C)。工业级最高温度 100℃,商业级最高温度 85℃,所以同一芯片如在商业级应用中满足速度等级 2, 在工业级应用中速度等级则为 1。

DS1103-1.0 44(48)

### 4.2 器件封装标识示例

高云半导体产品在芯片表面印制了器件信息,示例如图 4-3 所示。

#### 图 4-3 器件封装标识示例



#### 注!

[1]上图右图中第一行与第二行均为 "Part Number"。

DS1103-1.0 45(48)

# 5 关于本手册

### 5.1 手册内容

GW5A 系列 FPGA 产品数据手册主要包括高云半导体 GW5A 系列 FPGA 产品特性概述、产品资源信息、内部结构介绍、电气特性以及器件订货信息,帮助用户快速了解高云半导体 GW5A 系列 FPGA 产品特性,有助于器件选型及使用。

### 5.2 相关文档

通过登录高云半导体网站 <u>www.gowinsemi.com.cn</u> 可以下载、查看以下相关文档:

- UG704, Arora V 138K FPGA 产品编程配置手册
- UG983, GW5A 系列 FPGA 产品封装与管脚手册
- UG985, GW5A-25 器件 Pinout 手册
- UG988, GW5A-138 器件 Pinout 手册
- UG984, Arora V FPGA 产品原理图指导手册

### 5.3 术语、缩略语

表 5-1 中列出了本手册中出现的相关术语、缩略语及相关释义。

#### 表 5-1 术语、缩略语

| 术语、缩略语 | 全称                                       | 含义        |
|--------|------------------------------------------|-----------|
| ADC    | Analog to Digital Converter              | 模数转换器     |
| AER    | Advanced Error Reporting                 | 高级错误报告    |
| ALU    | Arithmetic Logic Unit                    | 算术逻辑单元    |
| BSRAM  | Block Static Random Access Memory        | 块状静态随机存储器 |
| CFU    | Configurable Function Unit               | 可配置功能单元   |
| CLS    | Configurable Logic Section               | 可配置功能块    |
| CMSER  | Configuration Memory Soft Error Recovery | 配置内存软错误恢复 |

DS1103-1.0 46(48)

| 术语、缩略语 | 全称                                  | 含义             |
|--------|-------------------------------------|----------------|
| CRU    | Configurable Routing Unit           | 可编程布线单元        |
| CSI    | Camera Serial Interface             | 串行摄像头接口        |
| CTC    | Clock Tolerance Compensation        | 时钟容差补偿         |
| CTLE   | Continuous Time Linear Equalizer    | 连续时间线性均衡器      |
| DCS    | Dynamic Clock Selector              | 动态时钟选择器        |
| DFF    | D Flip-flop                         | D触发器           |
| DNA    | Device Identifier                   | 设备标识符          |
| DP     | True Dual Port 16K BSRAM            | 16K 双端口 BSRAM  |
| DSI    | Display Serial Interface            | 串行显示接口         |
| DSP    | Digital Signal Processing           | 数字信号处理         |
| ECC    | Error Correction Code               | 纠错码            |
| ECRC   | End-to-End Cyclic Redundancy Check  | 端到端循环冗余校验      |
| ESD    | Electro-Static Discharge            | 静电放电           |
| FIFO   | First In First Out                  | 先进先出           |
| FPG    | FCPBGA                              | FCPBGA 封装      |
| FPGA   | Field Programmable Gate Array       | 现场可编程门阵列       |
| GCLK   | Global Clock                        | 全局时钟           |
| GPIO   | Gowin Programmable IO               | Gowin 可编程通用管脚  |
| GSR    | Global Set/Reset                    | 全局置位/复位        |
| HCLK   | High Speed Clock                    | 高速时钟           |
| IOB    | Input/Output Block                  | 输入输出模块         |
| LUT    | Look-up Table                       | 查找表            |
| LW     | Long Wire                           | 长线             |
| mDRP   | Mini Dynamic Re-Program Port        | 微型动态再编程端口      |
| MIPI   | Mobile Industry Processor Interface | 移动行业处理器接口      |
| OTP    | One Time Programmable               | 一次性可编程         |
| PLL    | Phase-locked Loop                   | 锁相环            |
| REG    | Register                            | 寄存器            |
| SDP    | Semi Dual Port 16K BSRAM            | 16K 伪双端口 BSRAM |
| SP     | Single Port 16K BSRAM               | 16K 单端口 BSRAM  |
| SSRAM  | Shadow Static Random Access Memory  | 分布式静态随机存储器     |
| TDM    | Time Division Multiplexing          | 时分复用           |
|        |                                     |                |

DS1103-1.0 47(48)

### 5.4 技术支持与反馈

高云半导体提供全方位技术支持,在使用过程中如有任何疑问或建议,可直接与公司联系:

网址: www.gowinsemi.com.cn

E-mail: <a href="mailto:support@gowinsemi.com">support@gowinsemi.com</a>

Tel: +86 755 8262 0391

DS1103-1.0 48(48)

## Preliminary

