# ΨΗΦΙΑΚΑ ΣΥΣΤΗΜΑΤΑ HARDWARE

Κόρο Έρικα (9707), Κυριαφίνης Βασίλης (9797)

# Contents

| 1 | Mo   | dules                        | 2          |
|---|------|------------------------------|------------|
|   | 1.1  | Instruction Fetch            | 2          |
|   | 1.2  | Decode Instruction           | 3          |
|   | 1.3  | ALU Stage                    | 4          |
|   | 1.4  | Memory stage                 | 4          |
| 2 | Hel  | per modules:                 | 5          |
|   | 2.1  | Multiplexer                  | 5          |
| 3 | Data | apath                        | 6          |
| 4 | Con  | ntrol                        | 6          |
|   | 4.1  | Control signals              | 6          |
|   | 4.1. | .1 Register File             | 6          |
|   | 4.1. | .2 Instruction decode        | 7          |
|   | 4.1. | .3 ALU                       | 7          |
|   | 4.1. | .4 Memory                    | 7          |
| 5 | Sim  | ulations                     | 8          |
|   | 5.1  | Nop instruction              | 8          |
|   | 5.2  | Add instruction              | 9          |
|   | 5.3  | Add immediate instruction    | LO         |
|   | 5.4  | Branch instruction           | LO         |
|   | 5.5  | Branch not equal instruction | 1          |
|   | 5.6  | Branch equal instruction     | 1          |
|   | 5.7  | Load byte instruction        | <b>.</b> 2 |
|   | 5.8  | Load immediate               | <b>L</b> 2 |
|   | 5.9  | Load word instruction        | L3         |
|   | 5.10 | No operation instruction     | L3         |
|   | 5.11 | Store byte instruction       | L4         |
|   | 5.12 | Store word instruction       | L4         |

## 1 Modules

#### 1.1 Instruction Fetch

#### Inputs:

- 1. [31:0] PC\_Immed: Τιμή Immediate για εντολές b, beq, bne.
- 2. PC\_Sel: Επιλογή εισόδου για ενημέρωση του PC (PC+4 ή PC+4+Immed).
- 3. PC\_LdEn: Ενεργοποίηση εγγραφής στον PC.
- 4. Reset: Είσοδος Reset για αρχικοποίηση του καταχωρητή PC.
- 5. Clk: Ρολόι.

#### Outputs:

1. wire [31:0] Instr: Η εντολή που ανακλήθηκε.

## Internal signals:

- 1. reg [31:0] PC: Register που αποθηκεύει την τιμή του Program Counter.
- 2. wire [2 \* 32 1:0] mux\_input: Bus 64-bits (2 x 32) για την είσοδο δεδομένων στον multiplexer.
- 3. wire [31:0] mux\_to\_pc: Η έξοδος του multiplexer για την ανανέωση της τιμής του Program Counter.
- 4. wire [31:0] pc\_to\_memory: Bus για την σύνδεση του program counter με την μνήμη.

Η βαθμίδα Instruction Fetch διαβάζει εντολές από την μνήμη που υλοποιείται μέσα στο module IMEM, ανάλογα με την τιμή του program counter (PC). Η τιμή του PC καθορίζεται από το προηγούμενο instruction που εκτελέστηκε, το οποίο καθορίζει το PC\_Sel του multiplexer. Αν η προηγούμενη εντολή είναι branch τότε PC\_Sel =  $1 \, \text{και}$  ο PC γίνεται PC+4 + Immediate διαφορετικά PC Sel =  $0 \, \text{και}$  ο PC γίνεται PC+4.

#### 1.2 Decode Instruction

## Inputs:

- 1. [31:0] Instr
- 2. RF\_WrEn: Ενεργοποίηση εγγραφής καταχωρητή.
- 3. [31:0] ALU\_out: Δεδομένα εγγραφής καταχωρητή προερχόμενα από την ALU.
- 4. [31:0] ΜΕΜ\_out: Δεδομένα εγγραφής καταχωρητή προερχόμενα από τη μνήμη.
- 5. RF\_WrData\_sel: Επιλογή πεδίου που καθορίζει την προέλευση δεδομένων προς εγγραφή.
- 6. RF\_Bsel: Επιλογή πεδίου που καθορίζει τον δεύτερο καταχωρητή ανάγνωσης.
- 7. Clk

#### Outputs:

- 1. reg [31:0] Immed: Immediate προς τις επόμενες βαθμίδες.
- 2. wire [31:0] RF\_A: Η τιμή του 1ου καταχωρητή.
- 3. wire [31:0] RF\_B : Η τιμή του 2ου καταχωρητή.

## Internal signals:

- 1. wire [2 \* 32 1:0] write\_select\_bus: Συνδέει την έξοδο της ALU και της μνήμης με την είσοδο του πολυπλέκτη για την εγγραφή δεδομένων στην Register File.
- wire [2 \* 5 1:0] read\_addr\_select\_bus: Συνδέει τα κομμάτια της εντολής Instr[15:11] και Instr[20:16] στον πολυπλέκτη για την ανάγνωση δεδομένων από την Register File.
- 3. wire [31:0] write\_data: Συνδέει την έξοδο του πολυπλέκτη για την εγγραφή δεδομένων στην Register File.
- 4. wire [4:0] read\_addr\_2: Συνδέει την έξοδο του πολυπλέκτη για την ανάγνωση διεύθυνσης στην Register File.

Στην βαθμίδα αυτή υλοποιείται το module Register File και η μετατροπή του Immed από 16-bits σε 32. Στην περίπτωση που το Instruction που δεν είναι τύπου immediate τότε Immed = 0.

#### 1.3 ALU Stage

#### Inputs:

- 1. [31:0] RF\_A: RF[rs].
- 2. [31:0] RF\_B: RF[rt] ή RF[rd].
- 3. [31:0] Immed: Immediate.
- 4. ALU\_Bin\_sel: Επιλογή Εισόδου Β της ALU από RF\_B ή Immediate.
- 5. [3:0] ALU\_func: Πράξη ALU.

## Outputs:

- 1. wire [31:0] ALU\_out: Αποτέλεσμα ALU.
- 2. wire zero

## Internal signals:

- 1. wire [2\*32 1:0] inputs: Είσοδοι του πολυπλέκτη.
- 2. wire [31:0] mux\_to\_ALU: Η έξοδος του πολυπλέκτη που πέρναει ως είσοδος στο ALU Module.

Στην βαθμίδα αυτή υλοποιείται το ALU module για την υλοποίηση αριθμητικών και λογικών πράξεων.

## 1.4 Memory stage

## Inputs:

- 1. clk: Ρολόι
- 2. Mem\_WrEn: Σημαία ενεργοποίησης εγγραφής στη μνήμη.
- 3. Mem\_In\_Out\_Sel: Σήμα επιλογής για την προσθήκη πολυπλκτών στο module.
- 4. [31:0] ALU\_MEM\_Addr: Αποτέλεσμα ALU (βλέπε εντολές lb, sb, lw, sw).
- 5. [31:0] MEM\_Dataln: Αποτέλεσμα RF[rd] για αποθήκευση στη μνήμη για εντολές swap και sb, sw.

#### Outputs:

1. [31:0] MEM\_DataOut: Δεδομένα που φορτώθηκαν από τη μνήμη προς εγγραφή σε καταχωρητή για εντολές lb, lw.

## Internal signals:

- 1. wire [32 \* 2 1:0] input\_mux\_data: Είσοδος στον πολυπλέκτη στην είσοδο της μνήμης.
- 2. wire [31:0] input\_mux\_to\_mem: Συνδέει την έξοδο του πολυπλέκτη με την είσοδο στην μνήμη.

- 3. wire [32 \* 2 1:0] output\_mux\_data: Είσοδος στον πολυπλέκτη που βρίσκεται στην έξοδο της μνήμης.
- 4. wire [31:0] mem\_to\_output\_mux: Συνδέει την έξοδο της μνήμης με τις είσοδους του πολυπλέκτη που βρίσκεται στην έξοδο της μνήμης.

Στην βαθμίδα αυτή υλοποιείται η μνήμη και προστέθηκαν δύο multiplexers για να πραγματοποιηθούν οι εντολές sb και lb. Τα δεδόμενα που πρέπει να αποθηκευτούν έρχονται σε 32-bit μορφή, ωστόσο το τελευταίο byte περιέχει την επιθυμητή πληροφορία και όλα τα υπόλοιπα στοιχεία πρέπει να είναι 0. Για να επιτευχθεί αυτό γίνεται ένα bitwise and μεταξύ του δεδομένου αριθμού και του  $00000000_0000000_00000000_1111111111$  αφού x and 1 = x, δηλαδή υλοποιείται masking του αριθμού.

# 2 Helper modules:

## 2.1 Multiplexer

#### Parameters:

- 1. BUS\_WIDTH: Τα bits από μια είσοδο.
- 2. SEL: Ο αριθμός των select bits.

#### Inputs:

- 1. [(BUS\_WIDTH\*(2\*\*SEL))-1:0] Din: Οι είσοδοι στον multiplexer.
- 2. [SEL-1:0] Sel: Η τιμή του SEL που καθορίζει την έξοδο του πολυπλέκτη.

## Outputs:

1. reg [BUS\_WIDTH-1:0] Dout: Η έξοδος του multiplexer.

#### Internal signals:

1. reg [BUS\_WIDTH - 1:0] inputs [2 \*\* SEL - 1:0]: Ένα array από 2^SEL registers μήκους BUS\_WIDTH bits που κρατάει την κάθε είσοδο των 32 bits.

Η είσοδος Din που δίνουμε στον multiplexer είναι ένα bus που είναι 2^SEL x BUS\_WIDTH bits, σε τμήματα του οποίου βρίσκονται όλες οι είσοδοι που δίνονται στον multiplexer.

## 3 Datapath

Στο Instruction Fetch διαβάζεται η επόμενη εντολή από την μνήμη που πρέπει να εκτελεστεί και περνιέται στο στάδιο του decode. Από τμήματα του instruction εξάγονται οι διευθύνσεις μνήμης για την Register File, ώστε να βγουν τα περιεχόμενα των καταχωρητών ως σήματα RF A και RF B. Ανάλογα το instruction, καθορίζεται και το Immediate. Στη συνέχεια, το RF Α περνάει στην πρώτη είσοδο της ALU και το RF Β με το Immediate περνάνε ως είσοδοι στον πολυπλέκτη, η έξοδος του οποίου καθορίζει ποια θα είναι η δεύτερη είσοδος στην ΑΙU. Έχοντας ολοκληρώσει την λειτουργία της, η έξοδός της, όταν πρόκειται για memory instructions περνάει ως είσοδος στην μνήμη και καθορίζει σε ποια διεύθυνση θα πραγματοποιηθεί εγγραφή ή ανάγνωση διαφορετικά, περνάει στο decode stage. Επίσης, ως είσοδος στο memory stage περνάει και το περιεχόμενο του καταχωρητή RF B, που χρησιμοποιείται ως δεδομένα εισόδου εντολής αποθήκευσης. Αυτό μαζί με το σήμα (RF B στην περίπτωση 00000000 00000000 00000000 111111111) εισάγονται στην μνήμη μέσω ενός πολυπλέκτη. Η έξοδος της μνήμης MEM Out και (MEM Out & 00000000 00000000 00000000 111111111) περνάνε σ' έναν πολυπλέκτη και η έξοδός του δίνεται ως είσοδος σ' έναν πολυπλέκτη που καθορίζει τα δεδομένα εγγραφής στην Register File του decode stage μαζί με την έξοδο που είχε βγάλει η ALU.

## 4 Control

Σκοπός του Control module είναι να ενεργοποιεί τα κατάλληλα σήματα ελέγχου για την ορθή εκτέλεση των εντολών. Για τον σκοπό αυτό δημιουργήθηκαν στάδια, σε καθένα από τα οποία ενεργοποιούνται διαφορετικά σήματα για την εξέλιξη της εντολής όπως αυτή πραγματοποιείται. Για την διευκόλυνση της διεργασίας χρησιμοποιήθηκε ένας καταχωρητής adder, που αυξάνεται στην θετική ακμή του ρολογιού. Αυτός ο καταχωρητής καθορίζει και σε ποια φάση από την εκτέλεση της εντολής βρισκόμαστε ώστε να διεγερθούν τα κατάλληλα σήματα. Για κάθε εντολή υλοποιείται μια ξεχωριστή περίπτωση σε μια else, if else, else δομή, ενώ εντολές οι οποίες έχουν παρόμοια εκτέλεση, όπως οι εντολές της ALU, ομαδοποιούνται σε μία περίπτωση.

#### 4.1 Control signals

#### 4.1.1 Register File

1. PC\_Sel: Η τιμή του εξαρτάται από τον τύπο εντολής που εκτελείται. Αν η εντολή είναι τύπου branch, παίρνει τιμή 1 αλλιώς 0.

- 2. PC\_LdEn: Γίνεται 1 στο τέλος της εκτέλεσης της κάθε εντολής για να αλλάξει η τιμή του program counter και να προχωρήσει η εκτέλεση του προγράμματος.
- 3. Reset: Παίρνει την τιμή 1 όταν θέλουμε να αρχίσει από την αρχή η εκτέλεση του προγράμματος.

#### 4.1.2 Instruction decode

- 1. RF B sel: Ενεργοποιείται για immediate εντολές.
- 2. RF\_WrData\_sel: Παίρνει την τιμή 1 μόνο όταν εκτελείται εντολή η οποία γράφει από την μνήμη στην Register File.
- 3. RF\_WEn: Γίνεται 1 όταν πρέπει να γραφτεί το αποτέλεσμα της μνήμης η της ALU σε έναν καταχωρητή.

#### 4.1.3 ALU

- 1. ALU\_Bin\_sel: Ενεργοποιείται όταν πρέπει να περάσει το immediate σαν δεύτερη είσοδος στην ALU.
- 2. ALU\_func: Χρησιμοποιείται κυρίως στις αριθμητικές εντολές και σε κάποιες άλλες περιπτώσεις (andi, ori, bne, etc).

## 4.1.4 Memory

- 1. MEM\_WrEn: Ενεργοποιείται για τις εντολές store (sb, sw).
- 2. Mem In Out Sel: Γίνεται 1 για τις εντολές byte (sb, lb).

## 5 Simulations

## 5.1 Nop instruction



Αυτή είναι και η αρχή της προσομοίωσης. Στην παραπάνω εικόνα φαίνεται ο μηχανισμός με τον οποίο χωρίζεται το κάθε instruction σε επιμέρους φάσεις. O register adder ξεκινάει από το 0 και αυξάνεται σε κάθε κύκλο κατά 1. Στο συγκεκριμένο instruction στον  $5^{\circ}$  κύκλο (adder =  $100_2$ ) το PC\_LdEn γίνεται 1. Για να διαβαστεί η επόμενη εντολή από την μνήμη χρειάζεται 1 κύκλο. Κάθε εντολή αυξάνει τον PC και έπειτα τερματίζει. O adder register φτάνει μέχρι την τιμή  $110_2$  αυτό γίνεται γιατί η εντολή που παίρνει τους περισσότερους κύκλους χρειάζεται 5 κύκλους για να εκτελεστεί συν έναν κύκλο για να διαβαστεί το επόμενο instruction. Όσες εντολές χρειάζονται λιγότερους κύκλους απλά αναμένουν μέχρι να γίνει 00 adder reset και να ξεκινήσει η επόμενη εντολή.

Επίσης σε πολλά σημεία κάποια σήματα, κυρίως από την μνήμη ή την register file, φαίνεται ότι είναι απροσδιόριστα. Αυτό συμβαίνει γιατί οι εντολές που εκτελούνται εκείνη την στιγμή διαβάζουν από register ή μνήμη που εκείνη την στιγμή δεν έχει αρχικοποιηθεί. Αυτό δεν αποτελεί πρόβλημα γιατί οι συγκεκριμένες εντολές δεν κάνουν χρήση αυτών των τιμών.

## 5.2 Add instruction



Απ' αυτή την προσομοίωση παρατηρείται ότι στην δεύτερη φάση (adder =  $010_2$ ) τα σήματα ALU\_Bin\_Sel = 0 και το ALU\_func = 0000. Στην επομένη φάση με adder =  $011_2$  το RF\_Wen = 1 ώστε να καταγραφεί στο register file του decode stage το alu\_output, γι' αυτό εξάλλου και το RF\_Write\_Data = 0 στον πολυπλέκτη για να επιλεχθεί το alu\_output στην έξοδο. Τέλος στην τέταρτη φάση (adder =  $100_2$ ), ενεργοποιείται το PC\_LdEn = 1 για να ξεκινήσει η διαδικασία ανάγνωσης της επόμενης εντολής από την μνήμη.

Η add εντολή είναι αντιπροσωπευτική για όλες τις αριθμητικές και λογικές εντολές που εκτελούνται στην ALU. Η μόνη διαφορά είναι ότι αλλάζει το ALU\_func για την κάθε εντολή. Για τον λόγο αυτό δεν παρουσιάζονται οι υπόλοιπες εντολές αυτού του τύπου.

Η ίδια λογική ακολουθείται και παρακάτω. Όσες εντολές είναι παρόμοιες ομαδοποιούνται και εκπροσωπούνται από μία εντολή.

## 5.3 Add immediate instruction



## 5.4 Branch instruction



## 5.5 Branch not equal instruction



# 5.6 Branch equal instruction



## 5.7 Load byte instruction



## 5.8 Load immediate



## 5.9 Load word instruction



## 5.10 No operation instruction



## 5.11 Store byte instruction



## 5.12 Store word instruction

