

## **ITSUE**

Curso 18/19 :: Prueba 1

SOLUCIÓN

## Escuela Superior de Informática

calificación

Este examen consta de 10 preguntas con un total de 10 puntos. Cada tres preguntas incorrectas resta un punto. Sólo una opción es correcta a menos que se indique algo distinto. No está permitido el uso de calculadora. La duración máxima de este examen será de 30 minutos.

| Apellidos: |        | dos: SOLUCIÓN                                                                                                                                                                                                                                                                                 | Nombre:                                                                                | Grupo:                     |
|------------|--------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------|----------------------------|
| 1.         | plataf | <ul> <li>La carga de trabajo en un sistema de computación hete taforma:</li> <li>a) Se asigna a cada tecnología en partes iguales para fac</li> <li>b) Se asigna a cada tecnología teniendo en cuenta el ren</li> <li>c) Ninguna de las anteriores.</li> <li>d)</li> </ul>                    | ilitar la distribución de trab                                                         | pajo.                      |
| 2.         | parte: | <ul> <li>En un diseño para un sistema heterogéneo, luego de definte:</li> <li>a) Se realiza independiente una de la otra y se agregan a</li> <li>b) Se realizan de manera conjunta e iterativa comparand</li> <li>c) Se realizan de manera independiente pero luego se interactiva</li> </ul> | l diseño.<br>lo resultados.                                                            |                            |
| 3.         |        | <ul> <li>a) Especificación AMBA en el entorno ARM se refiere</li> <li>b) Especificación del modelo de programación para el programación de un método de acceso a memoria.</li> <li>c) Especificación de un modelo de comunicación con su</li> </ul>                                           | rocesador ARM.                                                                         |                            |
| 4.         |        | <ul> <li>a) Aumentando la frecuencia del reloj para que termine</li> <li>b) Utilizando todos los modos de bajo consumo que ofre</li> <li>c) Utilizando los modos de bajo consumo posibles de ac procesador de acuerdo a lo que permita el diseño.</li> </ul>                                  | su trabajo en menos tiempo<br>ece el procesador cuando n                               | o esté procesando.         |
| 5.         |        | <ul> <li>a) Configurar el hardware interno tantas veces como lo j deseada.</li> <li>b) Configurar el hardware interno solo para simular una</li> <li>c) Las dos anteriores.</li> </ul>                                                                                                        | permita la tec <mark>nología p</mark> ara o                                            |                            |
| 6.         |        | <ul> <li>a) Menor consumo de potencia en comparación con CPI</li> <li>b) Capacidad de reconfiguración, consumo de potencia menor tiempo de diseño.</li> <li>c) Tecnología con curva de aprendizaje rápida, menor cobles a GPUs.</li> </ul>                                                    | Us, elevada frecue <mark>ncia d</mark> e o<br>a reducido en comparació                 | ón con otros dispositivos, |
| 7.         |        | <ul> <li>a) Comunicación de la parte reconfigurable con los perios</li> <li>b) Comunicación entre componentes implementados en</li> <li>c) Comunicación entre memoria cache y la parte reconfigurable</li> </ul>                                                                              | féricos de entrada/salida.<br>la parte reconfigurable.                                 |                            |
| 8.         |        | <ul> <li>a) Se describe un sistema a nivel de su comportamiento</li> <li>b) Se describe un sistema a nivel de diagrama en bloque comportamiento.</li> <li>c) Se obtiene un código de simulación a partir de una o (VHDL).</li> </ul>                                                          | y se obtiene un <mark>comp</mark> onent<br>le y se obtiene e <mark>l códi</mark> go el | n C/ C++ describiendo su   |

10 de diciembre de 2018 1/2



ITSUE Curso 18/19 :: Prueba 1

## Escuela Superior de Informática

| 9.  | [1p]                                                     | En el proceso de síntesis usando HLS, la etapa de scheduling se encarga de:                                        |
|-----|----------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------|
|     |                                                          | a) Asignar los recursos hardware necesarios para la funcionalidad buscada.                                         |
|     |                                                          | b) Asignar en qué ciclos de reloj se ejecutará cada operación.                                                     |
|     |                                                          | c) Asignar espacio de memoria a variables y datos del algoritmo a ejecutar.                                        |
| 10. | . [1p] ¿Qué se extrae del código de entrada al usar HLS? |                                                                                                                    |
|     |                                                          | a) Una máquina de estado para el control de los pasos del algoritmo.                                               |
|     |                                                          | <b>b</b> ) Una máquina de estado para el control de las etapas del algoritmo a implementar más el camino de datos. |
|     |                                                          | c) Extrae el datapath correspondiente a l algoritmo a implementar.                                                 |

10 de diciembre de 2018 2/2