### Головні терміни і поняття

### Комп`ютер, Алгоритм, Програма, Архітектура

Комп`ютер — сукупність електронних технічних засобів для автоматизованої алгоритмічної обробки дискретних даних.

Алгоритм — скінченний впорядкований набор правил для рішення завдання (ISO 2382/1-93).

Відповідно до алгоритму реалізується обчислювальний процес, який задається програмою.

Програма формується із **команд** (ISO 2382/1-93).

Архітектура комп'ютерів — загальні принципи побудови комп'ютерних систем та положення із реалізації взаємодії функціональних компонентів з виконання команд обробки даних.

### Призначення системного програмування

**Прикладна програма** призначена для вирішення задач у визначеній області застосування засобів перетворення даних.

#### Системна програма призначена для:

- підтримки роботоспроможності засобів перетворення даних,
- підвищення ефективності використання комп'ютерних засобів.

Системне програмування - процес розробки системних програм.

### Нейманівська архітектура

Ідея - в статті фон Неймана [Von Neumann, J., First Draft of a Report on the EDVAC, Moore School, University of Pennsylvania, 1945].

#### Основні принципи:

- двійкове кодування команди і операнди кодуються двійковими цифрами 0 та 1 і мають відповідний формат;
- програмне керування обчислення за алгоритмом вирішення завдання представлено у формі програми із команд, які вказують на операції для виконання відповідних дій;
- одноманітність пам'яті команди та операнди розміщуються в спільній пам'яті і відрізняються за методом використання;
- адресуємость пам'яті пам'ять формується із комірок з номерами (адресами).

Така архітектура має назву «нейманівська» або «принстонська».

Інша архітектура: «гарвардська архітектура» використовує розділену пам'ять для команд і даних.

### Типова структура комп'ютера принстонської архітектури



### Потік даних (нейманівська архітектура)



# Типова послідовність дій при виконанні команд

- 1. Зчитування команди із пам'яті в процесор відповідно до значення покажчика адреси команд.
- 2. Декодування команди.
- 3. Формування адрес операндів і зчитування операндів із пам'яті в регістри процесору (за необхідністю).
- 4. Виконання операції над операндами із формуванням ознак.
- 5. Запис в пам'ять результату виконання операції (за необхідністю).

### Типова структура процесора IA-32



# Типова структура процесора IA-32 (пояснення)

#### Основні функціональні пристрої:

- пристрій шинного інтерфейсу (BU),
- пристрій команд (IU) попереднє зчитування команд, дешифрація команд, мікропрограмне керування,
- виконавчий пристрій (EU) арифметико-логічний пристрій (ALU), пристрій обчислень із рухомою точкою (FPU),
- пристрій керування пам'яттю (MMU) керування сегментацією, перетворення сторінок адрес,
- кеш-пам'ять (CU Cache Unit).

### Архітектура IA-32



### Структура процесору INTEL 64



### Потік даних (процесор INTEL Core i7)



### Архітектура INTEL64

| Basic Program Execution Regis       | ters                          | Address Space            |
|-------------------------------------|-------------------------------|--------------------------|
| Sixteen 64-bit<br>Registers General | -Purpose Registers            | 2^64 -1                  |
| Six 16-bit<br>Registers Segmen      | nt Registers                  |                          |
|                                     | RFLAGS Register               |                          |
| 64-bits RIP (Ins                    | truction Pointer Regist       | ter)                     |
| FPU Registers                       |                               |                          |
| Eight 80-bit<br>Registers           | Floating-Poir<br>Data Registe |                          |
|                                     | bits Control Regi             |                          |
| 161                                 | bits Tag Register             |                          |
|                                     | Opcode Regi                   | ster (11-bits)           |
| 64 bits                             | FPU Instruct                  | ion Pointer Register     |
| 64 bits                             | FPU Data (O                   | perand) Pointer Register |
| MMX Registers                       | E                             | Bounds Registers         |
| Eight 64-bit<br>Registers           | MMX Registers                 | Four 128-bit Registers   |
| XMM Registers                       | I                             | BNDCFGU BNDSTATUS        |
| Sixteen 128-bit<br>Registers        | ı                             | XMM Registers            |
|                                     | 32-bits                       | MXCSR Register           |
| YMM Registers                       |                               | -                        |
| Sixteen 256-bit<br>Registers        |                               | YMM Registers            |
|                                     |                               | •                        |

Figure 3-2. 64-Bit Mode Execution Environment

### Потік даних (процесор MIPS)



### Архітектура MIPS R2000



### Багаторівневе представлення комп'ютерів



### Структурне розташування рівня ISA



Рівень архітектури набора команд (ISA – Instruction Set Architecture) узгоджує роботу програмного та апаратного забезпечення.

Всі початкові програми транслюються в єдину форму команд рівня ISA, а апаратне забезпечення їх виконує.

Асемблер - програма для перетворення програми з мови асемблера в машинний (комп'ютерний) код

# Рівень архітектури набора команд (ISA – Instruction Set Architecture)

Архітектура системи команд (ISA) характеризує:

- 1. Тип і формати даних.
- 2. Адресацію даних.
- 3. Доступ до операндів.
- 4. Формат команд.
- 5. Адресацію команд.
- 6. Кодування команд.
- 7. Набор команд.

Рівень ISA має опис в технічній документації (IA32, IA64, ARMv7). Приклади ISA — x86, ARM (Acorn/Advanced RISC Machine), AVR (Alf and Vegard`s RISC processor), MIPS (Microprocessor without Interlocked Pipeline Stages).

Рівень ISA — це рівень, на який орієнтується компілятор при формуванні вихідного коду.

# Співвідношення асемблеру х86, мови високого рівня і машинного коду

#### Еквівалентний машинний код: Приклад коду на С++: int Y; A1 00204000 33C0 07 int X = (Y + 7) \* 3; 3B 03000000 -04204000 8915 08204000 Еквівалент на асемблері: mov eax,Y ; копіювання із пам'яті значення змінної із ім'ям Y в регістр EAX ; (завантаження в регістр ЕАХ двійкового коду відповідно до значення ; числа, яке розташоване в пам'яті за адресою відповідно до імені Y) add eax.7 ; додавання константи 7 до числа, розташованого в регістрі ЕАХ, ; та збереження результату в регістрі ЕАХ) mov ebx,3 ; завантаження числа із значенням 3 в регістр EBX imul ebx ; перемноження чисел, розташованих в регістрах ЕВХ і ЕАХ, ; та збереження результату (добутку) в регістрі EAX та EDX ; завантаження (копіювання в пам'ять) значення числа із регістру ЕАХ mov X,eax ; та присвоєння числу імені Х mov X+4,edx ; завантаження (копіювання в пам'ять) значення числа

; із регістру EDX та присвоєння числу імені X+4

# Співвідношення асемблеру MIPS, мови високого рівня і машинного коду



The 1w instruction is identified by 35 in the first field (op). The base register 9 (\$t1) is specified in the second field (rs), and the destination register 8 (\$t0) is specified in the third field (rt). The offset to select A[300] (1200 = 300  $\times$  4) is found in the final field (address).

#### Напрями практичного використання асемблеру

- Вбудовані програми (економічне використання пам'яті).
- Програми реального часу моделювання та моніторинг стану обладнання (точність запитів і відповідей).
- Комп'ютерні ігрові консолі (оптимізація для невеликого розміру коду і швидкого виконання).
- Аналіз процесів взаємодії комп'ютерних апаратнопрограмних засобів («глибина діагностування»).
- Керування елементами комп'ютерного обладнання на самому низькому рівні («маніпулювання бітами»).
- Розробка драйверів (безпосередній доступ до елементів керування).

#### Початкові вимоги

#### Базові навички студентів:

- Вміння програмувати хоча б на одній мові високого рівня (Java, C, Python, C ++).
- Знання правил використання операторів, масивів і функцій для вирішення завдань програмування.

Апаратно-програмна підтримка: комп'ютер з встановленою 32- або 64-розрядною версію Microsoft Windows.

### Завдання до самостійної роботи

- 1. Засвоїти терміни і поняття.
- 2. Засвоїти головні відмінності між формами подання програмного коду.
- 3. Визначити ознаки комп'ютерної структури і архітектури для формування системи машинних команд.

### Література

- Intel® 64 and IA-32 Architectures Software Developer's Manual.
   Order Number: 325462-067US, May 2018
- Andrew S. Tanenbaum, Todd Austin. Structured Computer
   Organization. 6th ed. University of Michigan, Ann Arbor, Michigan,
   United States, 2013
- 3. David A. Patterson, John L. Hennessy. Computer organization and design: the hardware/software interface. 5th ed. The Morgan Kaufmann series in computer architecture and design, 2014
- 4. William Stallings. Computer organization and architecture: designing for performance. 10th ed. Pearson Education, Inc, 2016
- 5. Irvine K.R. Assembly Language for x86 Processors. Florida International University School of Computing and Information Sciences. 7th ed, 2014.
- 6. Randall Hyde. The Art of Assembly Language. 2th ed, 2010

# Регістрова архітектура системи команд

Формат команд

Структура і мікропрограми блоку виконання арифметичних операцій Огляд IA-32

Формат команд на мові асемблера IA-32

#### Формат команд

Типова команда має операційну і адресну частини із наступною

інформацією:

- Дія, яка виконується,

- Місцерозташування операндів,

- Місцерозташування результату.



#### Формат команд вказує на:

- Тип операцій в системі команд та їх кількість,
- Розрядність команд,
- Тип фрагментів команд («полів команди») та їх розрядність,
- Спосіб декодування команд,
- Кількість адрес в команді («адресність»),
- Способи доступу до даних («способи адресації»).

### Адресність команд (ЗА, 2А)

Очевидний варіант адресності – наявність в команді трьох адрес:

| коп | CA | Адреса<br>операнда 1 | Адреса<br>операнда 2 | Адреса<br>результата |
|-----|----|----------------------|----------------------|----------------------|
|-----|----|----------------------|----------------------|----------------------|

Раніше, наприклад в EDVAC (1952р), в команді була також четверта адреса для вказання номеру наступної команди. Необхідність в 4-й адресі зникла після введення в процесор «покажчика (лічильника) адреси команд» і використання впорядкованого розташування команд в пам'яті.

Використання адреси одного із операндів (наприклад, другого) в якості адреси результату дозволяє перейти до 2-адресних команд (після виконання команди операнд втрачений, тому що дані по відповідній адресі заміщуються на результат):

| коп са | Адреса<br>операнда 1 | Адреса операнда 2<br>та результату |
|--------|----------------------|------------------------------------|
|--------|----------------------|------------------------------------|

### Адресність команд (1А, 0А)

Одноадресні команди приписують розташування одного із операндів та результату за фіксованою адресою (зазвичай, в одному із процесорних регістрів - «акумуляторі»):



Безадресні («нульадресні») команди приписують використання даних за фіксованими адресами розташування операндів та результату:



Критерії визначення адресності команд:

- Ємність пам'яті для розташування даних,
- Швидкодія виконання програми,
- Ефективність використання комірок пам'яті.

# Приклад оцінки ефективності команд різної адресності

Необхідно обчислити:  $y = a \times b + (c - d) \times e / f$ .

Для оцінки використовуються коефіцієнти:

- 1. Використання адрес в команді: K = Ae/As (Ae кількість адрес, що вказані в програмі, As кількість адресних полів у всіх командах програми).
- 2. Звертань до пам'яті: T = Top + Tin (Top кількість звертань до пам'яті для передавання даних, Tin ... команд).

Для прикладу: K3=9/15, K2=9/12, K1=9/9, T3=14(9+5), T2=15(9+6), T1=18(9+9). В загальному випадку, ефективність залежить від прикладної області.

```
А) Команди ЗА
                                  Б) Команди 2А
                                                               В) Команди 1А
               (s - aдресa комірки пам'яті, Acc - акумулятор):
MH a, b, s; a \times b \rightarrow s
                                MH a, b; a \times b \rightarrow Acc
                                                               ЧТ a; a-> Acc
ВД c,d,-; c-d->Acc
                                                               MH b; Acc \times b \rightarrow Acc
                                3\Pi s, -; Acc -> s
                                ВД c,d; c-d \rightarrow Acc
                                                               3\Pi s; Acc -> s
MH -, e, -; Acc x e -> Acc
                                                               ЧТ c; c -> Acc
ДЛ -,f,-; Acc /f-> Acc
                                MH e, - ; Acc x e -> Acc
                                                                ВД d; Acc - d -> Acc
ДД -,s,y; Acc +s->y
                                ДЛ f,-; Acc /f->Acc
                                                               MH e; Acc xe-> Acc
                                ДД s, y; Acc + s -> y
                                                               ДЛ f; Acc /f -> Acc
                                                               ДД s; Acc + s -> Acc
                                                                ЗП
                                                                    Y; Acc -> Y
```

### Структура блоку виконання арифметичних операцій адресності «2A» (із регістровою пам'яттю)



### Мікропрограма виконання арифметичних операцій адресності «2A» (із регістровою пам'яттю)



### Дії блоку виконання арифметичних операцій адресності «2A»

- -Виявлення місцерозташування першого операнда,
- -Формування виконавчої адреси (якщо перший операнд розташований в загальній пам'яті),
- -Зчитування першого операнда (із регістра або пам'яті),
- -Виявлення місцерозташування другого операнда,
- -Формування виконавчої адреси (якщо другий операнд розташований в загальній пам'яті),
- -Зчитування другого операнда (із регістра або пам'яті),
- -Пересилання операндів в АЛП,
- -Виконання операції в АЛП,
- -Виявлення місцерозташування результату,
- -Запис (занесення) результату (в регістр або пам'ять).

Виконавчий (ефективний) адрес — двійковий код номеру комірки пам'яті (що вказана в команді) для збереження операнда та/або результату.

### Архітектура IA-32



# Регістри загального призначення (General Purpose Registers)



Варіанти адресування регістрів А, В, С, D:



Використання регістрів в деяких командах (за умовчанням):

- ЕАХ акумулятор, джерело операнду або приймач результату;
- EBX покажчик на дані в сегменті даних (DS);
- ECX лічильник в рядкових (ланцюгових (MOVS)) і циклічних (із префіксом REP) командах;
- EDX частина даних в арифметичних діях, адреса порту вводу-виводу в IN/INS, OUT/OUTS;
- ESI покажчик на джерело операнду (індексний регістр джерела даних);
- EDI покажчик на приймач операнду (індексний регістр приймача даних);
- EBP покажчик на фрагмент даних в сегменті стеку (SS).

Регістр ESP завжди вказує на відносний адрес вершини стеку.

### Розрядність і позначення регістрів



| 32-Bit | 16-Bit | 8-Bit (High) | 8-Bit (Low) |
|--------|--------|--------------|-------------|
| EAX    | AX     | AH           | AL          |
| EBX    | BX     | ВН           | BL          |
| ECX    | CX     | СН           | CL          |
| EDX    | DX     | DH           | DL          |

| 32-Bit | 16-Bit |
|--------|--------|
| ESI    | SI     |
| EDI    | DI     |
| EBP    | BP     |
| ESP    | SP     |

# Регістр ознак/прапорів (EFLAGS Register) (12 молодших розрядів)



<u>Шість</u> ознак формуються відповідно до результату виконання операції:

- CF (carry) перенесення із старшого розряду результату (із розряду (n-1) в неіснуючий розряд n);
- **PF** (parity) парний результат (кількість одиниць в молодшому байті результату є парним);
- **AF** (auxiliary carry) перенесення між тетрадами молодшого байту (із 3 в 4 розряд результату);
- **ZF** (zero) нульовий результат (всі розряди результату нульові);
- **SF** (sign) знак результату (значення старшого розряду (n-1) результату);
- **OF** (overflow) переповнення (перенесення із розряду (n-2) в розряд (n-1) не співпадає із перенесенням із розряду (n-1) в неіснуючий розряд n).

#### <u>Три</u> ознаки вказують на стан роботи процесору:

- **DF** (direction) напрям автоадресації джерела/приймача в рядкових (ланцюгових) командах (DF = 0 автоінкремент, DF = 1 автодекремент);
- **IF** (interrupt enable) наявність дозволу на переривання (IF = 1 дозволено);
- **TF** (trap) наявність дозволу крокового (одна команда) режиму (TF=1 дозволено).

# Регістр адреси команд «покажчик команд» - (EIP)

Покажчик команд (EIP) - 32-розрядний регістр — адреса наступної команди на виконання.

| 31 | 16 | 15 | 0 |
|----|----|----|---|
|    |    | IP |   |

# Відображення архітектурних елементів в OllyDbg та x32Dbg



## Формат команд на мові асемблеру

#### [label:] mnemonic [operands] [;comment]

- Miтка (Label) починається з літери і завершується двокрапкою. Приклади mit18:, ab55:, fah2:
- Мнемокод операції (Instruction mnemonic) відділяється пробілом.

Приклади - ADD, MOV, SUB, MUL, JMP

- Операнд/операнди (Operand(s)) — ім'я регістрів, мітки, безпосередні дані, вирази арифметичні, вирази для формування адрес операндів в пам'яті тощо.

Приклади – eax, 52, 0A4h, [(18+20)/2], [ebx+esi]

- Коментар (Comment) - починається крапкою з комою.

#### <u>Обов'язковим є вказання на мнемокод операції.</u>

## Правила вказання на операнди і результат

В командах на мові асемблеру вказання на послідовність операндів і результату обумовлено за умовчанням:

ADD dst, src dst (destination) — приймач (приемник (рос))

src (source) – джерело (подавач?) (источник (рос))

Результат завантажується в *dst*, наприклад, для операції:

- ADD: dst = dst + src

- SUB: dst = dst - src

Така погодженість присутня в більшості команд. По іншому, наприклад, в рядкових (ланцюгових) командах.

<u>Вимога – однакова розрядність операндів команди</u>

## Нотація в командах

| Symbol             | Description                                                                                                                                                             |
|--------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| reg                | An 8-, 16-, or 32-bit general register from the following list: AH, AL, BH, BL, CH, CL, DH, DL, AX, BX, CX, DX, SI, DI, BP, SP, EAX, EBX, ECX, EDX, ESI, EDI, EBP, ESP. |
| reg8, reg16, reg32 | A general register, identified by its number of bits.                                                                                                                   |
| segreg             | A 16-bit segment register (CS, DS, ES, SS, FS, GS).                                                                                                                     |
| accum              | AL, AX, or EAX.                                                                                                                                                         |
| mem                | A memory operand, using any of the standard memory-addressing modes.                                                                                                    |
| mem8, mem16, mem32 | A memory operand, identified by its number of bits.                                                                                                                     |
| shortlabel         | A location in the code segment within $-128$ to $+127$ bytes of the current location.                                                                                   |
| nearlabel          | A location in the current code segment, identified by a label.                                                                                                          |
| farlabel           | A location in an external code segment, identified by a label.                                                                                                          |
| imm                | An immediate operand.                                                                                                                                                   |
| imm8, imm16, imm32 | An immediate operand, identified by its number of bits.                                                                                                                 |

## Команди додавання та віднімання (основні)

#### ADD (Added) - Додавання

#### Формат:

 ADD
 reg, reg
 ADD
 reg, imm

 ADD
 mem, reg
 ADD
 mem, imm

 ADD
 reg, mem
 ADD
 accum, imm

Додає операнд із джерела до операнду із приймача і завантажує результат в приймач.

Розрядності операндів повинні бути однаковими.

A source operand is added to a destination operand, and the sum is stored in the destination. Operands must be the same size.

Формування ознак:



#### SUB (Subtract) - Віднімання

#### Формат:

 SUB
 reg, reg
 SUB
 reg, imm

 SUB
 mem, reg
 SUB
 mem, imm

 SUB
 reg, mem
 SUB
 accum, imm

Віднімає значення операнда джерела із операнда приймача і завантажує результат в приймач.

Розрядності операндів повинні бути однаковими.

Subtracts the source operand from the destination operand.

Operands must be the same size.

Формування ознак:

| O | D | I | S | Z | Α | P | C |
|---|---|---|---|---|---|---|---|
| * |   |   | * | * | * | * | * |

## Пересилання (копіювання) даних

(Move) - Пересилання

(Копіювання)

Формат:

MOV reg, reg

MOV reg, mem

MOV reg16, segreg MOV segreg, mem16

MOV segreg, reg16

MOV reg, imm

MOV mem, reg MOV mem, imm

MOV mem16, segreg

Копіювання байт/слово/подвійне слово із джерела в приймач

Copies a byte or word from a source operand to a destination operand.

Формування ознак немає:

| O | D | I | S | Z | A | P | C |
|---|---|---|---|---|---|---|---|
|   |   |   |   |   |   |   |   |

## Операція комп'ютерної логіки - XOR

| XOR | Exclusive OR O D                                                                                                                    | I S * | Z A<br>* ? | P C * 0 |
|-----|-------------------------------------------------------------------------------------------------------------------------------------|-------|------------|---------|
|     | Виключне ЧИ (виключне АБО)                                                                                                          |       |            |         |
|     | Each bit in the source operand is exclusive ORed with its correct The destination bit is a 1 only when the original source and dest |       |            |         |
|     | Instruction formats:                                                                                                                | x1    | x2         | у       |
|     | XOR reg, reg XOR reg, imm                                                                                                           | 0     | 0          | 0       |
|     | XOR mem, reg XOR mem, imm                                                                                                           | 0     | 1          | 1       |
|     | XOR reg, mem XOR accum, imm                                                                                                         | 1     | 0          | 1       |
|     |                                                                                                                                     | 1     | 1          | 0       |

Використання для обнулення регістрів: XOR reg, reg

Приклад (обнулення регістру EAX): XOR EAX, EAX

(комп код команди: 3300)

Альтернативні варіанти обнулення:

MOV EAX,0 B8 00000000 SUB EAX,EAX 2BC0

## Приклади із 32-біт і 8-біт даними

```
TITLE < y=a+b-d >
                                          TITLE <y=a+b-d>
                             (pr05x32.asm)
                                                                       (pr06x32.asm)
.686
                                          .686
.model flat, stdcall
                                          .model flat, stdcall
option casemap: none
                                          option casemap: none
.data
                                          .data
  a dd 5
                                            a db 5
  b dd 3
                                            b db 3
  d dd 2
                                            d db 2
  y dd 0Fh
                                            y db 0Fh
  temp dd?
                                            temp db?
.code
                                          .code
sty:
                                          sty:
                                           xor eax, eax
  xor eax, eax
                                            mov al, a
  mov eax, a
  add eax, b
                                            add al, b
  mov temp, eax ; (a+b)
                                            mov temp, al; (a+b)
  sub eax, d
                                            sub al, d
  mov y, eax ; y=(a+b-d)
                                            mov y, al; y=(a+b-d)
ret
                                          ret
end sty
                                          end sty
```

## Приклад в x32Dbg



# Завдання до самостійної роботи (звіт не вимагається)

- 1. Особливості формату команд різної адресності.
- 2. Положення з регістрової архітектури команд.
- 3. Алгоритм виконання арифметичних операцій і операцій пересилання адресності «2A» в архітектурі із регістровою пам'яттю.
- 4. Архітектура IA-32.
- 5. Правила вказання на розрядність компонентів IA-32 в командах на мові асемблера.
- 6. Формат команд на мові асемблера.
- 7. Редагувати програму, що наведена на попередньому слайді, з іншими значеннями операндів та проаналізувати вміст регістрів і комірок пам'яті.

## Література

- 1. Intel® 64 and IA-32 Architectures Software Developer's Manual. Order Number: 325462-067US, May 2018 (ch.4)
- 2. Kip R. Irvine. Assembly Language for x86 Processors. Florida International University School of Computing and Information Sciences. 7th Edition, 2014 (ch.2-3,app.A)
- 3. Andrew S. Tanenbaum, Todd Austin. Structured Computer Organization. University of Michigan, Ann Arbor, Michigan, United States, 2013 (ch.5)
- 4. Бабич М.П., Жуков І.А. Комп'ютерна схемотехніка: Навчальний посібник. — К.: «МК-Прес», 2004 (гл.10, с.337-340)

# Додаткове завдання до самостійної роботи (не є обов'язковим для виконання)

- 1. Засвоїти алгоритм виконання арифметичних операцій адресності «2A» із регістровою пам'яттю при форматі команд "RR", "RS", "RX" (наступні слайди).
- 2. Вказати на особливості мікропрограми виконання арифметичних операцій адресності «2A» із регістровою пам'яттю при форматі команд "RR", "RS", "RX".

Barbara J. Burian. A simple approach to S/370 assembly language programming. — New Jersy: Prentice-Hall, Inc, 1977.

# Приклад виконання арифметичних операцій адресності «2A» із регістровою пам'яттю Формат команди "RR"



# Приклад виконання арифметичних операцій адресності «2A» із регістровою пам'яттю Формат команди "RS"



# Приклад виконання арифметичних операцій адресності «2A» із регістровою пам'яттю Формат команди "RX"

Дія: (R1)\*(Авик)=>(R1), Авик=(RB2)+(RX2)+D2 Адресація: перший операнд - пряма регістрова другий операнд - базова індексна



# Команди асемблеру процесорів «IA-32»

```
Інкремент, декремент,
Логічні
Перекодування
Зсув
Цикл
Умовний перехід
Порівняння
Опрацювання окремих бітів
```

## **Архітектура ІА-32**



Figure 3-1. IA-32 Basic Execution Environment for Non-64-bit Modes

### Зміна значення операнда на одиницю

#### INC (Increment) - Збільшення на одиницю

Додавання 1 до операнду.

Adds 1 to a register or memory operand.

Формат: пос гед

INC mem

Формування ознак (ознака СF не формується)



#### DEC (Decrement) - 3меншення на одиницю

Віднімання 1 із операнду.

Subtracts 1 from an operand. Does not affect the Carry flag.

Формат: DEC reg
DEC mem

Формування ознак (ознака СF не формується)



## Операції комп'ютерної логіки



AND reg,reg
AND mem,reg
AND reg,mem
AND reg,imm
AND mem,imm
AND accum,imm



OR mem,reg
OR reg,mem
OR reg,imm
OR mem,imm
OR accum,imm

Exclusive OR

O D I S Z A P C

O D \* \* \* ? \* 0

Each bit in the source operand is exclusive ORed with its corresponding bit in the destination. The destination bit is a 1 only when the original source and destination bits are different.

XOR reg,reg XOR reg,imm
XOR mem,reg XOR mem,imm
XOR reg,mem XOR accum,imm

Instruction formats:

## Перетворення кодів

| NEG | Negate                                           |       |         |        |         |       |        |         |         |                               |
|-----|--------------------------------------------------|-------|---------|--------|---------|-------|--------|---------|---------|-------------------------------|
|     |                                                  | O     | D       | I      | S       | Z     | A      | P       | C       |                               |
|     |                                                  | *     |         |        | *       | *     | *      | *       | *       |                               |
|     |                                                  |       |         |        |         |       |        |         |         |                               |
|     | Calculates the twos comp<br>Instruction formats: | lemen | t of th | ne des | tinatio | n ope | rand a | and sto | ores th | ne result in the destination. |
|     | NEG reg                                          |       |         |        |         |       |        | NEG     | me.     | m                             |

| NOT | Not                                            |        |        |      |       |        |        |        |       |           |
|-----|------------------------------------------------|--------|--------|------|-------|--------|--------|--------|-------|-----------|
|     |                                                | O      | D      | I    | S     | Z      | Α      | P      | C     |           |
|     |                                                |        |        |      |       |        |        |        |       | ]         |
|     |                                                |        |        |      |       |        |        |        |       | •         |
|     | Performs a logical NOT of Instruction formats: | operat | ion or | an o | peran | d by r | eversi | ing ea | ch of | its bits. |
|     | NOT reg                                        |        |        |      |       |        |        | NOT    | n m   | nem       |

## Операції зсуву

| SHR  | Shift right                  | 0 CF  |
|------|------------------------------|-------|
| SHL  | Shift left                   |       |
| SAL  | Shift arithmetic left        | CF CF |
| SAR  | Shift arithmetic right       | CF    |
| ROL  | Rotate left                  | CF CF |
| ROR  | Rotate right                 | CF    |
| RCL  | Rotate carry left            | CF    |
| RCR  | Rotate carry right           | CF    |
| SHLD | Double-precision shift left  |       |
| SHRD | Double-precision shift right |       |

## Зсув вліво



| SHL | Shift Left                                                                                                     | SHL        | reg,                                | imm8                                |        | SAL    | r            | eg, imm   |  |  |
|-----|----------------------------------------------------------------------------------------------------------------|------------|-------------------------------------|-------------------------------------|--------|--------|--------------|-----------|--|--|
| CAL | Shift Arithmetic Left                                                                                          | SHL        | reg,                                | CL                                  |        | SAL    | r            | eg, CL    |  |  |
| SAL | Shift Arithmetic Left                                                                                          | SHL        | mem,                                | imm8                                |        | SAL    | m            | mem, imm8 |  |  |
|     | 1                                                                                                              | CHI        | mem,                                | CT.                                 |        | SAL    | 777          | em, CL    |  |  |
|     | Shifts each bit in the destination                                                                             |            | the left,                           | using the                           |        | ce ope | rand         | to determ |  |  |
|     | Shifts each bit in the destination the number of shifts. The highes with a zero (identical to SAL). processor. | operand to | the left,<br>d into the<br>perand n | using the<br>e Carry f<br>nust be a | lag, a | ce ope | rand<br>lowe | to determ |  |  |

Можливе застосування - множення на значення, кратне степіню 2.

```
mov dl,10 ; before: 00001010
shl dl,2 ; after: 00101000
```

## Зсув вправо

## SHR Shift Right Shifts each bit in the destin number of shifts. The higher

Shifts each bit in the destination operand to the right, using the source operand to determine the number of shifts. The highest bit is filled with a zero, and the lowest bit is copied into the Carry flag. The *imm8* operand must be a 1 when using the 8086/8088 processor.

SHR reg, imm8

SHR mem,imm8 SHR mem,CL



#### SAR | Shift Arithmetic Right

Shifts each bit in the destination operand to the right, using the source operand to determine the number of shifts. The lowest bit is copied into the Carry flag, and the highest bit retains its previous value. This shift is often used with signed operands because it preserves the number's sign. The *imm8* operand must be a 1 when using the 8086/8088 processor.

O

SAR reg, imm8 SAR reg, CL SAR mem, imm8 SAR mem, CL



#### Можливе застосування - ділення на значення, кратне степіню 2.

a) mov al,0F0h sar al,1 ; AL = 11110000b (-16) ; AL = 11111000b (-8), CF = 0

b) mov al,01000000b shr al,3 ; AL = 64 ; divide by 8, AL = 00001000b

shl eax,16 sar eax,16 ; EAX = ????FF80h ; EAX = FF800000h ; EAX = FFFFF80h

## Приклади застосування команди ROL



а) Зсуви на тетраду з відтворенням початкового значення:

```
mov ax,6A4Bh
rol ax,4 ; AX = A4B6h
rol ax,4 ; AX = 4B6Ah
rol ax,4 ; AX = B6A4h
rol ax,4 ; AX = 6A4Bh
```

б) Перетворення 26h в 62h:

```
mov al,26h
rol al,4 ; AL = 62h
```

## Приклад застосування команди RCL



Перевірка біту LSB (контроль числа на парність):

```
.data
testval BYTE 01101010b
.code
shr testval,1 ; shift LSB into Carry flag
jc exit ; exit if Carry flag set
rcl testval,1 ; else restore the number
```

## Подвійний зсув вліво SHLD

Операнд-отримувач зміщується вліво на задану кількість бітів. Позиції бітів, відкриті зсувом, заповнюються найбільш значущими бітами операнда-джерела. Значення операнда-джерела не змінюється.





## Подвійний зсув вправо SHRD

Операнд-отримувач зміщується вправо на задану кількість бітів. Позиції бітів, відкриті зсувом, заповнюються найменш значущими бітами операнда-джерела. Значення операнда-джерела не змінюється.





## Приклади застосування SHLD та SHRD

```
.data
wval WORD 9BA6h
.code
mov ax,0AC36h
shld wval,ax,4
```



```
mov ax,234Bh
mov dx,7654h
shrd ax,dx,4
```



## Приклад отримання частин від коду дати



#### а) Отримання значення "день"

```
mov al,dl ; make a copy of DL and al,00011111b ; clear bits 5-7 mov day,al ; save in day
```

#### б) Отримання значення "місяць"

```
mov ax,dx ; make a copy of DX shr ax,5 ; shift right 5 bits and al,00001111b ; clear bits 4-7 mov month,al ; save in month
```

#### в) Отримання значення "рік"

```
mov al,dh ; make a copy of DH shr al,1 ; shift right one position mov ah,0 ; clear AH to zeros add ax,1980 ; year is relative to 1980 mov year,ax ; save in year
```

#### Команди циклу

LOOP (Loop) - Цикл LOOPD (x86) LOOPW (16-bit Counter)

Формат: LOOP shortlabel LOOPD shortlabel

LOOPW shortlabel

Зменшення значення регістру ECX/CX на 1, перевірка остачі та передача керування за вказаною міткою, якщо значення остачі в регістру ECX/CX більше нуля.

Мітка повинна вказувати на адресу із зміщенням -128...+127 байт відносно адреси наступної команди. В процесорах IA-32 за умовчанням використовується регістр ECX.

Decrements ECX and jumps to a short label if ECX is not equal to zero. The destination must be -128 to +127 bytes from the current location.

Формування ознак немає:

| O | D | 1 | S | Z | A | P | C |
|---|---|---|---|---|---|---|---|
|   |   |   |   |   |   |   |   |

#### LOOPE, (Loop if Equal (Zero)) - Цикл, якщо нуль LOOPZ

POPMAT: LOOPE shortlabel

Декремент значення регістру ECX/CX, перевірка остачі та передача керування за вказаною міткою, якщо значення остачі в регістрі ECX/CX більше нуля і ознака ZF дорівнює одиниці.

Decrements (E)CX and jumps to a short label if (E)CX > 0 and the Zero flag is set.

Формування ознак немає

## LOOPNE, (Loop if Not Equal (Zero)) - Цикл, якщо не нуль LOOPNZ

Формат: LOOPNE shortlabel

Декремент значення регістру ECX/CX, перевірка остачі та передача керування за вказаною міткою, якщо значення остачі в регістрі ECX/CX більше нуля і ознака ZF дорівнює нулю.

Decrements (E)CX and jumps to a short label if (E)CX > 0 and the Zero flag is clear.

Формування ознак немає

## Умовний і безумовний перехід

| <b>J</b> condition | Conditional Jump                                                                                                  | 0               | D   | 1     | S      | Z     | Α     | P      | C     |
|--------------------|-------------------------------------------------------------------------------------------------------------------|-----------------|-----|-------|--------|-------|-------|--------|-------|
|                    | Умовний перехід                                                                                                   |                 |     |       |        |       |       |        |       |
|                    | Перехід до мітки, якщ<br>На процесорах х86 змі<br>негативним 32-бітов                                             | іщення мітки    | мож |       |        |       |       |        | ,     |
|                    | Jumps to a label if a specified flag<br>the x86, the label must be in the ri<br>On x86 processors, the label's of | ange of -128 to | +12 | 7 byt | es fro | m the | curre | nt loc | ation |
|                    | Instruction format:                                                                                               | Jcondition      | 1   | abe.  | 2      |       |       |        |       |

| JMP | Jump Unconditio Безумовний г | la l |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | О | D       | I      | S     | Z             | A | P | C |
|-----|------------------------------|------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|---------|--------|-------|---------------|---|---|---|
|     | T                            |                                          | an opening and a second and                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |   |         |        |       |               |   |   |   |
|     | near jump is within the      |                                          | np is within –128 to de segment, and a far                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |   |         |        |       |               |   |   |   |
|     |                              |                                          | The state of the s |   | np is c |        |       | curre         |   |   |   |
|     | near jump is within the      | same coo                                 | de segment, and a far                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |   | np is c | outsid | e the | currei<br>116 |   |   |   |

## Умовний перехід за ознаками (прапорами)

| Mnemonic | Comment                      | Mnemonic | Comment                        |
|----------|------------------------------|----------|--------------------------------|
| JA       | Jump if above                | JE       | Jump if equal                  |
| JNA      | Jump if not above            | JNE      | Jump if not equal              |
| JAE      | Jump if above or equal       | JZ       | Jump if zero                   |
| JNAE     | Jump if not above or equal   | JNZ      | Jump if not zero               |
| JB       | Jump if below                | JS       | Jump if sign                   |
| JNB      | Jump if not below            | JNS      | Jump if not sign               |
| JBE      | Jump if below or equal       | JC       | Jump if carry                  |
| JNBE     | Jump if not below or equal   | JNC      | Jump if no carry               |
| JG       | Jump if greater              | JO       | Jump if overflow               |
| JNG      | Jump if not greater          | JNO      | Jump if no overflow            |
| JGE      | Jump if greater or equal     | JP       | Jump if parity                 |
| JNGE     | Jump if not greater or equal | JPE      | Jump if parity equal           |
| JL       | Jump if less                 | JNP      | Jump if no parity              |
| JNL      | Jump if not less             | JPO      | Jump if parity odd             |
| JLE      | Jump if less or equal        | JNLE     | Jump if not less than or equal |

## Команди зіставлення операндів

| СМР | Compare<br>Зіставлення                                                                                |            | 0 *        | D      | I      | \$<br>* | Z<br>* | A *          | P<br>* | C<br>* |  |
|-----|-------------------------------------------------------------------------------------------------------|------------|------------|--------|--------|---------|--------|--------------|--------|--------|--|
|     | Зіставлення операндів за р Compares the destination to th from the destination.  Instruction formats: |            |            | erforn | ning a |         | plied  |              | action | of th  |  |
|     | nistruction formats:                                                                                  | CMP<br>CMP | mem<br>reg |        |        | CM      |        | mem,<br>acci |        |        |  |

| TEST | Test                                                                                         |                      |                         | O                                                | D | I                 | S | Z                    | Α | P | С |  |
|------|----------------------------------------------------------------------------------------------|----------------------|-------------------------|--------------------------------------------------|---|-------------------|---|----------------------|---|---|---|--|
|      | Тестування                                                                                   |                      |                         | 0                                                |   |                   | * | *                    | ? | * | 0 |  |
|      | Порозрядна неявна опер<br>Tests individual bits in the des<br>logical AND operation that aff | stination o          | _                       | ad against those in the source operand. Performs |   |                   |   |                      |   |   |   |  |
|      | Instruction formats:                                                                         | TEST<br>TEST<br>TEST | reg,n<br>mem,n<br>reg,n | reg                                              | T | EST<br>EST<br>EST | m | eg,i<br>em,i<br>ccum |   | m |   |  |

## Типи умов у командах передачі керування

Інструкції умовної передачі курування можна розділити на чотири групи відповідно до умов:

- значень прапора;
- рівності між операндами або значення (Е) СХ;
- порівняння незнакових операндів;
- порівняння знакових операндів.

# 1. Перехід за умовами відповідно до значень прапорів Zero, Carry, Overflow, Parity, Sign

| Mnemonic | Description              | Flags / Registers |
|----------|--------------------------|-------------------|
| JZ       | Jump if zero             | ZF = 1            |
| JNZ      | Jump if not zero         | ZF = 0            |
| JC       | Jump if carry            | CF = 1            |
| JNC      | Jump if not carry        | CF = 0            |
| JO       | Jump if overflow         | OF = 1            |
| JNO      | Jump if not overflow     | OF = 0            |
| JS       | Jump if signed           | SF = 1            |
| JNS      | Jump if not signed       | SF = 0            |
| JP       | Jump if parity (even)    | PF = 1            |
| JNP      | Jump if not parity (odd) | PF = 0            |

# 2. Перехід за умовами відповідно до результатів перевірки на рівність

За результатами порівнянь двох операндів, наприклад командою СМР, або на основі значення СХ, ЕСХ (RCX).

CMP leftOp,rightOp

| Mnemonic | Description                                 |
|----------|---------------------------------------------|
| JE       | Jump if equal $(leftOp = rightOp)$          |
| JNE      | Jump if not equal ( $leftOp \neq rightOp$ ) |
| JCXZ     | Jump if CX = 0                              |
| JECXZ    | Jump if ECX = 0                             |
| JRCXZ    | Jump if RCX = 0 (64-bit mode)               |

# 3. Перехід за умовами відповідно до результатів порівняння незнакових операндів

#### CMP leftOp, rightOp

| Mnemonic | Description                                       |
|----------|---------------------------------------------------|
| JA       | Jump if above (if leftOp > rightOp)               |
| JNBE     | Jump if not below or equal (same as JA)           |
| JAE      | Jump if above or equal (if $leftOp \ge rightOp$ ) |
| JNB      | Jump if not below (same as JAE)                   |
| JB       | Jump if below (if $leftOp < rightOp$ )            |
| JNAE     | Jump if not above or equal (same as JB)           |
| JBE      | Jump if below or equal (if $leftOp \le rightOp$ ) |
| JNA      | Jump if not above (same as JBE)                   |

# 4.Перехід за умовами відповідно до результатів порівняння знакових операндів

CMP leftOp, rightOp

| Mnemonic | Description                                              |
|----------|----------------------------------------------------------|
| JG       | Jump if greater (if leftOp > rightOp)                    |
| JNLE     | Jump if not less than or equal (same as JG)              |
| JGE      | Jump if greater than or equal (if $leftOp \ge rightOp$ ) |
| JNL      | Jump if not less (same as JGE)                           |
| JL       | Jump if less (if leftOp < rightOp)                       |
| JNGE     | Jump if not greater than or equal (same as JL)           |
| JLE      | Jump if less than or equal (if $leftOp \le rightOp$ )    |
| JNG      | Jump if not greater (same as JLE)                        |

## Приклади команд умовного переходу

```
mov al, +127 ; hexadecimal value is 7Fh
                  cmp al,-128
                                ; hexadecimal value is 80h
                  ja IsAbove
                                   ; jump not taken, because 7Fh < 80h
                  jg IsGreater ; jump taken, because +127 > -128
    Example 1
                                                     Example 3
    edx,-1
mov
                                                 mov ecx,0
    edx,0
cmp
                                                 cmp ecx,0
     L5; jump not taken (-1 >= 0 \text{ is false})
inl
                                                 jg L5 ; jump not taken (0 > 0 is false)
jnle L5; jump not taken (-1 > 0 \text{ is false})
                                                 jnl L1
                                                            ; jump is taken (0 >= 0 is true)
          ; jump is taken (-1 < 0 is true)
il
      L1
    Example 2
                                                     Example 4
     bx, +32
mov
                                                  mov ecx,0
     bx,-35
cmp
                                                  cmp ecx,0
         ; jump not taken (+32 <= -35 is false)
     L5
jng
                                                  il L5
                                                            ; jump not taken (0 < 0 is false)
          ; jump not taken (+32 < -35 is false)
jnge
                                                             ; jump is taken (0 <= 0 is true)
                                                  ing L1
          ; jump is taken (+32 >= -35 is true)
jge
```

## Приклади переходу відповідно до значень контрольних бітів

#### Example 1

```
mov al, status
test al,00100000b ; test bit 5
jnz DeviceOffline
```

#### Example 2

```
mov al, status
test al, 00010011b ; test bits 0,1,4
jnz InputDataByte
```

#### Example 3

```
mov al, status
and al, 10001100b ; mask bits 2,3,7
cmp al, 10001100b ; all bits set?
je ResetMachine ; yes: jump to label
```

## Сканування бітів

Сканує операнд з метою пошуку першого встановленого біту. Якщо біт знайдено, то прапорець ZF=0, а в операнді dist вказується на номер біта (індекс) першого біту. Якщо встановлений біт не знайдено, то ZF=1.

BSF сканує від біта LSB до MSB, а BSR - від біта MSB до LSB.

| BSF, | Bit Scan (x86)                                   |          |        |        |   |         |   |        |                                                                        |
|------|--------------------------------------------------|----------|--------|--------|---|---------|---|--------|------------------------------------------------------------------------|
| BSR  | 1000                                             | O        | D      | I      | S | Z       | A | P      | C                                                                      |
| Don  |                                                  | ?        |        |        | ? | ?       | ? | ?      | ?                                                                      |
|      | operand is assigned the                          | bit numb | er (in | dex) o |   |         |   |        | flag is cleared, and the destinat<br>tered. If no set bit is found, ZI |
|      | BSF scans from bit 0     Instruction formats (a) |          | -      |        |   | R start |   | e high | nest bit and scans toward bit 0.                                       |

## Тестування бітів



### Умовне встановлення

| SETcondition | Set Conditionally  О D I S Z A Р  Умовне встановлення                                                                                                                                                                                                    |                            |                         |        |     |      |      |  | С |       |
|--------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------|-------------------------|--------|-----|------|------|--|---|-------|
|              | If the given flag condition is true, the byte specified by the destination operand is assigned the value 1. If the flag condition is false, the destination is assigned a value of 0. The possible values for <i>condition</i> were listed in Table B-2. |                            |                         |        |     |      |      |  |   |       |
|              | Встановлення в о разі наявності вка<br>Умови аналогічні<br>Instruction formats:                                                                                                                                                                          | заної умови,<br>умовампере | інакц<br>ходу з<br>reg8 | је - в | нул | ьове | знач |  |   | ача у |

## Завдання до самостійної роботи

- 1. Засвоїти формат команд на мові асемблера архітектури IA-32 і правила виконання відповідних операцій.
- 2. Виконати в середовищі MASM32 і налагоджувачі усі приклади, які наведено на слайдах, з вказаними даними та іншими довільними операндами.

## Література

- 1. Intel® 64 and IA-32 Architectures Software Developer's Manual. Order Number: 325462-067US, May 2018 (ch.5)
- 2. Kip R. Irvine. Assembly Language for x86 Processors. Florida International University School of Computing and Information Sciences. 7th Edition, 2014 (ch.6.1-6.4,7.1,app.A)