

# **Dokumentation des OS**

eine Arbeit von

Höss, Petrović, Wallis

**Master Informatik (ITM2)** 

für die Lehrveranstaltung

S1: Softwarelösungen für ressourcenbeschränkte Systeme

Fachhochschule Vorarlberg

28. April 2015, Dornbirn

#### **Abstract**

### Inhaltsverzeichnis

| 1 | Allgemein 1.1 Aufbau                                                    | 4 |  |
|---|-------------------------------------------------------------------------|---|--|
| 2 | Architektur 2.1 Aufbau                                                  | 5 |  |
| 3 | <b>HAL</b> 3.1 Aufbau                                                   | 6 |  |
| 4 | Treiber           4.1 Aufbau                                            | 7 |  |
| 5 | Virtual Memory Management 5.1 Aufbau                                    | 8 |  |
| 6 | Zusammenfassung 6.1 xxx                                                 | 9 |  |
| Α | Abbildungsverzeichnis                                                   |   |  |
|   | 1 Umwandlung einer virtuellen Adresse durch zweistufiges Tabellensystem | 8 |  |



## 1 Allgemein

bla

#### 1.1 Aufbau



### 2 Architektur

bla

#### 2.1 Aufbau



### 3 HAL

bla

#### 3.1 Aufbau



#### 4 Treiber

bla

#### 4.1 Aufbau





Abbildung 1: Umwandlung einer virtuellen Adresse durch zweistufiges Tabellensystem

#### 5 Virtual Memory Management

bla

#### 5.1 Aufbau

bla

Abbildung 1 zeigt die Umwandlung einer vom ARM Prozessor erzeugten virtuellen Adresse in eine physikalische Speicheradresse. Die Umwandlung wird vollständig durch die Prozessor-Hardware durchgeführt.



### 6 Zusammenfassung

bla

6.1 xxx