Von Neumanova architektura, Harvardská architektura počítače, architektura RISC a CISC, instrukční cyklus, zřetězení instrukcí, taxonomie sběrnic, paralelní, sériový, synchronní, asynchronní přenos dat, otevřený kolektor, třístavový budič

## Von Neumanova architektura:



Počítač čte instrukce z operační paměti řadič je dekóduje a vygeneruje ŘS Z OP nelze určit co jsou instrukce a co data Stavy jsou

## Harvardská architektura:



Paměť programu – typ flash, informace uchovány i po vypnutí
Paměť dat – RAM
Každá paměť může mít jinou velikost nejmenší adresovací jednotky
Program nemůže přepsat sám sebe

Lze přistupovat pro instrukce i data současně

**CISC:** složité instrukce, instrukcí je hodně, různá délka instrukcí, snížená četnost načítání instrukcí, instrukce typicky trvají různě dlouho, těžko se zavádí proudové zpracování

**RISC:** jednoduché instrukce, kódovány stejným počtem bitů, vykonány málo taktech, vykonány v jednom, nebo několika málo taktech, vyšší počet registrů propojených přímo s ALU, jednoduchost, jednoduchý dekodér, proudové zpracování instrukcí, rychlý obvodový řadič

**Instrukční cyklus:** <u>IF</u> – načtení instrukce ->  $\underline{ID}$  – dekódování instrukce ->  $\underline{OF}$  – načtení operandů ->  $\underline{EX}$  – vykonání instrukce ->  $\underline{WB}$  – zapsání výsledku -> Interrupt detection (test žádosti o přerušení), proces musí proběhnout, pak až ho můžeme přerušit

**Zřetězení instrukcí:** <u>příjem</u> – instrukce je načtena z paměti do registru; <u>dekódování</u> – je dekódována a určuje se, co má provést; <u>vykonání</u> – instrukce je prováděna; <u>přístup k paměti</u> –instrukce může provádět operace čtení nebo zápisu do paměti; <u>zápis do registrů</u> – výsledky instrukce jsou zapsány do registru procesoru. Umožňuje zpracovávat instrukce v různých stádiích najednou

**Sběrnice:** <u>účel</u> (adresová, datová, řídící, systémová, periferní), <u>přenos dat</u> (jednosměrná, obousměrná), <u>synchronizace</u> (synchronní, asynchronní), způsobu přenosu (paralelní, sériová)

**Přenosy dat:** <u>paralelní</u> – více vodičů, data musí dorazit současně, stejná délka vodičů; <u>sériový</u> – bity přenášeny v jednotlivých intervalech; <u>synchronní</u> – oddělený synchronizační signál, přenášeny celé bloky dat; <u>asynchronní</u> – libovolný časový odstup, přenos začíná start-bitem, končí stop-bitem

**Otevřený kolektor:** když je na výstupu, nemůžeme připojit nic jiného a vznikne montážní součin (dle De Morganových zákonů)



**Třístavový budič:** Výstupy logických obvodů nelze spojit – hrozí zkrat při rozdílných logických úrovních.

