## Architettura degli Elaboratori Modulo 2

Salvatore Orlando

http://www.dsi.unive.it/~architet

#### Progetti di CPU MIPS-like

- esecuzione di ogni istruzione in un singolo ciclo di clock
- esecuzione di ogni istruzione in un numero variabile di cicli di clock (multi-ciclo)
- esecuzione parallela di più istruzioni

#### Memoria

- Gerarchie di memoria
- Cache e memoria virtuale

- Approfondiremo il progetto e le prestazioni delle varie componenti di un calcolatore convenzionale
  - processore (CPU)
    - parte operativa (datapath)
    - parte controllo (control)
  - Memoria
    - cache, principale, di massa
  - Input/Output (I/O)
    - mouse, tastiera (I), video, stampante (O), dischi (I/O), CD (I/O o I), rete (I/O), bus per i collegamenti



- Input/Output
  - Dispositivi fisici e bus
  - Tecniche hw / sw per la programmazione dell'I/O
- Valutazione delle prestazioni
  - Studieremo il parallelismo interno al processore, le gerarchie di memorie e l'I/O influenzano il tempo di esecuzione di un programma

- Linguaggio assembler/macchina MIPS
  - Traduzione assembler (compilazione) delle principali strutture di controllo di un linguaggio ad alto livello (C)
  - Funzioni e allocazione della memoria
  - Programmazione di I/O
  - Semplici strutture dati
- Uso del simulatore SPIM ed esercitazioni
- Esecuzione dei programmi
  - compilatore, assemblatore, linker, loader

#### Evoluzioni dei computer e dei sistemi informatici

#### Progressi tecniologici e nuove applicazioni

- Progressi nella tecnologia costruttiva dei computer
  - Progressi sostenuti dalla legge di Moore: transistor nei circuiti integrati raddoppiano ogni 18–24 mesi
- Progressi tecnologici assieme all'abbattimento dei costi hanno reso possibile nuove applicazioni dei computer
  - Sensori e computer embedded nelle automobili
  - Telefoni cellulari e app mobili
  - World Wide Web
  - Search Engines
  - Social Networks
  - Videogiochi e industria cinematografica
- I computer sono pervasivi

#### Classi di computer tradizionali

#### Personal computer (PC)

- Scopo d'uso generale, grande varietà di software
- Soggetti al compromesso tra costi e prestazioni

#### Server

- Progettati per l'uso intensive della rete
- Grande capacità, performance, affidabilità
- Variano da piccoli server a sistemi che occupano intere sale machine

#### Supercomputer

- Per il calcolo scientifico e ingegneristico
- Grandi potenze ma rappresentano una piccola frazione del mercato
- Computer embedded (incorporati)
  - Componenti di sistemi (auto, tv, lavatrici, ecc.), con vincoli stringenti di potenza/performance/costi

#### L'Era Post-PC



FIGURE 1.2 The number manufactured per year of tablets and smart phones, which reflect the PostPC era, versus personal computers and traditional cell phones. Smart phones represent the recent growth in the cell phone industry, and they passed PCs in 2011. Tablets are the fastest growing category, nearly doubling between 2011 and 2012. Recent PCs and traditional cell phone categories are relatively flat or declining.

#### L'Era Post-PC

#### Personal Mobile Device (PMD)

- Alimentati a batteria
- Connessi a Internet
- Centinaia di Euro
- Smart phones, tablets, electronic glasses

#### Cloud computing

- Warehouse Scale Computers (WSC)
  - Migliaia di server in affitto, utilizzati per fornire servizi software soprattutto ai PMD
  - Le aziende che si affidano al Cloud non hanno più bisogno di gestire il proprio centro di calcolo/WSC
- Software as a Service (SaaS)
- Applicazioni composte da app eseguite sul PMD con servizi in esecuzione sul Cloud
- Amazon, Microsoft, Google, Aruba

#### Comprensione della performance del software

#### Fattori che influenzano la performance

#### Software

- Algoritmo e minimizzazione del numero di "operazioni ad alto livello"
- Codifica dell'algoritmo utilizzando un linguaggio di prograzione
- Compilatore e architettura (ISA: instruction set architecture)
  - Determina il numero e il tipo di istruzioni macchina eseguite per operazione
- Processore e Sistema di memoria
  - Determinano la velocità di esecuzione delle istruzioni, dato un certo ISA
- Sistema di I/O (incluso il Sistema Operativo OS)
  - Determina la velocità di esecuzione delle operazioni di I/O

#### Otto grandi idee alla base del progetto dei calcolatori

Progettare considerando la Moore's Law



2. Usare l'astrazione per semplificare il progetto



3. Rendere veloci le istruzioni più comuni







5. Performance tramite *pipelining* 



6. Performance tramite *predizione* 





7. Gerarchie di memoria



8. Tolleranza ai guasti tramite ridondanza

#### Il tuo software applicativo e i layer sottostanti



- Da applicazioni complesse a sequenze di semplici istruzioni
  - Diversi livelli di SW che interpretano/traducono da operazioni HL a semplici istruzioni macchina
  - Esempio dell'idea di astrazione

#### Application software

 Scritto in high-level language (HLL), che fornisce una vista astratta dei livelli sottostanti



- System software
  - Compilatore: traduce codice HLL a linguaggio macchina
  - Sistema Operativo: codice di servizio
    - Gestisce l'I/O (input/output)
    - Gestisce la memoria e lo storage
    - Schedula i tasks & condivide risorse

#### Hardware

Processore, memoria, controllori dispositive di I/O

#### Livelli di astrazione

High-level language program (in C)

Assembly language program (for MIPS)

```
swap(int v[], int k)
{int temp;
   temp = v[k]:
   v[k] = v[k+1];
   v\lceil k+1 \rceil = temp:
```



```
swap:
      muli $2, $5,4
           $2, $4,$2
           $15, 0($2)
           $16. 4($2)
           $16, 0($2)
           $15. 4($2)
      SW
      ir
           $31
```



Binary machine language program (for MIPS)

000000001010000100000000000011000 00000000100011100001100000100001 100011000110001000000000000000000 100011001111001000000000000000000 1010110011110010000000000000000000 

- Scendendo di livello, diventiamo meno astratti e più concreti
  - Il livello astratto omette dettagli, ma ci permette di trattare la complessità
- High-level language
  - Produttività e portabilità del codice
- Assembly language
  - Rappresentazione testuale delle istruzioni
- Hardware representation
  - Binary digits (bits)
  - Encoding di istruzioni e dati Arch. Elab. S. Orlando 15

#### Livelli di astrazione

- Il linguaggio di alto livello "astrae" dalla specifica piattaforma, fornendo costrutti più semplici e generali
  - è una "interfaccia generica", buona per ogni computer (con tutti i vantaggi che questo comporta)
  - ma proprio perché è uguale per tutte le macchine, NON può fornire accesso alle funzionalità specifiche di una determinata macchina

#### Livelli di astrazione

- Il linguaggio macchina/assembly permette di accedere funzionalità specifiche dell'hardware
  - Ad esempio accedere e gestire schede grafiche, specifici registri del processore, ecc.
- Il linguaggio assembly è un po' più ad alto livello del linguaggio macchina
  - Rappresentazione alfanumerica (mnemonica) delle istruzioni, diversa per linguaggi macchina differenti
  - Consente al programmatore di ignorare il formato binario del linguaggio macchina
  - Ma abbiamo una traduzione uno-ad-uno delle istruzioni macchina in assembly, per cui il salto di livello di astrazione è relativamente piccolo

#### Linguaggio Macchina

- Linguaggio specifico del particolare processore
  - E' il livello più basso nella gerarchia
- Più primitivo dei linguaggi ad alto livello
  - es., controllo del flusso poco sofisticato (non ci sono for, while, if)
  - Nota che questo vale anche per l'assembly
- Linguaggio molto restrittivo
  - es., istruzioni con numeri piccoli e fissi di operandi
- Studieremo l'ISA (Instruction Set Architecture) del MIPS
  - simile ad altre architetture sviluppate a partire dagli anni '80
  - nel seguito useremo spesso l'assembly per presentare l'ISA **MIPS**

Scopi di progetto dell'ISA: massimizzare le prestazioni - minimizzare i costi, anche riducendo i tempi di progetto

#### Concetto di "Stored Program"

- I programmi sono sequenze di istruzioni macchina rappresentate in binario
  - stringhe di bit con un dato formato di rappresentazione
- I programmi (come i dati) sono codificati in binario e caricati in *memoria* per l'esecuzione
  - La CPU legge le istruzioni dalla memoria (come i dati)



- Ciclo Fetch & Execute
  - CPU legge (fetch) istruzione corrente (indirizzata dal PC=Program Counter), e la pone in un registro speciale interno
  - CPU usa i bit dell'istruzione per "controllare" le azioni da svolgere, e su questa base esegue l'istruzione
  - CPU determina "prossima" istruzione e ripete ciclo

#### Instruction Set Architecture (ISA) del MIPS

#### Istruzione

# add \$4,\$5,\$6 sub \$4,\$5,\$6 lw \$4,100(\$5) sw \$4,100(\$5) bne \$4,\$5,Label beq \$4,\$5,Label j Label

#### **Significato**

```
$4 = $5 + $6
$4 = $5 - $6
$4 = Memory[$5+100]
Memory[$5+100] = $4
Prossima istr. caricata dall'indirizzo
Label, ma solo se $s4 ≠ $s5
Prossima istr. caricata dall'indirizzo
Label, ma solo se $s4 = $s5
Prossima istr. caricata dall'indirizzo
Label
```

#### Formati:

| R | op | rs             | rt | rd     | shamt   | funct |
|---|----|----------------|----|--------|---------|-------|
| I | op | rs             | rt | 16 bit | address |       |
| J | op | 26 bit address |    |        |         |       |

#### Instruction Set Architecture (ISA) del MIPS

#### Istruzione

### slt \$10, \$4, \$5 and \$4, \$5, \$6 or \$4, \$5, \$6 addi \$4, \$5, const slti \$4, \$5, const andi \$4, \$5, const ori \$4, \$5, const

#### **Significato**

```
if $4 < $5 then
 $10 = 1
else
   $10 = 0
$4 = $5 & $6
$4 = $5 | $6
$4 = $5 + const
if $5 < const then
      $4=1 else $4=0
$4 = $5 \& const
$4 = $5 \mid const
```

#### Instruction Set Architecture (ISA) alternativi

#### **Caratteristiche ISA**

- Abbiamo visto le principali istruzioni del MIPS
  - simili a quelle presenti nell'ISA di altri processori
- ISA possono essere categorizzati rispetto a:
  - Modalità di indirizzamento (tipi di operandi)
  - Numero di operandi
  - Stile dell'architettura
    - CISC (Complex Instruction Set Computers)
       vs.

RISC (Reduced .....)

#### Modi di indirizzamento

## ... descrive gli operandi permessi e come questi sono usati

- Ogni tipo di istruzione può avere modalità multiple di indirizzamento
  - Esempio, l'add del processore SPARC ha una versione a 3registri, una a 2-registri e una con un operando immediato
- I nomi dei vari modi di indirizzamenti sono parzialmente standardizzati
- Metteremo in corrispondenza i modi di indirizzamento con specifici stili architetturali dei computer

#### Modi di indirizzamento nel MIPS

#### Immediate:

**Constant & register(s)** addi

#### Register:

Only registers add

#### **Base/displacement:**

**Memory**[Register + Constant] lw, sw, lh, sh, lb, sb

#### **PC-relative:**

PC + Constant beq

#### **Pseudodirect:**

**Constant | (PC's upper bits)** j



#### Stile architetturale di tipo *Accumulatore*

- Solo un registro
  - Accumulatore "source & destination" di ogni istruzione. L'altro source in memoria o costante
- Altri registri specialpurpose: SP, PC, ...
- Esempio per A=B+C: load B add C store A
- Esempio di processori:
  - Intel 8086
  - Zilog Z80

#### Vantaggi:

- Semplice da progettare e implementare
- Dimensione del codice medio

#### Svantaggi:

Relativamente lento Molti accessi alla memoria Molti movimenti di dati tra CPU e memoria a causa dell'assenza di registri temporanei

#### **Evoluzione:**

Istruzioni più potenti

#### Stile architetturale di tipo Registro-Memoria

- Un operando in memoria e 1/2 operandi nei registri
- Ci sono diversi registri generalpurpose

#### Esempio per A=B+C: load r1, B add r1, r1, C store A, r1

- Esempio di processori:
  - Intel 80386:
  - Estende l'8086 con istruzioni register-memory

#### Vantaggi:

Più veloce

Meno accessi alla memoria & meno movimenti di dati

Dimensione del codice medio

> Meno istruzioni Istruzioni più lunghe, a formato variabile

#### **Evoluzione:**

Istruzioni più potenti

#### Stile architetturale di tipo Memoria-Memoria

- Tutti gli operandi possono essere locazioni di memoria
- Ci sono anche registri general-purpose

Esempio per A=B+C: add A, B, C

- Esempio di processore:
  - Dec VAX:
  - Uno degli ISA più flessibili

#### Vantaggi:

- Facile da programmare
- Dimensione del codice piccolo
  - Meno istruzioni
  - Istruzioni più lunghe, a formato variabile

#### **Svantaggi:**

- HW complicato
- Più modi per tradurre lo stesso costrutto HL, ma i compilatori spesso sceglievano le traduzioni più semplici, non le più veloci
  - facendo affidamento sulla velocità dell'hw (falsa credenza)
- I compilatori erano portati a sotto-utilizzare i registri
  - troppi movimenti di dati con la memoria, che era comunque "relativamente" veloce rispetto alla CPU

#### **Evoluzione:**

- Migliorare l'implementazione & i compilatori
- Semplificare il progetto

#### Stile architetturale di tipo linguaggio ad alto livello

- Supporto diretto di linguaggi ad alto livello
- Esempio di processori:
  - Burroughs 5000:Algol
  - Diverse macchine Lisp

#### Vantaggi:

- Facile da programmare
- Senza compilatore
- Falsa credenza: più veloce

--

#### Svantaggi:

- HW complicato
- Economicamente non ammissibile

Costoso, poca domanda

#### **Evoluzione:**

 Progetti sperimentali abortiti

## Stile architetturale RISC di tipo Registro-Registro (Load/Store)

Tutti gli <u>operandi delle istr.</u>
<u>aritmetiche</u> = registri o costanti

Molti registri

Istruzioni separate di load & store

#### Esempio per A=B+C:

load r1, B load r2, C add r0, r1, r2 store A, r0

#### Esempio di processori:

**CDC 6600** 

Troppo innovativo per i tempi.

**Processori RISC: MIPS, SPARC** 

#### Vantaggi:

- Più semplice da progettare/implementare
- Di solito molto veloce
   Più facile ottimizzare l'HW
   Ciclo di clock più corto

#### Svantaggi:

Grandi dimensioni del codice

#### **Evoluzione:**

. . .

#### Modi di indirizzamento: SPARC

L'architettura Sun (SPARC) è di tipo RISC, come il MIPS.

Ha modalità di indirizzamento simili al MIPS, con in più .....

## Indexed: Memory[Register + Register] 1d, st Base Indice

#### Modi di indirizzamento: altri ISA di tipo CISC

#### 80x86:

#### Register indirect:

Memory[Register]
Semplificazione del modo base

#### Scaled index (diverse versioni):

Memory[Register + Register \* Immediate]

Per indicizzare grandi array

#### Register-

{register,immediate,memory} & Memory{register,immediate}

Non è possibile avere 2 operandi di memoria nella stessa istr.

#### VAX:

Altri modi, come i seguenti:

#### **Autoincrement & autodecrement:**

Memory[Register]

che anche incrementa/decrementa contestualmente il registro.

Utile per indici di loop.

Le motivazione: comandi C come

#### **CISC** vs RISC

#### CISC:

- Molteplici modi di indirizzamento
- Solitamente stili registermemory o memorymemory
- 2-, 3-, o più operandi
- Pochi registri
- Molte istruzioni (set complesso di istr.)
- Tipicamente istruzioni a formato variabile
- Più complessi da implementare

#### RISC:

- Solo alcuni modi di indirizzamento
- Solitamente, stile register-register
- 2- o 3-operandi
- Molti registri
- Poche istruzioni (set ridotto di istruzioni), quelle più usate nei programmi
- **Tipicamente istruzioni con formato** fisso (es. dimensione 1 word)
- Più facile da implementare. Permettono ottimizzazioni / pipelining e parallelismo nell'esecuzione

#### Trend di sviluppo delle architetture

#### I trend sono:

#### Hardware meno costoso, più facile da costruire



- Possiamo complicare il progetto, mantenendo semplice l'ISA (RISC)
- Memoria meno costosa e capiente, con conseguente aumento dello spazio di indirizzamento

#### Miglioramento della tecnologia dei compilatori

- Miglior uso dell'hardware
- Non è necessario codificare in assembly per ottimizzare il codice, e neppure fare affidamento su istruzioni complesse (vicine al linguaggio ad alto livello) per ottenere codice efficiente

#### "Gap" sempre più grande tra

- Velocità dei processori & "lentezza relativa" della memoria



#### Un po' di storia

- I primi computer avevano ISA molto semplici, via via rese più complesse
- Negli anni '70, l'architettura dominante era quella dei cosiddetti computer microprogrammati, con stile CISC, quindi complesso
  - L'idea era quella di fornire istruzioni molto complesse che rispecchiassero i costrutti dei linguaggi ad alto livello
  - Microprogramma per realizzare tali istruzioni complesse
  - Falsa credenza: implementazioni HW più efficienti
- Misurazioni di performance effettuate durante la metà degli anni '70 dimostrarono però che la maggior parte delle applicazioni utilizzavano solo poche semplici istruzioni
- Negli anni '80, abbiamo l'avvento dei RISC

#### Un po' di storia

- "Gli ingegneri hanno pensato che i computer avessero bisogno di numerose istruzioni complesse per operare in modo efficiente. È stata una idea sbagliata.
- Quel tipo di design ha prodotto macchine che non erano solo ornate, ma barocche, perfino rococo"

#### Joel Birnbaum

(leader progetto RISC 801, Watson Research Center, IBM)

#### Avvento dei sistemi RISC

- La decade '80 si apre con due progetti presso due grosse università statunitensi
  - il progetto RISC (Reduced Instruction Set Computer) coordinato dal Prof. David Patterson dell'Università della California a Berkeley, che ha influenzato il progetto del processore SUN SPARC
  - il progetto MIPS (Million of Instructions Per Second) coordinato dal Prof. John Hennessy dell'Università di Stanford

#### L'intuizione dei sistemi RISC

- L'idea fondamentale del processore RISC è quella di includere nell'ISA solo istruzioni molto semplici, frequentemente impiegate, e implementabili efficientemente
- Il progetto del microprocessore diventa più semplice e ottimizzabile
- Il task del compilatore diventa più complesso
  - è necessario selezionare attentamente le istruzioni RISC da impiegare per la traduzione
  - Uso ottimizzato dei registri per evitare load/store
  - in ogni caso il costo del compilatore viene pagato una sola volta, e prima dell'esecuzione del programma

#### Vantaggi del RISC

- Questa semplificazione porta molti vantaggi:
  - lo spazio sul chip risparmiato dall'implementazione di istruzioni complesse può essere usato per i circuiti di memoria (cache)
  - l'uniformità delle istruzioni permette di velocizzarne la decodifica
  - ma soprattutto. . .
    - l'uniformità e prevedibilità dei tempi di esecuzione delle istruzioni permette di eseguire più operazioni in parallelo

#### L'eredità dei sistemi RISC

- La semplificazione dell'ISA ha permesso lo sviluppo di tecniche di ottimizzazione molto spinte
- Questo ha portato ad una nuova sensibilità per analisi più quantitative della performance dei sistemi
- Tutti i microprocessori attuali devono molto alla rivoluzione RISC (anche se alcuni sistemi come gli Intel x86 fanno di tutto per nasconderlo)

#### ISA MIPS oggi

- Il set di istruzioni MIPS è diventato uno standard. Può essere trovato in:
  - chip embedded (frigoriferi, microonde, lavastoviglie, ...)
  - sistemi di telecomunicazioni (router Cisco, modem ADSL,
  - Vecchie console per videogame (Playstation, Nintendo 64, **Playstation 2, Playstation Portable)**
  - Sistemi della Silicon Graphics
  - ed altro (smartcard, set-top boxes, stampanti, robot, . .)

#### .. in conclusione

#### MIPS (R2000/R3000 RISC)

- È la specifica architettura che useremo durante il corso, come esempio di linguaggio macchina/assembly
- Usando l'interprete SPIM sarà possibile eseguire semplici programmi assembly