

#### COMPUTER ORGANIZATION AND DESIGN

The Hardware/Software Interface



# Organização de Computadores I DCC006

Aula 9 – O Processador – Pipeline

**Prof. Omar Paranaiba Vilela Neto** 



## **RISC-V Pipelined Datapath**





## Pipeline registradores

- Precisa de registradores entre estágios
  - Armazenar informação produzida no ciclo anterior



## Operação do Pipeline

- Fluxo de instruções através do pipeline Ciclo-por-Ciclo
  - "Simples-ciclo-clock" diagrama de pipeline
    - Mostra o uso do pipeline em um simples ciclo
    - Destaca uso de recurso
  - "Múltiplos-ciclos-clock" diagrama de pipeline
    - Gráfico de operação ao longo do tempo
- Vamos ver o diagrama "Simples-cicloclock" para load & store

## IF para Load, Store, ...



## ID para Load, Store, ...



## **EX** para Load





## **MEM** para Load



## **WB** para Load



## **Datapath para Load**





## **EX** para Store



## **MEM** para Store



## **WB** para Store





```
Program
execution
order
(in instructions)
  1d \times 10, 40(\times 1)
  sub x11, x2, x3
  add x12, x3, x4
  ld x13, 48(x1)
  add x14, x5, x6
```









































#### Forma tradicional

Program execution order (in instructions)

ld x10, 40(x1)
sub x11, x2, x3
add x12, x3, x4
ld x13, 48(x1)
add x14, x5, x6

| Instruction fetch | Instruction decode | Execution          | Data access        | Write-back         |                    |                |                |            |
|-------------------|--------------------|--------------------|--------------------|--------------------|--------------------|----------------|----------------|------------|
|                   | Instruction fetch  | Instruction decode | Execution          | Data access        | Write-back         |                |                |            |
|                   |                    | Instruction fetch  | Instruction decode | Execution          | Data<br>access     | Write-back     |                |            |
|                   |                    |                    | Instruction fetch  | Instruction decode | Execution          | Data<br>access | Write-back     |            |
|                   |                    |                    |                    | Instruction fetch  | Instruction decode | Execution      | Data<br>access | Write-back |



### Diagrama Pipeline Simples-Ciclo

#### Estado do pipeline em um simples ciclo







## **Controle Pipelined (Simplificado)**



## Controle pipelined

- Sinais de controle derivados da instrução
  - Como no ciclo único



## Controle pipelined



#### Hazards de dados em instruções ALU

Considere esta sequência

```
sub x2, x1,x3
and x12,x2,x5
or x13,x6,x2
add x14,x2,x2
sd x15,100(x2)
```

- Pode-se resolver hazards por encaminhamento
  - Como detectar quando usar?

#### Dependências e Encaminhamentos



### **Detectando Encaminhamento**

- Transmita os números dos registradores
  - ex., ID/EX.RegisterRs1 = número do registrador para Rs1 no registrador ID/EX
- Número do registradores operandos na ALU no estágio EX é dado por:
  - ID/EX.RegisterRs1, ID/EX.RegisterRs2
- Hazards de dados quando
  - 1a. EX/MEM.RegisterRd = ID/EX.RegisterRs1
  - 1b. EX/MEM.RegisterRd = ID/EX.RegisterRs2
  - 2a. MEM/WB.RegisterRd = ID/EX.RegisterRs1
  - 2b. MEM/WB.RegisterRd = ID/EX.RegisterRs2



Fwd do MEM/WB pipeline reg



## Controle pipelined



### **Detectando Encaminhamento**

- Mas somente se instrução de encaminhamento vai escrever em um registrador
  - EX/MEM.RegWrite, MEM/WB.RegWrite

- E somente se Rd para esta instrução não é x0
  - EX/MEM.RegisterRd ≠ 0, MEM/WB.RegisterRd ≠ 0

### **Caminhos do Encaminhamento**



## Condições de Encaminhamento

| Mux controle  | Origem | Explicação                                                            |
|---------------|--------|-----------------------------------------------------------------------|
| ForwardA = 00 | ID/EX  | Primeiro operando da ALU vem do banco de registradores                |
| ForwardA = 10 | EX/MEM | Primeiro operando da ALU vem do cálculo anterior da ALU               |
| ForwardA = 01 | MEM/WB | Primeiro operando da ALU vem da memória ou de cálculo anterior da ALU |
| ForwardB = 00 | ID/EX  | Segundo operando da ALU vem do banco de registradores                 |
| ForwardB = 10 | EX/MEM | Segundo operando da ALU vem do cálculo anterior da ALU                |
| ForwardB = 01 | MEM/WB | Segundo operando da ALU vem da memória ou de cálculo anterior da ALU  |

## Datapath com Forwarding



## Load Detecção de Hazard

- Verifique a instrução no estágio de decodificação – ID
- Números dos registradores operandos da ALU no estágio ID
  - IF/ID.RegisterRs1, IF/ID.RegisterRs2
- Load hazard quando
  - ID/EX.MemRead and ((ID/EX.RegisterRd = IF/ID.RegisterRs1) or (ID/EX.RegisterRd = IF/ID.RegisterRs2))
- Se detectado, para (Stall)



## Como fazer Stall no Pipeline

- Força valores de controle no registrador ID/EX para 0
  - EX, MEM e WB fazem nop (no-operation)
- Previne alterar o PC e o registrador IF/ID
  - Instrução é decodificada novamente
  - Próxima instrução é buscada novamente
  - 1 ciclo de stall permite MEM ler o dado para ld
    - Em seguida encaminha para o EX

## Load Detecção de Hazard



bubble

Reg

Program execution order (in instructions)



Stall inserido aqui

## Datapath com detecção Hazard



## Stalls e Desempenho

#### The BIG Picture

- Stalls reduz desempenho
  - Mas é necessário para ter valores corretos
- Compilador pode arranjar o código para evitar hazards e stalls
  - Requer conhecimento da estrutura do pipeline