





## Linguagem de descrição de Hardware Verilog

**Arquitetura de Computadores** 

Professor: Omar Paranaíba Vilela Neto

Monitor: Pedro Arthur R. L. Silva

## Objetivos

- → Apresentar a linguagem Verilog.
- → Demonstrar como utilizá-la em um projeto.
- → Ao final da aula você será capaz de projetar e simular hardware utilizando Verilog.



Desafio

Por quê usar?

O que é?

Como usar?

# O que é Verilog?

- Linguagem de descrição de hardware (HDL).
  - Não descreve instruções que o computador deve executar.
  - Descreve o comportamento de um sistema digital.
- Surgiu na década de 80. Padronizada pela IEEE em 1995 e ratificada pela mesma em 2005.
- Baseada na linguagem C.





Desafio

Como usar?



# Por quê usar Verilog?

- Você já parou para pensar em como os circuitos digitais são construídos?
  - o Manualmente?
  - E se eu precisar do mesmo circuito mas em um dispositivo de arquitetura diferente?
  - E se o circuito tiver milhões de porta?
  - Entre outros muitos problemas.



# Por quê Verilog?

- HDL geralmente tem o papel de especificar o design do circuito, que será usado posteriormente para algoritmos de síntese.
- Algoritmos de síntese tem o papel de mapear a descrição em HDL para circuitos em tecnologias específicas.
- Muito mais confiável, rápido e eficiente.



## Por quê Verilog?









#### Como usar Verilog?

- Simuladores que vamos utilizar
  - Google Colabs
  - JDoodle
  - DigitalJS
- Simulador offline
  - <u>Icarus Verilog</u>
  - Windows, Linux e Mac.







#### Como usar Verilog?

- O projeto é composto por blocos, denominados módulos.
  - Utiliza-se a palavra reservada module para declarar um módulo.
  - Um módulo pode instanciar vários outros módulos.





# Meu primeiro programa



Exemplo de Hello World



### Representação numérica



| Representação | Valor   | Comentário              |
|---------------|---------|-------------------------|
| 4'b1010       | 1010    | binário de 4 bits       |
| 8'h5A         | 1011010 | hexadecimal de 8 bits   |
| 5'o21         | 10001   | octal de 5 bits         |
| 3'd2          | 010     | decimal de 3 bits       |
| 4'b101x       | 101x    | x representa don't care |
| -5'b00001     | 11111   | Complemento de 2        |







|            | TIPO | SÍMBOLO       | FUNÇÃO    | NÚMERO DE<br>OPERANDOS |
|------------|------|---------------|-----------|------------------------|
|            |      | +             | Adição    | 2                      |
|            |      | -             | Subtração | 2                      |
| ARITMÉTICO | *    | Multiplicação | 2         |                        |
|            | 1    | Divisão       | 2         |                        |
|            | %    | Módulo        | 2         |                        |
|            | **   | Exponenciação | 2         |                        |
|            |      |               |           |                        |



U F <u>m</u> G



| TIPO       | SÍMBOLO | FUNÇÃO             | NÚMERO DE<br>OPERANDOS |
|------------|---------|--------------------|------------------------|
| RELACIONAL | >       | Maio que           | 2                      |
|            | <       | Menor              | 2                      |
|            | >=      | Maior ou igual que | 2                      |
|            | <=      | Menor ou igual que | 2                      |
|            | ==      | lgual              | 2                      |
|            | !=      | Diferente          | 2                      |



U F <u>m</u> G



| TIPO      | SÍMBOLO | FUNÇÃO | NÚMERO DE<br>OPERANDOS |
|-----------|---------|--------|------------------------|
| BIT A BIT | ~       | NOT    | 1                      |
|           | &       | AND    | 2                      |
|           | I       | OR     | 2                      |
|           | ۸       | XOR    | 2                      |



UF <u>m</u> G



| TIPO    | SÍMBOLO | FUNÇÃO | NÚMERO DE<br>OPERANDOS |
|---------|---------|--------|------------------------|
|         | !       | NOT    | 1                      |
| LÓGICOS | &&      | AND    | 2                      |
|         | II      | OR     | 2                      |



U F <u>m</u> G



Exemplo de utilização de operadores





#### Como usar Verilog?

- Criar um projeto e atribuir um nome
- Criar o código Verilog do módulo principal (main) que descreve o circuito.
- Definir as entradas e saídas pinos (interfaces externas)
- Definir sinais internos
- Definir comportamento do circuito



#### Projetando um somador completo

- 3 entradas
  - $\circ$  a
  - o **b**
  - carry\_in

- 2 saídas
  - o soma
  - carry\_out





#### Estrutura do módulo

- CASE sensitive
  - $\circ$  in\_a  $\neq$  in\_A
- Todas as palavras-chave são escritas em letras minúsculas (lowercase)
- Comentários
  - Uma linha: //
  - Múltiplas linhas: /\* \*/

```
module nome_do_modulo (
//Declaração dos
pinos
);

//Comportamento
endmodule
```



#### Pinos do módulo

- Caracterizados quanto a tipo e direção
- Por tipo, entende-se sinal simples (1 bit) ou barramento (2 ou mais bits).
- Em termos de direção, tem-se
  - o **INPUT** entrada do módulo
  - OUTPUT saída do módulo
  - o **INOUT** bidirecional



#### Projetando um somador completo



```
module full_adder(
          input a,
     input b,
          input carry_in,
          output soma,
     output carry_out
);
endmodule
```





#### NETS

- Representam conexões físicas entre os elementos.
- São utilizados nas saídas de atribuições contínuas (assign) e sinais de conexão entre os módulos.
- Não armazenam valores.
- Tipo wire é o mais utilizado.







- Declarações implícitas são sempre do tipo wire de um bit.
  - o input a, output b, inout c
- wire [ most\_significant\_bit : least\_significan\_bit ]
- Exemplos:
  - o input a tipo implícito, 1 bit
  - o output [3:0] b tipo implícito, barramento de 4 bits
  - o inout wire [0:7] c tipo explícito, barramento de 8 bits, último dígito é msb
  - wire d tipo explícito, 1 bit



- Register
  - Representam elementos capazes de armazenar dados temporariamente
- São usados em saídas de atribuições procedimentais (bloco initial ou always);
- Existem 5 tipos: reg, integer, real, time e realtime;
- Podem ser usados para declaração de memória



#### Register

- o Exemplos:
- o reg a registrador de 1 bit
- o reg [0 : 4] meuBarramento Um barramento de 5 posições com registradores de 1 bit
- reg [0 : 3] minhaMemoria [0 : 63] Memória de 64 posições com registadores de 4
   bits



#### Tipos de dados no somador completo



```
module full adder(
         input a,
     input b,
         input carry_in,
          output soma,
     output carry_out
wire a;
wire b;
wire carry_in;
wire soma;
wire carry out;
endmodule
```





- Existem dois modos de atribuições em Verilog.
- Atribuições contínuas
  - Utilizadas para gerar circuitos combinacionais
  - Palavra-chave assign.
  - Saída muda sempre que há alteração em qualquer uma das entradas
  - Lado esquerdo da atribuição tem que ser do tipo NET (wire).
  - Lado direito pode ser NET ou tipo registrador



#### Atribuições contínuas no somador completo



Exemplo de somador completo



- Atribuições procedurais
  - Efetuadas dentro de blocos de designação de procedimento
    - bloco initial ou bloco always
  - Blocos always e initial não podem ser aninhados
  - Representam processos diferentes
  - Na simulação, iniciam no mesmo momento, no tempo 0
  - Todos os blocos always são executados em paralelo



#### Bloco initial

- Blocos always e initial não podem ser aninhados
- Representam processos diferentes
- Na simulação, iniciam no mesmo momento, no tempo 0
- São executados em paralelo
- Normalmente utilizado para inicializar declarações, para fins de simulação
- É executado somente uma vez, no início da simulação, no tempo 0
- Declarações dentro de um bloco initial são executadas sequencialmente



#### Bloco always

- Declarações dentro de um bloco always são executadas sequencialmente
- Iniciam no tempo 0 e executam continuamente na forma de loop
- Modelam processos que são continuamente repetidos
- Só é possível modelar circuitos sequenciais utilizando blocos always





Exemplo de contador



#### Atribuição Bloqueante vs Não Bloqueante

Exemplo de atribuições bloqueantes



UFmG

#### Comando CASE



Exemplo de multiplexador 4x1



#### Comando CASE





#### Como testar?



- Devemos testar nosso projeto para averiguar se o funcionamento está de acordo com as especificações.
- Precisamos de um módulo para inicializar e conduzir nossa variáveis de entrada e monitorar nossas saídas.
- Necessário instanciar o módulo que vai ser testado.
- Finalizar a simulação.



#### Como testar?



Exemplo de Testbench









## Referências

- ☐ TALA, Deepak Kumar, ASIC WORLD . Acessado em Agosto, 2020.
  - **URL:** <a href="http://www.asic-world.com/">http://www.asic-world.com/</a>
- □ Notas de aula da Prof.ª Mara Cristina. DECOM. CEFET-MG
- Notas de aula do Prof.º Ricardo Ferreira. DPI. UFV
- BASTOS, Alex Vidigal. VERILOG. Acessado em Agosto, 2020.
  - URL: http://www.decom.ufop.br/alex/arquivos/sist\_emb/Verilog.pdf



## Links dos simuladores

- ☐ JDoodle. Console, editor e testbench. Acessado em Agosto de 2020.
  - URL: <a href="https://www.jdoodle.com/execute-verilog-online/">https://www.jdoodle.com/execute-verilog-online/</a>
- ☐ Icarus. Console, editor e testbench. Acessado em Agosto de 2020.
  - URL: <a href="https://www.tutorialspoint.com/compile\_verilog\_online.php">https://www.tutorialspoint.com/compile\_verilog\_online.php</a>
- □ Verilog Online + Formas de onda, . Acessado em Agosto de 2020.
  - URL: <a href="http://www.techep.csi.cuny.edu/~zhangs/v.html">http://www.techep.csi.cuny.edu/~zhangs/v.html</a>
- □ DigitalJS, Digital Logic Simulator,. Acessado em Agosto de 2020.
  - URL: <a href="https://digitaljs.tilk.eu/">https://digitaljs.tilk.eu/</a>



# Obrigado!

Pedro Arthur R. L. Silva - pedro.rodrigues@dcc.ufmg.br





