#### DCC007 – Organização de Computadores II

#### Aula 10 – Superescalar 4

**Prof. Omar Paranaiba Vilela Neto** 



# Introdução

 Processadores estudados até aqui estão limitados a CPI ≥ 1

- Processadores superescalares permitemCPI < 1</li>
  - Executam múltiplas instruções em paralelo

- Tipos de processadores superescalares
  - In-order
  - Out-of-order

# Introdução



| Name | Frontend | Issue | Writeback | Commit |                                                              |
|------|----------|-------|-----------|--------|--------------------------------------------------------------|
| 14   | Ю        | Ю     | Ю         | Ю      | Fixed Length Pipelines<br>Scoreboard                         |
| 1202 | Ю        | Ю     | 000       | 000    | Scoreboard                                                   |
| 1201 | Ю        | Ю     | 000       | Ю      | Scoreboard,<br>Reorder Buffer, and Store Buffer              |
| 103  | Ю        | 000   | 000       | 000    | Scoreboard and Issue Queue                                   |
| 1021 | Ю        | 000   | 000       | Ю      | Scoreboard, Issue Queue,<br>Reorder Buffer, and Store Buffer |

IO – In-order OOO – Out-of-Order

#### Temas

- Especulação e Branches
- Memory Disambigation
- Renomeação de Registradores

#### Temas

- Especulação e Branches
- Memory Disambigation
- Renomeação de Registradores

### Especulação e Branch: 14

Basta matar as instruções erradas quando desvio é tomado!



### Especulação e Branch: I2O2

Basta matar as instruções erradas quando desvio é tomado!



### Especulação e Branch: I2OI

- Devemos tirar as instruções do pipeline para evitar escrita em PRF;
- Pode remover do ROB imediatamente ou no commit.



# Especulação e Branch: IO3

```
R1, R2, R3 F D I Y0 Y1 Y2 Y3 W
0 MUL
1 ADDIU R4, R5, 1
                            X0 W
2 MUL
       R6, R1, R4
                                  I Y0 Y1 Y2 Y3 W
                            D i
3 BEQZ R6, Target
                                                             Instruções
4 ADDIU R8, R9 ,1
                                  i I X0 W
5 ADDIU R10,R11,1
                                        I X0 W
                                                             especuladas
6 ADDIU R12,R13,1
                                                 Ι
                                                   X0 W
                                                              escrevem
7 ???
                                        D
8 333
                                        F
                                                              em ARF
                                          D
9 ???
                                              D
10???
                                                 D
11????
```

- Sem controle de Especulação no IO3
- Deve parar (stall) no Branch.



# Especulação e Branch: IO2I

```
R1, R2, R3 F D I Y0 Y1 Y2 Y3 W C
0 MUL
1 ADDIU R4, R5, 1
                    F D I X0W r
       R6, R1, R4
2 MUL
                                  I Y0 Y1 Y2 Y3 W C
                                                            Precisa limpar estados
3 BEQZ R6, Target
                            Dί
                                                            especulativos em PRF.
4 ADDIU R8, R9 ,1
                                    I X0 W r
5 ADDIU R10,R11,1
                                       I X0 W
                                                            Necessita Rollback
6 ADDIU R12,R13,1
                                                            seletivo.
7 ???
8 333
                                          D
9 ????
10???
11???
```



# Especulação e Branch: IO2I

```
0 MUL R1, R2, R3 F D I Y0 Y1 Y2 Y3 W C
1 ADDIU R4, R5, 1
2 MUL
      R6, R1, R4
                                 I Y0 Y1 Y2 Y3 W C
3 BEQZ R6, Target
                                            I X0 W ( C
                                                             Instruções
4 ADDIU R8, R9 ,1
                            F D i I X0 W r
5 ADDIU R10,R11,1
                                    i I X0 W r
                                                             especulativas
6 ADDIU R12,R13,1
                                    D i
                                               I X0
                                                             escreveram em PRF e
7 ???
                                                             não em ARF.
8 333
                                         D
9 ???
                                          F
                                            D
                                                             Copia ARF em PRF.
10???
                                             F
                                               D
11????
                                               F
12???
13???
Т
```



#### Temas

- Especulação e Branches
- Memory Disambigation
- Renomeação de Registradores

# Memory Disambigation

Quando podemos executar o load?

#### Fila de Memória em ordem

- Executa todos os loads e stores em ordem
  - Load e store não podem deixar o IQ para execução até todos os loads e stores anteriores tenham completado a execução.
- Pode continuar executando load e store de forma especulativa e fora de ordem com respeito outras (nãomemória) instruções.
- Necessita de uma estrutura para ordenar memória.

#### Em ordem fila de Memória



# Previsão de dependência de Memória

ST R1, 0 (R2) LD R3, 0 (R4)

- "Chute" que r2 != r4 e execute o load;
- Se descobrir que r2 == r4, mate o load e todas as instruções subsequentes marque o load como store-wait;
- Execução subsequentes do mesmo load vão esperar pelos store anteriores;
- Limpe o store-wait periodicamente.

# Load / Store especulativo

- Como nos registradores, store não pode modificar a memória até que a instrução chegue em commit;
- Logo temos o store buffer para guardar os dados especulativos.

# Load / Store especulativo



#### Na execução do Store

Marca a entrada como válida e especulativa, salva o tag e dado;

#### No commit do Store

• Limpa bit especulativo e eventualmente envia o dado para a cache;

#### Ao abortar o Store

• Limpa o bit de validade.

# Load / Store especulativo



- Se o dado estiver no Store Buffer e na cache, qual usar?
  - Use o do Buffer.

- Se o mesmo endereço aparece 2 vezes do store buffer?
  - Use o mais novo.

#### Temas

- Especulação e Branches
- Memory Disambigation
- Renomeação de Registradores

### WAW e WAR Dependência de "Nome"

- WAW e WAR não são dependências reais;
- RAW é uma dependência real: leitor necessita o valor do escritor;
- Dependência de "Nome" existe porque não temos "Nomes" (registradores e endereço de memória) suficientes.

#### Dependências Reais

```
0 MUL R1 R2, R3 F D I Y0 Y1 Y2 Y3 W C
1 MUL R4 R1 R5 F D i I Y0 Y1 Y2 Y3 W C
2 ADDIU R6, R4 1 F D i I X0 W C
3 ADDIU R4, R7, 1 F D i I X0 W r C
```

### WAW e WAR Dependência de "Nome"

- WAW e WAR não são dependências reais;
- RAW é uma dependência real: leitor necessita o valor do escritor;
- Dependência de "Nome" existe porque não temos "Nomes" (registradores e endereço de memória) suficientes.

#### WAW

```
0 MUL R1, R2, R3 F D I Y0 Y1 Y2 Y3 W C
1 MUL R4 R1, R5 F D i I Y0 Y1 Y2 Y3 W C
2 ADDIU R6, R4, 1 F D i I X0 W C
3 ADDIU R4 R7, 1 F D i I X0 W r C
```

### WAW e WAR Dependência de "Nome"

- WAW e WAR não são dependências reais;
- RAW é uma dependência real: leitor necessita o valor do escritor;
- Dependência de "Nome" existe porque não temos "Nomes" (registradores e endereço de memória) suficientes.

#### WAR

```
0 MUL R1, R2, R3 F D I Y0 Y1 Y2 Y3 W C
1 MUL R4, R1, R5 F D i I Y0 Y1 Y2 Y3 W C
2 ADDIU R6, R4 1 F D i I X0 W C
3 ADDIU R4 R7, 1 F D i I X0 W r C
```

#### Como resolver?

#### Breaking all "Name" Dependencies

#### **IO2I Microarchitecture Conservatively Stalls**

```
0 MUL R1, R2, R3 F D I Y0 Y1 Y2 Y3 W C
1 MUL R4, R1, R5 F D i I Y0 Y1 Y2 Y3 W C
2 ADDIU R6, R4, 1 F D i I X0 W C
3 ADDIU R4, R7, 1 F D D D D D D D D D I X0 W C
```

#### Manual Register Renaming.

# Register Renaming

- Adicionando mais nomes (registradores / memórias) remove as dependências falsas (WAW e WAR).
  - Limites de nomes na arquitetura;
  - Mais registradores necessita de mais bits na instrução:
    - 32 registradores = 5 bits;
    - 128 registradores = 7 bits.

# Register Renaming Overview

- 2 esquemas possíveis
  - Ponteiros no IQ e ROB
  - Valores no IQ e ROB

• IO2I usa ponteiros, vamos começar por ele!

### IO2I Register Renaming com Ponteiros



- Mesma estrutura de dados do IO2I, exceto:
  - Adiciona 2 campos ao ROB;
  - Adiciona Rename Table (RT) e Free List (FL) de Registradores;
  - Aumenta o tamanho de PRF para ter mais registradores.

### IO2I Register Renaming com Ponteiros



#### ROB Modificado

| State | S | ST | V | Preg | Areg | Ppreg |
|-------|---|----|---|------|------|-------|
|       |   |    |   |      |      |       |
| P     |   |    |   |      |      |       |
| F     |   |    |   |      |      |       |
| P     |   |    |   |      |      |       |
| P     |   |    |   |      |      |       |
| F     |   |    |   |      |      |       |
| P     |   |    |   |      |      |       |
| P     |   |    |   |      |      |       |
|       |   |    |   |      |      |       |
|       |   |    |   |      |      |       |

**State**: (Free, Pending, Finished)

S: especulativo;

**ST**: Store bit;

V: Destino é Valido;

**Preg**: Physical Register File Specifier

**Areg**: Architectural Register File

Specifier

**Ppreg**: Previous Physical

# Rename Table (RT)



P: Pendente

**Preg**: Physical Register Architectural Register maps to.

# Free List (FL)



Free: Registrador está livre para renomear.

Se free = 0, physical register está em uso e não pode ser usado para renomear.

```
0 MUL R1, R2, R3 F D I Y0 Y1 Y2 Y3 W C

1 MUL R4, R1, R5 F D i I Y0 Y1 Y2 Y3 W C

2 ADDIU R6, R4, 1 F D i I X0 W C

3 ADDIU R4, R7, 1 F D i I X0 W r C

RT FL IQ ROB

Cy D I W C R1 R2 R3 R4 R5 R6 R7 0 1 2 3 0 1 2 3

0 p0 p1 p2 p3 p4 p5 p6 p{7,8,9,10}
```



```
0 MUL R1, R2, R3 F D I Y0 Y1 Y2 Y3 W C

1 MUL R4, R1, R5 F D i I Y0 Y1 Y2 Y2 W C

2 ADDIU R6, R4, 1 F D i

3 ADDIU R4, R7, 1 F D i I X0 W C

RT

Cy D I W C R1 R2 R3 R4 R5 R6 R7 0 2 3 0 1 2 3

0 p0 p1 p2 p3 p4 p5 p6 p{7,8,9,10}
```

```
0 MUL R1, R2, R3 F D I Y0 Y1 Y2 Y3 W C

1 MUL R4, R1, R5 F D i I Y0 Y1 Y2 Y3 W C

2 ADDIU R6, R4, 1 F D i I X0 W C

3 ADDIU R4, R7, 1 F D i I X0 W r C

RT FL IQ ROB

Cy D I W C R1 R2 R3 R4 R5 R6 R7 0 1 2 3 0 1 2 3

0 p0 p1 p2 p3 p4 p5 p6 p{7,8,9,10}
```

```
0 MUL R1, R2, R3 F D I Y0 Y1 Y2 Y3 W C

1 MUL R4, R1, R5 F D i I Y0 Y1 Y2 Y3 W C

2 ADDIU R6, R4, 1 F D i I X0 W C

3 ADDIU R4, R7, 1 F D i I X0 W r C

RT FL IQ ROB

Cy D I W C R1 R2 R3 R4 R5 R6 R7 0 1 2 3 0 1 2 3

0 p0 p1 p2 p3 p4 p5 p6 p{7,8,9,10}

1 0 p{7,8,9,10}
```

```
0 MUL R1, R2, R3 F D I Y0 Y1 Y2 Y3 W C
1 MUL R4, R1, R5 F D i I Y0 Y1 Y2 Y3 W C
                 F D i
2 ADDIU R6, R4, 1
                          I X0 W C
                   F D i I X0 W r
3 ADDIU R4, R7, 1
               RT
                  FL
                                        ΙQ
                                                           ROB
Cy D I W C R1 R2 R3 R4 R5 R6 R7 0 1 2 3 0 1 2 3
            p2(p3(p4(p5(p6)p{7,8,9,10}
                       p{7,8,9,10}
1 0
                       p{8,9,10}
2 1 0
                                                 p7/R1/p0
      р7
```

```
0 MUL R1, R2, R3 F D I Y0 Y1 Y2 Y3 W C
1 MUL R4, R1, R5
                  F D i
2 ADDIU R6, R4, 1
3 ADDIU R4, R7, 1
                                     I X0 W r
                   RT
                               FL
                                                  ΙQ
                                                                          ROB
Cy D I W C R1 R2 R3 R4 R5 R6 R7
                                        0
                                              1
                                                        3
                   p3(p4(p5(p6)p{7,8,9,10}
                             p{7,8,9,10}
1 0
                             p{8,9,10}
                                                              p7/R1/p0
2 1 0
          р7
                                                                  p8/R4/p3
                             p{9,10}
3 2
                  p8
```

```
0 MUL R1, R2, R3 F D I Y0 Y1 Y2 Y3 W C
1 MUL R4, R1, R5 F D i
2 ADDIU R6, R4, 1 F D i
3 ADDIU R4, R7, 1
                                       I X0 W r
                                FL
                    RT
                                                      ΙQ
                                                                               ROB
                                                          3
Cy D I W C R1 R2 R3 R4 R5 R6 R7
                                           0
                                                 1
                    p3(p4(p5(p6)p{7,8,9,10}
                               p{7,8,9,10}
1 0
                               p{8,9,10}
2 1 0
          р7
                                                                   p7/R1/p0
3 2
                    p8
                               p{9,10}
4 3
                               p10
                         р9
```

```
0 MUL R1, R2, R3 F D I Y0 Y1 Y2 Y3 W C
1 MUL R4, R1, R5 F D i
                                I Y0 Y1 Y2 Y3 W C
2 ADDIU R6, R4, 1 F D i
3 ADDIU R4, R7, 1
                             FL
                  RT
                                                                       ROB
                                                ΙQ
Cy D I W C R1 R2 R3 R4 R5 R6 R7
                                      0
                                            1
                                                     3
                  p3(p4(p5(p6)p{7,8,9,10}
                            p{7,8,9,10}
1 0
                            p{8,9,10}
2 1 0
         р7
                                                            p7/R1/p0
3 2
                            p{9,10}
                 p8
4 3
                            p10
                       р9
5
                 p10
```

```
0 MUL R1, R2, R3 F D I Y0 Y1 Y2 Y3 W C
1 MUL R4, R1, R5 F D i I Y0 Y1 Y2 Y3 W C
2 ADDIU R6, R4, 1 F D i
3 ADDIU R4, R7, 1
                                  I X0W r
                             FL
                  RT
                                                                      ROB
                                                ΙQ
Cy D I W C R1 R2 R3 R4 R5 R6 R7
                                      0
                                           1
                                                     3
                  p3(p4(p5(p6)p{7,8,9,10}
                            p{7,8,9,10}
1 0
                            p{8,9,10}
         р7
                                                           p7/R1/p0
2 1 0
3 2
                 p8
                           p{9,10}
4 3
                            p10
                      р9
5
                 p10
  1
```

```
0 MUL R1, R2, R3 F D I Y0 Y1 Y2 Y3 W C
1 MUL R4, R1, R5 F D i I Y0 Y1 Y2 Y3 W C
2 ADDIU R6, R4, 1 F D i
3 ADDIU R4, R7, 1
                                  I X0W r
                  RT
                             FL
                                                                       ROB
Cy D I W C R1 R2 R3 R4 R5 R6 R7
                                      0
                                            1
                                                     3
                  p3(p4(p5(p6)p{7,8,9,10}
                            p{7,8,9,10}
1 0
                            p{8,9,10}
         р7
                                                            p7/R1/p0
2 1 0
                                                                p8/R4/p3
                            p{9,10}
3 2
                 p8
4 3
                            p10
                      р9
                 p10
    1
      0
```











```
0 MUL R1, R2, R3 F D I Y0 Y1 Y2 Y3 W C
1 MUL R4, R1, R5 F D i
                                I Y0 Y1 Y2 Y3 W C
2 ADDIU R6, R4, 1 F D i
                                           I X0 W C
3 ADDIU R4, R7, 1
                F D i
                                   I X0 W r
                  RT
                              FL
                                                                        ROB
                                                 ΙQ
Cy D I W C R1 R2 R3 R4 R5 R6 R7
                                       0
                                            1
                                                      3
                 p3(p4(p5)(p6)p{7,8,9,10}
                            p{7,8,9,10}
1 0
                            p{8,9,10}
                                                            p7/R1/p0
2 1 0
         p7
                                                                 p8/R4/p3
                 p8
                            p{9,10}
3 2
                                                  p9/p8
4 3
                            p10
                                                                     p9/R6/p5
                       р9
                                                                         p10/R4/p8
                 p10
    1
      0
                                                            p7/R1/p0
8
    3
                            p0 <
                                                                         p10/R4/p8
10
                            p0
11
      1
                            p0
12
      2 1
                            p0
13
                            p{0,3}
       2
```

```
0 MUL R1, R2, R3 F D I Y0 Y1 Y2 Y3 W C
1 MUL R4, R1, R5 F D i
                                 I Y0 Y1 Y2 Y3 W C
2 ADDIU R6, R4, 1 F D i
                                            I X0 W C
3 ADDIU R4, R7, 1
                F D i
                                    I X0 W r
                  RT
                              FL
                                                                         ROB
                                                 ΙQ
Cy D I W C R1 R2 R3 R4 R5 R6 R7
                                       0
                                             1
                                                      3
                                                                        3
                 p3(p4(p5(p6)p{7,8,9,10}
                            p{7,8,9,10}
1 0
                            p{8,9,10}
                                                             p7/R1/p0
2 1 0
         р7
                                                                 p8/R4/p3
                  p8
                            p{9,10}
3 2
                                                  p9/p8
4 3
                             p10
                                                                      p9/R6/p5
                       р9
                                                                         p10/R4/p8
                  p10
    1
      0
                                                            p7/R1/p0
8
    3
                            p0 <
                                                                         p19/R4/p8
10
    2
                             p0
11
      1
                             p0
12
      2 1
                             p0
                             p{0,3}
13
                            p{0,3,5}
14
```

```
0 MUL R1, R2, R3 F D I Y0 Y1 Y2 Y3 W C
1 MUL R4, R1, R5 F D i
                                  I Y0 Y1 Y2 Y3 W C
2 ADDIU R6, R4, 1
                 F D i
                                             I X0 W C
3 ADDIU R4, R7, 1
                 F D i
                                     I X0 W r
                   RT
                               FL
                                                                           ROB
                                                   ΙQ
Cy D I W C R1 R2 R3 R4 R5 R6 R7
                                        0
                                              1
                                                        3
                                                                          3
                  p3(p4(p5)(p6)p{7,8,9,10}
                             p{7,8,9,10}
1 0
                             p{8,9,10}
2 1 0
          р7
                                                               p7/R1/p0
                                                                   p8/R4/p3
                  p8
                             p{9,10}
  2
                                                    p9/p8
4 3
                             p10
                                                                        p9/R6/p5
                        р9
                                                                            p10/R4/p8
5
                  p10
6
    1
      0
                                                              p7/R1/p0
8
    3
9
      3
                             p0 <
                                                                            p19/R4/p8
10
    2
                             p0
11
      1
                             p0
12
      2 1
                             p0
                             p{0,3}
13
        2
                             p{0,3,5}
14
        3
15
                             p{0,3,5,8}
```

# Liberando os registradores físicos

```
ADDU R1,R2,R3 <-Assume Arch. Reg R1 maps to Phys. Reg p0
ADDU R4,R1,R5
ADDU R1,R6,R7 <-Next write of Arch Reg R1, Mapped to Phys. Reg p1
ADDU R8,R9,R10
```

# Liberando os registradores físicos

## Liberando os registradores físicos

```
<-Assume Arch. Reg R1 maps to Phys. Reg p0
ADDU R1,R2,R3
ADDU R4,R1,R5
ADDU R1, R6, R7 <-Next write of Arch Reg R1, Mapped to Phys. Reg p1
ADDU R8, R9, R10
0 ADDU R1,R2,R3
1 ADDU R4,R1,R5
2 ADDU R1,R6,R7
3 ADDU R8,R9,R10
                                                value in p0
0 ADDU R1,R2,R3
1 ADDU R4,R1,R5
2 ADDU R1,R6,R7
3 ADDU R8, R9, R10
            Write p0 Alloc p2 Write p2 Dealloc p0
```

• Se Arch. Reg Ri é mapeado para Phys. Reg. Pj, nós só podemos liberar Pj quando a próxima instrução que escrever Ri commit.

## IO2I Register Renaming com Valores



- Mesma estrutura de dados do IO2I, exceto:
  - ROB Modificado (Valores ao invés de Espec. de Reg.);
  - RT Modificado;
  - IQ Modificado;
  - Sem FL;
  - Sem PRF, valores em ROB.

# IO2I Register Renaming com Valores





#### **ROB Modificado**

| State | S | ST | V | Value | Areg |
|-------|---|----|---|-------|------|
|       |   |    |   |       |      |
| Р     |   |    |   |       |      |
| F     |   |    |   |       |      |
| Р     |   |    |   |       |      |
| Р     |   |    |   |       |      |
| F     |   |    |   |       |      |
| Р     |   |    |   |       |      |
| Р     |   |    |   |       |      |
|       |   |    |   |       |      |
|       |   |    |   |       |      |

**State**: (Free, Pending, Finished)

S: especulativo;

**ST**: Store bit;

V: Destino é Valido;

Value: Valor atual do registrador

Areg: Architectural Register File

Specifier

#### IQ Modificado



Se pendente, Src contém index em ROB. Como um indentificador Preg.

### Rename Table (RT)



V: Bit validade

P: Pendente

**Preg**: Index no ROB.

```
V:

if V==0

Valores em ARF estão atualizados;

if V==1

Valores in-flight ou em ROB
```

```
P:

if P==0

Valores ROB;

if P==1

Valores in-flight
```

```
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15
0 MUL R1, R2, R3 F D I Y0 Y1 Y2 Y3 W C
1 MUL R4, R1, R5
                                 I Y0 Y1 Y2 Y3 W C
                   F D i
2 ADDIU R6, R4, 1
                      F D i
                                           I X0 W C
3 ADDIU R4, R7, 1
                        F D i
                                   I X0W r
                  RT
                                         ΙQ
                                                                 ROB
Cy D I W C R1 R2 R3 R4 R5 R6 R7 0
                                     1
0
1 0
                                                          p0/R1
2 1 0
                                     p1/p0(R5)
3 2
                                                               p1/R4
4 3
                                             p2/p1
                                                                     p2/R6
5
                                                                          p3/R4
6
    1
      0
                                                         (p0)R1
8
9
10
    2
11
      1
      2 1
12
13
        2
14
        3
```

15

### Agradecimento

David Wentzlaff (Princeton University)