## 5.2.3 主从触发器的电路结构与动作特点

电路结构与工作原理 从触发器 主触发器 &. CP表示"延迟输出", 即CP  $G_{\mathfrak{q}}$ 返回0以后输出状态才改变 主触发器 从触发器

图4.2.8 主从结构RS触发器 (a) 电路结构 (b) 图形符号

(a)

(b)





当CP=1时,主触发器根据S和R的状态翻转而从触发器保持原来状态不变

当CP由高电平返回低电平时,门G7、G8被封锁,此后无论S、R的状态如何 改变,在CP=0的全部时间里主触发器的状态不再改变。门G3、G4被打开,从触 发器按照与主触发器相同的状态翻转。

| ( ) y            | 人北大 | 学 *皇日 | 分校 NO          | ORTHEAST       |  |  |
|------------------|-----|-------|----------------|----------------|--|--|
| 表5.2.4 主从触发器的特性表 |     |       |                |                |  |  |
| СР               | S   | R     | Q <sup>n</sup> | $Q^{n+1}$      |  |  |
| X                | ×   | ×     | ×              | Q <sup>n</sup> |  |  |
| _                | 0   | 0     | 0              | 0              |  |  |
| <b>□</b> ₹       | 0   | 0     | 1              | 1              |  |  |
|                  | 1   | 0     | 0              | 1              |  |  |
|                  | 1   | 0     | 1              | 1              |  |  |
| _                | 0   | 1     | 0              | 0              |  |  |
|                  | 0   | 1     | 1              | 0              |  |  |
| LF               | 1   | 1     | 0              | 1*             |  |  |
| <b>□</b>         | 1   | 1     | 1              | 1*             |  |  |

输出状态的变化发生在 CP信号的下降沿。

克服了CP=1期间触发器输出状态可能多次翻转。

输入信号仍需遵守SR=0

的约束条件





例:



· 主从RS触发器的缺点:

(1)本身是同步RS触发器,所以在CP=1间, $Q',\overline{Q'}$  状态仍会随S,R的变化而多次改变。

(2)在S=R=1时,触发器次态不确定,所以RS触发器仍遵守RS=0的约束条件

为了使用方便,希望即使出现了S=R=1的情况,触发器的次态也是确定的,因而需要进一步改进触发器的电路结构。





主从RS触发器的Q和Q端作为附加控制信号接回输入端

为表示与主从RS触发器在逻辑功能上的区别,以J、K表示两个信号输入端



| 表5.2.5 主从JK触发器的特性表 |   |   |                |                |  |  |
|--------------------|---|---|----------------|----------------|--|--|
| СР                 | J | K | Q <sup>n</sup> | $Q^{n+1}$      |  |  |
| ×                  | × | × | ×              | Q <sup>n</sup> |  |  |
|                    | 0 | 0 | 0              | 0              |  |  |
| T                  | 0 | 0 | 1              | 1              |  |  |
|                    | 1 | 0 | 0              | 1              |  |  |
|                    | 1 | 0 | 1              | 1              |  |  |
|                    | 0 | 1 | 0              | 0              |  |  |
|                    | 0 | 1 | 1              | 0              |  |  |
|                    | 1 | 1 | 0              | 1              |  |  |
| T                  | 1 | 1 | 1              | 0              |  |  |

若J=0, K=1, CP=1时主触发器置0, 待CP=0以后从触发器亦随之置0, 即  $Q^{n+1}=0$ 

J=K=1, $Q^n=0$ 。门**G8**被**Q**端的低电平封锁,**CP=1**时仅**G7**输出低电平信号,故主触发器置1。**CP=0**以后从触发器也跟着置1。即  $Q^{n+1}=1$  **J=K=1**,  $Q^n=1$ 。门**G7**被**Q**端的低电

平封锁,CP=1时仅G8输出低电平信

号,故主触发器置 $\mathbf{0}$ 。 $\mathbf{CP=0}$ 以后从触发器也跟着置 $\mathbf{0}$ 。  $\mathbf{Q}^{n+1}=0$ 

J=K=1时,CP下降沿到达后触发器 将翻转为与初状态相反的状态。





具有多输入端的主从 J K 触发器 图5.2.11

 $J_1$ 和 $J_2$ 、 $K_1$ 和 $K_2$ 是与的逻辑关系

如果用特性表描述它的逻辑关系,则应以J<sub>1</sub>·J<sub>2</sub>和K<sub>1</sub>·K<sub>2</sub>分别 代表代替表5.2.5中的J和K。

#### 【例5.2.4】解:

由于每一时刻J、K的状态均已由波形图给定,而且CP=1期间J、K的状态不变,所以只要根据CP下降沿到达时JK的状态,就可以画出输出端的电压波形。

触发器输出端状态的改变均发生在CP信号的下降沿。

CP=1时J=K=1, CP下降沿到来时触发器的次态也是确定的。



图5.2.12 例5.2.4的电压波形图



### 二、动作特点

- (1)触发器的翻转分两步动作。第一步,在 CP=1期间主触发器接收输入端(S、R或J、K)的信号,被置成相应的状态,而从触发器不动;第二步,CP下降沿到来时从触发器按照主触发器的状态翻转,所以 Q、Q 端状态的改变发生在CP下降沿。
- (2) 主从RS触发器:因为主触发器本身是一个同步RS触发器, 所以在CP=1的全部时间里输入信号都将对主触发器起控制作用。
- (3)JK触发器: CP=1期间主触发器动作,主触发器只有可能翻转一次,一旦翻转了就不会翻回原来的状态。

注意:只有在CP=1的全部时间里输入状态始终未变的条件下,用CP下降沿到达时输入的状态决定触发器的次态。否则,必须考虑CP=1期间输入状态的全部变化过程,才能确定CP下降沿到达时触发器的次态。

11

# 東北大学 泰島島分枝 NO

#### 秦皇岛分校 NORTHEASTERN UNIVERSITY AT QINHUANGDAO

【例5.2.5】解:

初态为Q=0



图5.2.13 例5.2.5的电压波形图 1