# LELEC1101 - Projet d'électricité

# Dimensionnement du modulateur sigma-delta

# 3 avril 2015

#### 0.1 Fonctionnement et théorie

Le schéma bloc du modulateur sigma-delta se trouve à la figure 1. Le modulateur du synthétiseur utilise une bascule asymétrique.



Figure 1: Schéma bloc du modulateur sigma-delta.

La période d'oscillation du signal de sortie (qui est identique à la période d'oscillation du signal intermédiaire  $V_I$  sur la figure 1). se calcule en effectuant le raisonnement suivant.

Initialement, soit  $V_{\text{ref}}$  positif et  $V_{\text{out}} = 0$ .  $V_I$  est alors immédiatement positif et  $V_{\text{out}}$  sature directement à E. Comme  $V_{\text{ref}}$  est  $\leq E$ ,  $V_I$  va maintenant décroître jusqu'à atteindre  $\Delta V$ . A ce moment précis,  $V_{\text{out}} = 0$  et donc  $V_I$  va croître jusqu'à atteindre 0, et ainsi de suite.

De là s'obtiennent le temps de descente  $t_f$  et le temps de montée  $t_r$  du signal  $V_I^{\ 1}$ 

$$t_f = -\frac{\Delta V}{(V_{\text{ref}} - E)K},$$
 
$$t_r = \frac{\Delta V}{KV_{\text{ref}}}.$$

La période T étant la somme du temps de descente et du temps de montée, elle est donnée par

$$T = rac{\Delta V}{K} \left( rac{1}{V_{
m ref}} - rac{1}{V_{
m ref} - E} 
ight)$$

et donc finalement

$$f = -\frac{K}{\Delta V} \frac{V_{\text{ref}}(V_{\text{ref}} - E)}{E}.$$
 (1)

<sup>1.</sup> Ce signal sera soit un signal triangulaire, soit un signal en dents de scie, selon la valeur de  $V_{\rm ref}$ .

**Remarque** A partir du temps de descente et du temps de montée, nous pouvons prouver que la moyenne du signal carré  $V_{\text{out}}$  vaut bien  $V_{\text{ref}}$ . Il suffit de démontrer l'égalité suivante

$$\frac{E \cdot t_f + 0 \cdot t_r}{T} = V_{\text{ref}}.$$

La fréquence en fonction de  $V_{\text{ref}}$  est donc une parabole avec une racine en 0 V et une racine en E V.

La fréquence de sortie maximale est atteinte pour  $V_{\text{ref}} = \frac{E}{2}$  et vaut

$$f_{\text{max}} = \frac{K}{\Delta V} \frac{E}{4}.$$

Ensuite, pour un signal  $V_{\text{ref}}$  sinusoïdal dont l'amplitude peut être négative, la fréquence sature. Or, dans le cas du synthétiseur, le signal  $V_{\text{ref}}$  est la sortie de notre VCO (après passage dans un filtre pour en extraire une sinusoïdale pure). Il faudra donc "déplacer" la parabole de manière à ce qu'elle soit centrée autour de l'origine.

### 0.2 Dimensionnement et circuit réel

Le circuit du modulateur sigma-delta est représenté à la figure 2.



FIGURE 2: Circuit du modulateur.

La résolution de ce circuit permet d'obtenir des équations de la même forme que celles de la figure 1. L'amplificateur opérationnel étant connecté en contre-réaction, sa bornée d'entrée est virtuellement à la masse :  $v_- = v_+ = 0$ . Les différents courants dans le circuit sont alors donnés par

$$i_{R_4} = rac{V_{
m ref}}{R_4},$$
  $i_{R_6} = rac{V_{
m ee}}{R_6},$   $i_{R_3} = rac{V_{
m out}}{R_3},$   $i_{C_1} = -C_1 rac{{
m d}v_{
m in}}{{
m d}t}.$ 

KCL permet ensuite d'écrire l'équation suivante

$$i_{C_1} = i_{R_4} + i_{R_6} + i_{R_3}$$

et donc d'obtenir

$$v_{\rm in} = -\frac{1}{C_1} \int \frac{V_{\rm ref}}{R_4} + \frac{V_{\rm ee}}{R_6} + \frac{V_{\rm out}}{R_3}.$$

Pour se ramener à l'équation de la figure 1, on  $V'_{\text{ref}} = -R_3(\frac{V_{\text{ref}}}{R_4} + \frac{V_{\text{ee}}}{R_6})$  pour enfin obtenir

$$v_{\rm in} = \frac{1}{C_1 R_3} \int V_{\rm ref}' - V_{\rm out}$$

où  $V'_{\text{ref}}$  correspond au  $V_{\text{ref}}$  de la figure 1.

Pour dimensionner le modulateur, plusieurs contraintes doivent être respectées. Premièrement la fréquence maximale doit être de 80 kHz. Et deuxièment, la parabole doit s'étendre de manière à ce que ces racines soient -15 V et +15 V. Enfin,  $\Delta V$  doit être choisit de manière à ce que la bascule ne soit pas sensible au bruit.

Nous allons directement anticiper une non-idéalité de la bascule, la valeur de saturation En'est pas égale à la tension d'alimention. Nous avons plutôt  $E \approx 13.5 \text{ V}$ .

Pour centrer la parabole, il faut que  $\frac{R_3}{R_6}V_{ee}$  soit égale à 6.75 V. Il faut ensuite étirer la parabole

de manière à ce que ses racines soient  $\pm 15$  V. Il faut donc  $\frac{R_3}{R_4} = 0.45$ . En utilisant des valeurs de composants standards (série de Renard E12), nous pouvons choisir,  $R_3 = 22 \text{ k}\Omega \text{ et } R_4 = R_6 = 48.5 \text{ k}\Omega.$ 

Passons ensuite à la contrainte sur la fréquence. Nous avons la relation suivante :

$$\frac{K}{\Delta V} \frac{E}{4} = 80000.$$

Nous pouvons fixer arbitrairemet  $\Delta V$  à 1 V. Nous avons alors  $K=\frac{1}{C_1R_3}=23703.7037$  et donc C1=1.9 nF. Enfin, comme  $\Delta V=\frac{R_1}{R_2}E$ , nous pouvons par exemple choisir  $R_1=10$  k $\Omega$  et  $R_2=1.9$  nF.  $134.6 \text{ k}\Omega.$ 

Pour appliquer la signal de sortie du modulateur à l'étage suivant du circuit, il faudra utiliser un diviseur résistif car l'étage suivant ne supporte pas des entrées supérieures à 5 V.

## 0.3 Confrontation des mesures et de la théorie

En superposant le graphe théorique que nous pouvons obtenir avec les valeurs obtenues dans la section précédente et des mesures effectuées sur une implémentation en circuit du modulateur, nous obtenons la figure 3.



FIGURE 3: En bleu, les prévisions théoriques et en vert les mesures.

Nous constatons que la théorie colle assez bien à la réalité. Le faible décalage dépend sans doute des tolérances des résistances, des variations dans les alimentations (le MyDAQ sort, dans ce cas, du +14.10 V et du -14.62 V plutôt que du  $\pm 15 \text{ V}$ ), des variations dans la valeur de saturation  $E \approx 13.62 \,\mathrm{V}$ ). Nous pourrions effectuer un dimensionnement plus précis à partir

de ces valeurs réelles afin d'obtenir une prévision théorique encore plus proche de la réalité. Le problème, c'est que les valeurs des tensions d'alimentation (par exemple) dépendent justement de la charge connectée, et donc du choix des résistances effectuées lors du dimensionnement.