



# **Digitale Systeme**



# 3. Architektursynthese ASM-Diagramme

Prozessorelement für eine S-Kurvenapproximation
Gemeinsame Nutzung von Arithmetik-Funktionseinheiten
(Ressource Sharing)
Gemeinsame Register-/Speicher-Nutzung
(Register Sharing)
VHDL-Modell des PE mit Fixed-Point Arithmetik im Q-Format

## Datenpfad in Pipelinestruktur

Dynamische Systeme mit Rückführung Multizyklusdatenpfad für ein Filter 1. Ordnung Ergebnisübergabe an Folgezyklen

2 CE - DS 2





## 3.2 Entwurf eines Prozessorelementes

In diesem Abschnitt werden die Entwurfsschritte der Architektursynthese am Beispiel eines Prozessorelementes vorgestellt:

Spezialprozessor zur S-Kurvenapproximation für eine Motoranstuerung.

Am Beispiel dieses Spezialprozessors werden die folgenden Techniken dargestellt:

Multizyklus-Datenpfad für Datenraten << Systemfrequenz Entwurf von ASM-Charts

Gemeinsame Nutzung von Hardware Funktionseinheiten (Ressource-Sharing)

**Gemeinsame Register- / Speicher-Nutzung (Register-Sharing)** 

CE - DS 2



3



#### **Entwurf eines Prozessorelementes**

- Spezialprozessor
   Operanden- und Ergebnispfad-Steering mit Multiplexer
   Zustandsdiagramm für den Steuerpfad
- > VHDL-Modellierung mit Integer-Arithmetik im Q-Format

CE - DS 2





# **Anwendungshintergrund (1)**

- Zur Begrenzung der Anlaufströme für Antriebsmotore wird die Motorspannung nicht sprungförmig, sondern mit einer S-Funktion eingeschaltet.
- Diese S-Funktion kann mit einer cos-Funktion gebildet werden: S(x) = (1-cos(x))/2, wobei das Argument x mit einer Rampenfunktion zu erzeugen ist.
- Die in Antriebseinheiten zum Einsatz kommenden µController können für zeitkritische Realtime-Anwendungen ggf. keine rechenintensiven Floatingpoint-Bibliotheken verwenden, sodass nur Integer-Arithmetik in Frage kommt.
- Eine S-Funktion ist also durch ein Polynom höherer Ordnung in x zu approximieren.

5 CE - DS 2









# **Entwurfsvorgaben (1)**

- Die gleiche Vorgehensweise ist auch bei einer Realisierung von Antriebsteuerungen mit rekonfigurierbaren FPGA-ICs erforderlich.
- Da die Abtastrate für solche Antriebssteuerungen um Größenordnungen geringer ist als die verfügbare Taktfrequenz der ICs, kann mit einem Multizyklus-Datenpfad und Resource-Sharing gearbeitet werden.
- Für die HW-Realisierung der Arithmetik sind deshalb nur ein Multiplizierer und ein Addierer einzusetzen.
- Die Berechnung der S-Funktion erfolgt pro Wert S(x) in einer Sequenz von Rechenschritten, wobei Zwischenwerte in Registern gespeichert werden (vgl. D.D. Gajski S. 336 – 353).

CE - DS 2



7



#### **Entwurfsvorgaben (2)**

- Taylor-Reihenentwicklung zur Approximation der Funktion S(x) = (1-cos(x))/2 um den Punkt x = 0.
- Nur die ersten beiden Terme mit geradem Exponenten werden berücksichtigt.
- Die approximierte Funktion kann für x > 0 nur im Bereich bis zum ersten positiven Maximum verwendet werden.
- > Bestimmung der Koordinaten dieses Maximums:  $S(x_0) \le 1$ . Mit Kenntnis dieses Maximums wird die Funktion normiert, damit das neue Maximum 1 wird.
- Die unabhängige Variable x der S-Funktion wird im Q7-Format mit einem Vorzeichenbit und 7 Nachkommabits repräsentiert : -1 ≤ x<sub>Q</sub> < 1.</li>
- Substitution von  $x = x_0x_0$  in der S-Funktion, sodass sich eine Darstellung  $S(x_0)$  mit neuen Koeffizienten ergibt.

CE - DS 2





# **S-Kurven-Approximation**

> Taylor-Reihenentwicklung

$$S(x) = 0.25 x^2 - x^4/48$$

> Maximum bei x<sub>0</sub>:

$$S(x_0 = \sqrt{6}) = \frac{3}{4} = \frac{1}{k}$$

> Maximalwertnormierung  $S(x_0 = \sqrt{6}) => 1!$ 

$$S(x)*k = 1/3 x^2 - 1/36 x^4$$

> Skalierung der x-Achse  $x = x_0 x_Q mit -1 \le x_Q < 1$ 

$$S(x_Q) = 2^*(x_Q)^2 - (x_Q)^4$$

CE - DS 2



9



## Struktur- und Freigabekonzept

- Ein integrierte Rampenzähler ist ein 8 Bit-Zähler der die x<sub>Q</sub> Eingangsgröße im Q7-Format bereitstellt.
- > 128 Zählstufen sollen in 100 ms den Bereich 0 bis 1 liefern und danach angehalten werden.
- Ein 3 Bit-Zyklenzähler wird hier vorgeschlagen, der zusammen mit der FSM (Control Unit) als eine Art Frequenzteiler für den Rampenzähler wirkt.
- Die FSM startet zusammen mit diesem Zyklenzähler und wartet nach Rückkehr in den Idle-Zustand solange, bis der Zyklenzähler seinen wrap-around ausgeführt hat.
- Mit jedem wrap-around des Zyklenzählers erhält der Rampenzähler die Freigabe für das Inkrement einer Rampenstufe.
- Dieses Freigabekonzept für die Komponenten, die alle mit der gleichen Taktfrequenzbetrieben werden, ist ein typischer Ansatz in so genannten Multiraten-Systemen.

10 CE - DS 2





# Systemstruktur mit unterschiedlichen Taktbereichen



11 CE - DS 2





## Zeitskalierung

- > 8-Bit Rampenzähler mit 128 Stufen: x<sub>Qmax</sub> = 127
- > Anlaufintervall 100ms
- > Effektive Taktfrequenz des Rampenzählers:

$$f_{Rclk} = 1/(100ms/128) = 1280 Hz$$

> 3-Bit Zyklenzähler:

8 Zählzustände müssen das Intervall 1/  $f_{Rclk}$  abdecken

 $f_{clk}$  = 8 \* 1280 Hz = 10,24 kHz

Taktfrequenz der Systemkomponenten

12 CE - DS 2





# ASM des PEs zur Approximation der S-Kurve

> Zu realisierende Funktion:  $S(x_Q) = 2^*(x_Q)^2 - (x_Q)^4$ 



Informatik HAW Hamburg



# Strukturierung eines digitalen Systems als Prozessorelement

in einen Datenpfad und einen Steuerpfad







# **Gemeinsame Register-Nutzung (Register Sharing)**

- Nicht alle Zwischensignale müssen in einem eigenen Register abgelegt werden. Abhängig von der Nutzungsdauer können verschiedene Zwischensignale in einem Register abgelegt werden.
- Vom Zustandsautomaten wird festgelegt, welche Operationen in den verschiedenen Takten mit den Registerwerten durchgeführt werden sollen.
- In einer Tabelle (signal lifetime table) wird die Lebensdauer der Zwischensignalwerte dargestellt. Dabei werden alle die Zustände gekennzeichnet, in denen das Zwischensignal noch benötigt wird. Begonnen wird mit dem Zustand, der auf die Abspeicherung im Zwischenregister folgt.

15 CE - DS 2





#### Signal-Lebensdauertabelle

|    | Idle | S0 | $\mathbf{S_1}$ | S <sub>2</sub> | Reg |
|----|------|----|----------------|----------------|-----|
| t1 |      |    |                |                |     |
| t2 |      |    |                |                |     |
| y  |      |    |                |                |     |

Es ist zu berücksichtigen, dass das Ergebnis y = S(xq) während eines kompletten Zyklus (8 Takte) am Ausgang zur Verfügung steht.

16 CE - DS 2





# **Datenpfad-Struktur**

- Der Datenpfad ist in mehrere Funktionsebenen gegliedert:
- Die parallelen Register nehmen die Zwischenergebnisse auf, sodass alte Werte ohne weitere Verwendung überschrieben werden können.
   Ggf. ist ein Multiplexer vorzuschalten, falls zu Beginn eines Zyklus die Eingangsgrößen eingespeichert werden müssen.
- Die Operanden werden den Arithmetikfunktionen über Multiplexer zugeführt. Diese werden erforderliche, wenn eine Operation mehrmals verwendet wird und die Operanden aus unterschiedlichen Registern bzw. von extern zugeführt werden.
- Die AU-Elemente stehen parallel zur Verfügung und verarbeiten die Operanden in einer Sequenz. Nur wenn der zu implementierende Algorithmus es zulässt, können die AU-Elemente auch parallel genutzt werden.
- Eine weitere Multiplexer-Ebene verteilt die Rechenergebnisse auf die Register. Wenn bei der Signal-Register-Zuordnung auch die Operationen berücksicht werden, lassen sich hier Multiplexer einsparen.

17 CE - DS 2





## **Datenpfad der S-Kurvenapproximation**

18 CE - DS 2





#### Integerarithmetik im Q-Format mit Signaltyp signed

- Signale und Variablen in digitalen Systemen auf Basis von FPGAs werden mit VHDL auf Bitvektorebene modelliert.
- Für die unsigned and signed Vektordatentypen sind die arithmetischen Operatoren +, - und \* sowie Vergleichsoperatoren in den Bibliotheken ieee.numeric\_std und ieee.std\_logic\_arith definiert.
- Damit stehen Integerzahlen und rein gebrochene Zahlendarstellungen, d.h. die Fractional-Zahlen, sowie deren Kombination für die 2er-Komplementarithmetik zur Verfügung.
- > Für Fractional-Zahlen im Q-Format gilt ein Bitstring mit der Form:

$$x_{Bin} = b_B \cdot b_{B-1} \dots b_1 \cdot b_0$$
 mit  $b \in (0,1)$  und einem Vorzeichenbit  $b_B = 1$  für  $x_{Dez} < 0$ . Dieses QB-Format repräsentiert Zahlen im Intervall  $-1 \le x_{Dez} < 1$ 

19 CE - DS 2





#### **Q-Format**

- Bewährt hat sich die Fractional-Darstellung im Q-Format für die Eingangs- und Ausgangssignale, Koeffizienten sowie Rechengrößen in digitalen Systemen, da Multiplikationsergebnisse im Bereich -1 ≤ x<sub>Dez</sub> < 1 begrenzt bleiben und betragsmäßig in Richtung des LSBs 2<sup>-B</sup> für b₀= 1 streben.
- Die QB-Notation angewandt auf Vektordatentypen sagt aus, dass die Binärdarstellung B Bits rechts des impliziten Binärpunktes enthält.
- Dies ist hier in einer beispielhaften Schreibweise dargestellt:

```
QB: sign bit B significant bits = sign B msb ... lsb
z.B. für das Signal x[sign. B-1:0]
```

Ein B+1=5-Bit Koeffizient im Q4-Format hat z.B. folgende Deklaration: constant C0: signed(4 downto 0):= 01011; -- 0.6875 = 11/16

20 CE - DS 2





# Addition mit vorzeichenrichtiger Erweiterung der Operanden

- Eine Addition zweier QB-Größen A und C, die jeweils den positiven Maximalwert 1-2-B annehmen können, liefert maximal den Wert 2-2-B+1, der aufgrund des Integeranteils nicht im QB-Format allein darstellbar ist.
- Der Ergebnisvektor SUM ist also um eine Bitstelle (Guard-Bit) breiter zu wählen, die den Integeranteil (Übertrag) aufnimmt.
- Da Signal- und Variablenzuweisungen auf beiden Seiten der Zuweisung den gleichen Datentyp und die gleiche Vektorbreite aufweisen müssen, sind die Summanden A und C zusätzlich mit einer vorzeichenrichtigen Erweiterung an die Breite des Summenvektors SUM anzupassen.

```
signal A, C: signed(7 downto 0); -- inputs
signal SUM: signed(8 downto 0); -- result
begin
SUM <= (A(A'left) & A) + (C(C'left) & C) after 5 ns;</pre>
CE-DS2
```





#### **Binäre Multiplikation (1)**

- Auch bei der Multiplikation ist die Vektorbreite des Ergebnisses auf die der Faktoren anzupassen.
- Eine Multiplikation mit einem
   QB<sub>1</sub>-Multiplikanden und einem
   QB<sub>2</sub>-Multiplikator ergibt ein
   QB<sub>3</sub>-Ergebnis.
   Darin stehen B<sub>3</sub>=B<sub>2</sub>+B<sub>1</sub> Bits rechts vom impliziten Binärpunkt und der gesamte Vektor enthält B<sub>3</sub>+2 Bits.
- Eine Q-Format-Multiplikation liefert nämlich zwei Vorzeichenbits, von denen das linke Bit ein "echtes" Vorzeichen ist und das rechte Bit vor dem Binärpunkt als Guard-Bit genutzt werden kann.

22 CE - DS 2





# **Binäre Multiplikation (2)**





# Binäre Multiplikation als Summe von Teilprodukten

Multiplikand \* Multiplizierer

-0.875 \* (-0.6875)

04375

61250

065625

700000

0765625

5250000

0.6015625

24 CE - DS 2





# **Entwurf von Integer-Arithmetik mit dem Q-Format (1)**

- > Strategieübersicht
- 1. Ansatz: Auslegung des Datenpfades auf z.B. 10 Bit breite Signalpfade. Als Ausgangspunkt der Dimensionierung werden die Register als Quellen der Operanden mit 10 Bit Vektoren deklariert.
- Die für die Arithmetik-Operationen erforderlichen Modifikationen der Operanden und der Ergebnisse sind für die Vektorauslegung zu planen.
- Die Simulationsergebnisse des VHDL-Modells zeigen auf, ob die Vektorbreiten zur Genauigkeitserhöhung (kleineres LSB 2<sup>-B</sup>, B ↑) anzupassen sind.
- Zyklus jeweils mit Wiederholung der Simulationsauswertung.

25 CE - DS 2





# **Entwurf von Integer-Arithmetik mit dem Q-Format (2)**

- 2. Ansatz: Die Eingangssignale bzw. Operanden eines Matlab Floating-Point-Modells werden mit den Funktionen zur Fixed-Point-Arithmetik auf einen begrenzten Darstellungsbereich reduziert.
- Aus einer Ergebnisbewertung heraus wird auf die geeignete Vektordimensionierung des Q-Formats mit Nachkommastellen und Guard-Bits geschlossen.
- Ein Beispiel hierzu liefert die Vorabanalyse der Wurzel-Approximation mit dem Matlab-Code in der Laborbeschreibung CEP 3.

26 CE - DS 2





# **Entwurf von Integer-Arithmetik mit dem Q-Format (3)**

- 3. Ansatz: MDA (Modell getriebene Architektur) mit dem VHDL-Codegenerator Systemgenerator. RTL-Modellierung von PEs mit einer Matlab-Simulink basierten grafischen Oberfläche.
- Dimensionierung der Datenpfad-Funktionselemente mit Full-Precision (32 Bit Q-Format-Vektoren).
- Sukzessive Verfeinerung durch Vektorbreitenreduzierung und Überprüfung der Ergebnisgenauigkeit abgestimmt mit dem FPGA-Ressourcen-Bedarf.
- Ausgehend vom Simulationsendergebnis Übergang auf die VHLD-Simulation und die FPGA-Implementierung.
- Beispiele:
  - D. Mellert: Modellierung einer Video-basierten Fahrspurerkennung mit dem Xilinx
     Systemgenerator für eine SOC-Plattform. BA HAW Hamburg, Department I; 04.2010
     D. Brandmeier: FPGA-Implementierung einer feldorientierten Regelung zur
     Leistungsfaktorkorrektur. Diplomarbeit HAW Hamburg, Department I/E 2006; ESW Wedel

27 CE - DS 2





#### **Entwurf von Integer-Arithmetik mit dem Q-Format (4)**

- 4. Ansatz: Mathematische Analyse von linearen Systemen mit Rückopplungen (IIR-Filter, Differentialgleichungen) durch komplexe Teilübertragungsfunktionen G(jω) für innere Summationspunkte.
- Ausgangsskalierung und zusätzliche Dimensionierung des Q-Formats für Rückopplungsaddierer mit Guard-Bit Erweiterung, die die durch Verstärkungsüberhöhungen verursachten Überschwinger überlauffrei aufnehmen.
- [5] Kapitel 9.2 IIR-Filter

28 CE - DS 2





# **Entwurf von Integer-Arithmetik (5)**

#### 5. Ansatz: Mobile-Kommunikation

Modellierung der Sprachcodierung in drei Schritten:

Floating-Point Realsierung

Reduzierung des C/C++ Codes für Festkomma-DSPs

Akustischer Vergleich der Sprachqualität und Entscheidung für Fixed-Point Genauigkeit.

D. Bonkoungou: Bewertungskonzept und Berechnung von Festkommacodebüchern für eine Festkommaimplementierung eines Sprachcodieralgorithmus. Diplomarbeit FH-Hamburg FB E/I 2002; Ericson Nürnberg

29

CE - DS 2





#### Auslegung des Q-Formats für die S-Kurve

- > Verfahren nach Ansatz 1.:
- Rampenvektor x<sub>Q</sub>: Erweiterung auf der LSB-Seite mit 2 Bit "00" und Kompensation des SHL durch Übergang von Q7 auf Q9.
- Abgriff des Multiplikationsergebnisses Q18 mit 2 VZ:
   RESULT(18: 9); abschneiden der unteren 9 Bit ohne Rundung.
- Erweiterung der Subtraktionsoperanden, sodass Faktor 2 für x<sup>2</sup> durch SHL erreicht wird und Sign-Extension bei x<sup>4</sup>, damit die Vektorlängen auf WIDTH+1 angeglichen werden.
- Hier Reduzierung des Subtraktionsergebnisses auf 10 Bit gezeigt, da S(x<sub>Q</sub>) < 1 angenommen wird.</li>

Mit einem 11 Bit Register  $R_3$  für  $S(x_Q)$  wäre mehr Sicherheit gegen einen Überlauf im Fall  $S(x_Q) > 1$  gegeben.

30 CE - DS 2







```
REGISTER1:process (CLK)

begin

if (CLK = '1' and CLK'event) then

if (RESET_N = '0') then

REG1 <= (others => '0') after 5 ns;

elsif (R1_EN = '1') then

REG1 <= MUL after 5 ns; -- t1 = xx

end if;

end process REGISTER1;

REGISTER2:process (CLK)

begin

if (CLK = '1' and CLK'event) then

if (RESET_N = '0') then

REG2 <= (others => '0') after 5 ns;

elsif (R2_EN = '1') then

REG2 <= MUL after 5 ns; -- t2 = xx*xx

end if;

end if;

end process REGISTER2;

REGISTER3:process (CLK)

begin

if (CLK = '1' and CLK'event) then

if (RESET_N = '0') then

REG3 <= (others => '0') after 5 ns;

elsif (R3_EN = '1') then

REG3 <= (others => '0') after 5 ns;

elsif (R3_EN = '1') then

REG3 <= SUB after 5 ns; -- t3 = y = 2xx - xxxx

end if;

end process REGISTER3;

end process REGISTER3;

CE-DS2
```





# **Modell des Datenpfades (3)**

```
ZEROS <= (others => '0');
  X_CALC <= TO_stdlogicvector(X) & ZEROS; -- Rampe shift left u. Q7 -> Q(width -1)
       -----ALU`s-----
MULTIPLIER : process (SEL, X_CALC, REG1)
   variable TMP : std_logic_vector(WIDTH-1 downto 0); -- selektierte Operanden
   variable RESULT : std_logic_vector(2*WIDTH - 1 downto 0);-- doppelte Vektorbreite
   begin
       if (SEL = '0') then
           TMP := X_CALC;
                                            -- (SEL = '1')
        else
           TMP := REG1:
        end if:
        RESULT := TMP * TMP; -- Q(width-1)*Q(width-1) = sign,sign. msb ... lsb; 2*width bit MUL <= RESULT ((2*WIDTH - 2) downto WIDTH-1); -- t1; t2 width bit: sign.msb ... lsb
   end process MULTIPLIER;
SUBTRACTOR : process (REG1, REG2)
variable RESULT : std_logic_vector(WIDTH downto 0); -- Width +1 bit
   begin -- shift left sign extension; bleibt Q(WIDTH-1)

RESULT := (REG1 & '0') - (REG2 (REG2'left) & REG2); -- sign,guard.msb .. lsb
        SUB <= RESULT(WIDTH -1 downto 0); -- y
end process SUBTRACTOR;
F_X <= REG3(WIDTH-1 downto WIDTH -10); -- S-Kurve y immer 10 Bit Ausgang
end VERHALTEN;
                                             CE - DS 2
    34
```



```
-- FSM-Timer-Konzept
entity STEUERPFAD is -- FSM erweitert mit Rampenzähler und Zyklenzähler
    port (
        PB: in bit;
                                       -- externer Startschalter
        RESET_N: in bit;
        CLK: in bit;
        DONE: out bit;
                                      -- Endwert erreicht
        R1_EN, R2_EN, R3_EN: out bit; -- EN Register Freigaben
                                      -- S MUX Select
        SEL: out bit;
        X: out bit_vector(7 downto 0) -- XQ Rampe
end STEUERPFAD;
architecture VERHALTEN of STEUERPFAD is
-- interne signale
                                -- Zyklenzähler- und Rampen-Power-Up
    signal COUNTER: std_logic_vector(2 downto 0) := (others => '0');
    signal X_RAMPE: std_logic_vector(7 downto 0) := (others => '0');
    type STATES is (IDLE, SO, S1, S2);
    signal ZUSTAND, FOLGE_Z: STATES := IDLE;
                       -- Zyklenzähler Terminal Count
-- Rampenendwert erreicht
    signal TC: bit;
   signal STOP: bit;
```







#### Modell des Steuerpfades (3)

```
UE_A_SN: process(ZUSTAND, TC, STOP)
                                   -- Defaults
       SEL <= '0' after 5 ns; -- Rampe an MUL
       R1 EN <= '0' after 5 ns; -- kein Register Update
R2_EN <= '0' after 5 ns;
R3_EN <= '0' after 5 ns;
       FOLGE Z <= IDLE after 5 ns;
                                            -- keine Transition
       DONE <= '0' after 5 ns; -- kein Endergebnis S(xq=127)
   case ZUSTAND is
                                             -- MOORE FSM
       when IDLE =>
          DONE <= STOP after 5 ns; -- Anzeige des S(xq=127) Endwertes
if TC='1' and STOP = '0' then -- 1. Rechnung mit erster Rampenstufe
               FOLGE_Z <= S0 after 5 ns; -- Ende mit Rampenstopp
          end if;
       when SO =>
          R1 EN<='1' after 5 ns;
                                               -- t1 = xx speichern
          FOLGE_Z <= S1 after 5 ns;
       when S1 =>
    SEL <= '1' after 5 ns;</pre>
                                               -- R1 an MUL
          R2 EN <= '1' after 5 ns;
                                               -- t2 = xx*xx speichern
          FOLGE Z <= S2 after 5 ns;
       when S2 =>
          R3 EN <= '1' after 5 ns;
                                               -- Subtraktion speichern
       end case:
end process UE A SN;
      <= To_BitVector(X_RAMPE) after 5 ns;
end VERHALTEN;
                                           UL - DU 2
```





#### **FSM-Timer Konzept**

- Dieses Konzept zur Kopplung eines Datenpfades mit dem Steuerpfad ist aufgrund folgender Aspekte zu empfehlen:
- Sofern in Anwendungen ein Timer-Grenzwert in mehreren Zuständen geprüft werden muss, ist es sinnvoll, den Komparator nicht mehrfach in der FSM zu realisieren. Der in der Timer-Entity platzierte Komparator spart damit Logik-Ressourcen ein.
- Zähler, die große Speicherbereiche adressieren, wie z.B. Bildzwischenspeicher mit >1 MB in Farbbildverarbeitungsanwendungen, sind ggf. mehr als 20 Bit breit. Ein Austausch von einzelnen Statusleitungen mit der FSM anstelle der Einkopplung aller Zählerleitungen in das kombinierte Übergangs- und Ausgangsschaltnetz kann die Verdrahtungsressourcen reduzieren. Da das FPGA-Routing in den Signallaufzeitpfaden je nach Anwendung bis zu 50 % ausmacht, kann diese vorgeschlagene Funktionspartitionierung auch die Timingkennwerte verbessern.

38 CE - DS 2







#### **Top-Entity (2)**

```
component DATENPFAD
                             -- Multizvklus DP
          port (CLK, RESET_N : in bit;
SEL : in bit;
                                                         -- RESET LOW ACTIVE
-- MUX Select für MUL Operanden
                   R1_EN, R2_EN, R3_EN : in bit; -- Register-Freigabe
                                       : in bit_vector(7 downto 0); -- Rampe
: out std_logic_vector(9 downto 0) -- S-Kurve
                   Χ
                   FX
end component;
ST_I: STEUERPFAD -- Instanziierung
     port map(PB => PB, RESET_N => RESET_N, CLK => CLK, DONE => DONE,
   R1_EN => R1_CE, R2_EN => R2_CE, R3_EN => R3_CE,
                  SEL => S, X => XQ);-- formal => actual
DP_I: DATENPFAD
     port map (
           CLK => CLK, RESET_N => RESET_N, SEL => S,
R1_EN => R1_CE, R2_EN => R2_CE, R3_EN => R3_CE,
X => XQ, F_X => S_XQ);
end VERHALTEN;
                                           CE - DS 2
40
```



# Testbench (1)



```
generic (PERIODE10_24KHZ_HALBE: time := 48828125 ps);
-- Frequenz fuer Anlaufdauer 100 ms
-- 100 ms / 8 / 128 = Periodendauer -> f = 1/T = 10,24 kHz
end TB:
architecture VERHALTEN of TB is
signal PB, CLK, RESET_N : bit;
component MOTORANLAUF
end component;
begin
DUT: MOTORANLAUF
port map (PB => PB, CLK => CLK, RESET_N => RESET_N, S_XQ => open, DONE => open);
TESTBENCH_CLK: process
begin
CLK <= '0'; wait for PERIODE10_24KHZ_HALBE;
CLK <= '1'; wait for PERIODE10_24KHZ_HALBE;
end process TESTBENCH_CLK;
TESTBENCH_RESET: process
begin
    RESET_N <= '0'; wait for (2*PERIODE10_24KHZ_HALBE);
    RESET_N <= '1'; wait;
end process TESTBENCH_RESET;
TESTBENCH_PB: process</pre>
     PB <= '0'; wait for (2*PERIODE10_24KHZ_HALBE);
PB <= '1'; wait;
end process TESTBENCH_PB;
end VERHALTEN;
```





#### **VHDL-Simulation der S-Kurve**



42 CE - DS 2



#### # Fuer S-Kurvenapproximation restart view wave radix hex # Displays all signals in waves window: #add wave -noupdate -divider PushButton #add wave -height 30 -label PB sim:/tb/dut/pb #add wave -noupdate -divider "Clock & Reset(LowActive)" #add wave -height 30 -label CLK sim:/tb/dut/clk add wave -noupdate -divider "Motoranlauf" add wave -height 30 -label DONE sim:/tb/dut/done add wave -height 200 -analog-step -min 0 -max 512 -label "S\_XQ(analog)" sim:/tb/dut/s\_xq add wave -height 30 -label COUNTER sim:/tb/dut/st\_i/counter add wave -noupdate -divider "Datenpfad" add wave -height 30 -label REG3 sim:/tb/dut/dp\_i/reg3 add wave -height 30 -label MUL sim:/tb/dut/dp\_i/mul # geforderte Anlaufzeit run 102 ms

**CE - DS 2** 

43







# Längster Laufzeitpfad (1)

 Delay (setup path):
 10.496 ns (data path - clock path skew + uncertainty)

 Source:
 ST\_I/X\_RAMPE\_7 (FF)

 Destination:
 DP\_I/REG1\_5 (FF)

 Data Path Delay:
 10.496ns (Levels of Logic = 2)

Clock Path Skew: Source Clock:

0.000ns
CLK\_BUFGP rising
CLK\_BUFGP rising Destination Clock: Clock Uncertainty:

0.000ns ST I/X RAMPE 7 to DP I/REG1 5

| Delay type      | Delay(ns)                                                | Physical Resource                                                                                                                                                                                   |
|-----------------|----------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                 |                                                          | Logical Resource(s)                                                                                                                                                                                 |
| <u>Tcko</u>     | 0.511                                                    | ST_I/X_RAMPE<6> ST_I/X_RAMPE_7                                                                                                                                                                      |
| net (fanout=3)  | 0.772                                                    | ST I/X RAMPE<7>                                                                                                                                                                                     |
| Tilo            | 0.612                                                    | DP_I/TMP_mux0000<0> DP_I/TMP_mux0000<12>1                                                                                                                                                           |
| net (fanout=12) | 2.499                                                    | DP I/TMP mux0000<12>                                                                                                                                                                                |
| Tmult           | 4.331                                                    | DP_I/Mmult_RESULT_mult0000 DP_I/Mmult_RESULT_mult0000                                                                                                                                               |
| net (fanout=2)  | 1.458                                                    | DP_I/MUL<5>                                                                                                                                                                                         |
| Tdick           | 0.313                                                    | DP_I/REG1<5><br>DP_I/REG1_5                                                                                                                                                                         |
|                 | net (fanout=3) Tilo net (fanout=12) Tmult net (fanout=2) | Tcko         0.511           net (fanout=3)         0.772           Tilo         0.612           net (fanout=12)         2.499           Tmult         4.331           net (fanout=2)         1.458 |

Total 10.496ns (5.767ns logic, 4.729ns route) (54.9% logic, 45.1% route)

**CE - DS 2** 



45



# **Spartan 3E Switching Characteristics (1)**

Configurable Logic Block (CLB) Timing

Table 98: CLB (SLICEM) Timing

|                   |                                                                                                                                               | -5   |      | -4   |      | 1==   |
|-------------------|-----------------------------------------------------------------------------------------------------------------------------------------------|------|------|------|------|-------|
| Symbol            | Description                                                                                                                                   | Min  | Max  | Min  | Max  | Units |
| Clock-to-Outpu    | it Times                                                                                                                                      |      |      | i de |      |       |
| Т <sub>СКО</sub>  | When reading from the FFX (FFY) Flip-Flop,<br>the time from the active transition at the CLK<br>input to data appearing at the XQ (YQ) output | 7    | 0.52 | æ    | 0.60 | ns    |
| Setup Times       |                                                                                                                                               |      |      |      | 50   | 977   |
| T <sub>AS</sub>   | Time from the setup of data at the F or G input to the active transition at the CLK input of the CLB                                          | 0.46 | ٥    | 0.52 | 2    | ns    |
| T <sub>DICK</sub> | Time from the setup of data at the BX or BY input to the active transition at the CLK input of the CLB                                        | 1.58 | 3    | 1.81 | ST.  | ns    |
| Hold Times        | ,                                                                                                                                             |      |      | 100  |      |       |
| T <sub>AH</sub>   | Time from the active transition at the CLK input to the point where data is last held at the F or G input                                     | 0    | -    | 0    | 55   | ns    |
| T <sub>CKDI</sub> | Time from the active transition at the CLK input to the point where data is last held at the BX or BY input                                   | 0    | ·    | 0    | 2    | ns    |
|                   | 15 %                                                                                                                                          | - 2  |      | 100  | 12   |       |

CE - DS 2 46





# **Spartan 3E Switching Characteristics (2)**

|   | Propagation Time | es                                                                                  |   | 1    |   |      |    |  |
|---|------------------|-------------------------------------------------------------------------------------|---|------|---|------|----|--|
| ( | T <sub>ILO</sub> | The time it takes for data to travel from the CLB's F (G) input to the X (Y) output | • | 0.66 | - | 0.76 | ns |  |

#### 18 x 18 Embedded Multiplier Timing

Table 102: 18 x 18 Embedded Multiplier Timing

|                   |                                                                                                                                                                          |     | Speed Grade |     |         |       |
|-------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|-------------|-----|---------|-------|
|                   |                                                                                                                                                                          | -5  |             | -4  |         | 1     |
| Symbol            | Description                                                                                                                                                              | Min | Max         | Min | Max     | Units |
| Combinato         | rial Delay                                                                                                                                                               |     |             |     |         |       |
| T <sub>MULT</sub> | Combinatorial multiplier propagation delay from the A and B inputs to the P outputs, assuming 18-bit inputs and a 36-bit product (AREG, BREG, and PREG registers unused) | 2   | 4.34(1)     | 29  | 4.88(1) | ns    |

**CE - DS 2** 47





# Längster Laufzeitpfad (2)

10.332ns (data path - clock path skew+uncertainty)
ST\_UZUSTAND\_FSM\_FFd2\_1 (FF)
DP\_I/REG1\_5 (FF)
10.332ns (Levels of Logic = 2)

Delay (setup path): Source: Destination: Data Path Delay:

0.000ns CLK\_BUFGP rising Clock Path Skew: Source Clock:

Destination Clock: CLK\_BUFGP rising 0.000ns

Clock Uncertainty:

Maximum Data Path:
Location ST\_/ZUSTAND\_FSM\_FFd2\_1 to DP\_I/REG1\_5
Delay type Delay(ns)

| Location            | Delay type                                                                                 | Delay(ns)                                                                                                                                                                | Physical Resource<br>Logical Resource(s)                                                                                                                                                                     |
|---------------------|--------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| SLICE_X13Y103.YQ    | Tcko                                                                                       | 0.511                                                                                                                                                                    | ST_I/ZUSTAND_FSM_FFd2_1                                                                                                                                                                                      |
|                     |                                                                                            |                                                                                                                                                                          | ST_I/ZUSTAND_FSM_FFd2_1                                                                                                                                                                                      |
| SLICE_X13Y96.G3     | net (fanout=13)                                                                            | 0.608                                                                                                                                                                    | ST_I/ZUSTAND_FSM_FFd2_1                                                                                                                                                                                      |
| SLICE_X13Y96.Y      | Tilo                                                                                       | 0.612                                                                                                                                                                    | DP_I/TMP_mux0000<0>                                                                                                                                                                                          |
|                     |                                                                                            |                                                                                                                                                                          | DP I/TMP mux0000<12>1                                                                                                                                                                                        |
| MULT18X18_X0Y12.A17 | net (fanout=12)                                                                            | 2.499                                                                                                                                                                    | DP_I/TMP_mux0000<12>                                                                                                                                                                                         |
| MULT18X18 X0Y12.P17 | Tmult                                                                                      | 4.331                                                                                                                                                                    | DP I/Mmult RESULT mult0000                                                                                                                                                                                   |
|                     |                                                                                            |                                                                                                                                                                          | DP I/Mmult RESULT mult0000                                                                                                                                                                                   |
| SLICE X2Y97.BX      | net (fanout=2)                                                                             | 1.458                                                                                                                                                                    | DP I/MUL<5>                                                                                                                                                                                                  |
| SLICE X2Y97.CLK     | Tdick                                                                                      | 0.313                                                                                                                                                                    | DP I/REG1<5>                                                                                                                                                                                                 |
|                     |                                                                                            |                                                                                                                                                                          | DP I/REG1 5                                                                                                                                                                                                  |
|                     | SLICE_X13Y103.YQ  SLICE_X13Y96.G3 SLICE_X13Y96.Y  MULT18X18_X0Y12.A17  MULT18X18_X0Y12.P17 | SLICE_X13Y103.YQ Tcko  SLICE_X13Y96.G3 net (fanout=13) SLICE_X13Y96.Y Tilo  MULT18X18_X0Y12.A17 net (fanout=12) MULT18X18_X0Y12.P17 Tmult  SLICE_X2Y97.BX net (fanout=2) | SLICE_X13Y103.YQ Tcko 0.511  SLICE_X13Y96.G3 net (fanout=13) 0.608 SLICE_X13Y96.Y Tilo 0.612  MULT18X18_X0Y12.A17 net (fanout=12) 2.499 MULT18X18_X0Y12.P17 Tmult 4.331  SLICE_X2Y97.BX net (fanout=2) 1.458 |

10.332ns (5.767ns logic, 4.565ns route) (55.8% logic,44.2% route) Total

**CE - DS 2** 48