# 浙江大学 20<u>15</u> - 20<u>16</u> 学年 夏 学期

## 《HDL 语言 》课程期末考试试卷

| 课程号:                                                   | ,开课学院: _             |                        |                                            | 生仪学院  |               |          |  |
|--------------------------------------------------------|----------------------|------------------------|--------------------------------------------|-------|---------------|----------|--|
| 考试形式:                                                  | 闭卷√、开卷(              | 请在选定项                  | 页上打 √)                                     |       |               |          |  |
| 考试日期:                                                  |                      | 6_月_2                  | 5日,                                        | 考试时间: | 120           | 分钟       |  |
|                                                        | 诚信考试                 | ,沉着应考                  | ,杜绝违                                       | i纪。   |               |          |  |
| 考生姓名:                                                  | 学号:                  |                        |                                            |       |               |          |  |
| 题序                                                     | - =                  |                        |                                            | 三三    |               | 总 分      |  |
| 得分                                                     |                      |                        |                                            |       |               |          |  |
| 评卷人                                                    |                      |                        |                                            |       |               |          |  |
| 考生注意: 本试 一、 填空题( 1、请补充如下图所  C                          | 每空 2 分,共 3 所示的门级电路的4 | 0 分)<br>结构描述的 E<br>out | DL 语言:  module DU  wire  reg  nand  g1  g2 |       |               | <b>.</b> |  |
| 2、Verilog 有四种基<br>verilog 的本质是<br>3、状态机按照输出<br>二者的区别是: |                      | 业发的 HDL 证<br>中,一种是     | 吾言。                                        | ,另一种是 | <u>1</u><br>= | ,        |  |
| 4、状态机的状态变<br>其各自的优点是                                   |                      |                        |                                            |       |               |          |  |

```
module top;
    wire [15:0] num;
    wire [15:0] num_out;
    number gen ng
                       (num);
    figNumCalc fnc (num,num out);
endmodule
module number gen
(output reg [15:0] num = 0);
    always begin
        #50 \text{ num} = \text{num} + 1;
        #50 -> ready;
        end
endmodule
module figNumCalc
        [15:0] startingValue,
(input
output reg [15:0] fibNum);
    reg [15:0] count,oldNum;
    wire [15:0] temp;
    always begin
        @ng.ready
        count = startingValue;
        oldNum = 1;
        for(fibNum = 0;count != 0; count = count - 1) begin
            temp = fibNum;
            fibNum = fibNum + oldNum;
            oldNum = temp;
            end
        end
endmodule
```

6、以下代码实现时是否有问题,如何优化?

```
module test(
input a,
input data_in,
output data_out);
always @(a or data_in) begin
case(a)
0: data_out <= data_in;
endcase
end
endmodule
```

7、以下两段代码的行为有什么不一样?\_

8、用 verilog 设计一个带异步复位、同步置位,时钟上升沿触发的 D 触发器。

```
module DFF(
input clk,
input clk_enable, //为高电平时 clk 输入有效
input d,
input set_n,
input rst_n,
output q);

endmodule
```

9、用行为描述设计以下四选一数据选择器,要求四路输入有相同优先级:



```
module mux_4_to_1(
input d0,
input d1,
input d2,
input d3,
input s0,
input s1,
output y);
```

### 二、 简述题(每题5分,共25分)

10、试简述阻塞赋值(=)和非阻塞赋值(<=)的区别。并解析下面两段代码在时序上有什么不同。

```
begin
a = #50 1; b = #100 1; c= #150 1;
end
```

```
begin a <= \#50\ 1; \, b <= \#100\ 1; \, \#100\ c = 1; end
```

11、根据已知的 valid 波形,画出下面程序中变量 clk、valid\_reg、valid\_pulse、valid\_neg\_pulse 的仿真波形(从 0ns 到 50ns)。

```
`timescale 1ns/1ns
reg
      valid reg;
wire
      clk;
     valid pulse;
wire
wire valid neg pulse;
always begin
    #3 clk = 0;
         clk = 1;
    end
always @(posedge clk)
    valid reg <= valid;
assign valid_pulse = valid &(~valid reg);
assign valid_neg_pulse = (~valid )&valid_reg;
```



| 12、系统任务\$monitor 与\$display 有什么区别? \$stop 与\$finish 有什么区别? |
|------------------------------------------------------------|
|                                                            |
|                                                            |
| 13、always 语句和 initial 语句的关键区别是什么?能否相互嵌套?                   |
|                                                            |
|                                                            |
| 14、用 function 实现计算一个 8 位变量的奇校验位(如果 1 的个数为偶数, 奇校验位为 1)      |
| 并简述 function 与 task 的区别(至少三点)。                             |
|                                                            |
|                                                            |
|                                                            |
|                                                            |
|                                                            |
|                                                            |

## 三、 设计题(共45分)

15、TA模块程序如下,写出引用 TA模块实现 BA模块的行为级描述 verilog代码。(5分)





16、已知输出表达式如下: (10分)

F (A,B,C,D) = 
$$\sum m(0,4,6,8,10,11) + \sum d(2,13,15)$$

要求:

- ▶ 画出相应的卡诺图;
- > 写出输出的最简与或表达式;
- ▶ 用 verilog 实现输出表达式。

17、设计一个同步系统实现的秒杀仲裁电路,2个用户参与秒杀,模块定义如下: (10分)

```
module SecKill(
input clock,
input req1,
input req2,
input start,
input clear,
output out1,
output out2);

clock:时钟输入
start:初始化为逻辑 0,秒杀开始后为逻辑 1;
req1:用户 1 的秒杀请求输入;
req2:用户 2 的秒杀请求输入;
out1:用户 1 秒杀成功输出;
out2:用户 2 秒杀成功输出;
clear:当 clear 持续一个时钟周期为高电平时,结束秒杀,start 置零。
```

#### 要求:

- ▶ 如果用户在开始秒杀前请求秒杀,则失去秒杀资格;
- ▶ 开始秒杀后,第一个输入秒杀请求的用户秒杀成功,其余失败;
- ▶ 如果两个秒杀请求同时到达,则用户1秒杀成功;
- ▶ 可能没有用户秒杀成功。

18、请用 verilog 语言实现一个串行数据接收电路,接收串行数据并输出并行数据,其框图如下,不要求测试文件。(10 分)



该电路时钟频率为串行数据传输波特率的 16 倍。产生一个 8 位并行输出,和一个状态输出 (DR), 当 1 字节的数据接收完毕时,该状态输出一个时钟周期的逻辑 1。Rx 输入端的数据格式如下:

- ① 1位起始位(逻辑0);
- ② 8位传输数据位(低位在前、高位在后);
- ③ 1 为停止位(逻辑1);
- ④ 无奇偶校验。



当接收电路等待数据时,Rx 为逻辑1。当Rx 为逻辑0时代表起始位的指示(由外部电路产生)。然后传输8位数据位,最后用1位停止位(逻辑1)代表传输结束。

19、设计 verilog 代码实现一个 4 位十进制数组合锁(假设密码为 0420),如果用户成功输入顺序正确的 4 位数,输出 Right 信号,如果任何一位输入错误,则在 4 位数输入完毕后输出 Wrong 信号,并且输入 3 次错误后组合锁锁死,不能再解锁,Lock 信号保持逻辑 1,除非系统通过 reset 信号复位。(10 分)

#### 要求:

- ▶ 画出状态转移图;
- ▶ 用 verilog 实现状态机,模块定义如下;
- ▶ 不要求测试文件。

module NumLock( input clock, input reset, input [3:0] Num, output Right, output Wrong, output Lock);

clock:时钟输入;

reset:系统复位输入,高电平有效;

Num:单个数位输入; Right:解锁成功输出; Wrong:解锁失败输出;

Lock:锁死输出。