# Введение в проектирование ПЛИС

### Авторы курса:



Буссе Александр ... https://t.me/alex\_busse



Покровский Андрей Дмитриевич https://t.me/the\_november\_sun

#### Полезные ссылки:

Телеграмм чат: https://t.me/+b2MxHuWJN441MDky

GitHub: <a href="https://github.com/BusseAA/FPGA">https://github.com/BusseAA/FPGA</a> introduction course/wiki

## План занятий

#### Даты планируемых занятий:

- 1. 04.09.2024
- 2. 18.09.2024
- 3. 02.10.2024
- 4. 16.10.2024
- 5. 30.10.2024 (выдача финального ДЗ)
- 6. 13.11.2024
- 7. 27.11.2024
- 8. 11.12.2024 (сдача всех ДЗ)

#### Оценка за курс:

- Всего будет три обычных ДЗ и один домашний проект
  - 1. 20 баллов
  - 2. 25 баллов
  - 3. 25 баллов
  - 4. 30 баллов (проект)
- Сдача Д3
  - Можно на следующее занятие или через одно
  - Сдача на третьем занятии после выдачи ДЗ минус 10 баллов
  - Сдача на четвертом занятии после выдачи ДЗ минус еще 10 баллов
  - Дальше без штрафов

## **CPU** (Central Processing Unit)

#### **Programming language**

Visual Studio

```
Memory Access
                                                            Instruction Fetch
                                                                              Register Fetch
                                                                                               Address Calc.
# include <iostream>
                                                                 IF
                                                                                  ID
                                                                                                   EX
                                                                                                                   MEM
                                                                                                                                  WB
int main() {
                                                                                Next SEQ PC
                                                                                                Next SEQ PC
     int a[10] = { .... };
                                                                                                      Branch
     int b[10] = { .... };
                                                                                   Register
     int c[10];
     for (int i = 0; i < 10; i++) {
    c[i] = a[i] + b[i];</pre>
     return 0;
                                                                                                                   Memory
                                                                                                                                WB Data
       Compiler
                                    Opcodes + data
```

Instruction Decode

Execute

Write Back

## **CPU** (Central Processing Unit)

#### Плюсы:

- Универсальность
- Доступность
- Простота программирования

#### Минусы:

• Невысокая эффективность для специфичных задач





## ASIC (application-specific integrated circuit)

#### Примеры:

- Микросхема цифровой обработки звукового сигнала в мобильном телефоне
- Оборудование для майнинга криптовалют

#### Плюсы:

 Максимальная производительность и энергоэффективность для выполнения конкретной задачи

#### Минусы:

- Высокая стоимость выпуска больших партий микросхем
- Узкая специализация готовой микросхемы
- Большое время на разработку
- Сложность разработки





## ASIC (application-specific integrated circuit)

# **HDL** (Hardware Description Language) (VHDL, AHDL, **Verilog**)

```
module AddVectors (
                                     a[0]
    a,
    b,
                                                     → c[0]
);
                                     b[0]
    parameter N = 10;
                                     a[1]
    parameter W_DATA = 32;
                                                     → c[1]
    input a[N*W DATA-1: 0];
                                     b[1]
    input b[N*W DATA-1: 0];
    output c[N*W_DATA-1: 0];
    genvar i;
    generate
        for (i=0; i<N; i=i+1) begin</pre>
            assign c[(i+1)*W DATA-1-: W DATA] = \
                     a[(i+1)*W_DATA-1-: W_DATA] + \
                     b[(i+1)*W DATA-1-: W DATA];
        end
    endgenerate
```

#### **Design Compiler + elements libraries**



## FPGA (field-programmable gate array)

#### Внутреннее строение ПЛИС



IOB Input Output Block

CLB Configurable Logic Block

PSM Programable Switch Matrix

Connection lines Single, Long Double, Direct

#### Плюсы:

 Есть возможность поменять схему под конкретную задачу (возможность реконфигурации)

#### Минусы:

- Низкая энергоэффективность по сравнению с ASIC
- Высокая стоимость
- Долгая загрузка

#### Применение:

- Прототипирование электронных схем
- Обработка сетевых пакетов
- Цифровая обработка сигналов (DSP)
- Computer Vision
- Нейронные сети

## Комбинационные схемы (Combinational schemes).

Логические схемы реализуют логические (Булевы) функции. <u>Основной принцип комбинационной схемы – выходное</u> <u>значение схемы зависит только от входных значений.</u>



## Примеры простейших комбинационных схем



Обозначение элементов на Verilog

# Реализация Комбинационной логики в FPGA



# Запоминающие устройства. RS защелка (RS latch).



R

R

S

| S | R | Yt-1 | Yt |
|---|---|------|----|
| 0 | 0 | Y    | Y  |
| 0 | 1 | Y    | 0  |
| 1 | 0 | Y    | 1  |
| 1 | 1 | Y    | X  |

Не допустимо на вход RS защелки одновременно подавать R и S равные единице. Иначе на его выходе будет неопределенное значение **X**. На самом деле, выход примет значение 0 или 1, но невозможно предугадать, какое из них.

Состояния на выходе RS защелки определяется уровнями входных сигналов и значением выходного сигнала.



# Запоминающие устройства. D защелка (D latch).



| D | WE | Yt-1 | Yt |
|---|----|------|----|
| D | 0  | Y    | Y  |
| 0 | 1  | Y    | 0  |
| 1 | 1  | Y    | 1  |

D защелка содержит в себе RS защелку, но благодаря наличию сигнала разрешения записи WE входе RS защелки на одновременно не может быть единиц на обоих портах. Таким образом D защелка решает проблему RS защелки.

Сигнал WE пропускает на выход D защелки значение на его входе, если WE = 1.



Y



## Тактирование

- Тактовый сигнал clock
- Фронт positive edge
- Спад negative edge





## Тактирование

- Комбинационная логика не работает мгновенно, поэтому вычисления нужно синхронизировать
- Кварцевый генератор генерирует тактовый сигнал
   clock
- Все комбинационные схемы должны успеть закончить вычисления за период тактового сигнала





# Запоминающие устройства. D триггер (D flip-flop).



## Синхронизация вычислений

- Комбинационная логика не работает мгновенно и каждый элемент имеет свою задержку по времени.
- Все вычисления в комбинационной схеме должны быть выполнены за период тактового сигнала, генерируемого кварцевым генератором.
- В противном случае в триггерах зафиксируются значения, соответствующие значениям промежуточных вычислений.



# Verilog: literals

#### <size>'<base><number>

- Size количество бит в представлении числа.
- **Base** основание представления (b/B binary), (d/D decimal), (h/H hex)
- Number число в соответствии с выбранным основанием.

Примеры (12 с разными основаниями):

- 4'b1100
- 4'd12
- 4'hC

Так же сущевствует состояния X (value unknown/don't care) Z (high impedance).

# Verilog: комбинационная логика

Переменные типа wire используются для описания комбинационной логики.

Синтаксис: wire [older\_bit\_index: younger\_bit\_index] variable\_name;

Для описания логики используется непрерывное присваивание assign (continuous assignment).



# Verilog: Последовательностные схемы

Переменные reg в большинстве случаев представляют собой регистр.

Последовательностная логика описывается с помощью блоков always и неблокирующих присваиваний <=



. . . .

## **D**-триггер

```
reg q;
always @(posedge clk) begin
    q <= d;
end</pre>
```





| D | CLK     | $Q_n$     |
|---|---------|-----------|
| 0 | <b></b> | 0         |
| 1 |         | 1         |
| * | 0       | $Q_{n-1}$ |
| * | 1       | $Q_{n-1}$ |

# Verilog: Module

- Модуль основная конструкция языка
- Представляет схему или часть схемы

```
module module_name(
    port_direction port_name,
    port_direction port_name,
    ...
);

// module description
endmodule

input
module_name
```

#### Примеры модулей ЦПУ



# Verilog: Module

```
module lab00_test(
    input clk,
    output clk1
);

assign clk1 = clk;
endmodule
```



# Проверка работоспособности схемы



## Тестовое окружение

```
`timescale 1 ns /100 ps
module testbench();
    reg clk = 1'b0;
    always begin
        #1 clk = \sim clk;
    end
    wire clk1;
    lab00 test lab00 test(.clk(clk), .clk1(clk1));
    initial begin
                                        From: 0 sec
        $dumpvars;
                                        ▼SST
                                                           Signals
                                                                      Waves
        $display("Test started...");
                                                           Time
                                        i destbench
        #10 $finish;
                                                            clk=1
                                          lab01 test
                                                            clk1=1
    end
                                        Type Signals
endmodule
                                        reg clk
```

wire clk1



To: 10 ns

Marker: 3500 ps | Cursor: 3

## Счетчик

- Тактируемая последовательностная схема
- Диаграмма состояний единственное кольцо
- Счетчик от 0 до m-1 имеет m состояний
- Счетчик от 0 до 2<sup>n</sup>-1 требует n бит и называется двоичным nразрядным счетчиком
- Может использоваться как делитель частоты на m



## Счетчик

endmodule

```
module counter(
     input clk
);
                                                                                                                  > cnt[3..0]
                                                              Equal0
reg [3:0]cnt = 0;
                                                       A[31..0]
                                                                 OUT
                                                   32'h9 B[31..0]
always @(posedge clk) begin
                                                                                    cnt~[3..0]
     if (cnt == 9)
                                                      1'h0 cin Add0
                                                                             4'h0 1
                                                                                                 cnt[0]~reg[3..0]
          cnt <= 0;
                                                        A[3..0]
                                                                 OUT[3..0]
                                                    4'h1 B[3..0]
     else
                                      clk 🗌
          cnt <= cnt + 1;
                                                                                                4'h0 SCLR
end
```

## Счетчик

```
Signals
                                        Waves
module counter(
                               Time
    input clk
                                   clk
);
                               cnt[3:0]
reg [3:0]cnt = 0;
always @(posedge clk) begin
    if (cnt == 9)
        cnt <= 0;
    else
        cnt <= cnt + 1;
end
endmodule
```