| Maciej Byczko    | Prowadzący:                            | Numer ćwiczenia |
|------------------|----------------------------------------|-----------------|
| Bartosz Matysiak | dr inż. Jacek Mazurkiewicz             | 3               |
| PN 10:50 TP      | Temat ćwiczenia:<br>Układy Sekwencyjne | Ocena:          |
| Grupa:           | Data wykonania:                        |                 |
| В                | 10 Października 2021                   |                 |

# Spis treści

| 1 | Zad | anie 1  |                 |      |    |  |  |  |  |  |  |      |  |  |  | <b>2</b> |
|---|-----|---------|-----------------|------|----|--|--|--|--|--|--|------|--|--|--|----------|
|   | 1.1 | Polece  | nie             |      |    |  |  |  |  |  |  | <br> |  |  |  | 2        |
|   | 1.2 | Rozwia  | zanie           |      |    |  |  |  |  |  |  | <br> |  |  |  | 2        |
|   |     | 1.2.1   | Schemat stanóv  |      |    |  |  |  |  |  |  | <br> |  |  |  | 2        |
|   |     | 1.2.2   | Tabela prawdy   |      |    |  |  |  |  |  |  | <br> |  |  |  | 2        |
|   |     | 1.2.3   | Siatki Karnaugl | 1.   |    |  |  |  |  |  |  | <br> |  |  |  | 3        |
|   |     | 1.2.4   | Schemat układu  | l .  |    |  |  |  |  |  |  | <br> |  |  |  | 4        |
|   |     | 1.2.5   | Kod VHDL        |      |    |  |  |  |  |  |  | <br> |  |  |  | 4        |
|   |     | 1.2.6   | Symulacja       |      |    |  |  |  |  |  |  | <br> |  |  |  | 5        |
|   |     | 1.2.7   | Plik ucf        |      |    |  |  |  |  |  |  |      |  |  |  | 5        |
| 2 | Zad | anie 2  |                 |      |    |  |  |  |  |  |  |      |  |  |  | 5        |
|   | 2.1 | Polecei | nie             |      |    |  |  |  |  |  |  | <br> |  |  |  | 5        |
|   | 2.2 | Rozwia  | zanie           |      |    |  |  |  |  |  |  |      |  |  |  | 5        |
|   |     | 2.2.1   | Opis symboliki  |      |    |  |  |  |  |  |  |      |  |  |  | 5        |
|   |     | 2.2.2   | Schemat grafow  |      |    |  |  |  |  |  |  |      |  |  |  | 6        |
|   |     | 2.2.3   | Tabela prawdy   |      |    |  |  |  |  |  |  |      |  |  |  | 7        |
|   |     | 2.2.4   | Siatka Karnaug  |      |    |  |  |  |  |  |  |      |  |  |  | 8        |
|   |     | 2.2.5   | Schemat układu  | l .  |    |  |  |  |  |  |  | <br> |  |  |  | 8        |
|   |     | 2.2.6   | Kod VHDL        |      |    |  |  |  |  |  |  | <br> |  |  |  | 8        |
|   |     | 2.2.7   | Symulacja       |      |    |  |  |  |  |  |  | <br> |  |  |  | 10       |
|   |     | 2.2.8   | Plik ucf        |      |    |  |  |  |  |  |  |      |  |  |  | 10       |
| 3 | Zad | anie 2  | - wersja rozsze | rzoi | na |  |  |  |  |  |  |      |  |  |  | 10       |
|   | 3.1 | Polece  |                 |      |    |  |  |  |  |  |  | <br> |  |  |  | 10       |
|   | 3.2 | Rozwia  | zanie           |      |    |  |  |  |  |  |  | <br> |  |  |  | 11       |
|   |     | 3.2.1   | Schemat układı  |      |    |  |  |  |  |  |  |      |  |  |  | 11       |
|   |     | 3.2.2   | Kod VHDL        |      |    |  |  |  |  |  |  | <br> |  |  |  | 11       |
|   |     | 3.2.3   | Plik ucf        |      |    |  |  |  |  |  |  |      |  |  |  | 12       |
| 4 | Wni | ioski   |                 |      |    |  |  |  |  |  |  |      |  |  |  | 12       |

# 1 Zadanie 1

# 1.1 Polecenie

Zaprojektować licznik synchroniczny liczący w tył na bazie kodu Aikena w zakresie 0-6 (mod 7).

# 1.2 Rozwiązanie

# 1.2.1 Schemat stanów



# 1.2.2 Tabela prawdy

| n |       | Q     | (t)   |       |       | Q(t   | +1)   |       | JK    |       |       |       |       |       |       |       |  |
|---|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|--|
| n | $Q_3$ | $Q_2$ | $Q_1$ | $Q_0$ | $Q_3$ | $Q_2$ | $Q_1$ | $Q_0$ | $J_3$ | $K_3$ | $J_2$ | $K_2$ | $J_1$ | $K_1$ | $J_0$ | $K_0$ |  |
| 0 | 0     | 0     | 0     | 0     | 1     | 1     | 0     | 0     | 1     | -     | 1     | -     | 0     | -     | 0     | -     |  |
| 1 | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | -     | 0     | -     | 0     | -     | -     | 1     |  |
| 2 | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 1     | 0     | -     | 0     | -     | -     | 1     | 1     | -     |  |
| 3 | 0     | 0     | 1     | 1     | 0     | 0     | 1     | 0     | 0     | -     | 0     | -     | -     | 0     | -     | 1     |  |
| 4 | 0     | 1     | 0     | 0     | 0     | 0     | 1     | 1     | 0     | -     | -     | 1     | 1     | -     | 1     | -     |  |
| 5 | 1     | 0     | 1     | 1     | 0     | 1     | 0     | 0     | -     | 1     | 1     | _     | -     | 1     | _     | 1     |  |
| 6 | 1     | 1     | 0     | 0     | 1     | 0     | 1     | 1     | -     | 0     | -     | 1     | 1     | -     | 1     | -     |  |

## 1.2.3 Siatki Karnaugh



#### 1.2.4 Schemat układu



#### 1.2.5 Kod VHDL

```
LIBRARY ieee;
  USE ieee.std_logic_1164.ALL;
  USE ieee.numeric_std.ALL;
  LIBRARY UNISIM;
  USE UNISIM. Vcomponents. ALL;
  ENTITY AikenCounterScheme_AikenCounterScheme_sch_tb IS
  END AikenCounterScheme AikenCounterScheme sch tb;
  ARCHITECTURE behavioral OF
     AikenCounterScheme_AikenCounterScheme_sch_tb_IS
     COMPONENT AikenCounterScheme
10
     PORT( Q2 : OUT STD_LOGIC;
11
             Q1 : OUT STD_LOGIC;
                 : OUT STD_LOGIC;
             CLOCK : IN
                          STD_LOGIC;
                 : OUT STD LOGIC;
             Q3
15
             CLR : IN
                        STD_LOGIC);
16
     END COMPONENT;
17
18
      SIGNAL Q2
                  : STD_LOGIC;
19
      SIGNAL Q1
                  : STD_LOGIC;
20
      SIGNAL Q0
                 : STD_LOGIC;
21
      SIGNAL CLOCK: STD LOGIC:= '0';
22
      SIGNAL Q3
                  : STD_LOGIC;
23
      SIGNAL CLR : STD_LOGIC;
24
25
  BEGIN
26
27
     UUT: AikenCounterScheme PORT MAP(
       Q2 \Rightarrow Q2
29
       Q1 \Rightarrow Q1,
30
```

```
Q0 => Q0,

CLOCK => CLOCK,

Q3 => Q3,

CLR => CLR

);

CLR <= '0', '1' after 100 ns;

CLOCK <= not CLOCK after 50 ns;

END;
```

### 1.2.6 Symulacja



UWAGA: Powyższy przebieg przedstawia działanie układu licznika rozpoczęte stanem "0000".

#### 1.2.7 Plik ucf

```
# Clocks

NET "CLOCK" LOC = "P7" | BUFG = CLK | PERIOD = 5ms HIGH 50%;

# Keys

NET "CLR" LOC = "P42";

# LEDS

NET "Q0" LOC = "P35";

NET "Q1" LOC = "P29";

NET "Q2" LOC = "P33";

NET "Q3" LOC = "P34";
```

# 2 Zadanie 2

#### 2.1 Polecenie

Detektor sekwencji 11011, automat Mealy-ego, jedno wejście, jedno wyjście, brak resetu, sekwencja prawidłowa 5-bitowa.

# 2.2 Rozwiązanie

### 2.2.1 Opis symboliki

#### Alfabet wejściowy

- $z_0 = 0$
- $z_1 = 1$

#### Stany wewnętrzne

- $q_0$  stan początkowy | wprowadzono niepoprawny ciąg bitów
- $q_1$  wprowadzono pierwszą cyfrę prawidłowego ciągu
- $q_2$  wprowadzono drugą cyfrę prawidłowego ciągu
- $q_3$  wprowadzono trzecią cyfrę prawidłowego ciągu
- $q_4$  wprowadzono czwartą cyfrę prawidłowego ciągu
- $q_5$  wprowadzono poprawną sekwencję

# Alfabet wyjścia

- $y_0$  W<br/>prowadzony ciąg nadal jest niepoprawny
- $y_1$  Wprowadzono poprawną sekwencję

### 2.2.2 Schemat grafowy



# 2.2.3 Tabela prawdy

| C     |       | Q(t)  |       | 7 | (     | $\sqrt{(t+1)}$ | .)    | N/ | T(t)  |       |       |  |  |
|-------|-------|-------|-------|---|-------|----------------|-------|----|-------|-------|-------|--|--|
| S     | $Q_2$ | $Q_1$ | $Q_0$ | Z | $Q_2$ | $Q_1$          | $Q_0$ | Y  | $T_2$ | $T_1$ | $T_0$ |  |  |
| $Q_0$ | 0     | 0     | 0     | 0 | 0     | 0              | 0     | 0  | 0     | 0     | 0     |  |  |
| $Q_0$ | 0     | 0     | 0     | 1 | 0     | 0              | 1     | 0  | 0     | 0     | 1     |  |  |
| $Q_1$ | 0     | 0     | 1     | 0 | 0     | 0              | 0     | 0  | 0     | 0     | 1     |  |  |
| $Q_1$ | 0     | 0     | 1     | 1 | 0     | 1              | 0     | 0  | 0     | 1     | 1     |  |  |
| $Q_2$ | 0     | 1     | 0     | 0 | 0     | 1              | 1     | 0  | 0     | 0     | 1     |  |  |
| $Q_2$ | 0     | 1     | 0     | 1 | 0     | 1              | 0     | 0  | 0     | 0     | 0     |  |  |
| $Q_3$ | 0     | 1     | 1     | 0 | 0     | 0              | 0     | 0  | 0     | 1     | 1     |  |  |
| $Q_3$ | 0     | 1     | 1     | 1 | 1     | 0              | 0     | 0  | 1     | 1     | 1     |  |  |
| $Q_4$ | 1     | 0     | 0     | 0 | 0     | 0              | 0     | 0  | 1     | 0     | 0     |  |  |
| $Q_4$ | 1     | 0     | 0     | 1 | 1     | 0              | 1     | 0  | 0     | 0     | 1     |  |  |
| $Q_5$ | 1     | 0     | 1     | 0 | 0     | 1              | 1     | 1  | 1     | 1     | 0     |  |  |
| $Q_5$ | 1     | 0     | 1     | 1 | 0     | 1              | 0     | 1  | 1     | 1     | 1     |  |  |
| -     | 1     | 1     | 0     | 0 | _     | -              | _     | -  | -     | _     | _     |  |  |
| -     | 1     | 1     | 0     | 1 | _     | _              | _     | _  | _     | _     | _     |  |  |
| _     | 1     | 1     | 1     | 0 | _     | _              | _     | _  | _     | _     | _     |  |  |
| _     | 1     | 1     | 1     | 1 | _     | _              | _     | _  | _     | -     | _     |  |  |

# 2.2.4 Siatka Karnaugh



## 2.2.5 Schemat układu



## 2.2.6 Kod VHDL

```
LIBRARY ieee;
  USE ieee.std_logic_1164.ALL;
  USE ieee.numeric_std.ALL;
  LIBRARY UNISIM;
  USE UNISIM. V components. ALL;
  ENTITY MealyDetectorScheme_MealyDetectorScheme_sch_tb_IS
  END MealyDetectorScheme MealyDetectorScheme sch tb;
  ARCHITECTURE behavioral OF
      MealyDetectorScheme_MealyDetectorScheme_sch_tb_IS
9
      COMPONENT MealyDetectorScheme
10
      PORT( Y : OUT STD_LOGIC;
11
              Q0 : OUT STD LOGIC;
12
              Q2 : OUT STD LOGIC;
13
              Z : IN STD_LOGIC;
14
              CLOCK : IN
                           STD_LOGIC;
              Q1 : OUT STD LOGIC;
              CLR : IN STD_LOGIC);
      END COMPONENT;
18
19
      SIGNAL Y : STD LOGIC;
20
      SIGNAL Q0
                 : STD_LOGIC;
21
      SIGNAL Q2 : STD_LOGIC;
      SIGNAL Z : STD_LOGIC;
23
      SIGNAL CLOCK: STD_LOGIC:= '0';
24
      SIGNAL Q1
                 : STD LOGIC;
25
      SIGNAL CLR: STD_LOGIC;
26
27
  BEGIN
28
29
      UUT: MealyDetectorScheme PORT MAP(
       Y \Rightarrow Y,
31
       Q0 \Rightarrow Q0
32
       Q2 \implies Q2,
33
       Z \implies Z,
34
       CLOCK \Rightarrow CLOCK,
35
       Q1 \Rightarrow Q1,
       CLR \Rightarrow CLR
37
      );
38
     CLR <= '0', '1' after 100 ns;
39
     CLOCK <= not CLOCK after 50 ns;
40
41
     Z <= '0', '1' after 125 ns, '0' after 225 ns, '1' after 325 ns,
42
        '0' after 625 ns, '1' after 825 ns, '0' after 1025 ns, '1' after
         1125 ns, '0' after 1225 ns, '1' after 1325 ns, '0' after 1525
        ns, '1' after 1625 ns, '0' after 1825 ns, '1' after 1925 ns;
43
  END;
44
```

### 2.2.7 Symulacja



UWAGA: Powyższy przebieg obrazuje przejście po każdej krawędzi rozpatrywanego grafu automatu Mealy'ego. Przejście do nowego stanu automatu realizuje się w momencie wystąpienia zbocza wznoszącego na wejściu CLOCK. Z przebiegu można odczytać m.in. to, że sekwencja prawidłowa "11011" została w przebiegu wykryta dwukrotnie, a także, że w chwili t=475ns układ znajdował się w stanie  $q_2$ , i nie akceptował bieżącej sekwencji.

#### 2.2.8 Plik ucf

```
# Clocks

NET "CLOCK" LOC = "P7" | BUFG = CLK | PERIOD = 5ms HIGH 50%;

# Keys

NET "Z" LOC = "P42";

NET "CLR" LOC = "P40";

# LEDS

NET "Q0" LOC = "P35";

NET "Q1" LOC = "P29";

NET "Q2" LOC = "P33";

NET "Y" LOC = "P34";
```

# 3 Zadanie 2 - wersja rozszerzona

### 3.1 Polecenie

Rozszerzenie podstawowej wersji detektora o obsługę wyświetlacza siedmiosegmentowego.

# 3.2 Rozwiązanie

#### 3.2.1 Schemat układu



#### $3.2.2 \mod VHDL$

```
LIBRARY ieee;
  USE ieee.std_logic_1164.ALL;
  USE ieee.numeric_std.ALL;
  LIBRARY UNISIM;
  USE UNISIM. Vcomponents. ALL;
  ENTITY scheme_scheme_sch_tb IS
  END scheme_scheme_sch_tb;
  ARCHITECTURE behavioral OF scheme_scheme_sch_tb IS
     COMPONENT scheme
10
     PORT( Y : OUT STD LOGIC;
11
                        : OUT STD_LOGIC_VECTOR (3 DOWNTO 0);
             MAGISTRALA
12
             Z : IN
                     STD_LOGIC;
             CLR : IN
                       STD_LOGIC;
14
                         STD_LOGIC);
             CLOCK : IN
     END COMPONENT;
     SIGNAL Y : STD_LOGIC;
18
     SIGNAL MAGISTRALA
                        : STD_LOGIC_VECTOR (3 DOWNTO 0);
19
     SIGNAL Z : STD_LOGIC;
20
     SIGNAL CLR : STD_LOGIC;
21
     SIGNAL CLOCK: STD_LOGIC:= '0';
  BEGIN
25
     UUT: scheme PORT MAP(
26
```

```
Y \Rightarrow Y,
27
       MAGISTRALA \Rightarrow MAGISTRALA,
28
       Z \implies Z,
29
       CLR \Rightarrow CLR,
       CLOCK => CLOCK
31
      );
32
33
     CLR \ll '0', '1' after 100 ns;
34
     CLOCK <= not CLOCK after 50 ns;
35
36
     Z <= '0', '1' after 125 ns, '0' after 225 ns, '1' after 325 ns,
37
        '0' after 625 ns, '1' after 825 ns, '0' after 1025 ns, '1' after
         1125 ns, '0' after 1225 ns, '1' after 1325 ns, '0' after 1525
        ns, '1' after 1625 ns, '0' after 1825 ns, '1' after 1925 ns;
38
39
  END;
```

#### 3.2.3 Plik ucf

```
# Clocks
  NET "CLOCK" LOC = "P7" | BUFG = CLK | PERIOD = 5ms HIGH 50%;
  # Keys
  NET "Z" LOC = "P42";
  NET "CLR" LOC = "P40";
  # LEDS
           LOC = "P35";
  NET "Y"
9
10
  # DISPL. 7—SEG
11
  NET "WYJ(0)" LOC = "P12"; \# Seg. A; shared with LED<10>
  NET "WYJ(1)" LOC = "P13"; # Seg. B; shared with LED<8>
  NET "WYJ(2)" LOC = "P22"; \# Seg. C; shared with LED<12>
  NET "WYJ(3)" LOC = "P19"; # Seg. D; shared with LED<14>
      "WYJ(4)" LOC = "P14"; # Seg. E; shared with LED<15>
      "WYJ(5)" LOC = "P11"; # Seg. F;
                                       shared with LED<9>
  NET "WYJ(6)" LOC = "P20"; \# Seg. G; shared with LED<13>
```

# 4 Wnioski

Przy wykonywaniu zadań niezbędna okazała się wiedza na temat typów przerzutników i ich działania. Oprócz tego, ćwiczenia wymagały także zapoznania się z opracowaniem dotyczącym zestawu ZL-9572, a konkretniej - generatorów sygnałów prostokątnych  $Clk\_XT$  i  $Clk\_LF$  oraz modułu czterocyfrowego wyświetlacza siedmiosegmentowego.

Pierwsze zadanie dotyczyło stworzenia licznika negatywnego modulo 7 zliczającego w kodzie Aikena. Wykorzystaliśmy w jego rozwiązaniu przerzutniki JK, a konkretnie komponenty FJKC z biblioteki programu Xilinx, przyjmując przy okazji założenie, że praca licznika rozpoczyna się od jego resetu (sprowadzenia do stanu "0000"), który należało zrealizować, czy to poprzez uaktywnienie sygnału CLR na etapie symulacji, czy naciśnięcie odpowiednio przypisanego przycisku w implementacji sprzętowej. Alternatywnie możliwe byłoby także wykorzystanie komponentów FJKP bądź FJKCP, gdyby zachodziła konieczność stworzenia układu rozpoczynającego pracę w

innym stanie poczatkowym.

Podobne założenie dotyczące ustalenia stanu początkowego poprzez reset na początku pracy układu przyjęliśmy także w zadaniu 2. Należało w nim stworzyć układ detektora sekwencji "11011" oparty na automacie Mealy'ego. Przyjęliśmy, że układ prawidłowo reaguje na dowolnie długą sekwencję, o ile kończy się ona wcześniej wspomnianą, 5-bitową; możliwe jest w szczególności kilkukrotne wykrycie poprawnej sekwencji w trakcie pracy układu.

W rozszerzonej wersji, zadanie 2 należało rozszerzyć o prezentację aktualnego stanu układu przy pomocy wyświetlacza siedmiosegmentowego. Jego obsługę zrealizowano przy pomocy układu transkodera HexTo7Seg, który, jak sugeruje nazwa owego modułu, przekształca 4-bitową reprezentację cyfry heksadecymalnej na odpowiednią sekwencję 7 bitów do zapalenia odpowiednich segmentów wyświetlacza.