# Учебный курс: Методы генерации тестовых программ для микропроцессоров

Александр Камкин, Андрей Татарников {kamkin, andrewt}@ispras.ru



### w

#### Лекция 1. Введение:



# **Проектирование микропроцессоров Средства проектирования**



- Hardware Description Languages (HDL)
  - Verilog
  - VHDL
- Architecture Description Languages (ADL)
  - □ nML/Sim-nML
  - LISA
  - EXPRESSION



# Лекция 2. Введение: Верификация микропроцессоров



# Применяемые подходы



- Экспертиза
- Формальная верификация
- Имитационное тестирование
  - □ Модульное (сигналы)
  - □ Системное (тестовые программы)



# **Лекция 2. Введение:** Верификация микропроцессоров



#### Системное тестирование





Симулятор дизайна (VHDL, Verilog)





Эталонная модель (эмулятор) на С

**Сравнение** трасс







Успешный прогон



# Лекция 2. Введение: Верификация микропроцессоров Способы создания тестовых программ



- Ручная разработка
- Случайная генерация
- Генерация на основе тестовых шаблонов
- Генерация на основе моделей



# Лекция 2. Введение: Верификация микропроцессоров Подходы к генерации тестов

- Случайная
- Комбинаторная
- Основанная на ограничениях
- Направленная



#### Лекция 3. Введение: Основы MIPS Общие сведения



- Разработан в Стэнфорде группой Джона
   Хеннесси (проект начат в 1981 году)
- Применяется в основном во встроенных системах
- Следует философии RISK
- Инструкции постоянной длины 32 бита
- Конвейер инструкций из 5 стадий
- Существуют 32 и 64-битные модификации (MIPS32 и MIPS64)



#### Лекция 3. Введение: Основы MIPS Регистры MIPS\*



- 32 регистра общего назначения (GPR)
- Счетчик команд (РС)
- Регистры умножения и деления (HI и LO)
- 32 регистра плавающей арифметики (FPR)
- 5 управляющих регистров плавающей арифметики (FCR{0, 25, 26, 28}, FCSR)
- \* Размер всех регистров 32 бита







#### Структура памяти

Используемые сегменты: code, data, stack

Адрес (НЕХ) **7FFFFFF** Сегмент стека Динамическая область Сегмент данных Статическая область 10000000 Сегмент кода 4000000 Зарезервировано



#### Лекция 3. Введение: Основы MIPS Конвейер инструкций MIPS (5 стадий)



| Instr. 1 | IF       | RD       | ALU      | MEM      | WB  |     | _   |     |    |
|----------|----------|----------|----------|----------|-----|-----|-----|-----|----|
|          | Instr. 2 | IF       | RD       | ALU      | MEM | WB  |     |     |    |
|          |          | Instr. 3 | 느        | RD       | ALU | MEM | WB  |     |    |
|          |          |          | Instr. 4 | ŀ        | RD  | ALU | MEM | WB  |    |
|          |          |          | ·        | Instr. 5 | IF  | RD  | ALU | MEM | WB |

| Стадия                 | Описание                                       |
|------------------------|------------------------------------------------|
| IF (instruction fetch) | Читает инструкцию из памяти (кэш инструкций)   |
| RD (read registers)    | Извлекает данные из регистров                  |
| ALU                    | Выполняет операцию над данными                 |
| MEM                    | Читает/записывает данные в память (кэш данных) |
| WB (write back)        | Сохраняет полученные данные в регистрах        |



#### Лекция 3. Введение: Основы MIPS Регистры общего назначения



| Имя        | Номер  | Назначение                                    |
|------------|--------|-----------------------------------------------|
| \$zero     | 0      | Всегда хранит 0                               |
| \$at       | 1      | Зарезервирован для ассемблера                 |
| \$v1, \$v2 | 2,3    | Возвращаемые значения функции                 |
| \$a0-\$a3  | 4-7    | Аргументы функции (с 1-го по 4-й)             |
| \$t0-\$t7  | 8-15   | Временные, не сохраняются                     |
| \$s0-\$s7  | 16-23  | Сохраняются после вызова функции              |
| \$t8, \$t9 | 24, 25 | Временные, не сохраняются                     |
| \$k0, \$k1 | 26, 27 | Зарезервированы для ядра ОС                   |
| \$gp       | 28     | Указатель на область глобальных данных        |
| \$sp       | 29     | Указатель стека                               |
| \$fp       | 30     | Указатель фрейма (если используется) или \$s8 |
| \$ra       | 31     | Адрес возврата                                |

## m

#### Лекция 3. Введение: Основы MIPS Инструкции MIPS



#### Типы инструкций

- Арифметические (Arithmetic)
- Логические (Logical)
- Передачи данных (Data transfer)
- Ветвления (Condition branch)
- Безусловного перехода (Unconditional jump)

#### **Пример использования:** A[12] = x + A[8]

Iw \$t0, 32(\$s3) # \$t0 := A[8] (\$s3 хранит A)

add \$t0, \$s2, \$t0 # \$t0 := x + A[8] (\$s2 хранит х)

**sw** \$t0, 48(\$s3) # A[12] := x + A[8]



#### Лекция 3. Введение: Основы MIPS Формат инструкций MIPS



| Register (R-Type)        |                  |          |          |         |          |  |
|--------------------------|------------------|----------|----------|---------|----------|--|
| 31 26                    | 25 21            | 20 16    | 15 10    | 11 6    | 5 0      |  |
| opcode                   | rs               | rt       | rd       | shamt   | function |  |
| 6<br>Immediate           | 5<br>e (I-Type)  | 5        | 5        | 5       | 6        |  |
| 31 26                    | 25 21            | 20 16    | 15       |         | 0        |  |
| opcode                   | rs               | rt       |          | imm     |          |  |
| 6<br>Jump (J-T)<br>31 26 | 5<br>ype)<br>25  | 5        |          | 16      | 0        |  |
| opcode                   |                  |          |          |         |          |  |
| 6 26                     |                  |          |          |         |          |  |
| opcode                   | Код операц       | ции      | shamt    | Сдвиг   |          |  |
| rs                       | Регистр-пол      | пучатель | function | Код фун | кции     |  |
| rt                       | Регистр-ис       | гочник   | imm      | Констан | та       |  |
|                          | Регистр-источник |          |          |         |          |  |

Dogiotor (D. Tupo)

#### Лекция 3. Введение: Основы MIPS Основные инструкции (часть 1)



| <b>РМЯ</b> | Ф-т | Тип           | Пример               | Значение                     |
|------------|-----|---------------|----------------------|------------------------------|
| add        | R   | Arithmetic    | add \$s1, \$s2, \$s3 | \$s1 = \$s2 + \$s3           |
| sub        | R   | Arithmetic    | sub \$s1, \$s2, \$s3 | \$s1 = \$s2 - \$s3           |
| addi       | I   | Arithmetic    | addi \$s1, \$s2, 20  | \$s1 = \$s2 + 20             |
| lw         | I   | Data transfer | lw \$s1, 20(\$s2)    | \$s1 = Memory[\$s2 + 20]     |
| SW         | I   | Data transfer | sw \$s1, 20(\$s2)    | Memory[ $$s2 + 20$ ] = $$s1$ |
| and        | R   | Logical       | and \$s1, \$s2, \$s3 | \$s1 = \$s2 & \$s3           |
| or         | R   | Logical       | or \$s1, \$s2, \$s3  | \$s1 = \$s2   \$s3           |
| nor        | R   | Logical       | nor \$s1, \$s2, \$s3 | \$s1 = ~(\$s2   \$s3)        |
| andi       | I   | Logical       | andi \$s1, \$s2, 20  | \$s1 = \$s2 & 20             |
| ori        | I   | Logical       | ori \$s1, \$s2, 20   | \$s1 = \$s2   20             |
| sll        | R   | Logical       | sll \$s1, \$s2, 10   | \$s1 = \$s2 << 10            |
| srl        | R   | Logical       | srl \$s1, \$s2, 10   | \$s1 = \$s2 >> 10            |



#### Лекция 3. Введение: Основы MIPS Основные инструкции (часть 2)



| Имя  | Ф-т | Тип           | Пример               | Значение                                                                     |
|------|-----|---------------|----------------------|------------------------------------------------------------------------------|
| II   | I   | Data transfer | II \$s1, 20(\$s2)    | \$s1 = Memory*[\$s2 + 20]<br>1 <sup>st</sup> part of atomic swap             |
| SC   | 1   | Data transfer | sc \$s1, 20(\$s2)    | Memory [\$s2 + 20] = \$s1, \$s1 = 0 or 1 2 <sup>nd</sup> part of atomic swap |
| lui  | I   | Data transfer | lui \$s1, 20         | $$s1 = 20 * 2^{16}$                                                          |
| beq  | I   | Cond. branch  | beq \$s1, \$s2, 25   | if ( $$s1 == $s2$ ) go to PC+4+100                                           |
| bne  | I   | Cond. branch  | bne \$s1, \$s2, 25   | if (\$s1 != \$s2) go to PC+4+100                                             |
| slt  | R   | Cond. branch  | slt \$s1, \$s2, \$s3 | if (\$s2 < \$s3) \$s1=1; else \$s1=0                                         |
| slti | I   | Cond. branch  | slti \$s1, \$s2, 20  | if (\$s2 < 20) \$s1=1; else \$s1=0                                           |
| j    | J   | Uncond. jump  | j 2500               | go to 10000                                                                  |
| jr   | R   | Uncond. jump  | jr \$ra              | go to \$ra                                                                   |
| jal  | J   | Uncond. jump  | jr 2500              | ra = PC + 4; go to 10000                                                     |







#### Симуляторы:

- SPIM, <a href="http://spimsimulator.sourceforge.net/">http://spimsimulator.sourceforge.net/</a>
- MARS, <a href="http://courses.missouristate.edu/kenvollmar/mars/">http://courses.missouristate.edu/kenvollmar/mars/</a>

#### Формат программы:

```
.data
```

item: .word 1 # Глобальные данные

.text

.globl main # Объявляется глобальной

main: **Iw** \$t0, item #Пользовательский код

- - -



# Лекция 3. Введение: Основы MIPS Компиляция программ на Си в код для MIPS

#### Язык Си:



#### Машинный код для MIPS:

#### Ассемблер MIPS:

# swap: sll \$t1, \$a1, 2 add \$t1, \$a0, \$t1 lw \$t0, 0(\$t1) lw \$t2, 4(\$t1) sw \$t2, 0(\$t1) sw \$t0, 4(\$t1) jr \$ra







- Ручная разработка
- Ручное создание тестовых данных
- Позитивные и негативные тесты
- Граничные условия
- Целочисленное переполнение
- Различные режимы адресации (регистры, константы и т.д.)



#### Лекция 4. Ручное тестирование:



# Арифметические операции Простой тест для MIPS (SPIM)

```
.data
success_msg:
 .asciiz "Success!"
failed_msg:
 .asciiz "Failed!"
 .text
 .globl main
main: addiu $s0, $0, 2
addiu $s1, $0, 3
addiu $s2, $0, 5
add $t0, $s0, $s1
bne $t0, $s2, fail
```

**sub** \$t1, \$s2, \$s1 **bne** \$t1, \$s0, *fail* la \$a0, success\_msg **li** \$v0,4 syscall *exit*: **Ii** \$v0,10 syscall fail: la \$a0, failed\_msg **li** \$v0,4 syscall j exit



#### Лекция 5. Ручное тестирование: Операции с памятью Предметы тестирования





- Чтение/запись
- Трансляция адресов
- Попадания в кэш/промахи
- События виртуальной памяти







#### Операции с памятью Тесты для MIPS

Различные комбинации инструкций Iw и sw

Пример: работа со стеком

addi \$sp,\$sp,-12

**sw** \$t1, 8(\$sp)

**sw** \$t0, 4(\$sp)

**sw** \$s0, 0(\$sp)

add \$t0,\$a0,\$a1

add \$t1,\$a2,\$a3

**sub** \$s0,\$t0,\$t1

add \$v0,\$s0,\$zero

**Iw** \$s0, **0**(\$sp)

**Iw** \$t0, 4(\$sp)

**Iw** \$t1, 8(\$sp)

addi \$sp,\$sp,12

jr \$ra



#### Лекция 6. Ручное тестирование: Ветвления 🦔 Ветвления в MIPS



#### Язык Си:

```
if (i == j)
f = g + h;
else f = g - h;
```

**MIPS** (i -> 
$$\$$$
s3, j ->  $\$$ s4, f ->  $\$$ s0, g ->  $\$$ s1, h ->  $\$$ s2):

**bne** \$s3,\$s4,Else # go to Else if i not = j

**add** \$s0,\$s1,\$s2 #f = g + h

j Exit # jump out of the if

Else: **sub** \$s0,\$s1,\$s2 # f = g - h

Exit:



## Лекция 7. Автоматизация:



#### Скриптовые генераторы

#### Общие сведения

- Создаются на скриптовых языках (Ruby, Perl, Python, Bash)
- Случайные тесты
- Комбинаторные тесты
- Нацеленные тесты (граничные условия, специфические ситуации)
- Тестовые примеры описываются вручную
- Тестовые данные явно задаются





#### Лекция 7. Автоматизация: Скриптовые генераторы Недостатки подхода



- Трудоемкость
- Недостаточная гибкость
- Не может обеспечить необходимый уровень покрытия
- Требует навыков программирования
- Ограниченные возможности для повторного использования кода



#### Лекция 7. Автоматизация: Скриптовые генераторы Простейший генератор (Ruby)

```
INSTR_R = ["add", "sub", "or", "nor"]
RAND = Random.new(123)
def self.t_rand
 return RAND.rand(8..15) end
def self.s rand
 return RAND.rand(16..23) end
def self.ir_rand
 return INSTR_R[RAND.rand(0..INSTR_R.size-1)] end
def self.run
 (1..20).each do |i|
   puts "%s $%d, $%d, $%d" % [ir_rand, t_rand, s_rand, s_rand] end
end
run
```



# Лекция 8. Автоматизация: Генерация на основе спецификаций Описание подхода



- Использование предметно-ориентированных языков для настройки генератора
- Автоматическое построение модели архитектуры
- Автоматическое извлечение модели покрытия
- Возможность автоматического создания тестовых примеров
- Быстрая адаптация к изменениям в архитектуре
- Повторное использование логики ядра генератора



#### Лекция 8. Автоматизация:



#### Генерация на основе спецификаций Схема генератора MicroTESK

Спецификации

Инженерверификатор



Шаблоны тестов

Подсистема моделирования

Транслятор

**Генератор модели** архитектуры

Генератор модели покрытия Библиотеки

**API модели** архитектуры

АРІ модели покрытия

Модель микропроцессора

**Модель** архитектуры

Модель покрытия

Тестовые программы

Подсистема генерации тестов

Транслятор тестовых шаблонов

> Решатель ограничений

Библиотека генераторов

**Генераторы тестовых последовательностей** 

Генераторы тестовых данных



#### Лекция 8. Автоматизация: Генерация на основе спецификаций Схема трансляция спецификации





# Лекция 8. Автоматизация: Генерация на основе спецификаций Концептуальная схема модели







# Лекция 8. Автоматизация: Генерация на основе спецификаций Извлечение информации о покрытии

```
op ADD(rd: GPR, rs: GPR, rt: GPR)
action = {
  if(NotWordValue(rs) | NotWordValue(rt)) then
                                                           Предусловие
    UNPREDICTABLE();
  endif:
  tmp\_word = rs<31..31>::rs<31..0> + rs<31..31>::rt<31..0>;
  if(tmp_word<32..32> != tmp_word<31..31>) then
    |SignalException("IntegerOverflow");
  else
                                                    Тестовые ситуации
    rd = sign_extend(tmp_word<31..0>);
  endif:
syntax = format("add %s, %s, %s", rd.syntax, rs.syntax, rt.syntax)
op ALU = ADD | SUB
                                                Классы эквивалентности
```



#### Лекция 9. Спецификация: Введение в nML 🧠



#### Общие сведения

- Язык описания архитектуры (Architecture) Description Language, сокр. ADL)
- Разработан в TU Berlin в начале 90'х
- Описывает систему команд микропроцессора как иерархическую структуру
- Основан на атрибутной грамматике
- Применяется для создания симуляторов и генераторов кода



#### Лекция 9. Спецификация: Введение в nML 🥔



#### Структура формализма





## w

#### Лекция 9. Спецификация: Введение в nML



#### Спецификация ресурсов микропроцессора

#### Константы и метки:

let MSIZE = 2 \*\* 6

let REGS = 16

let byte\_order = "little"

let SP = "GPR[13]"

#### Типы данных:

type index = card(6)

type nibble = card(4)

type byte\_t = int(8)

#### Регистры:

reg R[REGS, byte\_t]

reg PC[1, byte\_t]

#### Память:

mem M[MSIZE, byte\_t]

#### Переменные:

var temp[1, byte\_t]

var shifter\_carry\_out[1, card(1)]

var ALU\_OUT[1, card(32)]



## w

#### Лекция 9. Спецификация: Введение в nML



#### Спецификация команд Операции и режимы адресации

#### Режимы (правила AND и OR):

```
mode REG(i: nibble) = R[i]
syntax = format("R%d", i)
                                   Корневая операция (точка входа):
image = format("01\%4b", i)
                                   op instruction(child: Add_Sub_Mov)
mode OPRND =
                                   syntax = child.syntax
      MEM | REG | IREG
                                   image = child.image
Операции (правила AND и OR):
                                   action = {
op Add(dest: OPRND, src: OPRND)
                                     child.action;
                                     PC = PC + 2;
syntax = "add"
image = "00"
action = { dest = dest + src; }
op Add_Sub_Mov =
      Add | Sub | Mov
```



## Лекция 10. Спецификация:



#### Константы:

let REGBITS = 5

#### Типы данных:

type bit = card(1) type byte\_t = card(8) type halfword = card(16) type word = card(32) type long\_t = int(32) type address = card(32) type index = card(REGBITS)

#### Память:

mem M[2\*\*31, byte\_t]

#### Метки:

let byte\_order = "big" let PC = "NIA" let SP = "GPR[29]"

#### Регистры:

reg GPR [2 \*\* REGS, long\_t]
reg NIA [1, address]
reg LO[1, long\_t]
reg HI [1, long\_t]

#### Глобальные переменные:

mem CIA [1, address] var branch [1, bit]



#### Лекция 10. Спецификация:



#### Регистры (для инструкций R):

#### Пример использования (nML):

op ADD (rd: REG, rs: REG, rt: REG)

## **Код Ruby шаблона:** add reg(0), reg(1), reg(2)

#### Константы (для инструкций I):

```
mode IMM16(n : int(16)) = n

syntax = format("%d", n)

image = format("%16b", n)
```

#### Пример использования (nML):

op ADDI (rt: REG, rs: REG, i: IMM16)

Код Ruby шаблона:

addi reg(0), reg(1), imm16(20)

#### Константы (для инструкций J):

#### Пример использования (nML):

op J (target : IMM26)

Код Ruby шаблона:

**j** imm26(0x1000000)





### Описание операций микропроцессора MIPS Спецификация операций (часть 1)

#### Точка входа:

#### Группы операций (структура):

```
op instruction (child: instr_kind)
                                       op instr_kind = alu_instr
  syntax = child.syntax
                                                       load_store_instr
  image = child.image
                                                       branch_instr
                                                     | jump_instr
  action = {
    CIA = NIA;
                                       op alu_instr = arith_instr
                                                     | logic_instr
     if branch == 0 then
                                       op arith_instr = ADD
       NIA = CIA + 4;
     else
                                                       SUB
       NIA = JMPADDR:
                                                       ADDI
       branch = 0;
                                       op logic_instr = AND
     endif:
     child.action;
     GPR[0] = 0;
```



#### Операция сложения (ADD):

```
var tmp_unsigned_word [1, card(32)] //Временная переменная
op ADD (rd: REG, rs: REG, rt: REG)
  syntax = format ("ADD %s, %s, %s", rd.syntax, rs.syntax, rt.syntax)
  image = format ("000000\%s\%s\%s00000100000",
             rs.image, rt.image, rd.image)
  action = {
    overflow_bit::tmp_unsigned_word = rs + rt;
    if overflow_bit == 1 then
       SignalException("Integer Overflow Exception");
    else
       rd = tmp_unsigned_word;
    endif;
```





### Описание операций микропроцессора MIPS Спецификация операций (часть 3)

#### Операция условного перехода (BEQ):

```
var tmp_signed_word [1, int(32)] // Временная переменная
var JMPADDR [1, address] // Временная переменная
op BEQ (rs : REG, rt : REG, offset : IMM16)
  syntax = format ("BEQ %s, %s, %s", rs.syntax, rt.syntax, offset.syntax)
  image = format ("000100%s%s%s", rs.image, rt.image, offset.image)
  action = {
    if rs == rt then
       branch = 1;
       tmp_signed_word = offset;
       tmp_signed_word = tmp_signed_word << 2;</pre>
       JMPADDR = NIA + tmp_signed_word;
    endif:
```





## Описание операций микропроцессора MIPS Спецификация операций (часть 4)

Операция сравнения значения регистра и константы (SLTI):

```
op SLTI (rt : REG, rs : REG, imm : IMM16)
    syntax = format ("SLTI %d, %s, %s", rt.syntax, rs.syntax, imm.syntax)
    image = format ("001010%s%s%s", rs.image, rt.image, imm.image)
    action = {
        if rs < imm then
            rt = 1;
        else
            rt = 0;
        endif;
    }</pre>
```



## Описание операций микропроцессора MIPS Спецификация операций (часть 5)

Операция безусловного перехода (J):

```
op J (target : IMM26)
    syntax = format ("J %s", target.syntax)
    image = format ("000010%s", target.image)
    action = {
        branch = 1;
        CIA = NIA;
        JMPADDR = CIA & 0xF0000000;
        JMPADDR = JMPADDR | ( target << 2);
    }</pre>
```







Увеличение скорости чтения/записи Уменьшение времени хранения

Увеличение ёмкости Увеличение времени доступа







## Лекция 11. Спецификация: Описание иерархии памяти Спецификация буфера

```
buffer L1 {
    associativity = 4
    sets = 128
    line = (tag:30, data:256)
    index(addr:PA) = addr<9..8>
    match(addr:PA) = line.tag == addr<39..10>
    policy = LRU
}
```

- Уровень ассоциативности
- Число множеств
- Структура блока данных (поля и их размер)
- Функция вычисления позиции данных на основе адреса
- Предикат проверки промаха/попадания
- Стратегии замещения данных при промахе





## Лекция 12. Генерация: Разработка тестовых шаблонов Генерация на основе шаблонов





- Абстрактное описание тестового примера
- Предусловия и постусловия
- Тестовые ситуации и ограничения
- Методы составления и комбинирования последовательностей инструкций
- Интеграция различных методов генерации
- Высокоуровневый язык описания (Ruby)
- Расширяемая среда





## Разработка тестовых шаблонов Схема генерации

#### Шаблон на Ruby:

```
block {
    eor r(0), r(0), register0
    add reg(2), reg(1), register0 do normal end
    mov_immediate reg(1), immediate(0, 0xFF)
    add reg(1), reg(4), register4 do random end
    sub reg(3), reg(2), register1 do overflow end
}
```



Генерация тестовых последовательностей



Генерация тестовых данных



Симуляция на модели

Инициализатор

Тестовый код



#### Ассемблерный код:

EOR R1, R1, R1
MOV R1, R1, LSL #8
ADD R1, R1, #df<<<0\*2
MOV R1, R1, LSL #8
ADD R1, R1, #56<<<0\*2
MOV R1, R1, LSL #8
ADD R1, R1, #bf<<<0\*2
MOV R1, R1, #bf<<<0\*2
MOV R1, R1, LSL #8
ADD R1, R1, #ef<<<0\*2

EOR R0, R0, R0
ADD R2, R1, R0
MOV R1, #ff<<<0\*2
ADD R1, R4, R4
SUB R3, R2, R1







#### Разработка тестовых шаблонов Библиотека описания шаблонов

```
class TestCase01 < Template
 def pre # Выполняется перед основным кодом (инициализирующий код)
  addi reg(17), reg(0), imm16(5)
  addi reg(18), reg(0), imm16(10)
  addi reg(19), reg(0), imm16(7)
 end
 def run # Основной код тестового примера
  add reg(8), reg(17), reg(18)
  add reg(9), reg(19), reg(20)
  sub reg(16), reg(8), reg(9)
 end
 def post # Выполняется после основного кода
  sw reg(16), reg(21), imm16(128)
 end
end # class TestCase01
```



## Разработка тестовых шаблонов Использование тестовых ситуаций

- Ассоциируются с отдельными инструкциями
- Описывают условия перехода в определённое состояние / выполнение определённой ветви логики
- Возможно комбинирование тестовых ситуаций
- Возможно задавать вероятностное распределение

#### Пример:

```
class TestCase01 < Template

def run

add reg(8), reg(16), reg(17) do overflow([0.5]) end

add reg(9), reg(18), reg(19) do normal end

end

end

Ebізывает

целочисленное
переполнение с
вероятностью 50%

Гарантирует
выполнение без
переполнения
```







### Разработка тестовых шаблонов Составление последовательностей (часть 1) Блоки инструкций. Синтаксис.

```
class TestCase01 < Template
 def run
  block (:combine => "product", :compose => "random") {
    block (:engine => "random", :length => 3, :count => 2) { # Nested Block A
      add reg(8), reg(16), reg(17)
      sub reg(9), reg(18), reg(19)
      and reg(10), reg(16), reg(17)
      or reg(11), reg(18), reg(19)
    block (:engine => "permutate") { # Nested Block B
     Iw reg(12), reg(20), imm16(0)
     sw reg(9), reg(21), imm16(0)
 end
end
```



#### # Combination (1, 1)

**sub** \$9, \$18, \$19 # Block A **Iw** \$12, 0(\$20) # Block B or \$11, \$18, \$19 # Block A sw \$9, 0(\$21) # Block B add \$8, \$16, \$17 # Block A

#### # Combination (1, 2)

**sw** \$9, 0(\$21) # Block B **sub** \$9, \$18, \$19 # Block A **Iw** \$12, 0(\$20) # Block B or \$11, \$18, \$19 # Block A add \$8, \$16, \$17 # Block A

# Combination (2, 1)

and \$10, \$16, \$17 # Block A and \$10, \$16, \$17 # Block A Iw \$12, 0(\$20) # Block B add \$8, \$16, \$17 # Block A sw \$9, 0(\$21) # Block B

#### # Combination (2, 2)

and \$10, \$16, \$17 # Block A **sw** \$9, 0(\$21) # Block B and \$10, \$16, \$17 # Block A Iw \$12, 0(\$20) # Block B add \$8, \$16, \$17 # Block A





#### Типы генераторов

- Комбинаторы (комбинирование инструкций)
- Композиторы (объединение последовательностей)

#### Стандартные комбинаторы

- Random
- Product
- Diagonal

#### Стандартные композиторы

- Random
- Catenation
- Nesting





# Лекция 13. Генерация: Описание тестовых ситуаций Тестовые ситуации



- Целевые состояния
- Целевые ветви логики
- Условия достижения/выполнения

## Ограничения

- Предусловия
- Интервалы возможных значений
- Зависимости между входными данными
- Псевдослучайные значения









- Язык SMT-LIB, <a href="http://www.smtlib.org/">http://www.smtlib.org/</a>
- Решатель Z3 (Microsoft Research), <a href="http://z3.codeplex.com/">http://z3.codeplex.com/</a>
- Решатель Yices, <a href="http://yices.csl.sri.com/">http://yices.csl.sri.com/</a>
- Библиотека Java Constraint Solver API, <a href="http://forge.ispras.ru/projects/solver-api/">http://forge.ispras.ru/projects/solver-api/</a>





## Лекция 13. Генерация: Описание тестовых ситуаций Описание ограничений (часть 1)



#### Целочисленное переполнение на SMT-LIB

```
(define-sort dword64() (_ BitVec 64))
(define-fun
                 zero() dword64 ( bv0 64))
(define-fun base_size() dword64 (_ bv32 64))
(define-fun sign mask() dword64 (bvshl (bvnot zero) base size))
(define-fun IsValidPos ((x!1 dword64)) Bool (= (bvand x!1 sign_mask) zero))
(define-fun IsValidNeg ((x!1 dword64)) Bool (= (bvand x!1 sign_mask) sign_mask))
(define-fun IsValidInt ((x!1 dword64)) Bool (or (IsValidPos x!1) (IsValidNeg x!1)))
(declare-const rs dword64)
(declare-const rt dword64)
(assert (and (IsValidInt rs) (IsValidInt rt) (not (= rs rt))))
(assert (not (IsValidInt (bvadd rs rt))))
(check-sat)
(get-value (rs rt))
```





## Лекция 13. Генерация: Описание тестовых ситуаций Описание ограничений (часть 2)



Использование Java Constraint Solver API

```
final IDataType BIT_VECTOR =
  DataFactory.createDataType(EDataType.BIT_VECTOR, 32);
final Constraint constraint = new Constraint();
constraint.setName("SampleConstraint1");
constraint.setSolverId(ESolverId.Z3_TEXT);
final Variable x = new Variable(constraint.addVariable("x", BIT_VECTOR));
final Syntax syntax = new Syntax();
constraint.setSyntax(syntax);
syntax.addFormula(new Formula(
  new Operation(
    EStandardOperation.EQ, x, new Value(BIT_VECTOR.valueOf("100", 10))
    )));
return constraint;
```





## Лекция 13. Генерация: Описание тестовых ситуаций Описание ограничений (часть 3)



#### Использование языка XML

```
<?xml version="1.0" encoding="UTF-8" standalone="no"?>
<Constraint version="1.0">
  <Name>SampleConstraint1</Name><Description/><Solver id="Z3_TEXT"/>
  <Signature>
    <Variable length="32" name="x" type="BIT VECTOR" value=""/>
  </Signature>
  <Syntax>
    <Formula>
      <Expression>
         <Operation family="ru.ispras.solver.core.syntax.EStandardOperation" id="EQ"/>
         <VariableRef name="x"/>
         <Value length="32" type="BIT_VECTOR" value="00000064"/>
      </Expression>
    </Formula>
  </Syntax>
</Constraint>
```



## Лекция 14. Генерация: Создание специализированных генераторов Генераторы последовательностей

- Классы композиторов (наследуют класс Compositor)
- Классы комбинаторов (наследуют класс Combinator)
- Классы генераторов последовательностей (реализуют интерфейс Generator)

## Генераторы данных

- Решатели ограничений
- Генераторы псевдослучайных значений
- Генераторы инициализирующих последовательностей





## Лекция 15. Углублённый материал: Описание конвейеров



## Конфигурация конвейера

```
pipeline() {
    IF(I);
                stage FPU(I: Instruction) throws
    ID(I);
                    Inexact, Overflow, Underflow
    EX(I);
                    delay(10..15);
    MEM(I);
    WR(I);
stage EX(I: Instruction) {
    switch(I.type) f
    case ALU: EX ALU(I);
    case FPU: EX FPU(I);
} }
```



## Лекция 16. Углублённый материал:



## Тестирование конвейеров Конвейерные конфликты



