

(3) 4 pontos - Suponha que o OPCODE do LW seja 00xxxx, o do Store seja 01xxxx e do ADD/SUB/OR/AND seja 10xxxx. Suponha que o Campo FUNC para ADD seja 00xxxx, para SUB 01xxxx, para AND seja 10xxxx e 11xxxx para OR. Codifique o trecho de programa abaixo e mostre no datapath os valores das linhas e dos sinais de controle na execução do ADD. Suponha R1=R3=5, R2=0. Suponha a memória de dados com os valores de 32 bits 1,3,4,5,7,8,9 e 3 nas primeiras posições.

Lw r1,4(r2) lw r3,12(r2) add r3,r1,r3 sw r3,8(r2).



Lw r1,4(r2) = 00xxxx 00010 00001 0000 0000 0000 0100opcode rs immediate rt Lw r3,12(r2) = 00xxxx 00010 00011 0000 0000 0000 1100opcode rs immediate rt add r3,r1,r3 = 10xxxx 00001 00011 00011 xxxxx 00xxxxxopcode sha rd funct Sw r3.8(r2) = 01xxxx 00010 00011 0000 0000 0000 1000opcode rs rt immediate

Supondo que o endereço vai de 4 em 4 (para endereçar 32 bits), a memória terá 1 na posição 0, 3 na posição 4, 4 na posição 8, 5 na posição 12.



(5) 6 pontos – Explique a função dos sinais de controle RegDst, MemToReg, IorD, AluSrcB no datapath da versão multiciclo. Explique o papel de cada sinal para as instruções de lw, sw e add. **REGDST** – seleciona o registrador de destino para armazenar o resultado da operação. É usado nas instruções de LW e ADD. No caso do LW o registrador de destino é o rt bits 20 a 16 no código da instrução e o valor do REGDST=0. No caso do ADD, o registrador de destino é o rd bits 15 a 11 no código da instrução e o valor de REGDST = 1.

**MemToReg** Seleciona se o valor que será gravado no registrador de destino vem da Memória (valor 1) via o registro DATA ou se vem da ALU (valor 0). É usado para a instrução de LW vindo da memória e para a instrução ADD vinda da ALU.

**IorD** – Como a memória é compartilhada para instruções e dados, o IorD seleciona que irá endereçar a memória. Se for 0 será o PC, ou seja, para instruções. É usado como 0 no estado inicial de busca (ou Fetch) da instrução. É usado para todas as instruções lw,sw e add. Se o valor de IorD for 1, quem endereça a memória é o registro de saída da ALU. Usado normalmento no ciclo 4 tanto para a instrução de LW ou SW para posicionar a memória para ler ou gravar o dado.

**ALUSrcB**. Seleciona qual valor será aplicado a entrada B da ALU. Para todas as instruções no ciclo de busca é usado com o valor 01, ou seja, selecionando 4 para incrementar o PC. Para a instrução de ADD é usado com o valor 00 para selecionar o conteúdo do registrador apontado por RT. Já para as instruções LW e SW é usado para selecionar o imediato no ciclo 3 com o valor 10.

(6) 3 pontos - Marque na figura do datapath multiciclo o terceiro estado, ou seja o estado de execução das instruções LW e SW. O que é calculado neste passo ? Qual a diferença do próximo passo para o load e para o store.

No terceiro ciclo para LW e SW é calculado o endereço da memória. No caso do LW, no ciclo 4 será lido o valor apontado pelo endereço calculado no ciclo 3 e este valor será gravado no registrador DATA. No ciclo 5, o valor do registrador DATA será gravado no registrador RD, campo 15 a 11 no código da instrução. Já para a instrução de SW, no ciclo 4, grava o valor disponível na saída do registrador B (proviniente da saída RD2 do banco de registradores, apontado por RT campo 20...16 da instrução) na memória via a entrada WD. O LW gasta 5



