#### 1. 选择填空题

(1) 硅开关二极管导通时的正向压降为。

(a) 0.5V (b) 0.7V (c) 0.1V (d) 0.3V

(2) 二极管与门的两输入信号 AB= 时,输出为高电平。

(a) 00 (b) 01 (c) 10 (d) 11

(3) 二极管或门的两输入信号  $AB = ____$  时,输出为低电平。

(a) 00 (b) 01 (c) 10 (d) 11

(4) 当发射结 Je 和集电结 Jc 均正偏时,晶体三极管工作在 状态。

(a) 放大 (b) 饱和 (c) 截止 (d) 倒置

(5) 晶体三极管两个 PN 结都反偏时,工作在 状态。

(a) 放大 (b) 饱和 (c) 截止 (d) 倒置

(6) 数字电路中, 当晶体管的饱和深度变浅时, 其工作速度 。

(a) 变低 (b) 不变 (c) 变高 (d) 加倍

- (7) 标准 TTL 门  $U_{\text{Ilmax}}$  (关门电平 $U_{\text{OFF}}$ ) 之值为\_\_\_\_\_。

  - (a) 0.3V (b) 0.5V (c) 0.8V (d) 1.2V

- (8) 标准 TTL 门  $U_{\text{IHmin}}$  (开门电平 $U_{\text{ON}}$ ) 之值为\_\_\_\_\_
- (a) 0.3V (b) 0.7V (c) 1.4V (d) 2V
- (9) TTL 与非门输出高电平的参数规范值是\_\_\_\_。

  - (a)  $U_{OH} \ge 1.4 \text{V}$  (b)  $U_{OH} \ge 2.4 \text{V}$
  - (c)  $U_{OH} \ge 3.3 \text{V}$  (d)  $U_{OH} = 3.6 \text{V}$
- (10) TTL 与非门输出低电平的参数规范值是。。

  - (a)  $U_{\text{OI}} \leq 0.3 \text{V}$  (b)  $U_{\text{OI}} \geq 0.3 \text{V}$
  - (c)  $U_{OL} \leq 0.4 \text{V}$  (d)  $U_{OL} = 0.8 \text{V}$

| (11) TTL 与非门阈值电压 $U_{\rm T}$ 的典型值是。                                                          |
|----------------------------------------------------------------------------------------------|
| (a) 0.4V (b) 1.4V (c) 2V (d) 2.4V                                                            |
| (12) TTL 与非门的低电平输入电流 $I_{_{ m L}}$ 的参数规范值是。                                                  |
| (a) 20 μA (b) 40 μA (c) 1.6 mA (d) 16 mA (13) TTL 与非门高电平输入电流 <i>I</i> <sub>IH</sub> 的参数规范值是。 |
| (a) $20 \mu\text{A}$ (b) $40 \mu\text{A}$ (c) $1.6 \text{mA}$ (d) $16 \text{mA}$             |
| (14) TTL 与非门低电平输出电流 $I_{OL}$ (灌电流)的参数规范值是。                                                   |
| (a) $20 \mu\text{A}$ (b) $40 \mu\text{A}$ (c) $1.6 \text{mA}$ (d) $16 \text{mA}$             |
| (15) TTL 与非门高电平输出电流 IoH (拉电流)的参数规范值是。                                                        |
| (a) $200\mu A$ (b) $400\mu A$ (c) $800\mu A$ (d) $1000\mu A$                                 |
| (16) TTL 电路中,能实现"线与"逻辑。                                                                      |
| (a) 异或门 (b) OC 门 (c) 三态门 (d) 与或非门                                                            |
| (17) 用三态门可以实现"总线"连接,但其"使能"控制端应为。                                                             |
| (a) 固定接 0 (b) 固定接 1 (c) 同时使能 (d) 分时使能                                                        |

| 类切 | 字由子技术其础。<br>                                                  |
|----|---------------------------------------------------------------|
| ** | (18) TTL 门电路的开门电阻 $R_{ON}$ 的典型值为。                             |
|    | (a) $3k\Omega$ (b) $2k\Omega$ (c) $900\Omega$ (d) $300\Omega$ |
|    | (19) 门电路输入端对地所接电阻 $R$ ≤ $R_{\mathrm{OFF}}$ 时,相当于此端。           |
|    | (a) 接逻辑 "1" (b) 接逻辑 "0"                                       |
|    | (c) 接 2.4V 电压 (d) 逻辑不定                                        |
|    | (20) 门电路输入端对地所接电阻 $R \ge R_{\mathrm{ON}}$ 时,相当于此端。            |
|    | (a) 接逻辑 "1" (b) 接逻辑 "0"                                       |
|    | (c) 接 0.4V 电压 (d) 逻辑不定                                        |
|    | (21) 数字系统中,降低尖峰电流影响,所采取的措施是。                                  |
|    | (a) 接入关门电阻 (b) 接入开门电阻                                         |
|    | (c) 接入滤波电容 (d) 降低供电电压                                         |
|    | (22) CMOS 系列产品中,工作速度低于 74 系列 TTL 的是系列。                        |
|    | (a) 74HC (b) 74HCT (c) 54HC (d) 4000B                         |
|    | <b>一一一一一一一一一一一一一一一一一一一一一一一一一一一一一一一一一一一一</b>                   |

- (23) 不属于 CMOS 逻辑电路优点的提法是\_\_\_\_。
  - (a) 输出高低电平理想 (b) 电源适用范围宽

- (c) 抗干扰能力强 (d) 电流驱动能力强
- (24) 电源电压  $V_{DD}$  为 10V 的 CMOS 传输门可以传递幅度为 的信号。
- (a)  $-10 \sim 0V$  (b)  $0 \sim 10V$  (c)  $0 \sim V_{DD}/2$  (d) > 10V

| 料  | 7由之技术其政                                            |
|----|----------------------------------------------------|
| 2. | 填空题(请在空格中填上合适的词语,将题中的论述补充完整)                       |
|    | (1) 二极管最重要的特性是。                                    |
|    | (2) 逻辑电路中,电平接近于零时称为, 电平接近 $V_{\rm CC}$ 时称          |
| 为_ | o                                                  |
|    | (3) 数字电路中,晶体三极管一般工作在                               |
|    | (4) 晶体三极管进入饱和后,若继续增加 $I_B$ ,集电极电流 $I_C$ 。          |
|    | (5) 在晶体三极管 c、b 极间并接, 可提高晶体三极管开关速                   |
| 度。 |                                                    |
|    | (6) TTL 集成门的驱动能力比 CMOS 逻辑门。                        |
|    | (7) 当 U <sub>GS</sub> <u<sub>T时, NMOS 管工作于</u<sub> |
|    | (8) TTL 集成电路中,多发射极晶体管完成逻辑功能。                       |

(10) TTL 与非门输出高电平  $U_{OH}$  的典型值为\_\_\_\_\_。

(9) TTL 门采用推拉输出结构的优点是\_

| (11) TTL 与非门输出低电平 $U_{OL}$ 的典型值为。                                                 |     |
|-----------------------------------------------------------------------------------|-----|
| (12) TTL 与非门的噪声容限反映了门电路的                                                          |     |
| (13) TTL 与非门的低电平噪声容限 $U_{NL} =$                                                   |     |
| (14) TTL 与非门的高电平噪声容限 $U_{\rm NH} =$ 。                                             |     |
| (15) 门电路输出波形相对于输入波形的延后时间称为                                                        | _0  |
| (16) 门的品质因数 M=, M 值越, 门的性能起                                                       | 或好。 |
| (17) 用三态门构成总线连接时,依靠信号的控制,可以实                                                      | 现总线 |
| 的共享而不至于引起。                                                                        |     |
| (18) 与门的多余输入端可。                                                                   |     |
| (19) 或门的多余输入端可。                                                                   |     |
| (20) CMOS 逻辑电路中,若 $V_{ m DD}$ =10V,则输出低电平 $U_{ m OL}$ 近似为_                        | ,   |
| 输出高电平 $U_{OH}$ 近似为。<br>(21) TTL 驱动 CMOS 负载时, $U_{OHmin} \ge U_{IHmin}$ 得不到满足,常用的解 | 决办法 |
| 是将 TTL 输出接。                                                                       |     |

# 作业

3.4 若TTL与非门的输入电压为2.2V,确定该输入属于(1)逻辑0;(2)逻辑1;(3)输入位于过渡区,输出不确定,为禁止状态。

[解] 因为TTL与非门的 $U_{IH}>2.0V$ ,所以输入电压为 2.2V时,属于逻辑1。

3.5 若TTL与非门的输出电压为2.2V,确定该输出属于(1)逻辑0; (2)逻辑1; (3)不确定的禁止状态。

[解] 因为TTL与非门的输出低电平不大于0.4V,输出高电平不低于2.4V,所以输出电压为2.2V时,属于(3)不确定的禁止状态。

3.7 标准TTL门的电路电源电压一般为(1)12V; (2)6V; (3)5V; (4)-5V。 [解](3)5V

上页 下页 返回

3.10 图题 2.10 中, $G_1$ 、 $G_2$ 是两个集电极开路与非门,接成线与形式,每个门在输出低电平时允许灌入的最大电流为  $I_{OLmax}$ =13mA,输出高电平时的输出电流  $I_{OH}$ <25 $\mu$ A。 $G_3$ 、 $G_4$ 、 $G_5$ 、 $G_6$ 是四个 TTL 与非门,它们的输入低电平电流  $I_{IL}$ =1.6mA,输入高电平电流  $I_{IH}$ <50 $\mu$ A, $V_{CC}$ =5V。试计算外接负载  $R_C$  的取值范围  $R_{Cmax}$  及  $R_{Cmin}$ 。



$$R_{\text{Cmin}} = \frac{V_{\text{CC}} - U_{\text{OLmax}}}{I_{\text{OLmax}} - mI_{\mathbb{L}}} = \frac{5 - 0.4}{13 - 4 \times 1.6} \times 10^{3} = 0.697 \text{k}\Omega$$

$$R_{\text{Cmax}} = \frac{V_{\text{CC}} - U_{\text{OHmin}}}{nI_{\text{OH}} + kI_{\text{IH}}} = \frac{5 - 2.4}{2 \times 25 + 4 \times 50} \times 10^6 = 10.4 \text{k}\Omega$$

3.11 图题2.11中,若A的波形如图所示,写出逻辑函数式F,并对应地画出波形;若考虑与非门的平均传输时延 $t_{pd}$ =50ns,试重新画出F的波形。



$$F = \overline{\overline{A}A} = 1$$

不考虑门的传输延时,输出固定为高电平







**3.14** 设计一个发光二极管(LED)驱动电路,设 LED 的参数为  $U_F$ =2.2V,  $I_D$ =10mA; 若  $V_{CC}$ =5V,当 LED 发亮时,电路的输出为低电平,选择集成门电路的型号,并画出电路图。

# [解] 根据题意,可画电路如图解 3.14 所示。』

(1) 限流电阻 R 之值(取 $U_{OL} = 0.4$ V)。

$$R = \frac{V_{\rm CC} - U_{\rm F} - U_{\rm OL}}{I_{\rm D}} = \frac{5 - 2.2 - 0.4}{10} \times 10^3 = 240 \,\Omega_{\rm P}$$

(2) 选用门电路的型号:由于电路输出为低电平时 LED 发光,要求所

选门电路的  $I_{\text{OLmax}} \geq I_{\text{D}} = 10 \text{mA}$ , 可选 74 系列 TTL 门 7404 非门。 $_{\circ}$ 



### 3.15 分析图题的逻辑功能。



当X = 1时,经非门使输出端 三态门的控制信号 EN=0,

因此, 
$$F_4 = Z$$
;

当X = 0时,输出端使能信号有效,

$$F_4 = \overline{AB} = \overline{AB}$$

3.19 电路如图示, 当M=0时实现何种功能? 当M=1时 又实现何种功能? 请说明其工作原理。





## [解](1)由电路可写出如下逻辑关系

$$F_{i} = M \odot A_{i} = MA_{i} + \overline{M} \overline{A_{i}}$$

#### (2) 分析电路功能

当M=0时, $F_i=\overline{A_i}$ ,输出为反码;当M=1时, $F_i=A_i$ ,输出为原码。

电路实现 4 位原码/反码变换功能。



- 3.20 图为多功能函数发生器,共 有16种逻辑功能。A、B为输入变 量,E<sub>3</sub>E<sub>2</sub>E<sub>1</sub>E<sub>0</sub>为功能控制端。
  - (1)试写出Y的表达式(不需化简);
- (2)列表给出E<sub>3</sub>E<sub>2</sub>E<sub>1</sub>E<sub>0</sub>为0000到0111时的 电路功能(Y的表达式)。
- (3)若OC门输出高电平大于3V,且每个门漏电流 $I_{OH}=100\mu A$ ;输出低电平小于0.3V,且最大灌电流 $I_{OL}=8mA$ ,设输出驱动两个TTL门,且各TTL门的输入端数为1,(TTL门的高电平输入电流 $I_{IH}=20\mu A$ ,输入低电平电流 $I_{IL}=0.4mA$ ),试问R的取值范围是多少?





### [解](1) 写出电路的逻辑表达式:

$$Y = \overline{ABE_3} \cdot \overline{\overline{A}BE_2} \cdot \overline{A\overline{B}E_1} \cdot \overline{\overline{A}\overline{B}E_0}$$

| $E_3E_2E_1E_0$ | Y                  |
|----------------|--------------------|
| 0 0 0 0        | 1                  |
| 0 0 0 1        | A+B                |
| 0 0 1 0        | $\overline{A} + B$ |
| 0 0 1 1        | В                  |
| 0 1 0 0        | $A + \overline{B}$ |
| 0 1 0 1        | A                  |
| 0 1 1 0        | A⊙B                |
| 0 1 1 1        | AB                 |







#### 2. 计算上拉电阻:

$$R \leqslant \frac{V_{\rm CC} - U_{\rm OH\,min}}{nI_{\rm OH} + mI_{\rm IH}}$$

$$=\frac{5-3}{(4\times0.1+2\times0.02)\times10^{-3}}=4.6\,\mathrm{k}\Omega$$

$$R \ge \frac{V_{\text{CC}} - U_{\text{OLmax}}}{I_{\text{OL}} - mI_{\text{IS}}} = \frac{5 - 0.3}{(8 - 2 \times 0.4) \times 10^{-3}} = 0.65 \text{ k}\Omega$$

R 可选 1.1kΩ电阻。