# 第四章 组合逻辑电路

- 4.1 组合逻辑电路分析
- 4.2 组合逻辑电路设计
- 4.4 译码器
- 4.5 多路选择器(数据选择器)
- 4.6 数值比较器
- 4.7 加法器

# 第四章 组合逻辑电路

- >逻辑电路 {组合电路 时序电路
- >组合逻辑电路:
- ●由门电路组成●不存在反馈电路(无记忆功能)●任何时刻的输出只与该时刻的输入有关



# § 4.1 组合逻辑电路分析

### ▶分析:

给定电路,确定输出 F,并讨论其功能(已知电路求功能)

#### ▶步骤:

- ①根据输入逐级写出输出内容
- ② 化简逻辑功能
- ③ 列出真值表
- ④ 讨论功能

## 例:分析下列电路的逻辑功能



方法: 1. 写出每个门的输出表达式

2. 写出 F 并化简

$$T_1 = AB$$
,  $T_2 = A + B$ ,  $T_3 = (A + B)C$ ,  
 $T_4 = A + B + C$ ,  $T_5 = ABC$ ,  
 $F_1 = T_1 + T_3 = AB + (A + B)C = AB + AC + BC$ ,  
 $T_6 = \overline{F_1}$   
 $T_7 = T_6 \cdot T_4 = \overline{AB + AC + BC}(A + B + C)$   
 $= \overline{ABC} + \overline{ABC} + \overline{ABC}$   
 $F_2 = T_7 + T_5 = \overline{ABC} + \overline{ABC} + A\overline{BC} + ABC$ 

3. 列真值表

$$F_1 = AB + BC + AC$$
  
=  $\sum (3,5,6,7)$ 

$$F_2 = ABC + ABC + ABC + ABC$$

4. 分析

$$F_1 = AB + BC + AC$$

$$F_2 = \overline{ABC} + \overline{ABC} + \overline{ABC} + \overline{ABC}$$

$$= \overline{A(BC + BC)} + \overline{A(BC + BC)}$$

$$= A (B \oplus C) + A \overline{(B \oplus C)}$$

$$= A \oplus B \oplus C$$

## 真值表

| A | В | C        | $\mathbf{F_1}$ | $\mathbf{F_2}$ |
|---|---|----------|----------------|----------------|
| 0 | 0 | 0        | 0              | 0              |
| 0 | 0 | 1        | 0              | 1              |
| 0 | 1 | 0        | 0              | 1              |
| 0 | 1 | 1        | 1              | 0              |
| 1 | 0 | 0        | 0              | 1              |
| 1 | 0 | 1        | 1              | 0              |
| 1 | 1 | 0        | 1              | 0              |
| 1 | 1 | 1        | 1              | 1              |
|   |   | <b>,</b> |                |                |

三变量表决电路 奇偶校验

# § 4.2 组合逻辑电路设计

 
 分析
 设计

 电路
 分析 设计

- 确定输入、输出以及它们之间的关系
- 列出真值表
- 化简
- ●画出逻辑电路图

主要步骤:

## 例 1: 设计三变量表决电路

三人选组长,同意为1,不同意为0;两票以上同意为当选(为1),未当选为0。

| A | В | C | F |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |

| A | В | C | F |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |
|   |   |   |   |

| $F \setminus A$                        | В  |    |    |    |
|----------------------------------------|----|----|----|----|
|                                        | 00 | 01 | 11 | 10 |
| $\begin{bmatrix} C \\ 0 \end{bmatrix}$ | 0  | 0  | 1  | 0  |
| 1                                      | 0  |    | 1  |    |

$$F = AB + AC + BC$$

(电路)

关键: 分析题意

## 例 2

三人裁判举重比赛,一个主裁判,两个副裁判,认为杠铃举上时,按自己前面的电键(为1)否则不按(为0);裁判结果用红,绿灯表示,灯亮为1,红绿灯都亮表示"完全举起",只亮红灯为"需研究录像决定",其余为未举起。

- 1. 三个裁判均按下电键,红绿灯全亮;
- 2. 一主裁一副裁按下电键,红绿灯全亮;
- 3. 两副裁或一主裁按电键,只红灯亮;
- 4. 其他情况红绿灯全灭.

试用与非门设计满足上述要求的控制电路

## 输入

# 

# 真值表

| A | В | C | R | G |
|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 | 0 |
| 0 | 1 | 0 | 0 | 0 |
| 0 | 1 | 1 | 1 | 0 |
| 1 | 0 | 0 | 1 | 0 |
| 1 | 0 | 1 | 1 | 1 |
| 1 | 1 | 0 | 1 | 1 |
| 1 | 1 | 1 | 1 | 1 |

# 化简



$$\mathbf{R} = \mathbf{A} + \mathbf{BC} = \overline{\mathbf{A}} \cdot \overline{\mathbf{BC}}$$

$$G = AB + AC = \overline{AB} \cdot \overline{AC}$$

## 电路



# § 4.4 译码器

译码器是一个将N位二进制输入代码转换为M-线输出的逻辑电路,因此每条输入线只对应一组输入组合输出有效 ( $M \leq 2^N$ )。

N位二进制输入



≤2N 输出

分类

译码器

二进制译码器 码制变换译码器 显示译码器

## 4.1.1 二进制译码器

输入:二进制码, n位

输出:输入的组合,2<sup>n</sup>

1. 2线 - 4线译码器

## 1). 高电平有效 2-4 译码器

输入 输出

| Α | В | $D_0$ | $\mathbf{D}_1$ | $\mathbf{D}_2$ | $D_3$ |
|---|---|-------|----------------|----------------|-------|
| 0 | 0 | 1     | 0              | 0              | 0     |
| 0 | 1 | 0     | 1              | 0              | 0     |
| 1 | 0 | 0     | 0              | 1              | 0     |
| 1 | 1 | 0     | 0              | 0              | 1     |

输入数码是二进制 数几,第几号输出就 是唯一的高电平,其 余输出皆为低电平。 电路



 $\overline{E}$ : 启用  $\{\overline{E}=0, \overline{A}$  译码器工作  $\overline{E}=1, \overline{A}$  译码器锁定

如果输入0到与门或与非门,门电路锁定



如果是输入1到或门或者或非门,门电路锁定



2-4 高电平有效译码器符号





## 2). 低电平有效 2-4 译码器

输入 输入

| A | В | $D_0$ | $D_1$ | $D_2$ | $D_3$ |
|---|---|-------|-------|-------|-------|
| 0 | 0 | 0     | 1     | 1     | 1     |
| 0 | 1 | 1     | 0     | 1     | 1     |
| 1 | 0 | 1     | 1     | 0     | 1     |
| 1 | 1 | 1     | 1     | 1     | 0     |

输入数码是几,第几号输出就是唯一的低电平0,其余输出均是高电平1

# 电路图



符号



如果  $\overline{E} = 1$ 

 $\mathbf{D}_0\mathbf{D}_1\mathbf{D}_2\mathbf{D}_3 = ?$ 

# 2. 3线-8线译码器

高电平有效3-8译码器



## 低电平有效 3-8 译码器: 集成芯片74138

- 3线数据输入
- 8线输出
- 3个 使能端

$$\left\{ \frac{S_A}{S_B} \right\}$$
 高电平有效   
  $\left\{ \frac{S_B}{S_C} \right\}$  低电平有效



74138: MSI (中规模集成电路)

# 例: 使用74138芯片把3-8 译码器扩展为4-16 译码器使用使能输入



#### 4-16 译码器:

 $D_3$ :  $S_A(II)$  连接 $\overline{S}_B(I)$  作为 4-16 译码器的MSB 最高位  $\overline{S}_B, \overline{S}_C(II)$  和  $\overline{S}_C(II)$  作为4-16译码器的总使能端

## 3. 使用译码器实现逻辑功能

例: 使用译码器和逻辑门实现以下功能函数

$$F_1(A, B, C) = A\overline{B} + B\overline{C} + \overline{A} \cdot \overline{C}$$

$$F_2(A, B, C) = (A + \overline{B} + C)(\overline{B} + \overline{C})$$
标准式

F<sub>1</sub> AB
C 00 01 11 10
0 1 1 1 1
1 1

$$F_1(A, B, C) = \sum (0, 2, 4, 5, 6) = \prod (1, 3, 7)$$
$$F_2(A, B, C) = \sum (0, 1, 4, 5, 6) = \prod (2, 3, 7)$$

## 方法1:

译码器+或门

使用高电平有效译码器

输出: 最小项

标准与或式

$$F_1(A, B, C) = \sum (0, 2, 4, 5, 6)$$

$$F_2(A, B, C) = \sum (0, 1, 4, 5, 6)$$



### 方法 2:

译码器+与非门

使用低电平有效译码器(74138)

与非门 → 最小项

$$F_{1}(A,B,C) = m_{0} + m_{2} + m_{4} + m_{5} + m_{6}$$

$$= \overline{m_{0} + m_{2} + m_{4} + m_{5} + m_{6}}$$

$$= \overline{m_{0} \cdot \overline{m}_{2} \cdot \overline{m}_{4} \cdot \overline{m}_{5} \cdot \overline{m}_{6}}$$

标准与或式 → 与非门



## 方法 3: 译码器 + 与门

## 低电平有效译码器(74138)

$$F_{1}(A,B,C) = \Pi (1,3,7)$$

$$= M_{1} \cdot M_{3} \cdot M_{7}$$

$$= \overline{m}_{1} \cdot \overline{m}_{3} \cdot \overline{m}_{7}$$

$$F_{1}(A,B,C) = \Pi_{1}(2,2,7)$$

$$F_2(A,B,C) = \Pi (2,3,7)$$

$$= M_2 \cdot M_3 \cdot M_7$$

$$= \overline{m}_2 \cdot \overline{m}_3 \cdot \overline{m}_7$$



标准与或式: 低电平有效译码器+与门

## 总结:

使用一个译码器实现一组逻辑函数

高电平有效译码器+或门 (最小项)

低电平有效译码器 + 与门(与非门)



# 4.4.2 BCD-十进制译码器

功能:将BCD 码转换为为十进制码。

## 4-10 译码器集成芯片 7442

注意:

输出: 低电平有效

真值表

| $A_3$ | $A_2$ | $A_1$ | $A_0$ | $\overline{Y_0}$ | $\overline{Y_1}$ | $\overline{Y_2}$ | $\overline{Y_3}$ | $\overline{Y_4}$ | $\overline{Y_5}$ | $\overline{Y_6}$ | $\overline{Y_7}$ | $\overline{Y_8}$ | $\overline{Y_9}$ |
|-------|-------|-------|-------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|
| 0     | 0     | 0     | 0     | 0                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                |
| 0     | 0     | 0     | 1     | 1                | 0                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                |
| 0     | 0     | 1     | 0     | 1                | 1                | 0                | 1                | 1                | 1                | 1                | 1                | 1                | 1                |
| 0     | 0     | 1     | 1     | 1                | 1                | 1                | 0                | 1                | 1                | 1                | 1                | 1                | 1                |
| 0     | 1     | 0     | 0     | 1                | 1                | 1                | 1                | 0                | 1                | 1                | 1                | 1                | 1                |
| 0     | 1     | 0     | 1     | 1                | 1                | 1                | 1                | 1                | 0                | 1                | 1                | 1                | 1                |
| 0     | 1     | 1     | 0     | 1                | 1                | 1                | 1                | 1                | 1                | 0                | 1                | 1                | 1                |
| 0     | 1     | 1     | 1     | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 0                | 1                | 1                |
| 1     | 0     | 0     | 0     | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 0                | 1                |
| 1     | 0     | 0     | 1     | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 0                |

# 逻辑表达式

# 采用完全译码方案

$$\overline{Y}_0 = \overline{\overline{A}_3} \overline{A}_2 \overline{A}_1 \overline{A}_0 \qquad \overline{Y}_1 = \overline{\overline{A}_3} \overline{A}_2 \overline{A}_1 A_0 \qquad \overline{Y}_2 = \overline{\overline{A}_3} \overline{A}_2 A_1 \overline{A}_0$$

$$\overline{Y}_3 = \overline{\overline{A}_3} \overline{A}_2 A_1 A_0 \qquad \overline{Y}_4 = \overline{\overline{A}_3} A_2 \overline{A}_1 \overline{A}_0 \qquad \overline{Y}_5 = \overline{\overline{A}_3} A_2 \overline{A}_1 A_0$$

$$\overline{Y}_6 = \overline{\overline{A}_3} \overline{A}_2 A_1 \overline{A}_0 \qquad \overline{Y}_7 = \overline{\overline{A}_3} A_2 A_1 A_0 \qquad \overline{Y}_8 = \overline{A_3} \overline{A}_2 \overline{A}_1 \overline{A}_0$$

$$\overline{Y}_9 = \overline{A_3} \overline{\overline{A}_2} \overline{\overline{A}_1} A_0$$

# 逻辑图



# 4.4.3 显示译码器(/驱动器)

### 1. 七段字符显示器

7段数码管显示器是常见的显示器



# 连接: 连接方式不同分成共阴极和共阳极两种



## 共阴极

二极管→逻辑高→亮



## 共阳极

二极管 → 逻辑低 → 亮

#### 2. 显示译码器

要显示0-9十个数字,需要用译码器来驱动 BCD码七段显示译码器7448

输入 4 条线 4位二进制/8421BCD码 输出 7 条线 □□□□ 驱动七段字符显示器



不一定只有一个输出端高(或低)有效



#### 辅助端功能

为了增强器件的功能,在 74LS48 中还设置了一些辅助端。这些辅助端的功能如下:

- (1) 试灯输入端LT: 低电平有效。当LT=0 时,数码管的七段应全亮,与输入的译码信号无关。本输入端用于测试数码管的好坏。
- (2) 动态灭零输入端 RBI: 低电平有效。当 LT = 1、 RBI = 0、且译码输入全为 0 时,该位输出不显示,即 0 字被熄灭;当译码输入不全为 0 时,该位正常显示。本输入端用于消隐无效的 0。如数据 0034.50 可显示为 34.5。
- (3) 灭灯输入/动态灭零输出端 *BI / RBO*: 这是一个特殊的端钮,有时用作输入,有时用作输出。

当 BI/RBO 作为输入使用,且 BI/RBO=0 时,数码管七段全灭,与译码输入无关。

当BI/RBO作为输出使用时,当LT=1且RBI=0,译码输入全为 0 时, $\overline{BI}/\overline{RBO}=0$ ;其它情况下 $\overline{BI}/\overline{RBO}=1$ 。本端钮主要用于显示多位数字时,多个译码器之间的连接。

显示译码 器内部电 路设计



| ABCD | abcdefg |
|------|---------|
| 0000 | 1111110 |
| 0001 | 0110000 |
| 0010 | 1101101 |
| 0011 | 1111001 |
| 0100 | 0110011 |
| 0101 | 1011011 |
| 0110 | 0011111 |
| 0111 | 1110000 |
| 1000 | 1111111 |
| 1001 | 1110011 |

输出

## 分别做7个卡诺图

$$Y_a = A + B \cdot D + BD + CD$$
$$= A + CD + \overline{B \oplus D}$$





#### 数码显示电路的动态灭零



整数部分: 高位的 BI/RBO 与低位的  $\overline{RBI}$  相连

小数部分: 低位的 BI/RBO 与高位的 RBI 相连

## § 4.5 多路(数据)选择器

多路选择器功能:

将多个输入数据中的一个送到唯一的输出端

1. 四选一多路选择器

相当于4个数据  $D_0$ ,  $D_1$ ,  $D_2$ ,  $D_3$ 中选一个, 由开关A B控制



AB: 控制输入(地址输入)

n 位地址线可以控制 2n 个数据输入



| Ē | A B | F     |
|---|-----|-------|
| 0 | 0 0 | $D_0$ |
| 0 | 0 1 | $D_1$ |
| 0 | 1 0 | $D_2$ |
| 0 | 1 1 | $D_3$ |
| 1 | фф  | 0     |

A B任取一值时,只有一个与门输出1(D),其他为0,或之后为F。 E为使能端。 在 $\overline{E} = 0$ 的条件下,

控制码是几,就把第几号数据送到唯一的输出端

译码器+数据线+或门



#### 双四选一多路选择器74153

(一芯片上有2个4选1多路选择器)

符号



ST 片选控制 低电平有效

A<sub>1</sub> A<sub>0</sub>: 地址线 (控制输入)

### 2. 八选一多路选择器 74151 (MSI)

3个地址线: A<sub>2</sub>A<sub>1</sub>A<sub>0</sub>; 8个数据输入: D<sub>0</sub>-D<sub>7</sub>



#### 3. 使用多路选择器实现逻辑函数

例1: 使用多路选择器实现

$$F(A,B,C) = \overline{A}BC + B\overline{C} + A\overline{B}C = \sum (2,3,5,6)$$

解:

3变量

选择74151 (八选一多路选择器)

F AB

0 ST EN EN EN

C  $A_0$  0  $A_1$  0  $A_1$  0  $A_2$  2  $A_3$  0  $A_4$  2  $A_2$  2  $A_4$  1  $A_2$  2  $A_4$  1  $A_4$  2  $A_5$  3  $A_5$  4  $A_5$  5  $A_5$  6  $A_5$  6  $A_5$  6  $A_5$  7

一个多路选择器只能实现一个逻辑函数

例 2: 使用双四选一多路选择器74153实现以下逻辑函数

$$F_1(X,Y) = X(\overline{X} + Y) = XY = m_3$$
  
 $F_2(X,Y) = \prod (0,2) = m_1 + m_3$ 

解:

标准形式



例3: 使用一片74151 实现

$$F(A, B, C, D) = ABCD + A\overline{B}C\overline{D} + \overline{A}BCD + \overline{A}\overline{B}\overline{C} + ABC\overline{D}$$

#### 解:

#### 74151 3 变量

$$D \rightarrow VEM$$



# 例 4. 使用一片四选一选择器实现

$$F(A,B,C,D) = \overline{ABCD} + AB + \overline{A} \cdot \overline{B} \cdot \overline{C} + A\overline{B} \cdot \overline{D}$$

解:

四选一多路选择器2变量

2变量 CD → VEM





# § 4.6 数值比较器

基本功能:

比较两个二进制数的大小

## 4.6.1 一位数值比较器

输入: A, B

输出:

比较结果:

#### 真值表

| A | В | L | S | E |  |
|---|---|---|---|---|--|
| 0 | 0 | 0 | 0 | 1 |  |
| 0 | 1 | 0 | 1 | 0 |  |
| 1 | 0 | 1 | 0 | 0 |  |
| 1 | 1 | 0 | 0 | 1 |  |

$$\therefore \begin{cases} L = A\overline{B} \\ S = \overline{AB} \\ E = AB + \overline{A} \cdot \overline{B} \\ = A \odot B \end{cases}$$

电路



## 4.6.2 四位数值比较器

8 输入 
$$\begin{cases} A: A_3 A_2 A_1 A_0 \\ B: B_3 B_2 B_1 B_0 \end{cases}$$
 3 输出 
$$\begin{cases} L \text{ (A>B)} \\ S \text{ (A$$

从最高位开始,当找到一个不相等的位,两个数的关系就可以得出。

MSI四位数值比较器7485包括:

## 真值表:

| 比                                          | 较输入                                                |                 | 约        | 及联输。                                                                                                                                 | λ           |              | 输出             |                   |            |
|--------------------------------------------|----------------------------------------------------|-----------------|----------|--------------------------------------------------------------------------------------------------------------------------------------|-------------|--------------|----------------|-------------------|------------|
| $\mathbf{A_3}  \mathbf{B_3}  \mathbf{A_2}$ | $\mathbf{B}_{2}$ $\mathbf{A}_{1}$ $\mathbf{B}_{2}$ | $B_1 A_0 B_0$   | l(A'>B') | s(A' <b'< th=""><th>') e(A'=B')</th><th><b>L</b>(A&gt;</th><th>B) <b>S</b>(A</th><th>&lt;<u>B</u>) E(A=</th><th><b>B</b>)</th></b'<> | ') e(A'=B') | <b>L</b> (A> | B) <b>S</b> (A | < <u>B</u> ) E(A= | <b>B</b> ) |
| $A_3 > B_3$                                | X X                                                | X               | X        | X                                                                                                                                    | X           | 1            | 0              | 0                 |            |
| $A_3 < B_3$                                | X X                                                | X               | X        | X                                                                                                                                    | X           | 0            | 1              | 0                 |            |
| $A_3 = B_3 A_2$                            | $>B_2$ X                                           | X               | X        | X                                                                                                                                    | X           | 1            | 0              | 0                 |            |
| $E_3$ $A_2$                                | $\leq B_2 X$                                       | X               | X        | X                                                                                                                                    | X           | 0            | 1              | 0                 |            |
| $\mathbf{E}_{3}$ $\mathbf{A}_{2}$          | $=B_2 A_1 >$                                       | $B_1 X$         | X        | X                                                                                                                                    | X           | 1            | 0              | 0                 |            |
| $E_3$ $E$                                  | $A_1 < 1$                                          | $B_1 X$         | X        | X                                                                                                                                    | X           | 0            | 1              | 0                 |            |
| $E_3$ $E_2$                                | $A_1 = 1$                                          | $B_1 A_0 > B_0$ | X        | X                                                                                                                                    | X           | 1            | 0              | 0                 |            |
| $E_3$ $E_2$                                | $E_1$                                              | $A_0 < B_0$     | X        | X                                                                                                                                    | X           | 0            | 1              | 0                 |            |
| $E_3$ $E$                                  | $_{2}$ $E_{1}$                                     | $A_0 = B_0$     | 1        | 0                                                                                                                                    | 0           | 1            | 0              | 0                 |            |
| $E_3$ $E$                                  | $_2$ $E_1$                                         | $E_0$           | 0        | 1                                                                                                                                    | 0           | 0            | 1              | 0                 |            |
| $E_3$ $E$                                  | $_{2}$ $E_{1}$                                     | $E_0$           | 0        | 0                                                                                                                                    | 1           | 0            | 0              | 1                 |            |

真值表中的输入变量包括 $A_3$ 与 $B_3$ 、 $A_2$ 与 $B_2$ 、 $A_1$ 与 $B_1$ 、 $A_0$ 与 $B_0$ 以及另外两个低位数A'与B'的比较结果。设置低位数比较结果输入端,是为了能与其它数值比较器连接,以便组成更多位数的数值比较器;3个输出信号L(A>B)、S(A<B)、和 E(A=B)分别表示本级的比较结果。

设 
$$l = (A' > B')$$
,  $s = (A' < B')$ ,  $e = (A' = B')$ ,  $L_3 = A_3 \overline{B}_3 = (A_3 > B_3)$ ,  $S_3 = \overline{A}_3 B_3 = (A_3 < B_3)$ ,  $E_3 = \overline{\overline{A}_3 B_3} = (A_3 = B_3)$ , 余类推。 由真值表可得:

#### 输出:

$$\begin{cases} E = E_3 E_2 E_1 E_0 e \\ L = L_3 + E_3 L_2 + E_3 E_2 L_1 + E_3 E_2 E_1 L_0 + E_3 E_2 E_1 E_0 l \\ S = S_3 + E_3 S_2 + E_3 E_2 S_1 + E_3 E_2 E_1 S_0 + E_3 E_2 E_1 E_0 s \end{cases}$$

## 电路图



## 7485 符号:



#### 4.6.3 比较器级联扩展

#### 2片7485 连成一个8位数值比较器



例:比较

$$\begin{cases}
A = 1 & 1 & 0 & 1 & 0 & 1 & 1 & 1 \\
B = 1 & 0 & 1 & 1 & 0 & 0 & 1 & 0
\end{cases}$$

$$\begin{cases}
A = 0 1 0 0 0 1 1 1 \\
B = 0 1 0 0 1 0 1 0
\end{cases}$$

输出(L,E,S)=(0,0,1)

# § 4.7 加法器

加法器不仅在计算机中很重要,而且在很多数字系统中发挥作用。

#### 4.7.1 半加器

功能: 实现两个一位二进制数字相加

2输入: A, B

2 输出: S(和) C<sub>o</sub> (进位)

| A | В | S | C <sub>o</sub> |
|---|---|---|----------------|
| 0 | 0 | 0 | 0              |
| 0 | 1 | 1 | 0              |
| 1 | 0 | 1 | 0              |
| 1 | 1 | 0 | 1              |

$$\mathbf{S} = \mathbf{A} \oplus \mathbf{B}$$
$$\mathbf{C}_{\mathbf{0}} = \mathbf{A}\mathbf{B}$$

$$\mathbf{S} = \mathbf{A} \oplus \mathbf{B}$$

 $C_0 = AB$ 

电路

$$\begin{array}{c} A \\ B \end{array} = \begin{array}{c} C_0 \\ \end{array}$$

## 符号:

$$\begin{array}{c|c} A & & & S \\ B & & HA & & C_0 \end{array}$$

## 4.7.2 全加器

- 3输入: A, B,  $C_i$  (来自低位的进位)
- 2 输出:  $S, C_{i+1}$  (向高位的进位)

$$S = A \oplus B \oplus C_{i}$$

$$C_{i+1} = AB + AC_i + BC_i$$

符号



| A | В | $C_{i}$ | S | $C_{i+1}$ |
|---|---|---------|---|-----------|
| 0 | 0 | 0       | 0 | 0         |
| 0 | 0 | 1       | 1 | 0         |
| 0 | 1 | 0       | 1 | 0         |
| 0 | 1 | 1       | 0 | 1         |
| 1 | 0 | 0       | 1 | 0         |
| 1 | 0 | 1       | 0 | 1         |
| 1 | 1 | 0       | 0 | 1         |
| 1 | 1 | 1       | 1 | 1         |

**IEEE** 



## 4.7.3 并行加法器

多位二进制数相加时,每位一个全加器,加法器并行并行力法器中的进位: { 串行(脉冲)进位 超前进位

串行(脉冲)进位:



并行输入,串行进位:结构简单,速度慢

为了加快串行进位加法效率,超前进位加法器出现了。

超前进位

分析

全加器输出:

 $S_i = A_i \oplus B_i \oplus C_i$ 

 $C_{i+1} = A_i B_i C_i + A_i B_i C_i + A_i B_i C_i + A_i B_i C$ 

 $= A_i B_i + (A_i \oplus B_i) C_i$ 

定义:  $\begin{cases} G_i = A_i B_i & \text{产生变量} \\ P_i = A_i \oplus B_i & \text{传输变量} \end{cases}$ 

上式写成  $\begin{cases} S_i = P_i \oplus C_i \\ C_{i+1} = G_i + P_i C_i \end{cases}$ 

进位:

$$C_1 = G_0 + P_0 C_0$$

$$\begin{cases} S_i = P_i \oplus C_i \\ C_{i+1} = G_i + P_i C_i \end{cases}$$

$$\begin{cases} S_i = P_i \oplus C_i & C_2 = G_1 + P_1 C_1 = G_1 + P_1 G_0 + P_1 P_0 C_0 \\ C_{i+1} = G_i + P_i C_i & C_3 = G_2 + P_2 C_2 = G_2 + P_2 G_1 + P_2 P_1 G_0 + P_2 P_1 P_0 C_0 \end{cases}$$

 $: C_0 = 0$ ,  $C_i$ 只与G, P有关,即只与A, B有关,可以并行产生

相当于四个全加器同时计算,而不是第一个做完,得到 C<sub>1</sub>后,第二个再做。提高速度。

74283加法器:超前进位



国际标准符号

惯用符号

## 小结

- 组合逻辑电路的分析与设计
- 译码器工作原理、符号、真值表、功能
  - 实现逻辑函数
- 数据选择器工作原理、符号、真值表、功能
  - 实现逻辑函数
- 数值比较器工作原理、符号、功能、级联
- 加法运算电路工作原理、符号、功能

# 作业:

4.2 4.5 4.6 4.10

4.14 4.21 4.23

4.26 4.28 4.30

# 作业:

一、某工厂有三个车间,每个车间各需要10KW电力。 三个车间由两台发电机组供电,一台是10KW,另一 台是20KW。三个车间经常不同时工作,有时只一个 车间工作,也可能两个车间或三个车间同时工作。为 了节省能源,又保证电力供应,试用与非门和异或门 设计一个逻辑电路,自动完成配电任务。请列出真值 表,写出函数表达式,画出逻辑电路图。

# 作业:

二、设计一个能判断A,B两个数大小的比较电路。 A、B都是二进制数,  $A = A_1 A_0, B = B_1 B_0, \cong$  $A \ge B$ 时电路输出为1。试 用8选1数据选择器构成电 路,列出真值表,写出函 数表达式, 画出逻辑电路 图。

