

Maestría en Ingeniería Eléctrica especialización Telecomunicaciones

Diseño Digital

# Modulo UART con Baudrate Variable



# Tabla de contenido

| Descripción                           | 3  |
|---------------------------------------|----|
| Recepción de Trama UART               | 4  |
| Configuración Baudrate                | 5  |
| Diseño de Modulo                      | 6  |
| Diseño Preescaller                    | 6  |
| Diseño Baudrate                       | 6  |
| Diseño Modulo Rx                      | 7  |
| Diseño Modulo Tx                      | 7  |
| Diseño Full Dúplex UART               | 8  |
| Diseño Top Module UART "ARQUITECTURA" | 9  |
| Pruebas                               | 10 |
| Prueba Funcional en Hardware          | 10 |
| Modulo Preescaller                    | 12 |
| Modulo Baudrate                       | 12 |
| Modulo Rx                             | 13 |
| Modulo Tx                             | 14 |
| Modulo Full Duplex UART               | 15 |
| Modulo Top UART                       | 16 |
| Conclusiones                          | 17 |
| Referencias                           | 18 |

# Descripción

El sistema se conforma por un generador de Baudrate variable a 9600, 57600 y 115200. Esta configuración se realiza mediante los Swich SW[9:8] donde 00, es 9600, 01 es 57600 y 11 es 115200. Una vez seleccionado el Baudrate el Modulo Uart esta en modo de espera, puede transmitir o recibir cualquier cosa, solo que en este diseño en particular para poder transmitir algo, primero necesita recibirlo en Rx y después presionando el botón Key0 se transmite por Tx.

Como se muestra el flujo de pasos a realizar en el diagrama de la **figura 1** que explica a grandes rasgos la aplicación.



Fig. 1 Secuencia Top\_Module

### Recepción de Trama UART



La recepción de una trama de UART RS-232 consta de algunos pasos para poder muestrear correctamente la trama entrante sin tener perdidas de datos.

La primera parte es necesario detectar el bit start, y empezar a contar cuantos pulsos tendremos por cada bit en la trama de d0 a d7, una vez detectando que son los 7 bits de datos, detectamos el bit de paridad y el de stop. Definiendo cada uno en la maquina de estados de envio

Para la detección del Bit start fue necesario declarar la estructura de 2 registros, para que en cuanto la señal cambie de estado alto a bajo detecte que hay una señal nueva entrante de RX.

La cuenta de bits de datos se incrementa cada que la trama detecta un bit nuevo recibido y estos bits se almacenan en un buffer llamado *no\_bits\_rcvd* donde es una cuenta en total de los bits recibidos en la trama.

Los datos recibidos del Rx se van almacenando en un buffer llamado  $r\_buffer$  para almacenar cada bit recibido.

11 bits transmitidos es el tamaño de una trama, cuando se llega al bit 9 y solo cambio el bit 9 entonces se determina que cambio la paridad y se manda una bandera llamada, parity\_error.

Se manda una bandera llamada *frame\_error* cuando el tamaño del buffer de datos recibidos no es 10.

Se manda una bandera llamada r\_ready alertando que tenemos una trama lista para almacenar, en r\_data un buffer que con un latch se va a una memoria externa.

## Configuración Baudrate

Es el número de símbolos por segundo que una señal puede transmitir, un baudio puede contener vario bits.

La generación de la señal deseada para la transmision del Baudrate es lo fundamental para poder tener una transmision exitosa por UART, sin embargo no es nada fácil.

Por parte del Receptor la señal se tiene que muestrear por lo menos 16 veces la frecuencia de la señal a recibir para poderla muestrear correctamente sin errores es decir dividir un bit de la trama en 16 para poderlo leer correctamente y evitar tener información corrupta.

$$\frac{f_0 scilador}{2x16xbauds}$$
 -- > Freq muestreo Rx

Las frecuencias de operación necesarias para las transmisiones requeridas son

9600 baud/s -> 104Us x Simbolo

57000 baud/s -> 17.5uS x Simbolo

115200 baud/s -> 8.6uS x Símbolo

Por lo tanto el numero de cuentas a realizar para cada uno de los preescaller seria la división de la Freq\_CLK/ Bauds

Para 9600 se requieren 1041 cuentas a una CLK de 10Mhz

Para 57000 se requieren 175 cuentas a una CLK de 10Mhz

Para 115200 se requieren 86.80 cuentas a una CLK de 10Mhz

0

Para 9600 se requieren 5208 cuentas a una CLK de 50Mhz

Para 57000 se requieren 877 cuentas a una CLK de 50Mhz

Para 115200 se requieren 434 cuentas a una CLK de 50Mhz

## Diseño de Modulo

#### Diseño Preescaller

El preescaller es el dispositivo que cuenta la señal del reloj principal y la ajusta a una velocidad tal que se necesite con ayuda de contadores de diferentes bits.



## Diseño Baudrate

El generador de Baudrate es el que toma la señal del Reloj principal para ajustarla y sincronizarla a la velocidad de comunicación Uart, este módulo maneja una selección de 2 bits con switch externos para seleccionar a qué velocidad podemos transmitir y recibir información.



## Diseño Modulo Rx





## Diseño Modulo Tx







## Diseño Full Dúplex UART



En esta parte del diseño esta arquitectado todo el UART Full Dúplex, con los módulos requeridos para su correcto funcionamiento para envió de ráfagas de tramas o solo una trama para su presentación demo. Se agrego un modulo extra que es el de Memoria para recibir momentáneamente el byte que se recibe en la trama y almacenarlo para mostrarlo y transmitirlo de regreso.



## Diseño Top Module UART "ARQUITECTURA"





## Pruebas

Prueba Funcional en Hardware



Salida Tx del analizador lógico.



Entradas RX, enviando directamente del usb-ttl



Mandando un cero en ASCII y un 0x60



Mandando una G en ASCI



MSB primero.



Mandando un C mayúscula





### Con lo que manda el TX



Esto es lo que necesito ajustar para que el modulo UART se comunique con el Tx diseñado.

## Modulo Preescaller



## Modulo Baudrate





## Modulo Rx



### Modulo Tx





# Modulo Full Dúplex UART



## Modulo Top UART



## Conclusiones

El desarrollo de un Hardware necesita su planeación anticipada y estrictamente seguir con el plan de diseño y desarrollo ya que se puede prolongar su desarrollo si no se establece bien que hay que desarrollar.

La Etapa del diseño de una maquina de estados es muy útil ya que es una herramienta que facilita la abstracción de pasos a realizar por el hardware en solo un diagrama de estados.

La distribución del Reloj en cada una de las etapas es una tarea que debe de ser calculada correctamente, debido a que puede perder fácilmente el reloj de módulos de habilitación, es necesario definir cada estado para asegurar en hardware que esta trabajando en ese momento.



# Referencias

- [1] Digital design with verilog HDL, Rajvir Singh, yatin trivedi
- [2] Verilog digital syste design register transfer level, synthesis, testbench and verification, Zainalabedin Navabi.