# Seminario de Solución de Problemas de Arquitectura de Computadoras



Centro Universitario de Ciencias Exactas e Ingenierías

Proyecto Final parte 2
Profesor López Arce Delgado Jorge Ernesto
Equipo 2 Fabián Quezada López
Solórzano Maldonado André
Ramsés Aarón Cruz Gallegos

# Descripción de los módulos

### pc

Posee dos entradas "inputpc" de 32 bits y "clk" de 1 bit el cual es el ciclo de reloj y una salida de registro "outputpc" de 32 bits, tiene un bloque always que hace que en cada ciclo de reloj en la salida (outputpc) salga lo que esta en la entrada (inputpc).

#### meminstruct

Posee una entrada "inputmeminstruc" de 32 bits y una salida "outputmeminstruct" también de 32 bits, en el módulo esta una asignación la cual consiste en colocarle a la salida (outputmeminstruct) una concatenación de la entrada (inputmeminstruc) y después la entrada (inputmeminstruc) +1 y después la entrada (inputmeminstruc) +2 hasta el +3 para lograr obtener las primeras 4 instrucciones.

# buffer1

Posee tres entradas "intrucción\_in" de 32 bits, "pcsumain" también de 32 bits y "clk" de 1 bit como ciclo de reloj, junto con dos salidas de registro "instrucción\_out" de 32 bits y "pcsumaout" también de 32 bits, tiene un bloque always que hace que cada ciclo de reloj, los valores de salida (instrucción\_out y pcsumaout) van a tomar los valores de entrada (instrucción\_in y pcsumain).

#### buffer2

Posee 15 entradas las cuales son "clk" como ciclo de reloj, "regwrite\_in", "memtoreg\_in", "memwrite\_in", "memread\_in", "branch\_in", "alusrc\_in" y "regdst\_in" de 1 bit cada uno, "aluop\_in" de 3 bits, "instrucción\_in" y "instrucción2\_in" de 5 bits cada uno y por ultimo "pcsumain\_in", "data1\_in", "data2\_in" y "signextender\_in" de 32 bits cada uno también tiene 14 salidas de registro "regwrite\_out", "memtoreg\_out", "memwrite\_out", "memread\_out", "branch\_out", "alusrc\_out" y "regdst\_out" de 1 bit cada uno, "aluop\_out" de 4 bits, "instrucción\_out" y "instruccion2\_out" de 5 bits cada uno y por ultimo "pcsumain\_out", "data1\_out", "data2\_out" y "signextender\_out" de 32 bits cada uno. Las entradas del BUFFER 2 son las salidas de la unidad de control, del banco de registros, sign extender y dos salidas de la instrucción de 32 bits proveniente del BUFFER 1. Al igual que el BUFFER 1, tiene un bloque always que cada ciclo de reloj hace que las salidas tomen los valores de entrada.

#### buffer3

Posee 11 entradas las cuales son "clk" como ciclo de reloj, "regwrite\_in", "memtoreg\_in", "memwrite\_in", "memread\_in", "branch\_in" que vienen directamente del BUFFER 2, "zflag\_in", "data2\_in" y "instrucción\_in" de 1 bit cada uno, "branch\_result\_in" y "alures\_in" de 32 bits junto con 10 salidas de registro "regwrite\_out", "memtoreg\_out", "memwrite\_out", "memread\_out", "branch\_out", "zflag\_out", "data2\_out" y "instrucción\_out" de 1 bit cada uno, "branch\_result\_out" y "alures\_out" de 32 bits. Tiene un bloque always que hace exactamente lo mismo que los

anteriores buffers, las salidas toman los valores de entrada, 4 de las salidas se quedan en la memoria de datos las cuales son "memread", "memwrite", "ALURes" y "Data2" y se van 5 más al siguiente buffer.

#### buffer4

Posee 6 entradas las cuales son "clk" como ciclo de reloj, "regwrite\_in" y "memtoreg\_in" de 1 bit cada uno, "writeregister\_in" de 5 bits, "memres\_in" y "alures\_in" de 32 bits, junto con 5 salidas de registro "regwrite\_out" y "memtoreg\_out" de 1 un bit, "writeregister\_out" de 5 bits, "memres\_out" y "alures\_out" de 32 bits. Misma función que los buffers anteriores, con cada ciclo de reloj las salidas toman los valores de entrada.

# extendersigno

Tiene una entrada "inputsigno" de 16 bits y una salida "outputsigno" de 32 bits. Este modulo sirve para las instrucciones inmediatas, cambia de 16 bits a 32 bits verificando el bit mas significativo, si es 1 se le agregan 16 1'nos, si el biy es 0 se le agregan 16 0'ros.

# shiftleft

Tiene una entrada "inputshiftleft" de 32 bits y una salida de registro "outputshiftleft" de 32 bits. Sirve para hacer el branch.

| Instrucción | Tipo | Sintaxis             |
|-------------|------|----------------------|
| Add         | R    | Add \$rd, \$rs, \$rt |
| Sub         | R    | Sub \$rd, \$rs, \$rt |
| Mul         | R    | Mul \$rd, \$rs, \$rt |
| Div         | R    | Div \$rd, \$rs, \$rt |
| Or          | R    | Or \$rd, \$rs, \$rt  |
| And         | R    | And \$rd, \$rs, \$rt |
| Xor         | R    | Xor \$rd, \$rs, \$rt |
| Slt         | R    | Slt \$rd, \$rs, \$rt |
| Nop         | R    | Nop \$rd, \$rs, \$rt |
| Lw          | I    | Lw \$rd, \$rs imm    |
| Sw          | I    | Sw \$rd, \$rs imm    |
| Slti        | I    | Slti \$rd, \$rs imm  |
| Beq         |      | Beg \$rd, \$rs imm   |