

В.А. РАЙХЛИН Р.Ф. ГИБАДУЛЛИН

# СХЕМОТЕХНИКА ЭВМ



# Министерство образования и науки Российской Федерации Федеральное агентство по образованию

Казанский национальный исследовательский технический университет им. А.Н. Туполева – КАИ

В.А. РАЙХЛИН Р.Ф. ГИБАДУЛЛИН

# СХЕМОТЕХНИКА ЭВМ

Учебное пособие по практическим занятиям



Казань 2013

#### Райхлин В.А., Гибадуллин Р.Ф.

**Р 11** Схемотехника ЭВМ. Учебное пособие по практическим занятиям – Казань: Изд-во «Яз», 2013. 80 с.

ISBN 978-5-904449-74-2

Рассматриваются принципы организации, функционирования и особенности использования базовых отечественных микросхем памяти, выполненных по разным технологиям, построения на их основе модулей памяти сравнительно больших объемов. Дается знакомство с секционными микропроцессорами на примере МПК БИС КР1804.

Для студентов вузов направления 230100.62: «Информатика и вычислительная техника»

Табл. 14. Ил. 33. Библиогр.: 8 назв.

ISBN 978-5-904449-74-2

- © Изд-во «Яз», 2013
- © В.А. Райхлин, Р.Ф. Гибадуллин, 2013

Предметом практических занятий по дисциплине «Схемотехника ЭВМ» в КНИТУ-КАИ им. А.Н. Туполева является изучение основ организации и функционирования микросхем памяти, модулей памяти сравнительно больших объемов и микропроцессорных комплектов (МПК) БИС на примерах отечественных серий. Именно — ОСНОВ как составляющей фундамента образовательной подготовки бакалавров по программе «Вычислительные машины, комплексы, системы и сети». Знакомство с современными устройствами памяти относится к последующим дисциплинам.

Интерес пользователей к широкому применению МПК БИС как таковых в настоящее время значительно ослаблен. Превалирует ориентация на однокристальные микропроцессоры, изучаемые в дисциплине «Микропроцессорные системы». Это обусловлено современными тенденциями развития информационных технологий и трудностями проектирования микропрограммного обеспечения при разработке устройств на основе МПК БИС. Но знание принципов построения секционных микропроцессоров всегда было и остается обязательным элементом инженерной культуры специалистов по вычислительной технике. Оно помогает созданию высокоэффективных специализированных систем.

Данное учебное пособие предназначено для закрепления у студентов знаний, полученных на практических занятиях. Наименования подразделов ассоциированы с темами занятий. Изложение каждой темы завершается домашним заданием в виде вопросов для самопроверки. С выборочного опроса студентов по предыдущей теме начинается любое занятие. Степень усвоения материала практики в целом проверяется в процессе поэтапных тестирований.

Конкретное рассмотрение на практических занятиях избранных представителей каждого класса из указанного ранее перечня дает достаточное знакомство с базовыми принципами построения подобных устройств. Поэтому материал практики не затрагивается на других видах занятий и на экзамен не выносится. Такой подход позволил усилить дисциплину теоретическими вопросами модульного проектирования цифровых схем.

Авторы

# СОДЕРЖАНИЕ

| I. M  | ИКРОСХЕМЫ ПАМЯТИ                                                                                      | 5  |
|-------|-------------------------------------------------------------------------------------------------------|----|
| 1.1.  | Система параметров и мнемоники микросхем памяти.<br>Микросхемы статических ОЗУ                        | 5  |
| 1.2.  | Микросхемы динамических ОЗУ                                                                           | 14 |
| 1.3.  | Микросхемы масочных и программируемых ПЗУ                                                             | 19 |
| 1.4.  | Микросхемы репрограммируемых ПЗУ и ПЛМ                                                                | 27 |
| Лur   | тература по разделу I                                                                                 | 41 |
| II. I | МОДУЛИ ПАМЯТИ                                                                                         | 42 |
| 2.1.  | Понятие микропроцессорной системы. Организация модулей Памяти. Модуль статического ОЗУ                | 42 |
| 2.2.  | Модули динамического ОЗУ и РПЗУ                                                                       | 47 |
| Лur   | тература по разделу II                                                                                | 53 |
| III.  | микропроцессорные комплекты бис                                                                       | 54 |
| 3.1.  | Переход на МПК БИС. Понятие системного модуля. МПС<br>КР1804BC1. Организация операционного устройства | 54 |
| 3.2.  | Микросхемы управления и организация устройства<br>управления микропроцессора КР1804                   | 64 |
| 3.3   | Организация микропроцессора КР1804 в целом и пример микропрограммы                                    | 73 |
| Лur   | тература по разделу III                                                                               | 79 |

В современных цифровых системах в зависимости от их назначения память занимает от 40 до 70% всего оборудования и во многом определяет технические характеристики системы в целом. Оператив-

ная память (ОЗУ) отличается от постоянной (ПЗУ) тем, что допускает изменение своего содержимого в процессе непрерывного функционирования системы.

## 1.1. СИСТЕМА ПАРАМЕТРОВ И МНЕМОНИКИ МИКРО-СХЕМ ПАМЯТИ. МИКРОСХЕМЫ СТАТИЧЕСКИХ ОЗУ

Под памятью (запоминающими устройствами — ЗУ) цифровых вычислительных систем понимают совокупность технических средств, предназначенных для приема (записи), хранения и выдачи (считывания) информации, представленной двоичным кодом. Развитие средств вычислительной техники связано с устойчивой тенденцией увеличения информационной емкости и быстродействия памяти ЭВМ и вычислительных систем.

Внутренняя (оперативная) память ЭВМ первых поколений была, в основном, ферритовой. Первые полупроводниковые микросхемы памяти емкостью 16... 64 бита, появившиеся в 1965 г., могли быть использованы лишь во вспомогательных узлах (таких, как регистры процессора). Только в 1970 г. появились микросхемы ЗУ емкостью 256 ... 1024 бита. В 1972 г. фирма ІВМ впервые применила в оперативной памяти ЭВМ семейства 370 (156 и 168 модели) микросхемы на МДП-транзисторах. Структура внутренней памяти ЭВМ стала меняться с появлением в 1974 г. дешевых микросхем ОЗУ емкостью 4096 бит (4 Кбит), а затем 16 384 бит (16 Кбит). Ферритовые ЗУ начали уступать свое место во внутренней памяти ЭВМ более быстродействующим полупроводниковым БИС ЗУ.

ЗУ современных ЭВМ имеют многоуровневую иерархическую структуру. Непосредственно связанные с процессором запоминающие устройства верхних уровней иерархии образуют внутреннюю память — ОЗУ. Они имеют максимальное быстродействие, но относительно малую информационную емкость. ЗУ нижних уровней (внешняя память ЭВМ) ранжируются по мере увеличения информационной емкости и (связанного с этим) уменьшения быстродействия.

Для пользователя желательно, чтобы система памяти, состоящая из различных по техническим характеристикам модулей ЗУ, функционировала как единый блок памяти с характеристиками, близкими: по быстродействию – к верхнему уровню, по емкости – к нижнему. Но избежать потерь времени при обращении к данным, размещенным на ниж-

них уровнях, практически невозможно. И это сказывается на производительности ЭВМ. В настоящее время не существует альтернативных решений, позволяющих строить одноуровневые системы памяти.

Чтобы повысить разрядность ОЗУ, образуют субмодуль из нужного числа микросхем, объединяя все их одноименные выводы, кроме информационных. Для увеличения числа хранимых слов соединяют все одноименные выводы субмодулей, кроме входов их инициализации (crystal select – CS). Выбор того или иного субмодуля осуществляется с помощью дешифратора, на входы которого поступают старшие разряды адреса. Такую организацию модуля памяти называют страничной, а субмодуль – страницей.

Любой блок ЗУ включает ряд модулей памяти, контроллер (устройство управления), буферные регистры и магистральные приемопередатчики (для сопряжения по нагрузке с шинами адресов и данных).

#### Система параметров и мнемоники микросхем памяти

Основными характеристиками ЗУ являются:

- информационная емкость N x n (число слов x число разрядов), определяемая максимальным объемом хранимой информации в битах или байтах:
- быстродействие, характеризуемое временем выборки информации (t<sub>в</sub>) из ЗУ и временем цикла обращения (t<sub>ц.зп/сч</sub>) к ЗУ с произвольным доступом или временем поиска и количеством переданной в единицу времени информации в ЗУ (или из ЗУ) с последовательным доступом;
- энергопотребление, определяемое электрической мощностью, потребляемой ЗУ от источников питания в каждом из режимов работы, а также надежность, стоимость, масса, габаритные размеры и др.

В управлении микросхемой памяти обычно задействованы несколько сигналов. Поэтому, наряду с  $t_{\text{ц.зп/сч}}$ , оговариваются дополнительные временные параметры: длительности отдельных управляющих импульсов, временные сдвиги между ними, период регенерации  $T_{\text{per}}$  (для микросхем динамической памяти) и др. Период регенерации определяет максимальный интервал времени между двумя обращениями по каждому адресу для восстановления хранимой информации.

В УГО многообразия типов микросхем памяти используются следующие мнемоники:

**RAM** – статическое ОЗУ; **RAMD** – динамическое ОЗУ;

**RG** – регистровое ОЗУ;

**ROM** – масочное постоянное ЗУ (МПЗУ);

**PROM** – ПЗУ с электрическим программированием (ППЗУ);

**PLM** – программируемая логическая матрица (ПЛМ);

**EPROM** – репрограммируемое ПЗУ (РПЗУ).

Необходимые пояснения принятой здесь и далее терминологии будут даны при знакомстве с соответствующими микросхемами.

Словарь мнемоник выводов, использованный при рассмотрении микросхем регистровой памяти, будет непрерывно пополняться в процессе этого знакомства. Символ 🗘 обозначает выходы с открытыми коллекторами. Специальная организация выходов микросхем памяти обусловлена необходимостью их объединения в модули. Выход активен только при чтении. В режиме записи или хранения он находится в третьем состоянии Z (выход типа  $\Diamond$ ) либо в единичном (выход типа  $\Diamond$ ). Это позволяет объединять вход и выход с образованием двунаправленной шины ввода/вывода.

Большинство интегральных серий имеет однородный состав микросхем ЗУ. Например, серии К541 ( $И^2$ Л-ТТЛ) и К537 (КМОП) – только RAM; серия К565 (n-MOП) – только RAMD; серия К556 (ТТЛ) – только PROM и PLM; серия К573 (ЛИЗМОП) – только EPROM. При маркировке микросхем памяти вслед за номером серии идут две буквы, обозначающие тип микросхемы: РУ – ОЗУ, РЕ – МПЗУ, РТ – ППЗУ или ПЛМ, РР РПЗУ с электрическим стиранием, РФ – РПЗУ с ультрафиолетовым стиранием, ИР – регистровое ЗУ.

#### Микросхемы статических ОЗУ ТТЛ

По этой технологии изготавливаются микросхемы ОЗУ статического типа. В качестве элемента памяти для них используется статический триггер с непосредственными связями. Наиболее представительной является серия К541 (технология  $\text{И}^2$ Л-ТТЛ).

Параметры микросхем этой серии:

 $N \times n = 4K \times 1 \text{ (PY1)}, 1K \times 4 \text{ (PY2)}, 8K \times 1 \text{ (PY3.1-3.4)}, 16K \times 1 \text{ (PY3)};$ 

 $t_{\text{\tiny LJ.3\Pi/C4}} = 100 \dots 170 \text{ HC};$ 

 $P_{\text{not}} = 0.3 \dots 0.5 \text{ BT};$ 

выходы - на три состояния.

УГО микросхемы К541РУ1 приведено на рис. 1.1,а; таблица ее функционирования - на рис. 1.1,б (символом « x » обозначается безразличное состояние входа).

Особенности построения микросхем ОЗУ ТТЛ рассмотрим на примере микросхемы <u>К155РУ5</u> ( N x n = 256 x 1;  $t_B - 60$  нс;  $P_{not} = 0.7$  Вт). Это одна из первых микросхем рассматриваемого типа. Ее УГО отвечает рис. 1.1,в. Таблица функционирования – прежняя. Только в режимах хранения и записи вместо состояния Z имеем на выходе сигнал 1.



Рис. 1.1

<u>Погическая структура микросхемы К155РУ5</u> показана на рис. 1.1,г. Полный адрес  $A = \langle A7, \dots, A0 \rangle$  разбивается на две части:  $AX = \langle A3, \dots, A0 \rangle$  и  $AY = \langle A7, \dots, A4 \rangle$ . Каждая часть дешифрируется отдельно. По адресу AX выбирается одна строка матрицы памяти AX

AY – один столбец. Активизация строк и столбцов осуществляется через посредство формирователей Ф и усилителей считывания/записи УС/3 соответственно.

Выбранная строка содержит 16 ЭП (элементов памяти). Но операции чтения или записи проводятся только с одним из этих ЭП, определенным адресом столбца. Наличие трех входов выбора кристалла ( $\overline{\text{CS1}}$ ,  $\overline{\text{CS2}}$ ,  $\overline{\text{CS3}}$ ) позволяет нарастить объем памяти до 2048 слов без использования дополнительного дешифратора.

Сигнал разрешения дешифраторов OE = CS активен, если входные управляющие сигналы  $\overline{CS1} = \overline{CS2} = 0$ , а  $\overline{CS3} = 1$ . В режиме хранения кристалл не выбран ( $\overline{CS} = 1$ , OE = 0) и выход DO = 1. Согласно схеме, при записи также DO = 1. При чтении DO определяется сигналом с выхода соответствующего УС.

Временные диаграммы микросхемы в режимах чтения и записи показаны на рис. 1.1,ж,з. Величина  $t_{\mbox{\tiny B}}$  определена процессами дешифрации адреса и включения выходных цепей выбранного ЭП. При записи необходимо исключить разрушение информации в невыбранных ЭП, которые могут ложно инициализироваться в переходном процессе дешифрации. Поэтому сигнал  $\overline{W}/R$  подается с некоторой задержкой  $t_1$  и снимается на время  $t_2$  раньше по отношению к сигналу CS.

Элемент памяти ТТЛ (рис. 1.1,д) представляет собой статический триггер на двухэмиттерных транзисторах. Эмиттеры 2 подключены к внутренней шине выборки ШВ (от DCX), а эмиттеры 1 – к внутренней шине разряда данных ШР «0» или ШР «1». Эквивалентная схема базово-эмиттерных цепей насыщенного триода в статике (рис. 1.1,е) позволяет уяснить особенности работы ЭП.

В режиме хранения потенциал шины выборки  $U_{\text{шв}} < U_{\text{шр1,0}}$ . Поэтому ток насыщенного транзистора замыкается через э1 на ШВ, а ЭП отключен от ШР1,0. Выборка ЭП осуществляется подачей ВП на ШВ. При этом  $U_{\text{шв}} > U_{\text{шр1,0}}$  и ток насыщенного триода переключается в эмиттер 1, повышая потенциал соответствующей разрядной линии в случае чтения (входное сопротивление приемника в линии сравнительно велико). Усилитель считывания, собранный по парафазной схеме, реагирует на изменение разности потенциалов  $U_{\text{шр1}}$ - $U_{\text{шр0}}$  и формирует адекватный логический потенциал на своем выходе,

В режиме записи, помимо подачи импульса выборки, на шинах ШР1 и ШР0 устанавливаются потенциалы, необходимые для переключения ЭП в нужное состояние. Эти потенциалы формируются усилителем записи с малым выходным сопротивлением. Пусть, например, при

хранении 1 триод  $T_1$  насыщен,  $T_2$  закрыт. Тогда установке единичного состояния ЭП отвечает соотношение:  $U_{\text{шв}} > U_{\text{шр1}} > U_{\text{шр0}}$ . Если  $U_{\text{шр1}} < U_{\text{шр0}}$ , то происходит установка нуля.

#### Микросхемы статических ОЗУ КМОП

Наиболее развитым функциональным составом микросхем ОЗУ КМОП обладает серия К537. Она включает 15 модификаций микросхем, которые различаются информационной емкостью (1К х 1; 4К х 1; 1К х 4; 2К х 8), быстродействием, типом корпуса, спецификацией выводов и т.д. Для этой серии в целом характерны: единое  $E_n=5$  В, ТТЛ-уровни входных и выходных сигналов, выходы на три состояния, высокая допустимая  $C_H \ge 200$  пФ, отсутствие потерь информации при снижении  $E_n$  до 2-3 В. Наиболее «скоростными» являются микросхемы К537РУ14 (N х n = 4K х 1;  $t_{q,3\pi/Cq}=110$  нс) и К537РУ10 (N х n = 2K х 8;  $t_{q,3\pi/Cq}=180$  нс). По своему быстродействию они близки к ОЗУ ТТЛ, имея значительно более низкое энергопотребление. Это обуславливает их перспективность для применений в устройствах с существенно ограниченными энергоресурсами.

Микросхемы статических ОЗУ имеют, в основном, одноразрядную организацию. Ее принципы являются достаточно общими. Поэтому рассмотрение в данном разделе начнем с одной из наиболее ранних и простых микросхем К561 (564) РУ2. Принципы построения микросхем с многоразрядной организацией покажем на примере микросхемы К537РУ8.

Микросхема К561 (564) РУ2. Ее УГО и таблица функционирования приведены на рис. 1.2,а. Параметры микросхемы: N x n = 256 x 1;  $t_{\mu,3\pi/cq}$  = 800 нс;  $E_{\pi}$  = 6... 12 B;  $P_{\text{пот}}$  =0,15 Вт. Она включает (рис. 1.2,б) выполненные на едином кристалле кремния матрицу памяти МП, дешифраторы кода адреса строк DCX и столбцов DCY, ключи выбора столбцов КВСБ и устройство ввода/вывода УВВ.

Матрица памяти содержит 256 ЭП, расположенных на пересечениях 16 строк и 16 столбцов. Каждый ЭП — статический триггер с парафазными совмещенными входами/выходами (рис. 1.2,в). Ключевыми триодами  $T_5$  и  $T_6$  триггер соединен с разрядными шинами ШР0,1. При отсутствии сигнала выборки строки (на ШВ — НП) эти триоды закрыты и триггер изолирован от разрядных линий (режим хранения).

По условию, если триггер находится в единичном состоянии, то триоды  $T_1$  и  $T_4$  открыты,  $T_2$  и  $T_3$  закрыты. В режимах считывания и записи на ШВ подается ВП ( $T_5$  и  $T_6$  открыты). При чтении единицы имеем: ШР0 – НП, ШР1 – ВП, сами разрядные линии находятся в высокоомном состоянии (см. предыдущий раздел). Те же потенциалы действуют на

разрядных линиях и при записи единицы. Но теперь уже они создаются от низкоомного внешнего источника. В режиме хранения энергопотребление микросхемы пренебрежимо мало.



Рис. 1.2

Пара ключей Т0 и Т1 (рис. 1.2,б) выбирают столбец. Ключи VТ0 и VT1 связывают МП с УВВ в режимах чтения и записи. Направление передачи информации определяется сигналом  $W/\overline{R}$ .

Устройство ввода/вывода (рис. 1.2,г) строится на основе инверторов с тремя состояниями выхода. Разрешающие сигналы

$$V = \overline{\overline{CS}} \vee W / \overline{R}$$
,  $V' = \overline{CS} \vee W / \overline{R}$ .

На рис. 1.2,д приведена схема одного канала. Инвертор на триодах  $T_1$ ,  $T_2$  дополнен двумя ключевыми транзисторами  $T_3$ ,  $T_4$ . При V=0 эти транзисторы (оба) закрыты. Так реализуется третье состояние выхода в данном случае.

Микросхема К537РУ8. (рис, 1.3,а - ее УГО и таблица функционирования) имеет параметры: N x n = 2K x 8;  $t_{\text{ц.зп/сч}}$  = 350...530 нс;  $t_{\text{в}}$  = 200... 400 нс;  $P_{\text{пот}}$  = 0,2 Вт. В режиме хранения потребляемая от источника мощность снижается более чем в 1000 раз. Микросхема имеет объединенные входы/выходы DIO и специальный сигнал разрешения выхода  $\overline{\text{ОЕ}}$ . Наличие этого сигнала позволяет запретить вывод информации в режиме считывания: при  $\overline{\text{ОЕ}}$  = 1 выходы переводятся в состояние Z.



Рис.1.3

Микросхема включает (рис.1.3,б) матрицу памяти (МП) со 128х128 ЭП, регистры и дешифраторы кода адреса строк (RGX и DCX) и столбцов (RGY и DCY), усилители считывания/записи (УС/3), устройство управления (УУ) и устройство ввода/вывода (УВВ). Матрица разбита на 8 секций по 128х16 ЭП в каждой. Четыре младших разряда адреса <A3-A0> выбирают по одному столбцу одновременно во всех секциях и коммутируют их с УВВ.

#### Вопросы для самопроверки

(Выбрать правильный из приведенных вариантов ответа)

#### 1. Что такое ROM?

- А. Статическое ОЗУ.
- В. Масочное ПЗУ.
- С. Регистровое ОЗУ.
- D. Репрограммируемое ПЗУ.
- 2. Что необходимо выполнить для записи информации в микросхему К541РУ1?
  - А. На второй вывод подать «0», на третий вывод подать «0».
  - В. На второй вывод подать «0», на третий вывод подать «1».
  - С. На второй вывод подать «1», на третий вывод подать «0».
  - D. На второй вывод подать «1», на третий вывод подать «1».
- 3. На рис.1.1,д изображен элемент памяти статического ОЗУ ТТЛ. Исходное состояние триггера: триод  $T_1$  насыщен,  $T_2$  закрыт, что отвечает хранению единицы. Как установить триггер в нуль?
  - А. Uшв > Uшр1(Uшр0), Uшр1 < Uшр0.
  - В. Uшв > Uшр1(Uшр0), Uшр1 > Uшр0.
  - С. Uшв < Uшр1(Uшр0), Uшр1 > Uшр0.
  - D. Uшв < Uшр1(Uшр0), Uшр1 < Uшр0.
- 4. На рис.1.2,в изображен элемент памяти статического ОЗУ КМОП. Исходное состояние триггера: триоды  $T_1$  и  $T_4$  открыты,  $T_2$  и  $T_3$  закрыты, что отвечает хранению единицы. Как установить триггер в нуль?
  - А.  $Uшв B\Pi$ ;  $Uшp0 B\Pi$ ;  $Uшp1 H\Pi$ .
  - В.  $Uшв H\Pi$ ;  $Uшp0 H\Pi$ ;  $Uшp1 B\Pi$ .
  - С.  $Uшв B\Pi$ ;  $Uшp0 B\Pi$ ;  $Uшp1 B\Pi$ .
  - D. Uшв HП; Uшр0 ВП; Uшр1 HП.
- На рисунке показан один канал устройства ввода/вывода микросхемы К561РУ2. Третье состояние на выходе DO реализуется в случае, когда ...?
  - А. Т3 закрыт, Т4 закрыт.
  - В. Т3 открыт, Т4 открыт.
  - С. Т3 открыт, Т4 закрыт.
  - D. Т3 закрыт, Т4 открыт.
- 6. На рис.1.3,б показана структурная схема микросхемы К537РУ8. Почему дешифратор DCY имеет 16 выходов?
  - А. Матрица памяти разбита на 8 секций по 128x16 элементов памяти.
  - В. Матрица памяти разбита на 64 секций по 16х16 элементов памяти.
  - С. Матрица памяти разбита на 32 секций по 32х16 элементов памяти.
  - D. Матрица памяти разбита на 16 секций по 64х16 элементов памяти.

#### 1.2. МИКРОСХЕМЫ ДИНАМИЧЕСКИХ ОЗУ

В микросхемах памяти динамического типа функции ЭП выполняет электрический конденсатор, образованный внутри МОП-структуры. Информация представляется в виде заряда на емкости. Сопротивление утечки МОП-транзистора достаточно велико (10<sup>12</sup> ... 10<sup>14</sup> Ом), накопленный на емкости заряд сохраняется не менее 2 мс при температуре не более 100°С. Поэтому требуется периодическая регенерация хранимых данных (восстановление заряда на запоминающей емкости) с частотой не менее 500 Гц при помощи специальных схем. Вместе с тем, в сравнении со статическими ОЗУ снижается энергопотребление и значительно упрощается схема ЭП. Последнее позволяет повысить степень интеграции.

Технология n-МОП является основной для изготовления микросхем динамической памяти. Потенциально, она обеспечивает максимум быстродействия, уровня интеграции и времени сохранения заряда (минимум токов утечки). Эти микросхемы имеют ряд особенностей, существенно отличающих их от микросхем статических ОЗУ: мультиплексирование адресного кода, более сложные временные диаграммы сигналов управления, регенерация хранимой информации, сравнительно большое число контролируемых временных параметров. Все это значительно усложняет проектирование динамических ОЗУ. И все же указанные ранее достоинства сделали их основным видом главной памяти современных ЭВМ.

Серия К565 содержит, за исключением самых первых (РУ1,3) и самых последних (РУ8,9) вариантов, 14 разновидностей микросхем динамических ОЗУ с параметрами:

```
N x n = 16K x 1, 32K x 1, 64K x 1, 256K x 1; t_{\text{ц.зп/сч}} = 230 ... 460 нс; E_{\text{п}} = 5 B; входы и выходы — ТТЛ и ТТЛ-3 соответственно; P_{\text{пот}} = 120 ... 350 мВт при обращении и 20 ... 35 мВт при хранении; I_{\text{вых}}^0 = 4 мА, что определяет нагрузочную способность микросхем в статике. То же значение I_{\text{вых}}^0 характерно и для микросхем статической памяти КМОП и n-МОП. Но там допускается существенно большая емкостная нагрузка — в сотни пФ.
```

Развитие микросхем динамической памяти связывается с повышением уровня интеграции (так, микросхема К565РУ9 имеет N x n = 1M x 1), ростом быстродействия и совмещением в одном кристалле накопителя с устройством регенерации (так называемое квазистатическое ОЗУ). Элементы встроенной системы регенерации присутствуют в мик-

росхеме К565РУ7. Это делает возможным для нее режим авторегенерации.

Микросхема К565РУ5. Она достаточно распространена в настоящее время. Имеет 8 модификаций. Основные варианты информационной емкости — 64К х 1 и 16К х 1. На рис. 1.4,а представлены УГО и таблица функционирования для первого варианта, который рассматривается далее. Временные диаграммы сигналов в режимах записи и считывания показаны на рис. 1.4,6,в соответственно.



Рис.1.4

При обращении к микросхеме для записи информации необходимо последовательно подать:

- 1. Код адреса строк <A7,...,A0>.
- 2. Одновременно с ним или с некоторой задержкой (не нормируется) сигнал RAS, по срезу которого защелкивается адрес строки.
- 3. Затем с нормированной задержкой на время удержания адреса строк относительно среза  $\overline{RAS}$  подается код адреса столбцов <A15,...,A8>.
- 4. Далее через нормированное время установления этого адреса сигнал  $\overline{\mathsf{CAS}}$  . По его срезу защелкивается адрес столбца.
- 5. К моменту подачи кода адреса столбцов на вход DI поступает записываемый бит информации, который сигналом  $\overline{W}/R$  при наличии  $\overline{CAS}$  = 0 фиксируется на входном триггере-защелке.

 $6.\ 3$ апись должна успеть завершиться в течение действия импульса  $\overline{\mathsf{RAS}}$ . Между двумя соседними импульсами должна быть выдержана пауза, необходимая для восстановления состояния внутренних цепей микросхемы.

В том же порядке должны быть поданы адресные и управляющие сигналы при считывании ( $\overline{W}/R=1$ ) – рис. 1.4, в. Временная диаграмма для режима регенерации включает только сигналы  $\overline{RAS}$  и кода адреса строки <A7,...,A0>. Так что  $\overline{RAS}$  – это сигнал инициализации микросхемы (аналогичен сигналу  $\overline{CS}$  выбора кристалла). Полный перечень контролируемых временных параметров динамического ОЗУ включает более десятка наименований.

Упрощенная структура кристалла РУ5 (64К х 1) отвечает рис. 1.5,а. Сначала на входы А подаются восемь младших разрядов адреса <A7,...,A0>, которые запоминаются во внутреннем адресном RGX по срезу  $\overline{\text{RAS}}$ . Затем на эти линии поступают восемь старших разрядов адреса <A15,...,A8>. Они фиксируются по срезу  $\overline{\text{CAS}}$  в RGY.

Сигналом RAS стробируется и УВВ. Матрица памяти МП содержит 128 строк и 512 столбцов. Поэтому фактически AX=<A6,...,A0> и AУ=<A15,...,A7>. Разряд A7 запоминается в RGX, но дешифрируется в DCY вместе с содержимым RGY. Такая организация позволяет ускорить построчную регенерацию микросхемы в целом (см. далее).

Схема ЭП вместе с фрагментами цепей считывания и управления записью показана на рис.1.5,б. В состав ЭП входят конденсатор С емкостью 0,1-0,2 пФ и транзистор Т. Характерно, что запоминающая емкость не реализуется специально. Это паразитная емкость между "висячим" истоком и подложкой. Дополнительные компоненты рисунка: УС – усилитель считывания;  $T_1$  и  $T_2$  – ключи для задания на шине считывания ШС необходимых в процессе работы потенциальных уровней;  $C_{\text{ш}}$  - распределенная емкость шины. Значение  $C_{\text{ш}}/C \ge 100$ , так как ШС связывает ЭП множества строк; ШЗ – разрядная шина записи; У«О» и У«1» – линии установки нулевого и единичного значений потенциала ШС.

Считывание проводится в два этапа. Сначала  $C_{\rm m}$  заряжается до  $E_{\rm n}$  через триод  $T_{\rm 1}$  (на У«1» – ВП). Затем на ШВ подается положительный импульс выборки. При этом триод Т в ЭП открывается, напряжения на емкостях С и  $C_{\rm m}$  выравниваются. Изменение потенциала шины ШС

$$\Delta U_{\mu \mu} = (E_{\pi} - U_{c}(0))C/(C + C_{\mu \mu}) \approx 0.01(E_{\pi} - U_{c}(0))$$

максимально при  $U_c(0)$  = 0B (хранение 0). Значение  $\Delta U_{\text{ш}}^{\text{max}}$  = 50 мB, что достаточно для переключения балансного усилителя в УС. Заметим,

что считывание нуля происходит в данном случае с разрушением информации.



Рис. 1.5

При записи 0 оба конденсатора —  $C_{\text{ш}}$  и C разряжаются через триод  $T_2$  (У"0", ШВ — ВП). В случае записи 1 эти конденсаторы заряжаются через триод  $T_1$  (У"1", ШВ — ВП) до  $E_{\text{п}}$ .

Более детальное, чем ранее, представление об организации функционирования микросхемы дает ее стилизованная логикоструктурная схема (рис. 1.5,в). В этой схеме:

- RG внутренний регистр для промежуточного хранения состояний выбранной строки;
- К1 входной демультиплексор;
- К2 выходной мультиплексор;
- УС усилители считывания (стробируемые);
- УЗ усилители записи (стробируемые).

По срезу RAS (разрешение обращения) вырабатывается серия из пяти строб-импульсов (рис. 1.5,в; внизу):

- 1 формирование ВП на линии У«1» (рис.1.5,б) для начального заряда емкости  $C_{\omega}$ ;
- 2 разрешение подачи ВП на одну из ШВ;
- 3 стробирование УС для поразрядной записи в RG содержимого выбранной из МП строки;
- 4 стробирование записи извне в выбранный разряд RG ( $\overline{CAS} = 0$ ,  $\overline{W}/R = 0$ ) либо чтения бита из этого разряда ( $\overline{CAS} = 0$ ,  $\overline{W}/R = 1$ );
- 5 стробирование поразрядной записи содержимого RG в выбранную строку МП.

Таким образом, как при чтении, так и при записи имеет место регенерация выбранной строки. Но если обращения к некоторой строке нет достаточно долго, то ее необходимо регенерировать принудительно. Полагая  $t_{\rm u,per}$  = 200 нс, для времени непрерывной регенерации 128 строк получаем 25,6 мкс <<  $T_{\rm per}$  = 2 мс. Следовательно, регенерация занимает примерно 1,3% от общего времени работы памяти, т.е. мало влияет на ее быстродействие. Различные режимы регенерации организуются с помощью специального контроллера динамической памяти.

#### Вопросы для самопроверки

(Выбрать правильный из приведенных вариантов ответа)

- 1. В основе работы динамической памяти лежит принцип хранения информации ...?
  - А. На триггере.
  - В. В регистре.
  - С. На емкости.
  - D. В RC-цепочке.
  - Е. В RL-цепочке.
- 2. Требуется ли периодическая регенерация хранимых данных в динамическом ОЗУ?
  - А. Да.
  - В. Нет.
- 3. По сравнению со статическими в динамических ОЗУ ...?
  - А. Снижено энергопотребление и упрощена схема ЭП.

- В. Повышено энергопотребление и упрощена схема ЭП.
- С. С. Снижено энергопотребление и усложнена схема ЭП.
- D. Повышено энергопотребление и усложнена схема ЭП.
- 4. На рис.1.5,а представлена упрощенная структура кристалла К565РУ5. Где происходит дешифрация разряда A7, сохраненного в RGX?
  - A. BRGY.
  - B. B DCX.
  - C. B DCY.
  - D. В МП.
  - Е. В УВВ.
- 5. Схема ЭП микросхемы К565РУ5 вместе с фрагментами цепей считывания и записи показана на рис.1.5,б. Что происходит при записи нуля?
  - А. Оба конденсатора С, Сш разряжаются.
  - В. Оба конденсатора С, Сш заряжаются.
  - С. Конденсатор С заряжается, Сш разряжается.
  - D. Конденсатор C разряжается, Сш заряжается.
- 6. На рис.1.5,в представлена организация микросхемы К565РУ5. По срезу вырабатывается серия из 5 строб-импульсов. Что происходит по первому стробу?
  - А. Формирование ВП на линии У«1» для заряда емкости Сш.
  - В. Формирование ВП на линии У«1» для разряда емкости Сш.
  - С. Разрешение подачи ВП на одну из ШВ.
  - D. Запрещение подачи ВП на одну из ШВ.
  - E. Стробирование УС для поразрядной записи в RG выбранной из МП строки.
  - F. Стробирование УС для поразрядной записи в RG выбранного из МП столбца.

## 1.3. МИКРОСХЕМЫ МАСОЧНЫХ И ПРОГРАММИРУЕМЫХ ПЗУ

Основными требованиями к ПЗУ являются: неразрушаемость хранимой информации и энергонезависимость, т.е. способность сохранять информацию при отключении питания. ПЗУ могут работать в двух режимах: хранение и считывание. Поэтому основным временным параметром для них является время выборки  $t_n$ . Все микросхемы ПЗУ имеют многоразрядную организацию  $N \times n$ , n > 1.

По способу программирования, т.е. записи информации, микросхемы ПЗУ подразделяются на 3 группы:

1) масочные ПЗУ (МПЗУ, ROM). Однократно программируются изготовителем по способу заказного фотошаблона (маски);

- 2) электрически программируемые ПЗУ (ППЗУ, PROM). Однократно программируются пользователем по способу пережигания плавких перемычек на кристалле;
- 3) репрограммируемые ПЗУ (РПЗУ, EPROM). Многократно программируются пользователем.

Принцип запоминания информации в случае ППЗУ иллюстрирует рис. 1.6. На кристалле, поставляемом пользователю, содержатся все



элементы связи (перемычки из нихрома, поликристаллического кремния и др.) между словарными и разрядными линиями. При программировании в разряде, где должен быть записан 0, перемычка разрушается. На рисунке дан пример записи трех слов: ячейка 0 – 101, ячейка 1 – 010 и ячейка 2 – 011. Разрушенная перемычка отмечена символом «х». Передача сигнала от ШВ к ШР обычно сопровождается его усилением, для чего последовательно с перемычкой включается активный эле-

Рис. 1.6 с перемычкой включается активный элемент. На любой ШР выполняется объединение по ИЛИ. Поэтому элемент связи должен как минимум содержать диод (показан пунктиром на рис. 1.6).

В МПЗУ программирование осуществляется не разрушением ненужных, а напротив, созданием нужных перемычек. Такая технология обеспечивает повышенную надежность записи. Но она применяется только при изготовлении достаточно крупных партий однотипных ПЗУ (с одной и той же записанной информацией), ибо изготовление фотошаблонов — довольно дорогостоящий процесс. Чтобы запрограммировать РПЗУ, надо предварительно стереть записанную ранее информацию. То и другое достаточно специфично.

#### Микросхемы масочных ПЗУ

Микросхемы МПЗУ (ROM) изготавливаются по ТТЛ-, МОП- и КМОП-технологиям с информационной емкостью от 1К до 1М бит. Их разрядность — от 4 до 16, выходы - ТТЛ-ОК (с открытым коллектором) либо ТТЛ-3. Номенклатура ROM достаточно велика и постоянно растет. Занесенную в ROM информацию в технической документации называют «прошивкой». Большинство микросхем имеет стандартные прошивки. Но имеются и микросхемы, прошивка которых выполняется изготовителем по специальным картам заказа. К таковым относятся, например, микросхемы К1801РЕ1 и К1809РЕ1 (N x n = 4K x 16).

Стандартные прошивки достаточно стереотипны. Вот некоторые примеры:

К155РЕ21...24 – буквы русского, латинского алфавитов, арифметические знаки и цифры;

КР555РЕ4 – символы кода обмена информацией КОИ 2-8;

К505РЕЗ (разные модификации) – буквы, знаки и цифры, коэффициенты быстрого преобразования Фурье, значения синусов и квадратов;

КР568РЕ2 (разные модификации) – буквы, знаки и цифры, символы международных телеграфных кодов №2 и 5, кодовые таблицы, значение синусов, ассемблер и редактор текстов;

KP1610PE1 (8 модификаций) – программное обеспечение микро-ЭВМ «Искра».

Микросхемы К155РЕ21-24. Их УГО показано на рис. 1.7,а. Это одни из наиболее ранних микросхем МПЗУ. Тем не менее, по своей структуре они достаточно представительны для всего класса ROM. Микросхема РЕ21 содержит буквы русского алфавита, РЕ22 — латинского, РЕ23 — арифметические знаки и цифры, РЕ24 — дополнения различных символов (см. далее). Параметры этих микросхем: N x n = 256 x 4;  $t_n$  = 30нс;  $P_{\text{пот}}$  = 650 мВт; тип выхода — ТТЛ-ОК.

Отметим особенности их структуры (рис. 1.7,б). Матрица памяти МП содержит 32 m-эмиттерных транзистора  $T_M$ , m=32. Базы  $T_M$  образуют строки матрицы. Они подключены к выводам DCX. Компоненты адреса подаются на DCX парафазно через формирователь FX. Коллекторы всех  $T_M$  соединены с шиной питания. Эмиттеры либо связаны с разрядной шиной (в данном разряде записана 1), либо не связаны (записан 0). Соответствующая иллюстрация будет дана в следующем разделе на примере ППЗУ.

Разрядные шины разделены на 4 группы по 8 линий в каждой. Селекторы групп  $SEL_i$ , i=1...4, представляют собой наборы ключей, управляемых с выходов DCY. Любой селектор выбирает из 8 входных линий одну и коммутирует ее на выход через стробируемый усилитель считывания УС. Активизация всех УС происходит при  $\overline{CS1} = \overline{CS2} = 0$ .

В своей совокупности микросхемы К155PE21-24 образуют генератор символов на 96 знаков формата 7x5 точек. Возможная реализация такого генератора представлена на рис.1.7,г (внешние резисторы не показаны). В данном случае код адреса разбивается на три части: <A2...A0>, <A7...A3> и <A9 A8>. Два старших разряда выбирают микросхему и дополняющий выход PE24 (через мультиплексор КП2). Разряды A7–A3 определяют вид символа из набора символов выбранной микросхемы. Младшие разряды выделяют строку символа. Сигналы с выходов V1–V5 поступают на устройство отображения.



Рис.1.7

Так, при <A9 A8> = 01 выход формируется микросхемой PE21 и выводом DO2 микросхемы PE24. В соответствии с таблицей прошивки микросхемы PE21 при <A7...A3> = <0...0> и последовательном переборе комбинаций <A2...A0> временная совокупность управляющих сигналов V1–V5 отвечает букве Ю (рис.1.7,в). Нулевая комбинация <A2... A0> не используется.

Некоторые тенденции. Для БИС памяти в целом характерна устойчивая тенденция к их функциональному усложнению. В частности, в структуру микросхем ROM встраивают интерфейсные узлы для их сопряжения со стандартной магистралью. Так, микросхемы K1801PE1 и K1809PE1 имеют встроенный контроллер ПЗУ. Микросхемы K596PE2 (64Kx16) и K563PE2 (32Kx8) — встроенные схемы самоконтроля и исправления одиночных ошибок при считывании. Наиболее перспективной считается технология КМОП как наименее энергоемкая. Например,  $P_{\text{пот}}$  для микросхемы K563PE2 (КМОП) в 50 раз меньше энергопотребления микросхемы K596PE2 (ТТЛ) при практически одинаковом быстродействии. В изготовлении КМОП-микросхем ПЗУ достигнуты значительные успехи.

#### Микросхемы программируемых ПЗУ

Большинство PROM изготавливается по ТТЛШ-технологии. Ведущее положение занимает серия К556. Она включает микросхемы емкостью до 64К бит (РТ16) с 4- и 8-разрядной организацией,  $t_{\rm B}=45...85$  нс,  $P_{\rm not}=0,6...$  1 Вт. Серия КМОП (К1623) имеет более низкое быстродействие. Так, для микросхемы К1623РТ1: N x n = 2K x 8,  $t_{\rm B}=200$  нс.

Микросхема K556PT4 (рис.1.8,а — ее УГО) имеет параметры: N x n = 256x4;  $t_{\text{в}}$  = 70 нс;  $P_{\text{пот}}$  = 690 мВт; выход ТТЛ-ОК. Структура микросхемы подобна K155PE21-24, за исключением выходных цепей (рис. 1.8,б). Формирователи записи F разрешаются в режиме программирования подачей ВП на  $\overline{\text{CS2}}$ . При этом они шунтируют (блокируют) усилители считывания УС. Выбор кристалла в режиме обычного функционирования ПЗУ (хранение-чтение) осуществляется по  $\overline{\text{CS1}} = \overline{\text{CS2}} = 0$ . Значение  $\overline{\text{CS2}} = 0$  блокирует формирователи, и они не влияют на работу схемы.

Усилители УС — инвертирующие. Поэтому наличие перемычки отвечает записи 0, ее отсутствие — записи 1. Кристалл поставляется пользователю с записью 0 во всех словах и разрядах. У всех микросхем серии К556 перемычки — из нихрома (в серии К541 — из поликристаллического кремния). Предприятие-изготовитель оставляет за собой право поставлять микросхемы ППЗУ с начальной информацией в некотором числе ячеек памяти (обычно не более 4). Причиной могут быть испытания микросхем на программируемость при их выпуске. Ячейки с начальной информацией указываются в сопроводительном документе.

Упрощенная схема кристалла K556PT4 приведена на рис. 1.8,в. Матрица памяти МП имеет организацию 32 х 32 бит. Она содержит 32 m-эмиттерных транзисторов МЭТ $_{i}$ , m = 32. База МЭТ $_{i}$  образует строку матрицы из восьми 4-разрядных слов. Эмиттеры каждой строки разде-

лены на 4 группы по 8 бит. Селектор (ключи  $T_0...T_7$ ) выбирает в каждой группе по одному эмиттеру. Любую группу обслуживает свой УС (8-входовый элемент И-НЕ с дополнительным логическим входом CS1) и свой F ( $T_M$ ,  $j \in \{\overline{0,3}\}$ ), управляемый сигналом  $\overline{CS2}$ .



Рис.1.8

В режиме считывания  $\overline{CS1} = \overline{CS2} = 0$ . При этом все  $T_{Mj}$  закрыты. Сигнал на выбранной ключом  $T_k$  ( $k \in \{\overline{0,7}\}$ ) разрядной линии каждой

группы инвертируется и передается на выход. Если в данном разряде выбранного слова записан 0 (перемычка цела), то на линии действует ВП с выхода DCX. В случае разрушенной перемычки (записи 1) – НП (потенциал насыщенного  $T_k$ ).

Рассмотрим режим программирования. При этом во избежание объяснительных коллизий из-за упрощения схемы будем условно считать  $\overline{\text{CS1}}$  = 1 (УС заблокирован), хотя в реальной схеме это не так. В каждый момент времени программируется только один разряд выбранного слова. Последовательность действий такова:

- 1. На адресные входы микросхемы подается адрес ячейки памяти.
- 2. Выход DO того разряда, где надо разрушить перемычку (записать 1), заземляется.
- 3. На выводы  $E_n$ , CS2 коммутируется положительный импульс напряжения амплитудой 10... 14 В и длительностью 100...300 мс.

Пусть, например, требуется разрушить перемычку, выделенную на рис. 1.8,в пунктиром (адрес A = <0>, выход – DO 0). Поскольку DO 0 заземлен, то все эмиттеры Tм0 обесточены (ток Iбм ответвляется в цепь коллектора) и  $T_{M0}$  не создает падения напряжения на резисторе R. Поэтому через выделенную перемычку протекает ток 20...30 мA, который замыкается через  $T_0$ . Перемычка расплавляется. Транзисторы  $T_{M1} - T_{M3}$  создают падения напряжений на трех других резисторах, связанных с  $T_0$ . Поэтому соответствующие эмиттерные переходы выбранной ячейки закрыты, и перемычки в их эмиттерах сохраняются. Все другие перемычки выбранной строки МП остаются целыми, так как они связаны с закрытыми ключами  $T_1 - T_7$ .

Особенности реальной схемы проявляются в том, что при записи 1 в некоторый разряд соответствующий выход надо оставлять свободным, а все другие следует заземлять. У некоторых микросхем, в частности — K556PT5 и PT17 (512x8), имеется специальный (не логический) вывод  $U_{PR}$  для подачи напряжения программирования. В режиме считывания этот вывод не задействован.

<u>Техника программирования</u>. Технические средства для выполнения этой операции достаточно просты и могут быть изготовлены самим пользователем. Простейший программатор представлен на рис. 1.8,г. Он функционирует следующим образом.

На этапе подготовки микросхему проверяют на наличие 0 во всех ЭП, подавая на адресные входы <A7,...,A0> все адресные наборы и контролируя состояния выходов устройством контроля. При этом ключи SA1...SA4 разомкнуты, реле P1 обесточено, его контакты K1.1...K1.3 находятся в показанных на рисунке состояниях. По окончании контроля выходы микросхемы заземляют ключами SA1...SA4. Управляющие входы CS1, CS2 по-прежнему соединены с корпусом.

На этапе программирования кодом адреса выбирают ячейку памяти, затем размыкают ключ того выхода, которому принадлежит программируемый ЭП (в него надо записать 1), и запускают генератор одиночных импульсов ГОИ. Реле Р1, переключив свои контакты К1.1 – К1.3, коммутирует на выводы  $\overline{\text{CS2}}$ ,  $\text{U}_{\text{cc}}$  ( $\text{E}_{\text{n}}$ ) и внешнего  $\text{E}_{\text{n}}$  напряжение 12,5 В. Прожигание перемычек проводится по одной последовательно во времени, чтобы не нарушить температурный режим микросхемы.

Серийно выпускаются программаторы АУПП, 815, УЗП-80 и др. Активно разрабатываются встроенные средства программирования, ориентированные на конкретные микроЭВМ. Перспективным является направление создания универсальных программаторов для всех микросхем ППЗУ и РПЗУ, способных к быстрой перенастройке при изменении типа микроЭВМ. Процесс программирования в целом достаточно трудоемок.

Во-первых, по окончании записи следует проверить состояния всех ячеек памяти и при необходимости повторить программирование. Такая необходимость вполне вероятна, так как предприятие-изготовитель гарантирует надежное программирование только части выпускаемых микросхем. Эту часть оговаривают в технических условиях (ТУ) коэффициентом программирования, значения которого для разных типов микросхем меняются от 0,3 до 0,9. Так, для К556РТ4 он равен 0,65. Это означает, что из 100 микросхем, подвергнутых программированию, только у 65 гарантирована правильная запись информации.

Во-вторых, надо учитывать возможность восстановления проводящей перемычки со временем из-за явления «миграции ионов». Чтобы выявить слабые (в указанном смысле) места в запрограммированной микросхеме, ее подвергают электротермотренировке (искусственному «старению») в течение не менее 168 часов при температуре 125°С с последующим полным контролем. В случае нарушения записи повторяют цикл программирования и тренировку. При повторном нарушении микросхему бракуют.

Более надежным является программирование путем подачи серии импульсов (1000 импульсов и более) длительностью 25...50 мкс каждый со скважностью 10 и временем нарастания 0,3...3 мкс. Такой режим требует усложнения схемы программатора. Установлено, что если прожигание происходит под действием импульса с крутым фронтом, то оно носит характер микровзрыва с интенсивной окислительной реакцией на краях разрыва. В таком случае вероятность восстановления перемычки существенно уменьшается. Эффект восстановления после пережигания практически отсутствует для перемычек из поликристаллического кремния (серия К541). Тренировку запрограммированных микросхем с такими перемычками можно не проводить.

#### Вопросы для самопроверки

(Выбрать правильный из приведенных вариантов ответа)

- 1. Как осуществляется программирование в масочных ПЗУ?
  - А. Созданием нужных перемычек на кристалле.
  - В. Пережиганием перемычек на кристалле.
  - С. Ультрафиолетовым стиранием.
- 2. На рис.1.7,г показана реализация генератора символов на 96 знаков формата 7x5 точек с применением микросхем К155PE21-24. Какой из ROMoв (кроме PE24) будет активен, если на A8 подать «1», а на A9 подать «0»?
  - A. PE21.
  - B. PE22.
  - C. PE23.
- 3. На рис.1.8,в показана упрощенная схема кристалла К556РТ4. Что будет считано с 0-го разряда группы 1, если обведенная пунктиром перемычка разрушена?
  - A. 0.
  - B. 1.
  - С. Высокоимпедансное состояние.
- 4. В программируемом ПЗУ разрушенная перемычка может восстановиться. Вследствие чего это происходит?
  - А. Миграции ионов.
  - В. Миграции катодов.
  - С. Миграции анодов.
- 5. Какой по номеру выход DO следует заземлить для пережигания перемычки в четвертой группе эмиттеров на рис. 1.8,в?
  - А. Нулевой.
  - В. Первый.
  - С. Второй.
  - D. Третий.

## 1.4. МИКРОСХЕМЫ РЕПРОГРАММИРУЕМЫХ ПЗУ И ПЛМ

#### Микросхемы репрограммируемых ПЗУ

Микросхемы РПЗУ способны к многократному (от 10 до 10 тыс.) перепрограммированию самим пользователем. Это достигается применением ЭП со свойствами «управляемых перемычек». Функции таких перемычек выполняют транзисторы со структурой МНОП (металл Al – нитрид кремния  $Si_3N_4$  — окисел кремния  $SiO_2$  — полупроводник Si) и МОП-транзисторы с плавающим затвором (ПЗ) — со структурой ЛИЗ-МОП. В последних использован механизм лавинной инжекции заряда.

<u>Элементы памяти</u>. Структура МНОП (рис. 1.9,а) имеет двухслойный диэлектрик под затвором. Верхний слой формируется из нитрида кремния, нижний - из окисла кремния. Толщина нижнего слоя значительно меньше, чем верхнего.



Рис. 1.9

Если на затвор относительно подложки подать положительный импульс амплитудой 30...40 В, то под действием электрического поля

электроны приобретают достаточную энергию, чтобы пройти тонкий диэлектрический слой до границы раздела двух диэлектриков. Накопленный на этой границе заряд электронов снижает пороговое напряжение и смещает передаточную характеристику транзистора влево, что отвечает записи 1 (рис. 1.9,б). Для записи 0 на затвор подают отрицательный импульс той же амплитуды. При этом электроны вытесняются в подложку, передаточная характеристика смещается вправо (процесс «стирания»).

Программирование (локальная запись 1) и стирание (массовая запись 0) можно осуществить импульсами одной полярности: отрицательной – для р-МНОП, положительной – для п-МНОП. Так, в случае р-МНОП, если на исток и сток подать отрицательный импульс амплитудой 30...40 В, а затвор и подложку соединить с корпусом, то наблюдается следующее. В результате электрического пробоя переходов И – П и С – П происходит лавинное размножение электронов, инжекция некоторых из них (так называемых «горячих», т.е. обладающих достаточной энергией) на границу между слоями диэлектриков. Стирание осуществляется по-прежнему.

В режиме считывания (рис. 1.9,в) на шине выборки ШВ $_i$  действует напряжение  $U_{cч}$ , такое что  $|U_{n1}| < |U_{cч}| < |U_{n0}|$ . Если в ЭП записана 1, то триод откроется, по разрядной шине РШ $_i$  протекает ток. Иначе триод закрыт, и ток отсутствует.

Структура ЛИЗМОП (рис. 1.9,г) представляет собой n-МОП транзистор, у которого в подзатворном диэлектрике  $SiO_2$  сформирована изолированная проводящая область из металла или поликристаллического кремния. Этот второй затвор называют "плавающим".

В режиме программирования на И, 3, С подают положительный импульс амплитудой 21...25 В. В обратно смещенных р-п переходах возникает процесс лавинного размножения носителей заряда, и часть электронов инжектирует на ПЗ. Накопленный на ПЗ отрицательный заряд смещает передаточную характеристику вправо, что отвечает записи 0. Считывание – как и в МНОП.

Стирание записанной информации (массовая запись 1), т.е. вытеснение заряда с ПЗ, может быть выполнено в данном случае двумя способами:

- 1) электрическим (РПЗУ-ЭС) подачей положительного импульса на затвор. Аналогичный способ применяют в структурах МНОП;
- 2) ультрафиолетовым (УФ) облучением (РПЗУ-УФ) электроны рассасываются с ПЗ в подложку в результате усиления теплового движения под действием УФ-облучения.

В режиме хранения обеспечивают отсутствие напряжений на электродах ЭП, чтобы исключить рассасывание заряда в диэлектриче-

ской среде. Теоретическое время сохранения заряда – сотни лет. Практическое – от нескольких тысяч часов до нескольких лет.

<u>Характеристика микросхем</u>. Достоинством микросхем группы ЭС (МНОП и ЛИЗМОП) является значительное число циклов перепрограммирования (до 10 тыс.). Поэтому они широко используются в качестве встроенных ПЗУ с часто изменяемой информацией. Гарантийный срок сохранения информации при отключении питания составляет от 3 тыс. часов до 5 лет.

Микросхемы p-MHOП (КР558PP1; КР1601PP1,3) имеют сравнительно низкое быстродействие ( $t_{\rm B}$  = 1,6...5 мкс), высокое напряжение программирования ( $U_{\rm PR}$  = -30...-40 B), требуют два источника питания (5 В и -12 В). Микросхемы n-MHOП (КР558PP2,3; К1611PP3) имеют  $t_{\rm B}$  = 0,3...0,4 мкс,  $U_{\rm PR}$  = 22 В и единственное  $E_{\rm n}$  = 5В. Их применение предпочтительно.

Рассмотрим пример микросхемы КР1601PP3 (рис. 1.9,д – ее УГО и условия реализации различных режимов) с параметрами: N x n =2K x 8;  $t_{\text{B}}$  = 1,6 мкс;  $P_{\text{пот}}$  = 850 мВт;  $E_{\text{п1,2}}$  = 5, -12 B;  $U_{\text{PR}}$  = -36 B; суммарное время программирования и стирания – 40 с и 0,2 с соответственно. Эта микросхема имеет структуру, аналогичную структуре микросхемы К537РУ8 (см. рис. 1.3,а). Но она содержит дополнительные функциональные узлы для реализации режимов стирания и программирования под действием логических сигналов  $\overline{\text{ER}}$  и  $\overline{\text{PR}}$ .

По окончании стирания все ЭП находятся в состоянии 0. В режиме стирания сигналы на адресных и информационных входах безразличны. Допускается и построчное стирание. Оно отличается от массового значением  $\overline{PR}=0$ , наличием на выводах DIO уровня 1, а на выводах <A10...A4> — адреса стираемой строки. Время стирания прежнее. В режиме программирования на выводы DIO подается записываемый байт, на адресные входы — код адреса. В режиме считывания на вывод  $U_{PR}$  коммутируют  $E_{n2}=-12$  В.

Группа микросхем РПЗУ-УФ представлена серией К573. Общим недостатком таких микросхем является малое число циклов перепрограммирования (от 10 до 100), что обусловлено быстрым «старением» диэлектрика под действием УФ-облучения, и высокая чувствительность к освещению. Но для них характерны сравнительно малое  $t_{\rm B} \le 0,45$  мкс, дешевизна и доступность, большая информационная емкость (так, для микросхемы К573РФ9 параметр N x n = 128K x 8).

Наиболее сложной структурой и широкими функциональными возможностями обладает микросхема К573РФЗ (емкость – 4К х 16; допустимое число циклов перепрограммирования – 10). Она имеет встроенные интерфейсные средства обеспечения обменов со стандартной

магистралью. Достаточно удобна для использования микросхема К573 РФ5 (рис.1.9,e). Ее параметры: N x n = 2K x 8;  $t_B$  = 0,45мкс;  $P_{not}$  = 580мВт;  $E_n$  = 5 B; число циклов перепрограммирования — 16. В режиме записи на вход  $\overline{CS}$  подается положительный импульс логической единицы.

Чтобы реализовать стирание, микросхему УФ извлекают из контактного устройства, замыкают все ее выводы полоской фольги и помещают под источник УФ-облучения на расстоянии 2,5 см с обеспечением обдува микросхемы. Время стирания — 30...60 мин. Стирание можно проводить и без извлечения микросхемы. Тогда надо отключить  $E_{\rm n}$  и подачу всех входных сигналов. Типовые источники УФ-облучения: дуговые ртутные лампы либо лампы с парами ртути в кварцевых баллонах (ДРТ-200, 375; ДБ-8, 60 и др.). Излучение проникает к кристаллу РПЗУ через прозрачное окно в крышке корпуса.

РПЗУ-ЭС на технологии Intel StrataFlash. История показала, что цена на память неизменно понижается с увеличением емкости. И это, в свою очередь, ведет к неизменному росту требований к памяти. Цена на полупроводниковую память (RAM, DRAM, ROM и другие виды) в большой степени определяется количеством кремния, необходимым для запоминания одного бита информации. Как и другие типы полупроводниковой памяти, РПЗУ-ЭС (или flash-память) достигла больших плотностей и довольно низкой цены за счет развития технологии масштабирования, т.е. уменьшения размера транзистора.

Далее рассматривается технология изготовления flash-памяти, которая позволяет увеличить удельную емкость не только за счет уменьшения размеров, но и за счет возможности хранить на одном транзисторе несколько бит информации. В результате уменьшается цена, так как для хранения бо́льшего количества информации требуется та же площадь. Эта технология, названная MLC (Multi-Level-Cell), была представлена фирмой Intel под торговой маркой StrataFlash. Переход к новой технологии был осуществлен с использованием оборудования предыдущей.



Рис. 1.10

На рис.1.10 показано снижение цены за счет применения МLС. Комбинация энергонезависимости, электрической программируемости и низкой цены стала на сегодняшний день весьма привлекательной для портативных систем, не имеющих доступа к постоянным источникам питания, какакими являются батареи.

Например, большинство продаваемых сегодня сотовых телефонов снабжены flash-устройствами. Эти устройства хранят программу связи пользователя с сетью. Часто flash-память применяют для хранения приходящих SMS-сообщений или в качестве автоответчика, сохраняющего запись голосового сообщения. И теперь при изъятии, замене или просто разряде батареи энергонезависимость обеспечит сохранение программы связи и всех пришедших сообщений.

Уникальные свойства flash-памяти расширили рынок таких устройств с \$50 млн в 1987 году до \$2.5 млрд в 1997 году. Устройства на flash-памяти сейчас встраиваются в 90% всех персональных компьютеров, более чем в 90% сотовых телефонов и в 50% всех модемов. Они находят применение в «черных ящиках» самолетов, медицинском записывающем оборудовании, цифровых автоответчиках, детских игрушках, принтерах, сетевых устройствах и др. Кроме того, flash-память является одной из составляющих в цифровой аудио- и видеотехнике, где она используется в качестве носителя аудио- и видеопотоков.

Расширение рынка flash-памяти происходит из-за непрерывного увеличения емкости носителей и уменьшения цены. Это позволяет вне-



Рис.1.11

дрять память во все большее количество устройств и таким образом поддерживать этот рынок. На рис.1.11 показано быстрое увеличение размера рынка за счет уменьшения цены на память. С уменьшением цены возникает спрос на flashпамять в новых областях,в которых она раньше не использовалась.

Обычно уменьшение цены и увеличение плотности памяти связано с уменьшением размеров транзисторов при переходе от одной технологии производства к другой (это справедливо для любого типа полупроводниковой памяти, в том числе RAM и DRAM). При этом на одинаковых по площади кремниевых пластинах может располагаться большее количество ячеек памяти, что влечет уменьшение цены за единицу объема памяти.

Ячейка flash-памяти состоит только из одного транзистора, где может храниться один бит информации. Для RAM, к примеру, требуется 6 транзисторов (или 4 транзистора и 2 резистора), для DRAM — один транзистор и одна емкость, для EPROM — два транзистора. Один транзистор считался наименьшей единицей для хранения одного бита данных. В 1992 году группа инженеров компании Intel начала разработки с целью

уменьшить удельную площадь кремниевой пластины, требуемой для хранения одного бита данных. Они решили использовать только часть транзистора для хранения 1 бита, т.е. транзистор должен хранить не один, а несколько бит данных. Так появилась новая технология Intel StrataFlash, обеспечивающая хранение 2 бит на одном транзисторе.

Как уже говорилось ранее, flash-память — это транзистор с плавающим затвором, который позволяет хранить электроны. Поведение транзистора зависит от количества электронов. Операция программирования (заряд плавающего затвора) создает поток электронов между истоком и стоком транзистора. Часть этих электронов набирает достаточное количество энергии, чтобы преодолеть барьер Si-SiO $_2$  и оказаться запертой на плавающем затворе.

Если заряд плавающего затвора у однобитного транзистора меньше 5000 электронов, то ячейка хранит логическую "1", а если заряд больше 30000 электронов, то — "0". Заряд ячейки вызывает изменение порогового напряжения транзистора. При операции чтения измеряется величина этого порогового напряжения. По нему определяется количество заряда на плавающем затворе.



На рис.1.12 показано распределение пороговых напряжений для массива из полумиллиона ячеек. После операции стирания, или программирования каждой его ячейки было проведено измерение порогового напряжения. Результаты измерений представлены на

рисунке. Стертые ячейки (логическая 1) имели порог 3.1B, в то

время как запрограммированные (логический 0) - более 5В.

Flash-ячейка является аналоговым запоминающим устройством, а не цифровым. Она хранит определенный заряд (с точностью до одного электрона), а не биты. Поэтому, используя контролируемый метод программирования, на плавающий затвор можно поместить точное количество заряда. Если найден способ установления четырех разных порций величины заряда в одно из состояний, то можно запрограммировать два бита данных на одной ячейке. Каждое из четырех состояний соответствует одному из двухбитных наборов.

На рис.1.13 показано распределение порогового напряжения для полумиллиона ячеек, способных хранить два бита данных. После сти-

рания или точного программирования одного из трех состояний (трех, потому что одно состояние получается при стирании) были измерены величины пороговых напряжений, и результаты помещены на рисунок. Заметим, что точное управление зарядом позволило двум средним состояниям сузить разброс напряжений до 0.3B, что соответствует 3000 электронов.



Рис.1.13

В начале 90-х flash-память рассматривалась как потенциальная замена жестких дисков малых объемов для применения в устройствах, требующих хранения небольшого количества данных и потребляющих мало энергии.

Одной из проблем применения flashпамяти была ее вы-

сокая цена по сравнению с магнитными носителями. К надежности flash-памяти предъявлялись более высокие требования, чем к магнитным носителям, потому что в последних применялся механизм коррекции ошибок, да и скорость вращения диска была не велика для правильного чтения информации.

Технология многобитной ячейки представляла собой идеальное решение для замены жесткого диска с меньшей, чем для однобитной flash-памяти, ценой. Но требовалось удовлетворить нескольким жестким требованиям, которые касались надежности такой памяти. Этой целью задалась фирма Intel, когда начала выполнение программы MLC. В лаборатории компании велись разработки методов размещения и чтения точного заряда, создавался тестовый 32Мb чип по данной технологии с возможностью сохранения нескольких бит информации в одной ячейке памяти. При этом решались три основные задачи:

- Точное размещение заряда: программирование ячейки flashпамяти должно хорошо контролироваться (что требует детального изучения физики программирования). Это значит, что во время программирования нужно подводить к ячейке ток на строго определенное время.
- Точное чтение количества заряда: операция чтения MLC-памяти это, в основном, аналого-цифровое преобразование заряда, сохраненного в ячейке, в цифровые данные (новое решение для устройств памяти).

– Надежное хранение заряда: для сохранения заряда на долгое время требовалось сделать его утечку меньше одного электрона за день (утечка даже одного электрона в день даст ошибку в бите за десять лет хранения).

Такой чип был создан в 1994 году. Исследования показали, что при нормальной температуре ошибка в бите может возникнуть примерно через 50 лет. Это позволило убрать дополнительные схемы коррекции ошибок для памяти и сэкономить оборудование. С 1995г. Intel развернул большой проект по разработке и созданию на его основе серийной памяти. 32Мб чип показал стабильность и надежность методов, используемых для программирования и чтения данных.

Регуляторы напряжения, необходимые для чтения, поместили внутрь чипа, избавившись от внешнего конвертера напряжения. Позже, в связи с ростом спроса на такую память, было решено делать 64Мб чипы. В сентябре 1997 года был создан первый такой чип. А в 1999 году получен чип с напряжением питания 3В, используемым сейчас для большинства видов flash-памяти. Сравнение обычной flash-памяти и Intel StrataFlash проведено в табл.1.1.

Таблица 1.1

|                             | Однобитовая<br>flash-память (Intel) | 5B StrataFlash<br>память | 3B StrataFlash<br>память |
|-----------------------------|-------------------------------------|--------------------------|--------------------------|
| Размер (Mbit)               | 32                                  | 64                       | 128                      |
| Размер одного<br>блока (Kb) | 64                                  | 128                      | 128                      |
| Напряжение<br>питания (B)   | 2.7 - 3.6                           | 4.5 - 5.5                | 2.7 - 3.6                |
| Время чтения (ns)           | 120                                 | 150                      | 150                      |
| Время записи (ms)           | 11.3                                | 12.6                     | 13.6                     |
| Время стирания (s)          | 0.55                                | 0.7                      | 1.2                      |
| Рабочая<br>температура (°C) | От -40 до +85                       | От -20 до +70            | От -20 до +70            |
| Количество циклов<br>записи | 100000                              | 100000                   | 100000                   |

Как видно из таблицы, скорость чтения одного блока для Strata-Flash-памяти превосходит скорость чтения для обычной памяти более чем в полтора раза. Это связано с тем, что из одной ячейки памяти читаются сразу два бита, а не один. Вместе с тем, прибавляется некоторое время задержки, связанное с расшифровкой значений битов. То же – при записи и стирании. Остальные параметры достаточно похожи для всех видов памяти.

#### Программируемы логические матрицы

Переход от ПЗУ к программируемым логическим матрицам (ПЛМ, PLM) обеспечивает практическую безызбыточность реализации логиче-

ских преобразователей и в конечном итоге – значительное снижение необходимой степени интеграции и энергопотребления для данных М и N.

Технические идеи, которые легли в основу построения ПЛМ:

- 1) трансформация матрицы в частичный дешифратор, реализующий заданное подмножество (мощностью  $q << 2^M$ ) импликант от M переменных;
- 2) разрешение одновременной активизации в матрице любого числа входов элементов ИЛИ (в пределах 'q').

На языке логики это означает исходное представление системы булевых функций (СБФ) не в виде таблицы истинности, а в виде сокращенной ДНФ. Получение последней связано с использованием развитого аппарата совместной минимизации СБФ.

Проводя аналогию ПЛМ с модулем памяти, следует считать, что каждому адресу (входному набору) PLM могут отвечать несколько возбужденных линий связи между матрицами (в сокращенной ДНФ несколько импликант одновременно могут принимать единичные значения). Иными словами, адресуемая ячейка памяти ПЛМ представляет собой множество подъячеек, содержимое которых читается поразрядно дизъюнктивно. Множества подъячеек для разных адресов могут пересекаться, ибо одна и та же неполная конъюнкция может принимать единичное значение на разных входных наборах.

<u>Характеристика микросхем ПЛМ</u>. За их структурную характеристику принята тройка {M, q, N}. Программирование может быть масочным (пример микросхемы DM7575/76 фирмы National – {20,94,24}) либо электрическим (микросхема 82S100/101 фирмы Signetics – {16,48,8}; отечественный аналог – K556PT1/PT2). Принципиально возможно создание и репрограммируемых ПЛМ.

На рис.1.14,а дана упрошенная иллюстрация ТТЛ-технологии ПЛМ с электрическим программированием на конкретном примере. В этом примере реализуется СБФ:

$$\begin{matrix} \vdots \\ f_1 = x_1 \overline{x_2} \vee \overline{x_1} x_2; & f_2 = x_1 \overline{x_2}; & f_3 = \overline{x_1} x_2; & f_4 = 0 \rbrace. \end{matrix}$$

Заданной СБФ отвечают две базовые конъюнкции:

$$K_1=x_1\overline{x_2};\quad K_2=\overline{x_1}\,x_2.$$

Через  $I_p^x$  на рисунке обозначен путь протекания расплавляющего токи в M1, через  $I_p^f$  – в M2.

Для программирования M1 необходимо подать питание на один из конъюнкторов и последовательно соединить с корпусом те входы  $\overset{\sim}{x_i} \in \{x_i, \overset{\frown}{x_i}\}$ , для которых надо расплавить перемычки (выходы — свободные).

Программирование M2 связано о выбором конъюнктора и соединением с корпусом нужного выхода (входы — свободные).



Рис. 1.14

Микросхема K556PT2 (рис. 1.14,б – ее УГО) имеет выходы на три состояния (ТТЛ-3), РТ1 – с ОК. Для обеих микросхем  $t_{\rm B}$  = 70...80 нс;  $P_{\rm пот}$  = 850...950 мВт; вход PR (логический) – разрешение программирования; структура отвечает рис.1.14,в.

#### В этой структуре:

Регистры RG1 и RG2 – адресные формирователи. Они фиксируют адрес конъюнктора, задаваемый при программировании матриц M1 и M2 по входным и выходным линиям соответственно.

DCRP – дешифратор для задания напряжения питания на выбранный конъюнктор.

Число точек коммутации, которое характеризует трудоемкость программирования, равно в данном случае 1920 (1536 – для М1 и 384 – для М2).

<u>Вопросы использования</u>. С появлением первых ПЛМ вопросы их широкого применения для реализации модульных структур сразу же привлекли внимание исследователей. С этими вопросами связывалось решение следующих задач:

- 1) прямое преобразование таблицы переходов автомата или заданной СБФ в матрицы ПЛМ;
- 2) минимизация СБФ применительно к ПЛМ;
- 3) кодирование состояний асинхронных автоматов, реализуемых в ПЛМ;
- 4) декомпозиция СБФ на множестве микросхем ПЛМ с ограниченными характеристиками.

#### И ряд других.

Проведенные исследования показали сравнительную эффективность использования ПЛМ при реализации памяти микрокоманд (ПМК). Это учитывается при построении ПМК современных микропроцессоров. И все же практический интерес к исследованиям в области ПЛМ в настоящее время значительно снизился. Причиной явилось развитие новых технологий матричных БИС (МАБИС) и программируемых логических интегральных схем (ПЛИС), изучение которых относится к курсу автоматизации проектирования. Поэтому далее ограничимся кратким знакомством с вопросами структурного синтеза логических преобразователей на микросхемах ПЛМ.

Если необходимое число конъюнкций превышает 'q', то исходная таблица разбивается на несколько подтаблиц, каждая из которых содержит не более 'q' строк. Пусть, например, задана таблица на рис.1.15,а. Ее минимизация дает программную таблицу ПЛМ (рис. 1.15,б; прочерк означает безразличное состояние входа). Выполняя сегментирование последней по значениям переменной  $x_2$ , число безразличных состояний которой в таблице минимально, получаем две подтаблицы (рис.1.15,в,г). Каждая из них реализуется на своей ПЛМ (рис. 1.15,д).

Троичное представление переменных в программной таблице (  $x_i \in \{0,1,-\}$  ) дает полную информацию для программирования матрицы М1: значение '0' — отсутствие подачи  $x_i$ , на вход соответствующего конъюнктора (разрушение перемычки для  $x_i$ ); '1' — не подается  $\overline{x_i}$ ; прочерк — не подается ни то, ни другое (разрушение обеих перемычек).

Подтаблица выходов информативна для программирования матрицы M2: значение '0' — отсутствие связи с соответствующим конъюнктором (разрушение перемычки); '1' — сохранение перемычки.

Если число реализуемых функций превышает N, то используют несколько по-разному запрограммированных ПЛМ с объединением соответствующих входов и раздельными выходами.



Рис. 1.15

Более сложной является задача декомпозиции по входным переменным, когда их число  $M_x$  превышает M. Стандартный подход дает одномерную реализацию с предварительным дешифратором (рис.1.15,е; случай  $M_x$  = 18, M = 16). При этом используется рассмотренный ранее метод сегментации. Найдены и более экономичные (по числу корпусов ПЛМ) решения.

#### Вопросы для самопроверки

(Выбрать правильный из приведенных вариантов ответа)

- 1. На рис.1.9,г показан элемент памяти со структурой ЛИЗМОП. Если на затвор подать положительный импульс 21...25В, то в какую сторону произойдет смещение передаточной характеристики транзистора?
- А. Влево.
- В. Вправо.
- 2. Что обеспечивает переход от ПЗУ к ПЛМ?
- А. Снижение степени интеграции и энергопотребления.
- В. Снижение степени интеграции.
- С. Снижение энергопотребления.
- D. Увеличение быстродействия.
- 3. Что представляет собой адресуемая ячейка памяти ПЛМ?
- А. Множество подъячеек, содержимое которых читается поразрядно дизъюнктивно.
- В. Множество подъячеек, содержимое которых читается поразрядно коньюктивно.
- С. Статический триггер.
- D. Набор перемычек.
- 4. На рис.1.14,а дана упрощенная иллюстрация ТТЛ-технологии ПЛМ с электрическим программированием. С чем связано программирование М2?
- А. С выбором конъюнктора и соединением с корпусом нужного выхода.
- В. С выбором дизъюнктора и соединением с корпусом нужного выхода.
- С. С выбором инвертора и соединением с корпусом нужного выхода.
- D. С выбором компаратора и соединением с корпусом нужного выхода.
- 5. На рис.1.14,в показана структурная схема микросхемы К556РТ2. Для чего предназначены регистры RG1 и RG2 в этой схеме?

- А. Для фиксации адреса конъюнктора.
- В. Для фиксации адреса дизъюнктора.
- С. Для задания напряжения питания на выбранный конъюнктор.
- D. Для задания напряжения питания на выбранный дизъюнктор.

# ЛИТЕРАТУРА ПО РАЗДЕЛУ І

- 1. Райхлин В.А. Основы цифровой схемотехники. Учебное пособие. Издание второе, переработанное и дополненное. Казань: Изд-во КГТУ, 2006.
- 2. Применение интегральных микросхем в электронной вычислительной технике: Справочник / Под ред. Б.Н. Файзулаева и Б.В. Тарабрина. М.: Радио и связь, 1988.
- 3. *Лебедев О.Н.* Микросхемы памяти и их применение. М.: Радио и связь, 1990.
- Обзор flash-памяти на технологии Intel StrataFlash [Электронный ресурс]. iXBT.com © 2012. URL: http://www.ixbt.com/storage/flash-theory-p1.shtml.

Термин Метогу связывается обычно с главной (внутренней) памятью микропроцессорной системы (МПС) — внутренним запоминающим устройством или просто ЗУ Оно может включать ряд модулей память память связывается обычать ряд модулей память связывается обычать ряд модулей память связывается обычать связывается обычать связывается обычать связывается обычно с главной (внутренней) памятью микропродения памятью па

щим устройством, или просто ЗУ. Оно может включать ряд модулей памяти – оперативной (ОЗУ) и постоянной (ПЗУ). При этом каждому типу ЗУ отводится своя область общего адресного пространства памяти. Выбор того или иного модуля осуществляется дешифрацией старших разрядов адреса.

Настоящий раздел знакомит студентов с принципами построения подсистем памяти для микропроцессорных систем 18086 (отечественный аналог – МПС на основе микросхем серии К1810). Для них полный адрес главной памяти – 20-разрядный:  $A = \langle A_{19} \dots A_0 \rangle$ . Любой модуль памяти разделен на два банка: банк L (хранит младшие байты слов) и банк H (хранит старшие байты).

# 2.1. ПОНЯТИЕ МИКРОПРОЦЕССОРНОЙ СИСТЕМЫ. ОРГАНИЗАЦИЯ МОДУЛЕЙ ПАМЯТИ. МОДУЛЬ СТАТИЧЕСКОГО ОЗУ

**Понятие микропроцессорной системы**. Магистральность и модульность – два основополагающих принципа построения микропроцессорных систем. Ядро системы образуют устройства центрального процессора (ЦП) и основной, или главной памяти (Мет). Эти устройства связаны общей магистралью (системной шиной) из многоразрядных шин данных (ШД), адреса (ША) и управления (ШУ). К ней подключаются и различные внешние устройства.

Подключение устройств к системной шине выполняется не непосредственно, а через специальные интерфейсные модули – контроллеры и схемы сопряжения. Это необходимо для согласования по нагрузке и трансляции сигналов управления.

Для МПС фундаментально понятие цикла шины. С ним связываются временные диаграммы передачи адресов, данных и сигналов управления, генерируемых ЦП и интерфейсными модулями. Цикл шины – это период обмена данными (по словам или байтам) между ЦП и Мет либо устройствами ввода-вывода.

Последовательность прохождения сигналов по системной шине в смежных тактах регламентируется стандартами интерфейсов. Разрядность шин и семантика сигналов управления — непременные атрибуты интерфейса. Мы будем следовать стандартам интерфейса Multibus (отечественный аналог — И-41).

**Простейшие интерфейсные микросхемы.** Ограниченная нагрузочная способность микросхемы ЦП и использование одних и тех же ее выводов для раздельной во времени передачи адресов и данных делает необходимым применение специальных буферных микросхем для сопряжения центрального процессора с системной шиной:

- регистра-защелки 8282/83.
- двунаправленного шинного формирователя (приемо-передатчика) 8286/87.

Наклонная черта в обозначениях разделяет модификации с прямыми и инверсными выходами.

Условно-графические обозначения микросхем 8282 и 8286 вместе с функциональными схемами их разрядных секций показаны на рис. 2.1,a,б.



Рис. 2.1

Обычно регистр 8282 применяется для буферизации адреса, а формирователь 8286 — данных. Их нагрузочная способность по выходам, обращенным к системной шине (выводы  $Q_i$ ,  $B_i$ ,), достаточна для большинства применений:  $I^0_{\text{вых}} = 32\text{MA}$ ,  $C_\text{H} = 300\text{пФ}$ . Аналогичные оценки по выводам  $A_i$  значительно ниже. Однако это допустимо, так как нагрузка со стороны центрального процессора сравнительно невелика.

**Некоторые интерфейсные сигналы**. Сигнал BHE – разрешение старшего байта. Значение  $\overline{\text{BHE}} = 0$  показывает использование

старших линий данных  $D_{15} - D_8$ . При  $\overline{BHE} = 1$  передается только младший байт по линиям D7 - D0.

Вектор < ВНЕ, А<sub>0</sub>> выбирает банк памяти:

00 - активны оба банка - L и Н;

01 - только банк Н;

10 - только банк L;

11 - ни тот, ни другой.

Сигнал  $\overline{MWTC}$  – сигнал записи в память,

MRDC – сигнал чтения из памяти.

Сигнал READY (RDY) – сигнал подтверждения готовности данных от интерфейса памяти или ввода-вывода. Вплоть до восприятия этого сигнала центральный процессор находится в состоянии ожидания и текущий цикл шины остается незавершенным.

**Организация модуля памяти**. Информационная емкость отдельной микросхемы памяти ограничена по числу хранимых слов ( $N_1$  и разрядов ( $n_1$ ). Модуль памяти нужного объема с требуемой характеристикой ( $N \times n$ ) организуется следующим образом.

Строится множество субмодулей памяти разрядности 'n'. Каждый субмодуль состоит из  $]n/n_1[$  микросхем, у которых объединены все одноименные выводы, кроме информационных.

Модуль в целом состоит из  $]N/N_1[$  субмодулей, у которых объединены все одноименные выводы, кроме выводов выбора кристалла.

Такая организация модуля памяти называется страничной. В любой момент времени идет обращение только к одной странице (субмодулю).

Для сопряжения модулей ОЗУ с магистралью требуются специальные микросхемы для выполнения функций:

- дешифрации старших разрядов адреса,
- увеличения нагрузочной способности шин,
- выбора субмодуля,
- мультиплексирования линий магистрали,
- трансляции стандартных интерфейсных сигналов в сигналы управления конкретных микросхем памяти.

Поэтому каждый модуль включает свой контроллер памяти (устройство управления) и блоки сопряжения по нагрузке с шинами адресов и данных. Сложность контроллера зависит от вида памяти и типа интерфейса.

Связь модулей памяти с ША осуществляется обычно через буферы адреса, реализованные на регистрах 8282/83. Буферизация необходима для повышения нагрузочной способности шины по току и емкости.

Каждый модуль со стороны любого своего входа должен представлять для СШ единичную (или близкую к тому) нагрузку ТТЛ.

Вместе с тем емкостная нагрузка по каждому адресному входу, например, микросхем серии К537 составляет 5-10 пФ. Поэтому при объединении в субмодуль до 8 микросхем и 4-страничной организации модуля получаем суммарную емкостную нагрузку на каждую линию адреса 160 – 320 пФ, которую регистр 8282/83 обеспечивает.

Сопряжение модулей ОЗУ с ШД осуществляется через посредство приемо-передатчиков 8286/87.

Ниже рассматриваются примеры построения модулей ЗУ разных типов на основе микросхем наиболее развитых отечественных серий. Микросхемы статической памяти представлены серией К537 (КМОП), динамической — К565 (n-МОП), постоянной — К573 (ЛИЗМОП, репрограммируемые ПЗУ с ультрафиолетовым стиранием).

При этом использованы понятия, условно-графические обозначения (УГО) и мнемоники, принятые в современной схемотехнике.

**Модуль статического ОЗУ**. Рассмотрим организацию 16-страничного модуля статического ОЗУ объемом 64 Кбайт на основе микросхем К537РУ8. На рис. 2.2,а показаны блоки сопряжения, контроллер и один субмодуль памяти.

Каждый субмодуль содержит 2К 16-разрядных слов и разбит на 2 банка. Информационные выводы банка L подключены к линиям D7 – DO шины данных. Банка H – к линиям D15 – D8.

Модуль в целом инициализируется по коду  $A_{19} - A_{16}$  сигналом с выхода дешифратора DC1. Код A15 - A12 идентифицирует обращение к данному субмодулю.

Управление доступом к банкам и режимом их работы осуществляется сигналами  $\overline{BHE}$ ,  $A_0$ ,  $\overline{MWTC}$ ,  $\overline{MRDC}$  в соответствии с таблицей на рис. 2.2,б. Модуль ОЗУ выполняет операции записи и считывания как 16-разрядного слова, так и любого из его байтов. Сигналы выбора банков формируются элементами ИЛИ в зависимости от значений сигналов  $\overline{BHE}$ ,  $A_0$  при наличии сигнала разрешения с выхода DC2.

В приведенной схеме контроллера отсутствует (опущен) формирователь сигнала RDY. Она довольно проста еще и потому, что из-за наличия в базовой микросхеме управляющего входа  $\overline{OE}$  в контроллере нет специальной логики управления режимами записи и считывания. Сигналы  $\overline{MWTC}$  и  $\overline{MRDC}$  подаются на микросхемы памяти непосредственно с выхода буфера ШУ, который на схеме рис. 2.2,а не показан. Требуется и буферизация сигнала  $\overline{BHE}$  в буфере адреса.



Рис. 2.2

#### Вопросы для самопроверки

(Выбрать правильный из приведенных вариантов ответа)

- 1. Назовите основополагающие принципы построения микропроцессорных систем?
- А. Магистральность и модульность.
- В. Магистральность и кроссплатформенность.
- С. Модульность и кроссплатформенность.
- D. Иерархичность и магистральность.
- 2. Для какой цели применяются буферные микросхемы в микропроцессорных системах?
- А. Для сопряжения центрального процессора с системной шиной.

- В. Для повышения быстродействия центрального процессора.
- С. Для оптимизации работы с памятью.
- D. Для увеличения разрядности системной шины.
- 3. Какие банки памяти активны при  $< \overline{BHE}, A_0 >= 01$ ?
  - А. Активны оба банка L и H.
  - В. Только банк Н.
  - С. Только банк L.
  - D. Ни тот, ни другой.
- 4. Какими функциями должны обладать микросхемы использующиеся для сопряжения модулей ОЗУ с магистралью?
  - А. Активны оба банка L и H.
  - В. Только банк Н.
  - С. Только банк L.
  - D. Ни тот, ни другой.
- 5. Сигнал READY (RDY) это ...?
  - А. Дешифрации старших разрядов адреса.
  - В. Увеличения нагрузочной способности шин.
  - С. Выбора субмодуля.
  - D. Мультиплексирования линий магистрали.
  - Е. Мультиплексирования младших разрядов адреса.
- 6. На рис. 2.2 представлена организация 16-страничного модуля статического ОЗУ объемом 64 Кбайт на основе микросхем К537РУ8. Какими сигналами осуществляется управление доступом к банкам памяти и режимом их работы?
  - A.  $\overline{BHE}$ ,  $A_0$ ,  $\overline{MWTC}$ ,  $\overline{MRDC}$
  - B. BHE,  $A_0$ , MRDC.
  - C. BHE, A<sub>0</sub>, MWTC.
  - D.  $A_0$ ,  $\overline{MWTC}$ ,  $\overline{MRDC}$ .

#### 2.2. МОДУЛИ ДИНАМИЧЕСКОГО ОЗУ И РПЗУ

**Модуль динамического ОЗУ**. Ограничимся случаем использования микросхем динамической памяти К565РУ5.

Схема контроллера динамической памяти (КДП) оказывается достаточно сложной. Для микросхем К565РУ5 разработана БИС КДП К1810ВТ02/03 (рис. 2.3,a- ее УГО). Дробь отвечает модификациям 16К/64К. Соответственно модуль памяти может быть 4- или 2-страничным (включает 4 или 2 субмодуля-банка). Если емкость банка равна 16К слов (на вывод  $16/\overline{64}$  микросхемы подано напряжение питания +5В), то

 $AL_7 := B0$ ,  $AH_7 := B1$ . Выбор того или иного субмодуля инициализируется сигналами  $\overline{RAS}$  3-0 по вектору <B1, B0>. При этом  $\overline{RAS}$  2 :=  $\overline{OUT}_7$ .



Рис. 2.3

Для банков по 64К слов (вывод  $16/\overline{64}$  заземлен)  $\overline{RAS}$  3 := B0 – вход выбора банка;  $\overline{RAS}$  1,0 – сигналы инициализации банков.

Семантика сигналов на других выводах микросхемы КДП:

- PCS инициализация обращения по чтению/записи;
- REFRQ внешний запрос регенерации;
- XACK готовность данных. Вырабатывается в конце цикла чтения/записи. Сигналы  $\overline{\text{RD}}/\overline{\text{WR}}$  должны быть активны, пока не установится  $\overline{\text{XACK}} = 0$ ;
- SACK готовность системы. Вырабатывается в начале цикла чтения/записи. Оповещает ЦП о фактическом начале цикла памяти, если оно задерживается относительно момента активизации PCS.
- WE выход разрешения записи;
- х0, х1 выводы подключения кварцевого резонатора. При его отсутствии на вход х1 подается сигнал СLК.

Структурная схема КДП (рис. 2.3,6) условно разбита на 2 блока:

1. БПА – блок приема адреса. В него входят:

ВА1,2 – буферы адреса;

CR MAR – счетчик/регистр адресов регенерации;

MS1,2 – мультиплексоры.

- 2. БС блок синхронизации. Состав БС:
  - Т триггер формирования запроса на регенерацию по сигналу от внешнего источника;
  - TR счетчик/таймер, инициирующий внутренний запрос на регенерацию; SGN генератор синхроимпульсов (СИ);
  - SYNC схема, которая выдает при активных REFRQ или TR сигнал REF в момент поступления соответствующего СИ;
  - A арбитр, который разрешает конфликты между PCS и REF;
  - LS логическая схема, которая реализует требуемую временную диаграмму управляющих сигналов памяти.

В цикле регенерации к адресным выходам КДП подключаются выходы CR MAR и вырабатывается только сигнал  $\overline{RAS}$ . Выходы  $\overline{CAS}$ ,  $\overline{WE}$ ,  $\overline{XACK}$  и  $\overline{SACK}$  остаются неактивными. По окончании очередного цикла регенерации содержимое CR MAR увеличивается на 1.

Таймер выставляет запросы на регенерацию каждые 10 - 16 мкс. По любому запросу регенерируется одна строка. Так что 128 строк при REFRQ = 0 будут регенерированы за 2 мс. Это случай распределенной регенерации.

По REFRQ = 1 память переводится в режим непрерывной (пакетной) регенерации. При этом запросы циклов памяти на чтение/запись по  $\overline{PCS}$  = 0 арбитром игнорируются. Но точно так же арбитр игнорирует сигнал REF = 1 до окончания цикла памяти.

Если

#### REFRQ = XACK& RD & WR,

то внешний запрос на регенерацию будет формироваться всякий раз, когда обращение к памяти отсутствует. Это случай так называемой "прозрачной" (скрытой) регенерации.

Использование КДП в составе модуля динамической памяти емкостью 256К байт показано на рис. 2.4,а. Память в целом имеет объем 1М байт и содержит 4 таких модуля.

Модуль включает 32 микросхемы К565РУ5. Разбит на 2 банкасубмодуля по 64К 16-разрядных слов каждый. Любой банк делится на 2 подбанка по 64К байт для хранения байтов Н и L слова. Выбор модуля, банка и байта определяется соответствующими полями адреса рис. 2.4,б.

Разгрузки ША в данном случае не требуется. Буферизация данных осуществляется приемопередатчиками 8286, управляемыми сигналами MWTC и MRDC.

Сигнал НАСК с выхода КДП используется как сигнал RDY для ЦП.

**Модуль репрограммируемого ПЗУ**. Рассмотрим пример построения 8-страничного модуля РПЗУ емкостью 32К байт (16К 16-раз-



Рис. 2.4

рядных слов) на микросхемах К573РФ5. Структура модуля в целом с "раскрытием" субмодуля і представлена на рис. 2.5. При этом учтены особенности управления в используемых микросхемах дешифраторов (DC) и генератора импульсов (G). Субмодуль реализован на двух микросхемах памяти — для хранения байтов L и H. В модуле 16 таких микросхем. Буферы ША, ШD и внешняя времязадающая цепь генератора G в схеме рис. 2.5 не показаны.

Сигнал EPROM идентификации модуля РПЗУ поступает с выхода соответствующего DC.

Модуль может работать в режимах хранения, считывания и записи (программирования). Стирание информации выполняют ультрафио-

летовым облучением микросхем памяти с соблюдением определенных требований.



Рис. 2.5

В режиме считывания по  $\overline{\text{MRDC}}$  = 0. Дешифратор DC1 выбирает і-страницу сигналом  $\overline{\text{CS}}_i$  = 0. На всех выходах DC2 и DC3 имеем 0 из-за блокирующего действия сигнала 1 от генератора G на их входах  $\overline{\text{OE}}$ . Этот генератор находится в исходном устойчивом состоянии  $\overline{\text{Q}}$  =1, так как его управляющие входы  $\overline{\text{A}}$ ,  $\overline{\text{R}}$  пассивны ( $\overline{\text{A}}$   $\overline{\text{R}}$  =10).

Наличие 0 на входах  $\overline{\text{OE}}$  всех микросхем памяти означает, что они подготовлены к считыванию информации по выставленному адресу. Но реализация режима считывания происходит только в двух микросхемах выбранной страницы. Чтение в данном случае выполняется словами, что характерно для работы с памятью программ.

Режим программирования обеспечивают сигналы  $\overline{\text{EPROM}} = \text{O}$ ,  $\overline{\text{MWTC}} = 0$  (при этом управление на входе генератора  $\overline{\text{A}}$  B  $\overline{\text{R}} = 011$ ). На выходе  $\overline{\text{Q}}$  генератора формируется отрицательный импульс длитель-

ностью 50 мс, который транслируется DC1 в требуемый положительный импульс  $\overline{CS}_i$ . При этом  $\overline{OE}$  L<sub>i</sub> v  $\overline{OE}$  H<sub>i</sub> = 1 в соответствии с заданным  $<\overline{BHE}$  , A<sub>0</sub>>.

Запись происходит при подаче 26В на входы  $U_{PR}$  нажатием ключа SB. Записываемое слово или байт поступает на информационные выводы микросхем памяти по линиям ШD. На время записи в процессор посылается сигнал RDY =  $\overline{Q}$  = 0, который переводит ЦП в состояние ожидания.

Программирование модуля РПЗУ выполняется в обычном цикле обращения для записи по команде MOV (переслать), но с увеличением длительности цикла.

#### Вопросы для самопроверки

(Выбрать правильный из приведенных вариантов ответа)

- 1. На рис. 2.3,б показана структурная схема блока синхронизации контроллера динамической памяти для микросхем К565РУ5. Для чего предназначен арбитр (блок A)?
  - А. Для разрешения конфликтов между PCS и REF.
  - В. Для формирования запроса на регенерацию по сигналу от внешнего источника.
  - С. Для генерации синхроимпульсов.
  - D. Для инициирования цикла чтения/ записи.
- 2. На каких микросхемах можно построить модуль репрограммируемого ПЗУ?
  - А. К573РФ5.
  - В. К565РУ5.
  - C. K155ИЕ7.
  - D. K155PE21.
- 3. Как осуществляется стирание информации в модуле репрограммируемого ПЗУ, построенного на микросхемах К573РФ5?
  - А. Ультрафиолетовым облучением.
  - В. Пережиганием перемычек.
  - С. Сбросом статического триггера.
  - D. Разрядом емкости.
- 4. На рис. 2.5 представлен 8-страничный модуль РПЗУ емкостью 32 Кбайт. Какие сигналы обеспечивают режим программирования?

- A.  $\overline{\mathsf{EPROM}} = 0$ ,  $\overline{\mathsf{MWTC}} = 0$ .
- B.  $\overline{\mathsf{EPROM}} = 0$ ,  $\overline{\mathsf{MWTC}} = 1$ .
- C. EPROM = 1, MWTC = 0.
- D.  $\overline{\mathsf{EPROM}} = 1$ ,  $\overline{\mathsf{MWTC}} = 1$ .
- 5. На время записи в процессор посылается сигнал RDY = 0 (рис. 2.5). В какое состояние переходит ЦП после этого?
  - А. Активное.
  - В. Пассивное.
  - С. Ожидание.
  - D. Хранение.

# **ЛИТЕРАТУРА ПО РАЗДЕЛУ ІІ**

- 1. Райхлин В.А. Основы цифровой схемотехники. Учебное пособие. Издание второе, переработанное и дополненное. Казань: Изд-во КГТУ, 2006.
- 2. Лебедев О.Н. Микросхемы памяти и их применение. М.: Радио и связь, 1990.
- 3. Райхлин В.А., Борисов А.Н. Основы организации микропроцессорных систем. Казань: Изд-во КГТУ, 1998.

# 3.1. ПЕРЕХОД НА МПК БИС. ПОНЯТИЕ СИСТЕМНОГО МОДУЛЯ. МПС КР1804ВС1. ОРГАНИЗАЦИЯ ОПЕРА-ЦИОННОГО УСТРОЙСТВА

### Переход на МПК БИС

Радикальное решение проблемы унификации элементной базы ЭВМ при значительном повышении уровня интеграции связывается с применением микропроцессорных комплектов (МПК) БИС – *секционных* микропроцессоров. В недавнем прошлом они достаточно широко применялись при построении универсальных и специализированных систем (см. табл.3.1).

Применение Число Разрядность Серия Технология БИС (АЛУ) **/** аналог. <mark>И</mark><sup>2</sup>Л K583 11 Контроллеры **И**<sup>2</sup>Л K584 4 **SBPO 400** 4n ТТЛШ 585 8 2n / K589, I 3000 КМОП ЧПУ **K587** 4 кмоп ЧПУ K588 21 16n ТТЛШ K589 2n **/** 13000 8 K1800 ЭСЛ 10 4n M 10800 K1802 ТТЛШ CM 1300 15 8n CM 1600, CM 1420, **KP1804** ТТЛШ 29 АМД 2900, CM 1700 4n **/** Ам 2900 ТТЛШ 1822 10 (1989) Супермини-ЭВМ 8n ЧПУ, бортовая ап-1824 КМОП 3 (1989) 16n паратура KP1828 ТТЛШ Диагностика МПС

Таблица 3.1. Отечественные МПК-БИС

И хотя в настоящее время по объективным причинам (тенденции развития информационных технологий, трудности проектирования микропрограммного обеспечения при разработке устройств на основе секционных микропроцессоров) превалируют однокристальные микропро-

цессоры, МПК БИС продолжают занимать свою нишу. Среди отечественных серий наибольший познавательный интерес представляет комплект КР1804. Он удобен для реализации специализированных систем средней производительности силами небольших коллективов. Состав комплекта представлен в табл.3.2.

Таблица 3.2

| Тип мик-<br>росхемы | Назначение микро-<br>схемы         | Разряд-<br>ность | Быстродей-<br>ствие, нс | Р <sub>ср</sub> ,<br>мВт | Число<br>выводов |
|---------------------|------------------------------------|------------------|-------------------------|--------------------------|------------------|
| KP1804 BC1          | Микропроцессорная<br>секция (мпс)  | 4                | 95                      | 1250                     | 40               |
| KP1804 BP1          | Схема ускоренного<br>переноса      | -                | 7                       | 545                      | 16               |
| КР1804 ИР1          | Параллельный ре-<br>гистр          | 4                | 10                      | 650                      | 16               |
| КР1804 ВУ1          | Схема управления<br>адресом МК     | 4                | 95                      | 650                      | 28               |
| КР1804 ВУ2          | и                                  | ıı.              | и                       | ii.                      | 20               |
| КР1804 ВУ3          | Схема управления следующим адресом | 8                | 35                      | 575                      | 16               |

#### Понятие системного модуля

Рассмотренные в курсе «Схемотехника» микросхемы со средней степенью интеграции можно назвать *структурными модулями*. Любая из них — это фрагмент (к-разрядная секция) некоторого операционного узла (*структуры*) — схемы контроля, АЛУ, регистра, счетчика и др. Произвольное цифровое устройство представляет собой взаимосвязанную совокупность различных операционных узлов.

В отличие от структурного модуля каждый элемент МПК БИС – это фрагмент не отдельного операционного узла, а устройства в целом – процессорного (с минимальным объемом внутренней памяти), устройства управления и т.д. – как составной части системы. Поэтому такие модули можно назвать системными. Любой из них представляет собой взаимосвязанную совокупность различных структурных модулей.

При использовании МПК БИС исключается этап проектирования операционных узлов (рис.3.1). Множество внутренних свзей размещается на самом кристалле. Это позволяет значительно повысить степень интеграции модуля, сохранив неизменным число выводов его корпуса.

Для секционных БИС характерно: 1) наращивание разрядности путем каскадирования однотипных модулей; 2) микропрограммное управление. Разрядность модуля ограничена допустимой степенью интеграции и числом выводов корпуса. Использование микропрограммно-



го управления позволяет разрабатывать системы с произвольным набором команд. При этом каждой команде отвечает своя последовательность микрокоманд, генерируемая блоком микропрограммного управления (БМУ). Микропрограммы выполнения команд хранятся в ОЗУ или ПЗУ.

Типовой формат микрокоманды показан на рис.3.2. Здесь КОП – код операции, подаваемый на входы дешифраторов процессорных элементов (ПЭ). Число ПЭ определено требуемой ра-

зрядностью процессора в целом. Сигналы микроопераций обеспечивают управление по дополнительным входам модулей, входящих в состав микроЭВМ. Биты поля следующего адреса подаются на БМУ для генерации адреса следующей микрокоманды.

Состав микрокоманд ПЭ ограничен: чтение, запись (операции с памятью), сложение, вычитание, простейшие логические операции, сдвиги, некоторые операции анализа (все — нули, все — единицы и др.). В общем случае арифметико-логические операции подразумевают выполнение бинарных арифметических либо логических действий в АЛУ над тремя потоками данных: содержимое накапливающего регистра (АКК), одного из регистров внутренней памяти (БРГ), входным потоком (В) из внешней памяти. Операции чтения, записи и сдвигов можно проводить с использованием АКК и БРГ. Для проведения анализов в состав ПЭ полезно включать специальную схему анализов (СА). Соответствующая обобщенная схема ПЭ показана на рис.3.3.

Помимо модулей памяти (микрокоманд и данных), ПЭ, компонентов БМУ, в состав МПК БИС входит модуль ускорения переносов и ряд т.н. интерфейсных модулей (регистры, дешифраторы, формирователи, обработчики прерываний и др.) для организации обменов между центральным процессором и внешними устройствами (ВУ): дисками и др.



Набор и организация шин для приема и передачи данных, адресных шин, набор управляющих сигналов и кодов признаков состояний определяют протокол обмена, или метод синхронизации процессора и ВУ. Интерфейсные модули, включаемые в состав МПК БИС, ориентированы на реализацию принятого для этого МПК протокола. Компоненты интерфейса, относящиеся непосредственно к ВУ, обычно называют контроллерами. Их разработка представляет собой самостоятельную задачу для каждого нового протокола и каждого ВУ. Необходимым условием унификации контроллеров является стандартизация протоколов.

# Микропроцессорная секция (МПС) КР1804ВС1

Структурная схема МПС показана на рис.3.4. Узлы микросхемы сгруппированы в 4 блока:

— **Блок внутренней памяти (БВП)** включает регистровое запоминающее устройство (P3У) — 16 4-разрядных регистров с двумя группами адресов  $<A_3$  ...  $A_0>$  и  $<B_3$  ...  $B_0>$ , задаваемыми из микрокоманды (МК). По этим адресам можно одновременно читать содержимое двух регистров РЗУ в регистры PrA и PrB соответственно. При совпадении адресов на выходы A и B передается содержимое одного и того же регистра. PrA и PrB служат источниками операндов, над которыми выполняется обработка.

Запись в РЗУ в каждом тактовом периоде может производиться лишь в один из регистров по адресу  $<B_3 \dots B_0>$ . Данные на вход РЗУ поступают из АЛУ через узел сдвигателя данных АЛУ (СДА). Данные



Рис.3.4

могут передаваться без сдвига либо со сдвигом на 1 разряд влево или вправо. В зависимости от направления сдвига выводы  $PR_0$  и  $PR_3$  служат входом или выходом для записи вдвигаемого или выдачи выдвигаемого разрядов.

Временная диаграмма чтения и записи в РЗУ приведена на рис.3.5. В процессе чтения вход РЗУ логически



и в РЗУ приведена на рис.3.5. В процессе чтения вход РЗУ логически отключен (интервал  $t_1 \dots t_2$ ). В интервале  $t_2 \dots t_3$  входы РгА и РгВ логически отключены от выходов РЗУ и сохраняют принятую ранее информацию.

- **Блок рабочего регистра Q (БР)** содержит 4-разрядный PrQ на D-триггерах. Содержимое регистра *постоянно* передается в узел АЛУ. Запись в PrQ происходит *по фронту* синхросигнала. Данные на его вход передаются через узел сдвигателя регистра (СР), который работает аналогично СДА. Через СР на вход PrQ могут передаваться данные с выхода АЛУ либо самого регистра. Последнее обеспечивает выполнение сдвига PrQ параллельно с операцией АЛУ.
- **Блок арифметическо-логический (БАЛ)** включает АЛУ с двумя 4-разрядными входами R и S. Данные на эти входы поступают с выхода селектора источников данных (СИД). СИД коммутирует: на вход R выход PrA, внешнюю шину данных  $D_3 \dots D_0$  либо нулевое значение; на вход S один из трех источников (PrA, PrB, PrQ) или 0. Результат операции АЛУ поступает не только на СДА и CP, но и на селектор выходных данных (СВД), который коммутирует в выходную шину  $Y_3 \dots Y_0$  содержимое PrA либо выход АЛУ. СВ<u>Д п</u>остроен на элементах с тремя состояниями и управляется сигналом OE.

Дополнительные выходы АЛУ:

Z (открытый коллектор) – признак нулевого результата (Z=1, если F=0);  $F_3$  – старший разряд результата (знаковый);

С<sub>4</sub> – перенос из старшего разряда;

OVR — признак переполнения (при выполнении арифметических операций OVR =  $C_3 \oplus C_4$  , где  $C_3$  — перенос в старший разряд);

Р и G – предназначены для подключения схемы ускорения переносов.

– **Блок управления (БУ)** предназначен для преобразования содержимого поля кода операций  $<I_8$  ...  $I_0>$  МК в систему управляющих сигналов. Это поле делится на 3 части:  $I_{210}$  – поле управления источни-

ками данных;  $I_{543}$  — поле управления операциями АЛУ;  $I_{876}$  — поле управления приемником. В табл.3.3 приведены комбинации значений  $I_{210}$  и соответствующие им операнды на входах R и S АЛУ. Данные на шину D могут поступать из разных источников (рис.3.6).

Таблица 3.3

| $I_2$ | $l_1$ | $I_0$ | R | S | $I_2$ | $I_1$ | $I_0$ | R | S |
|-------|-------|-------|---|---|-------|-------|-------|---|---|
| 0     | 0     | 0     | A | Q | 1     | 0     | 0     | 0 | A |
| 0     | 0     | 1     | Α | В | 1     | 0     | 1     | D | A |
| 0     | 1     | 0     | 0 | Q | 1     | 1     | 0     | D | Q |
| 0     | 1     | 1     | 0 | В | 1     | 1     | 1     | D | 0 |



В АЛУ предусмотрено выполнение 3 арифметических и 5 логических операций (табл.3.4). Операция вычитания (Со = 1) - суммирование обратных кодов (без учета переноса из старшего разряда), а при  $C_0 = 0 - дополни$ тельных. Величина «-1» в обратном коде – 1111.

Рис.3.6

Таблица 3.4

| $I_5$ | $I_4$ | $I_3$ | Операция АЛУ  | $I_5$ | $I_4$ | $I_3$ | Операция АЛУ               |
|-------|-------|-------|---------------|-------|-------|-------|----------------------------|
| 0     | 0     | 0     | $R + S + C_0$ | 1     | 0     | 0     | $R \wedge S$               |
| 0     | 0     | 1     | $S-R-1+C_0$   | 1     | 0     | 1     | $\stackrel{-}{R} \wedge S$ |
| 0     | 1     | 0     | $R-S-1+C_0$   | 1     | 1     | 0     | $R \oplus S$               |
| 0     | 1     | 1     | $R \lor S$    | 1     | 1     | 1     | $\overline{R \oplus S}$    |

ПРИМЕР: Пусть  $I_{543} = 001$ ;  $S = 6_{10}$  (0110<sub>2</sub>),  $R = 5_{10}$  (0101<sub>2</sub>),  $C_0 = 1$ .

Тогда  $S + (-R - 1) + C_0 = S + R + C_0 = 0110 + 1010 + 1 = 10001$ .

Поле управления приемником операнда  $I_{876}$  определяет (см. табл. 3.5), должен ли:

 на выход Y быть выдан результат операции с выхода АЛУ или же содержимое PrA;

Таблица 3.5

| ,     | 7                                     | 7 | Р        | 3У                   | Р        | rQ                     | Вых.   | CĮ     | ļА     | С      | Р     |
|-------|---------------------------------------|---|----------|----------------------|----------|------------------------|--------|--------|--------|--------|-------|
| $I_8$ | 3 <sup>1</sup> 7 <sup>1</sup> 6 Сдвиг |   | Загрузка | Сдвиг                | Загрузка |                        | $PR_0$ | $PR_3$ | $PQ_0$ | $PQ_3$ |       |
| 0     | 0                                     | 0 | -        | -                    | 1        | $F \rightarrow Q$      | F      | Х      | Х      | Х      | Х     |
| 0     | 0                                     | 1 | -        | -                    | 1        | -                      | F      | Х      | Х      | Х      | Х     |
| 0     | 1                                     | 0 | -        | $F \rightarrow B$    | ı        | -                      | Α      | Х      | Х      | Х      | Х     |
| 0     | 1                                     | 1 | -        | $F \rightarrow B$    | ı        | -                      | F      | Х      | Х      | Х      | Х     |
| 1     | 0                                     | 0 |          | $F/_2 \rightarrow B$ |          | $Q_{/2} \rightarrow Q$ | F      | $F_0$  | Вход   | $Q_0$  | Вход  |
| 1     | 0                                     | 1 | Вправо   | $F/_2 \rightarrow B$ | -        | -                      | F      | $F_0$  | Вход   | $Q_0$  | х     |
| 1     | 1                                     | 0 | Влево    | $2F \rightarrow B$   | Влево    | $2Q \rightarrow Q$     | F      | Вход   | $F_3$  | Вход   | $Q_3$ |
| 1     | 1                                     | 1 | Влево    | $2F \rightarrow B$   | -        | -                      | F      | Вход   | $F_3$  | Х      | $Q_3$ |

- результат операции АЛУ загружаться в регистр РЗУ, адресуемый полем <B<sub>3</sub> ... B<sub>0</sub>>;
- результат операции АЛУ при загрузке РЗУ сдвигаться влево или вправо;
- одновременно с этим производиться сдвиг в PrQ.

# Организация операционного устройства (ОУ)

При объединении нескольких МПС с целью наращивания разрядности ОУ выводы  $PR_0$  и  $PQ_0$  старшей секции соединяются с выводами  $PR_3$  и  $PQ_3$  соседней младшей. Выводы Z всех секций объединяются и подключаются через резистор 470 Ом к источнику питания.

Задержка переноса от входа  $C_0$  до выхода  $C_4$  в одной секции составляет 20 нс, от входов адресов  $<A_3\dots A_0>$  и  $<B_3\dots B_0>$  до выхода  $C_4$  в первой секции — 70 нс. Так что задержка поступления переноса на вход  $C_0$  старшей секции 16-разрядного ОУ составит 70 +  $2\cdot 20=110$  нс. При использовании схемы ускорения переносов (СУП) время распространения сигналов от входов адресов до выходов Р и G равно 59 нс, задержка СУП — 5 нс и рассмотренная ранее задержка снижается до 64 нс. Выигрыш увеличивается с ростом числа объединяемых МПС. Этот вопрос уже изучался в курсе «Схемотехника» на примере совместного использования микросхем К155ИПЗ и К155ИП4.

Можно по-разному распорядиться остающимися свободными выводами  $PR_3$  и  $PQ_3$  старшей секции и выводами  $PR_0$  и  $PQ_0$  младшей. В зависимости от этого с помощью дополнительных мультиплексоров, управляемых из микрокоманды (МК), могут быть реализованы различные варианты сдвигов (включая циклический и образование единого сдвигового регистра из P3Y и Q).

За исключением выводов Z, используются только выходы признаков старшей МПС. Из этих признаков и значений выходов  $PR_0$ ,  $PQ_0$  младшей секции (при сдвиге вправо) и  $PR_3$  старшей секции (при сдвиге влево) формируется и 4-разрядное *слово состояния* (CC) ОУ. Три разряда CC хранят признаки Z,  $F_3$ , OVR, принимаемые с выходов признаков ОУ. В 4-м разряде CC хранится одно из:  $C_4$ ,  $PR_3$ ,  $PR_0$ ,  $PQ_0$ , 0, 1. Этот разряд используется для получения значения  $C_0$  младшей МПС. Формирование CC и  $C_0$  происходит с помощью мультиплексора и регистра PCC ОУ под управлением соответствующих полей МК.

Формат микрокоманды в рассмотренном варианте организации управления операционным устройством показан на рис.3.7 (n – число МПС).



#### Вопросы для самопроверки

(Выбрать правильный из приведенных вариантов ответа)

- 1. Системный модуль это ...?
  - А. Фрагмент некоторого операционного узла.
  - В. Фрагмент некоторого устройства.
  - С. Составная часть вычислительной системы.
  - D. Взаимосвязанная совокупность различных структурных модулей.
- 2. Микропроцессорные комплекты БИС применяются для построения ...?
  - А. Универсальных вычислительных систем.
  - В. Специализированных систем.
  - С. Высокопроизводительных систем.
  - D. Систем малой и средней производительности.
- 3. На основе МПК БИС строятся ...?
  - А. Однокристальные микропроцессоры.
  - В. Секционные микропроцессоры.

- С. Микропроцессоры со стандартным составом команд.
- D. Микропроцессоры со специальным составом команд.
- 4. Для секционных микропроцессоров характерно ...?
  - А. Наращивание разрядности путем каскадирование однотипных модулей.
  - В. Микропрограммное управление.
  - С. Специализация состава команд.
  - D. Универсализация состава команд.
- 5. Микропроцессорная секция КР1804ВС1 включает ...?
  - А. Блок внутренней памяти.
  - В. Блок внешней памяти.
  - С. Блок рабочего регистра.
  - D. Блок арифметическо-логический.
  - Е. Блок управления.
  - F. Блок прерываний.
- 6. Блок внутренней памяти секции КР1804ВС1 включает ...?
  - А. Регистровое запоминающее устройство.
  - В. Кеш-память.
  - С. Выходные регистры.
  - D. Входные регистры.
  - Е. Узел сдвигателя данных.
- 7. Блок рабочего регистра секции КР1804ВС1 включает ...?
  - А. АЛУ.
  - В. Регистр.
  - С. Сдвигатель регистра.
  - D. Узел управления.
- 8. Данные на вход рабочего регистра секции KP1804BC1 могут подаваться ...?
  - А. С выхода самого регистра.
  - В. С выхода АЛУ.
  - С. От блока внутренней памяти.

- 9. Данные на входы АЛУ секции КР1804BC1 могут подаваться ...?
  - А. От блока внутренней памяти.
  - В. С внешней шины данных.
  - С. От селектора выходных данных.
  - D. От блока регистров.
- 10. Микрокоманда управления микропроцессорной секцией КР1804 включает ...?
  - А. Поле управления источником данных.
  - В. Поле управления операциями АЛУ.
  - С. Поле управления передатчиком.
  - D. Поле управления приемником.
  - Е. Другие поля.
- 11. Слово состояния операционного устройства (ОУ) МПУ КР1804 формируется ...?
  - А. С выходов признаков старшей секции ОУ.
  - В. С выходов признаков младшей секции ОУ.
  - С. Из сигналов  $Z, F_3, C_4, OVR$ .

# 3.2. МИКРОСХЕМЫ УПРАВЛЕНИЯ И ОРГАНИЗАЦИЯ УСТРОЙСТВА УПРАВЛЕНИЯ МИКРОПРОЦЕССОРА КР1804

# Микросхемы управления КР1804ВУ1 и КР1804ВУ3

Схема управления адресом микрокоманды (СУАМ) КР1804 ВУ1 показана на рис.3.8 сверху. Она формирует на своем выходе 4 разряда адреса. Объединение нескольких СУАМ обеспечивает нужную разрядность адреса, по которому из управляющей памяти считывается

очередная микрокоманда.

|                |    | Таблица 3.6     |
|----------------|----|-----------------|
| S <sub>1</sub> | So | Источник        |
| 9              | 00 | адреса          |
| 0              | 0  | CMK             |
| 0              | 1  | PA              |
| 1              | 0  | CT <sub>0</sub> |
| 1              | 1  | D               |

В микросхеме предусмотрены 4 источника адреса: счетчик микрокоманд (СМК), регистр адреса (РА), стек, входная шина адреса <D $_3$  ... D $_0>$ . Блок выбора адреса (БВА) в соответствии с комбинацией управляющих сигналов S $_1$ , S $_0$  передает содержимое одного из этих источников на свой выход (см. табл.3.6).



Рис.3.8

СМК – 4-разрядный. По фронту синхросигнала С в него заносится значение [БВА]+ $C_0$  (значение адреса предыдущего такта, увеличенное на единицу). При объединении нескольких СУАМ выход переноса  $C_4$  подключается ко входу  $C_0$  следующей старшей секции. На вход  $C_0$  младшей секции подается логическая 1. Перенос  $C_4$  из старшей секции теряется. Так формируется адрес МК, если не нарушается естественный порядок следования адресов.

РА принимает данные с шины R при RE = 0 по фронту C.

Стек содержит накопитель из 4 регистров  $CT_0$ ,  $CT_1$ ,  $CT_2$ ,  $CT_3$  и 2-разрядный указатель стека, хранящий адрес входа в накопитель (адрес  $CT_0$ ). Работой стека управляют сигналы  $\overline{FE}$  и PUP (рис.3.9). Значение



 ${
m FE}$  = 0 разрешает изменение указателя (PUP=0 – уменьшение, PUP = 1 – увеличение). При  ${
m FE}$  = 1 в текущем

такте из стека на вход БВА поступает содержимое CT<sub>0</sub>. В следующем такте размещение информации в накопителе остается неизменным..

Показанные на рис.3.9 значения  $\overline{FE}$  и PUP относятся к такту k. Если  $\overline{FE}$  = 0 и PUP = 0 – режим выталкивания. В случае  $\overline{FE}$  =0 и PUP=1 – режим записи. В обоих случаях в такте k на вход БВА выдается адрес A с изменением содержимого  $CT_0$  согласно режиму.

Стек используется при обращении к подпрограммам. В k-такте адрес первой МК подпрограммы выдается на выход СУАМ из РА или с шины D. Стек устанавливается в режим записи. При переходе к такту (k+1) в регистр  $CT_0$  принимается содержимое СМК, т.е. адрес очередной МК, на которой было остановлено выполнение главной программы. Этот адрес выдается из стека по окончании выполнения подпрограммы, и происходит возврат в основную программу.

БВА имеет дополнительные входы ZA и <OR $_3$  ... OR $_0>$ . Вход ZA используется для установки на выходе БВА нулевого адреса ( $\overline{ZA}$  =0). Вход маски OR служит для модификации выдаваемого адреса: любой его разряд устанавливается в 1 при наличии 1 в соответствующем разряде OR. Адрес с выхода БВА передается на выход <Y $_3$  ... Y $_0>$  СУАМ через буфер адреса (БА) с тремя состояниями. Микросхема ВУ2 отличается от ВУ1 отсутствием шины маски OR и объединением шин D и R в общую шину D. Это позволило снизить число выводов корпуса с 28 до 20.

Схема управления следующим адресов (УСА) КР1804ВУ3 (рис. 3.8, снизу) предназначена для формирования сигналов управления модулями, входящими в состав БМУ и участвующими в формировании адреса МК. В частности, эта схема формирует сигналы  $S_1$ ,  $S_0$ , PUP,  $\overline{FE}$  для микросхемы СУАМ.

На вход ДШ подается 4-разрядный код  $<I_3$  ...  $I_0>$  управления микросхемой и сигнал признака ветвления TST, используемый при выполнении условных переходов. Накопитель Н выполнен в виде модуля памяти на 32 8-разрядных слова. Содержимое ячейки памяти — набор 8 управляющих сигналов. Этот набор передается на выход через буфер микрокоманды (БМК) на 3 состояния. Каждый набор представляет собой отдельную микрокоманду управления

 $\overline{\text{МЕ}}$ ,  $\overline{\text{PE}}$ ,  $\overline{\text{CT}}$ ,  $\overline{\text{CTE}}$  будет ясна из дальнейшего.

#### Организация устройства управления микропроцессора

Возможный вариант построения управляющего устройства микропроцессора (микропроцессорного устройства – МПУ), построенного с и спользованием МПК БИС КР1804, показан на рис.3.10.

Таблица 3.7

| Мне- |                                                    |        |        | Bxo    | 77.7   |        | Таблица 3.7<br>Выходы |        |        |        |        |        |        |    |
|------|----------------------------------------------------|--------|--------|--------|--------|--------|-----------------------|--------|--------|--------|--------|--------|--------|----|
| MO-  | Микро-                                             |        | T .    |        |        | mam    | -                     | _      | _      |        | _      | _      |        | _  |
| ника | команда                                            | $I_3$  | $I_2$  | $I_1$  | $I_0$  | TST    | $S_1$                 | $S_0$  | FE     | PUP    | CL     | CE     | ME     | PE |
| JZ   | Переход на ну-<br>левой адрес                      | 0      | 0      | 0      | 0      | х      | 1                     | 1      | 1      | 1      | 0      | 0      | 1      | 0  |
| CJS  | Условный пере-<br>ход к подпрог-<br>рамме по [РМК] | 0      | 0      | 0      | 1      | 0      | 0                     | 0      | 1 0    | 1<br>1 | 1      | 1      | 1      | 0  |
| JMAP | Переход по<br>адресу в ОП                          | 0      | 0      | 1      | 0      | Х      | 1                     | 1      | 1      | 1      | 1      | 1      | 0      | 1  |
| CJP  | Условный<br>переход                                | 0      | 0      | 1<br>1 | 1<br>1 | 0<br>1 | 0                     | 0<br>1 | 1<br>1 | 1<br>1 | 1<br>1 | 1<br>1 | 1<br>1 | 0  |
| PUSH | Засылка в стек и условная за- грузка счетчика      | 0      | 1      | 0      | 0      | 0      | 0                     | 0      | 0      | 1<br>1 | 1 0    | 1      | 1      | 0  |
| JSRP | Условный переход к подпрограмме по [РА] или [РМК]  | 0      | 1 1    | 0 0    | 1 1    | 0      | 0                     | 1 1    | 0 0    | 1<br>1 | 1 1    | 1 1    | 1      | 0  |
| CJV  | Условный пе-<br>переход по ад-<br>ресу вектора     | 0      | 1 1    | 1      | 0      | 0      | 0                     | 0      | 1      | 1<br>1 | 1      | 1 1    | 1 1    | 1  |
| JRP  | Условный переход по [РА] или [РМК]                 | 0      | 1      | 1<br>1 | 1      | 0      | 0                     | 1<br>1 | 1      | 1<br>1 | 1      | 1      | 1      | 0  |
| RFCT | Повторить<br>цикл                                  | 1<br>1 | 0      | 0      | 0      | 0<br>1 | 1 0                   | 0      | 1 0    | 0      | 1<br>1 | 0      | 1<br>1 | 0  |
| RPCT | Повторить по адресу [РМК], если [Сч] $\neq$ 0      | 1      | 0      | 0      | 1      | 0      | 1 0                   | 1 0    | 1      | 1<br>1 | 1      | 0      | 1      | 0  |
| CRTN | Условный возврат из подпрограммы                   | 1      | 0      | 1<br>1 | 0      | 0      | 0                     | 0      | 1 0    | 0      | 1      | 1 1    | 1      | 0  |
| СЈРР | Условный пере-<br>ход по[РМК] и<br>прием из стека  | 1      | 0      | 1      | 1      | 0      | 0                     | 0      | 1 0    | 0      | 1      | 1      | 1      | 0  |
| LDCT | Загрузка счет-<br>чика и продол-<br>жение          | 1      | 1      | 0      | 0      | х      | 0                     | 0      | 1      | 1      | 0      | 1      | 1      | 0  |
| LOOP | Проверка кон-<br>ца цикла                          | 1<br>1 | 1<br>1 | 0      | 1<br>1 | 0<br>1 | 1 0                   | 0      | 1 0    | 0      | 1<br>1 | 1      | 1<br>1 | 0  |
| CONT | Продолжение<br>(переход на<br>след. адрес)         | 1      | 1      | 1      | 0      | X      | 0                     | 0      | 1      | 1      | 1      | 1      | 1      | 0  |
| JP   | Безусловный переход по [PMK]                       | 1      | 1      | 1      | 1      | х      | 1                     | 1      | 1      | 1      | 1      | 1      | 1      | 0  |



Рис.3.10

СУАМ (ВУ1 или ВУ2) выдает в управляющую память (УП) адрес очередной МК. Считанная из УП микрокоманда фиксируется в регистре микрокоманд (РМК) по фронту синхроимпульса. Наряду с полями управ-

ления ОУ, МК содержит и поля для управления самим УУ. В общей МК МПУ могут быть поля, управляющие работой других блоков МПУ (оперативная память, диски и др.).

Адрес на шину D (одни из источников адреса в СУАМ) может поступать от трех источников. Одним из них является МК, принятая в РМК. В МК предусматривается поле адреса, по которому из УП может считываться очередная МК.

При программировании на уровне команд УП хранит набор микропрограмм выполнения отдельных операций (команд). Команда программы указывает, какая их этих микропрограмм должна выполняться. Сама программа хранится в оперативной памяти (ОП). Код операции (КОП) — содержимое одного из полей команды — с помощью преобразователя начального адреса (ПНА) преобразуется в адрес первой МК соответствующей микропрограммы. В этой МК содержится указание о том, как получить адрес второй МК и т.д. По окончании выполнения микропрограммы из ОП вызывается очередная команда. ПНА является вторым источником адреса для шины D. Он может быть выполнен на ПЗУ или ПЛМ.

По запросам от внешних устройств (ВУ) выполняется прерывание выполнения текущей программы. Для реализации прерывания от ВУ должна поступить информация о микропрограмме, исполнение которой запрашивается. Эта информация в виде некоторой кодовой комбинации, называемой *вектором прерывания*, подается на вход преобразователя адреса (ПА) — третьего источника адреса на шине D, который формирует адрес первой МК микропрограммы прерывания.

Таблица 3.8

| ME | PE |     | Сигналы ОЕ<br>источников адреса |   |  |  |  |  |  |
|----|----|-----|---------------------------------|---|--|--|--|--|--|
|    |    | PMK | ПА                              |   |  |  |  |  |  |
| 1  | 0  | 0   | 1                               | 1 |  |  |  |  |  |
| 0  | 1  | 1   | 0                               | 1 |  |  |  |  |  |
| 1  | 1  | 1   | 1                               | 0 |  |  |  |  |  |

Выходы всех источников адреса – на 3 состояния. Их сигналы  $\overline{\text{OE}}$  удовлетворяют табл.3.8. Фактически,  $\overline{\text{PE}}$  — сигнал включения выхода РМК,  $\overline{\text{ME}}$  — сигнал активизации ПНА. При  $\overline{\text{ME}}$  =  $\overline{\text{PE}}$  =1 — инициация ПА через элемент И — НЕ.

Формирование признаков

ветвления в микропрограмме происходит по сигналу TST на входе ВУЗ. Этот сигнал берется с выхода мультиплексора кода условия MS NST, на входы которого поступают слово состояния, формируемое в регистре РСС ОУ в каждом такте, и сигнал [Сч] = 0 с выхода счетчика циклов (Сч). Перед вхождением в цикл в Сч помещается определенное число от некоторого источника. В процессе каждого повторного исполнения тела цикла из содержимого Сч вычитается единица. Сигнал [Сч]=0 выхода из цикла – один из признаков ветвления. Управление MS TST осуществляется

сигналами микроопераций из микропрограммы. В зависимости от значения некоторого бита МК элемент Инв передает признак с выхода мультиплексора в прямом либо инверсном виде.

16 комбинаций кода <I $_3$  ... I $_0>$  на входе ВУЗ дают 16 видов переходов (см. табл.3.7). Все они могут быть сгруппированы в 5 типов переходов (табл.3.9).

Таблица 3.9

|                       |                                                          |     |                    | Т.           |                     |
|-----------------------|----------------------------------------------------------|-----|--------------------|--------------|---------------------|
| Тип пере-<br>хода     | <i>I</i> <sub>3</sub> <i>I</i> <sub>0</sub><br>(16-чный) | TST | Адрес МК           | Стек         | Счетчик цик-<br>лов |
|                       | •                                                        | 0   | [CMK]              | Запоминание  | -                   |
| Естествен-            | 4                                                        | 1   | [CMK]              | Запоминание  | Загрузка            |
| ный                   | C <sub>12</sub>                                          | Х   | [CMK]              | -            | Загрузка            |
|                       | E <sub>14</sub>                                          | Х   | [CMK]              | -            | -                   |
| -                     | 0                                                        | Х   | 0                  | -            | 0                   |
| Безуслов-<br>ный      | 2                                                        | Χ   | [ПНА]              | -            | -                   |
| ПБІИ                  | F <sub>15</sub>                                          | Χ   | [PMK]              | -            | -                   |
|                       | 3                                                        | 0   | [CMK]              | -            | -                   |
|                       | 3                                                        | 1   | [PMK]              | -            | -                   |
|                       | 6                                                        | 0   | [CMK]              | -            | -                   |
|                       | b                                                        | 1   | [NA]               | -            | •                   |
| Условный              | 7                                                        | 0   | [PA]               | -            | -                   |
| УСЛОВНЫМ              | ,                                                        | 1   | [PMK]              | -            | -                   |
|                       | A <sub>10</sub>                                          | 0   | [CMK]              | -            | -                   |
|                       |                                                          | 1   | [CT <sub>0</sub> ] | Выталкивание | •                   |
|                       | B <sub>11</sub>                                          | 0   | [CMK]              | -            | •                   |
|                       | D <sub>11</sub>                                          | 1   | [PMK]              | Выталкивание | -                   |
| Условный              | 1                                                        | 0   | [CMK]              | -            | -                   |
| переход к             | 1                                                        | 1   | [PMK]              | Заполнение   | -                   |
| подпро-               | 5                                                        | 0   | [PA]               | Заполнение   | -                   |
| грамме                | 5                                                        | 1   | [PMK]              | Заполнение   | -                   |
|                       | 8                                                        | 0   | [CT <sub>0</sub> ] | -            | Уменьшение          |
|                       | U                                                        | 1   | [CMK]              | Выталкивание | -                   |
| Условный<br>переход в | 9                                                        | 0   | [PMK]              | -            | Уменьшение          |
| циклах                | J                                                        | 1   | [CMK]              | -            | -                   |
|                       | $D_{13}$                                                 | 0   | [CT <sub>0</sub> ] | -            | -                   |
|                       | -13                                                      | 1   | [CMK]              | Выталкивание | -                   |

При **естественном** типе переходов адрес следующей МК на единицу превышает адрес текущей и выбирается из СМК блока СУАМ. Это обеспечивается выдачей из ВУЗ комбинации  $S_1S_0=00$ . В СУАМ возможна запись в стек содержимого СМК (FE=0, PUP=1 при  $<I_3...I_0>=0100=4$ )

и загрузка счетчика циклов (при  $<I_3$  ...  $I_0>=4$  и  $C_{12}$ ), для выполнения которой ВУЗ выдает в Сч сигналы  $\overline{CL}=0$ ,  $\overline{CE}=1$ .

При **безусловных** переходах ВУЗ выдает сигналы  $S_1S_0$  = 11, и СУАМ выбирает адрес МК с шины D. Возможные переходы:

- 1. Переход к МК , содержащейся в ячейке УП с нулевым адресом (<I $_3$  ... I $_0$ > = 0). Этот переход выполняется выдачей из ВУЗ сигналов  $\overline{CL} = \overline{CE} = 0$ , что обеспечивает на входе  $\overline{ZA}$  СУАМ уровень логического 0.
- 2. Использование адреса D : = ПНА (<I $_3$  ... I $_0$ > = 2). При этом на выходе ВУЗ имеем  $\overline{\rm ME}$  = 0, и ПНА активен.
- 3 . Переход по адресу из РМК (<I $_3$  ... I $_0>$  =  $F_{15}$ ), когда на выходе ВУ3 сигнал  $\overline{PE}$  =0.

Для *условных* переходов значения выдаваемых из ВУ3 сигналов  $S_1$  и  $S_0$  зависят от TST, что влияет на выбор источника адреса. Например, если  $<I_3 ... I_0>=3$ , то при TST = 0 значения  $S_1S_0=00$  и Адр : = [СМК] СУАМ (адрес, больший на единицу в сравнении с текущим), а при TST = 1  $S_1S_0=11$  и Адр : = [РМК] ( $\overline{PE}=0$ ). Если же  $<I_3 ... I_0>=A_{10}$  или  $B_{11}$ , то в стеке возможен процесс выталкивания путем выдачи из ВУ3 в СУАМ комбинации  $\overline{FE}=0$ , PUP = 0.

Условные переходы к подпрограмме имеют особенность: путем выдачи из ВУЗ сигналов  $\overline{FE}$  = 0 и PUP = 1 в СУАМ выполняется запись [СМК] в стек. Тем самым запоминается адрес МК, которую надо вызвать по окончании выполнения подпрограммы.

**Условные переходы в циклах** при TST = 0 обеспечивают переход на начало тела цикла по адресу, содержащемуся в  $CT_0$  или PMK. При TST = 1 происходит выход из цикла (с выталкиванием из стека, если в нем хранился адрес начала цикла). При  $<I_3 ... I_0>$  = 8 или 9 из [Сч] вычитается единица. Признак [Сч] = 0 может быть использован для выхода из цикла.

#### Вопросы для самопроверки

(Выбрать правильный из приведенных вариантов ответа)

- 1. Одна секция СУАМ КР1804 ВУ1 (ВУ2) формирует на своем выходе ...?
  - А. 2-разрядный адрес.
  - В. 4-разрядный адрес.
  - С. 8-разрядный адрес.

- 2. Микросхема УСА КР1804ВУЗ предназначена для формирования ...?
  - А. Управляющих сигналов УУ МПУ КР1804.
  - В. Сигналов  $S_1$ ,  $S_0$ , PUP,  $\overline{EE}$  микросхемы KP1804BУ1
  - С. Слова состояния КР1804ВС1.
- 3. В СУАМ КР1804ВУ1 источником адреса могут быть ...?
  - А. Блок управления секции КР1804ВС1.
  - В. Счетчик микрокоманд.
  - С. Регистр адреса.
  - D. Стек.
  - Е. Входная шина адреса.
  - F. Выход БВА.
- 4. Микрокоманда МПУ КР1804 содержит ...?
  - А. Поле управления ОУ.
  - В. Поле управления УУ.
  - С. Поле следующего адреса.
  - D. Другие поля.
- 5. При программировании МПУ КР1804 на уровне команд управляющая память УУ хранит ...?
  - А. Начальные адреса микропрограмм выполнения соответствующих команд.
  - В. Набор микропрограмм реализации отдельных операций.
  - С. Набор программ решения отдельных задач.
- 6. Вектор прерывания МПУ КР1804 указывает ...?
  - А. Начальный адрес программы обработки прерываний.
  - В. Начальный адрес микропрограммы обработки прерываний.
  - С. Точку выхода из прерывания.
- 7. Вход TST микросхемы КР1804ВУ3 используется для приема сигнала, по значению которого осуществляется ...?
  - А. Выход из прерывания.

- В. Формирование слова состояния ОУ.
- С. Ветвление в микропрограмме.
- 8. На вход мультиплексора кода условия УУ МПУ КР1804 подается ...?
  - А. Микропрограмма МПУ.
  - В. Слово состояния ОУ.
  - С. Сигналы от счетчика циклов.

# 3.3. ОРГАНИЗАЦИЯ МИКРОПРОЦЕССОРА КР1804 В ЦЕЛОМ И ПРИМЕР МИКРОПРОГРАММЫ

### Организация микропроцессора КР1804

Объединение рассмотренных ранее возможных подходов к построению операционного и управляющего устройств дает схему микропроцессора, показанную на рис.3.11. Формируемый в СУАМ (ВУ1 или ВУ2) адрес МК подается на адресный вход управляющей памяти (ПЗУ МК). Считанная из нее общая МК микропроцессорного устройства (МПУ) по фронту синхросигнала С принимается в регистр МК, где она хранится в течение всего тактового периода.

МК содержит поля, предназначенные для управления работой отдельных блоков МПУ. Поле МК УСА (ВУЗ) совместно с поступающим на вход TST признаком формирует сигналы, под действием которых в СУАМ происходит формирование адреса очередной МК. При условных и безусловных переходах по адресу ветвления из МК схема УСА коммутирует содержимое этого поля на вход D СУАМ.

МК ОУ (с полями A, B, I,  $C_0$ , D) поступает в блоки BC1 и управляет в них выполнением операций. При реализации сдвигов соответствующее поле МК ОУ, воздействуя на мультиплексор сдвига, обеспечивает требуемую коммутацию цепей сдвига ( $PR_3$ ,  $PR_0$ ,  $PQ_3$ ,  $PQ_0$ ). Поле управления мультиплексором признаков определяет признак (содержимое определенного разряда регистра состояния), по которому выполняется условный переход, и передает его на вход УСА. Вновь формируемые признаки принимаются в регистр состояний по срезу СИ.

Особенностью используемого в МПУ рис.3.11 региста КР1804ИР1 является наличие, помимо прямых, дополнительных выходов на 3 состояния, управляемых сигналом по входу  $\overline{\rm OE}$ . Это позволяет использовать такие микросхемы для реализации двунаправленной передачи информации.



Рис.3.11

# Пример микропрограммы

Принятый для рассматриваемого ниже примера формат МК показан на рис.3.12. Всего – 40 разрядов. Из них: МК БМУ – 20, МК ОУ – 20. Поле "Адрес ветвления" используется при выполнении условных и

безусловных переходов по адресу в РМК. Остальные 3 поля МК БМУ предназначены для выбора источника адреса следующей МК.

|          | МК Б                          | МУ                     |         |        |       |         |                |                          |   |   |  |
|----------|-------------------------------|------------------------|---------|--------|-------|---------|----------------|--------------------------|---|---|--|
| TB-      |                               | следуюц<br>дреса       | цего    |        |       | _       |                | ra<br>ra                 |   |   |  |
| Адрес ве | Мульти-<br>плексор<br>условия | Инвер-<br>тор<br>(Инв) | اء … وا | 9  … 8 | اء وا | ا ۰۰۰ ا | C <sub>0</sub> | Мультиплек<br>сор сдвига | Α | В |  |
| 12p      | 3р                            | 3р                     | 3р      | 3р     | 1p    | 2p      | 4p             | 4p                       |   |   |  |

Рис.3.12

Функционирование мультиплексора кода условия зададим таблицей 3.10. При Инв =1 его выход инвертируется.

Таблица 3.10

|   | е «Мул<br>ор усл |   | Признак на выходе мультиплексора кода условия |   | е «Мул<br>ор усл | іьти-<br>Овия» | Признак на выходе мультиплексора кода условия |
|---|------------------|---|-----------------------------------------------|---|------------------|----------------|-----------------------------------------------|
| 0 | 0                | 0 | Счетчик циклов                                | 1 | 0                | 0              | OVR                                           |
| 0 | 0                | 1 | C <sub>n+4</sub>                              | 1 | 0                | 1              | $PQ_0$                                        |
| 0 | 1                | 0 | F <sub>3</sub>                                | 1 | 1                | 0              | PR₃                                           |
| 0 | 1                | 1 | Z                                             | 1 | 1                | 1              | $PR_0$                                        |

Поле «Мультиплексор сдвига» показывает значения  $S_1$  и  $S_0$ .. Виды сдвигов определим таблицей 3.11.

Таблица 3.11

| 1, | S <sub>1</sub> S <sub>0</sub> | ст РЗУ | МЛ             | CT  | Q    | ΜЛ             | 17 | S <sub>1</sub> S <sub>0</sub> | CT               | РЗУ              | МЛ             | СТ              | Q        | ΜЛ                 |
|----|-------------------------------|--------|----------------|-----|------|----------------|----|-------------------------------|------------------|------------------|----------------|-----------------|----------|--------------------|
| 1  | 0 0                           | € €    | <b>-</b> 0     | ₹-[ | ← →  | <b>—</b> 0     | 0  | 0 0                           | 0 -              | <del>&gt;</del>  | <del>  -</del> | $0 \rightarrow$ | -        | ] <del>-&gt;</del> |
| 1  | 0 1                           | € €    | <del>-</del> 1 | ₹-[ | ← }  | <del>-</del> 1 | 0  | 0 1                           | 1 -              | → <u> </u>       | <b>]</b>       | 1→              | <b>→</b> | ]                  |
| 1  | 1 0                           | •      |                | +   | ← }• |                | 0  | 10                            | [                | <b>→</b>         | <u></u>        | <u></u>         | <b>→</b> | _                  |
| 1  | 1 1                           | € €    | -              | ₹[  | ← }  | <b>⊢</b> 0     | 0  | 1 1                           | F <sub>3</sub> - | <del>-&gt;</del> | <del>  -</del> | <del></del>     | <b>→</b> | ] <del></del>      |

В рассматриваемом примере нет необходимости в использовании специальной схемы формирования 4-го разряда признаков путем выбора одного элемента из множества  $\{C_4, PR_3, PR_0, PQ_0\}$ .

РЕШАЕМАЯ ЗАДАЧА. Требуется проанализировать знак числа, хранящегося в регистре  $R_{12}$ . Если это число положительное, то  $[R_{12}]$ : =  $[R_{12}] + [R_5]$ . Иначе  $[R_{12}]$ : =  $[R_{12}] - [R_4]$ .

Алгоритм решения задачи показан на рис.3.13. МК1 предусматривает передачу содержимого  $R_{12}$  на выход АЛУ ОУ без записи в РЗУ. Знаковый разряд с выхода  $F_3$  будет принят в регистр состояния.



МК2 осуществляет условный переход (УсП) по признаку  $F_3$ , выбираемому мультиплексором из регистра состояния. При TST=0 происходит переход к МК3, при TST=1 – к МК4.

МКЗ выполняет суммирование и безусловный переход (БП) по адресу ветвления из РМК к МК, следующей за рассматриваемым фрагментом микропрограммы (обозначим эту МК как «Продолжение»). МК4 — вычитание и переход к МК «Продолжение» по СМК блока СУАМ.

Микрокоманды разместим в УП по адресам: МК1 – 023, МК2 – 024, МК3 – 025, МК4 – 026, «Продолжение» – 027.

Рассматриваемый фрагмент микропрограммы приведен в табл.3.12.

Таблица 3.12

|          |                      | МК Б                                    | МУ       |                               |                                |                                |                               | MK (           | ΟУ                           |      |      |                  |
|----------|----------------------|-----------------------------------------|----------|-------------------------------|--------------------------------|--------------------------------|-------------------------------|----------------|------------------------------|------|------|------------------|
| Адрес МК | Адрес ветвле-<br>ния | Муль-<br>типле-<br>ксор<br>усло-<br>вия | Инвертор | l <sub>3</sub> l <sub>0</sub> | l <sub>8</sub> …l <sub>6</sub> | l <sub>5</sub> …l <sub>3</sub> | l <sub>2</sub> l <sub>0</sub> | C <sub>0</sub> | Мульти-<br>плексор<br>сдвига | А    | В    | Поясне-<br>ния   |
| 023      | х                    | х                                       | Х        | 1110                          | 001                            | 011                            | 100                           | х              | Х                            | 1100 | Х    | MK1              |
| 024      | 026                  | 010                                     | 1        | 0011                          | 001                            | х                              | х                             | х              | Х                            | х    | х    | MK2              |
| 025      | 027                  | х                                       | Х        | 1111                          | 011                            | 000                            | 001                           | 0              | Х                            | 0101 | 1100 | МКЗ              |
| 026      | х                    | х                                       | Х        | 1110                          | 011                            | 001                            | 001                           | 1              | Х                            | 0100 | 1100 | MK4              |
| 027      |                      |                                         |          |                               |                                |                                |                               |                |                              |      |      | Продол-<br>жение |

Далее дается детальное описание действий по каждой микрокоманде и поясняется, каким образом написаны эти МК.

**МК1.** В БМУ предусматривается переход к следующему адресу по [СМК] в блоке СУАМ, т.е. к адресу, на единицу больше текущего. Этот переход выполняется при подаче в блок ВУЗ кода  $I_3 \dots I_0 = 1110$  (мнемоника МК управления – CONT).

В ОУ запись в РЗУ запрещается выбором  $I_8 \dots I_6 = 001$  (см. табл.3.5). Для передачи  $[R_{12}]$  на выход АЛУ следует выбрать одну из кодовых комбинаций  $I_5 \dots I_0$ , отвечающих пропуску на выход АЛУ содержимого одного из регистров РЗУ (см. табл. 3.3, 3.4). Например, такую:  $I_5 \dots I_3 = 011$ ,  $I_2 \dots I_0 = 100$ . Соответственно в поле А заносим адрес регистра  $R_{12}$  (A = 1100). Содержимое поля В безразлично.

**МК2.** В БМУ выполняется условный переход по содержимому РМК. В поле адреса ветвления МК должен быть установлен адрес перехода 026. В поле управления ВУЗ заносится код операции «Условный переход» (СЈР -  $I_3$  ...  $I_0$  = 0011), а мультиплексор кода состояния и инвертор признака должны быть настроены так, чтобы на вход TST ВУЗ подавалось бы значение 1 при переходе по приведенному в МК адресу ветвления. Для этого, согласно табл.3.10, необходимо в поле «Мультиплексор условия» установить код 010, а в поле «Инв» - 0.

В ОУ запрещается запись в РЗУ установкой  $I_8 \dots I_6$  = 001. Содержимое остальных полей МК ОУ безразлично.

**МКЗ.** МК БМУ обеспечивает безусловный переход по содержимому поля адреса ветвления в РМК. В этом поле пишем адрес перехода – 027, а в поле кода управления ВУЗ –  $I_3 \dots I_0 = 1111$  (JP).

В МК ОУ устанавливается код  $I_8 \dots I_6 = 011$  записи информации с выхода АЛУ в регистр РЗУ по адресу 1100 в поле В. В поле А — адрес регистра  $R_5$  (0101). Операции сложения отвечает код  $I_5 \dots I_3 = 000$  при  $C_0 = 0$ . Пишем  $I_2 \dots I_0 = 001$ , чтобы источниками операндов оказались А и В.

**МК4.** В МК БМУ – переход по СМК,

В МК ОУ инициируется запись в регистр  $R_{12}$  (B = 1100) информации с выхода АЛУ ( $I_8 \ldots I_6$  = 011). В АЛУ выполняется операция B — A (A = 0100,  $I_5 \ldots I_3$  = 001,  $I_2 \ldots I_0$  = 001,  $C_0$  = 1).

Как видно из рассмотренного примера, составление «вручную» даже простейших микропрограмм для МПУ на основе секционных МПК БИС весьма трудоемко. Автоматизация процесса микропрограммирования совершенно необходима. В табл.3.13 приведены характеристики некоторых разработанных систем автоматизации.

Таблица 3.13. Характеристики систем автоматизации микропрограммирования МПУ

| Наиме-<br>нование<br>системы | пизании | Ориента-<br>ция сис-<br>темы | Язык микро-<br>програм-<br>мирования | Разделе-<br>ние фаз<br>настройки<br>и трансля-<br>ции | l'   | Макси-<br>мальная<br>длина<br>МК, бит |
|------------------------------|---------|------------------------------|--------------------------------------|-------------------------------------------------------|------|---------------------------------------|
| AM-<br>DASM                  | ФОРТРАН | KP1804                       | Микроас-<br>семблер                  | Есть                                                  | Есть | 128                                   |
| ГНОМ /<br>ФЛОТ               | и       | Настраива-<br>емая           | и                                    | и                                                     | и    | 256                                   |
| МИАСС                        | СИ      | ££                           | ££                                   | и                                                     | u    |                                       |

# Вопросы для самопроверки

(Выбрать правильный из приведенных вариантов ответа)

- 1. Особенностью используемого в МПУ рис.3.11 регистра КР1804ИР1 является наличие дополнительных ...?
  - А. Выходов на 3 состояния.
  - В. Парафазных выходов.
  - С. Управляющих входов.
  - D. Входов синхронизации.
- 2. В каком случае используется поле "Адрес ветвления" в формате микрокоманд МПУ КР1804, показанного на рис. 3.12?
  - А. При выполнении условных и безусловных переходов.
  - В. При выборе и дешифрации команд.
  - С. При сдвиге регистра состояния.
  - D. При управлении мультиплексором признаков.
- 3. Имеется ли необходимость в использовании специальной схемы формирования 4-го разряда признаков в рассмотренном выше примере микропрограммы?
  - А. Да.
  - В. Нет.
- 4. По рис.3.13 МК1 предусматривает передачу содержимого R12 на выход АЛУ ОУ ...?
  - А. Без записи в РЗУ.
  - В. С записью в РЗУ.
- 5. Составление микропрограмм для МПУ на основе секционных МПК БИС целесообразно проводить ...?
  - А. Вручную.
  - В. Автоматизировано.

# **ЛИТЕРАТУРА ПО РАЗДЕЛУ III**

- 1. *Калабеков Б.А.* Микропроцессоры и их применение в системах передачи и обработки сигналов. М.: Радио и связь, 1988.
- 2. Микропроцессоры и микропроцессорные комплекты интегральных микросхем. Справочник. /Под ред. *В.А. Шахнова.* М.: Радио и свзь, 1988.
- 3. *Гришин В.А., Угольков В.Н.* Секционные микропроцессоры и их программирование. Новосибирск: Наука, 1985.

# РАЙХЛИН Вадим Абрамович ГИБАДУЛЛИН Руслан Фаршатович

# СХЕМОТЕХНИКА ЭВМ

Учебное пособие по практическим занятиям

ISBN 978-5-904449-74-2



Работа печатается в авторской редакции

Подписано в печать 21.11.2013. Формат 60 х 90 1/16. Бумага офсетная. Печ.л. 5,0. Усл.печ.л. 4,7. Усл.кр.-отт. 4,7. Уч.-изд.л. 4,9. Тираж 100.

Издательство "Яз", г. Казань

Отпечатано в типографии ООО «Фолиантъ» г. Казань, ул. Дементьева, 1A4